## Exame EAI-21/2020 - COMP

Nome: RODRIGO ALVES DE ALMEIDA Curso: EEA-21
Duração: 5:00 horas – sem consulta

COMP22

1Q: - 1.5) Para o sistema digital sincrono abaixo é composto por MEF sincrona com Data-Path. Sendo que a MEF sincrona contém entrada assíncrona e saídas pulsadas. Pede-se o grafo de transição de estados da MEF sincrona.



Para as saídas:

| Saidos |   |     |         |         |     |       |     |
|--------|---|-----|---------|---------|-----|-------|-----|
| Q1 Q0  |   | LR1 | Clear-2 | Clear-1 | Fim | Lines | Inc |
| 100    | 0 | 0   | 0       | 0       | 0   | 0     | 0   |
| 01     | 1 | 1   | 1       | 1       | 0   | 1     | 1   |
| 11     | 0 | 0   | 0       | 0       | 0   | 1     | 1   |
| ا ٥٥   | 0 | 0   | 0       | 0       | 1   | 0     | 0   |

2Q: - 2.0) A Figura 2a mostra o esquema geral de um circuito digital que executa o máximo divisor comum (algoritmo de Euclídes). Usando somente portas e FFs de sua preferência, sintetize a MEF síncrona minimizada para o MDC, onde o data-path está descrito na Figura 2b.



Figura 2a Esquema geral do MDC



Figura 2b Data-path do MDC



Start = 1

010 010



3Q: -2.0) Usando a metodologia RTL sintetize um sistema digital que gera a sequência de Fibonacci de até 8 bits. A variável N define o número de termos e para a variável inicio=1 começa o processamento. Para interromper o processamento ou inicializar inicio=0. Para Termino=1 fim do processamento. Por exemplo, para N=7 a sequência de Fibonacci é 1 + 1 + 2 + 3 + 5 + 8 + 13. Obs: a variável inicio está sincronizada; defina o valor máximo de N para que a soma dos termos caiba em 8 bits.









**4Q:** −2.0) Usando funções MSI, FFs e portas, projetar um **registrador de deslocamento temporizado**, que realiza a tabela de operações abaixo. Obs: caso a variável *Dir* mudar no meio da contagem, a contagem do número de clocks é reinicializada.

| Clk | Dir | Q0 | Q1 | Q2 | Q3      |
|-----|-----|----|----|----|---------|
|     | 0   |    |    |    |         |
| 2↑  | 1   | 01 | 02 | 03 | $D_{D}$ |









5Q: – 2.0) Usando somente FF's, contadores crescente binário de 4 bits com clear sincrono e portas, sintetize um cronometro digital para 3 dígitos. As variáveis de controle são: ZERAR\_CRON, DISPARAR\_CRON E PARAR CRON.

Contador:

Clk

UTILIZANDO UM LATCH, É ROSSÍVEL AR MAZENAR O FUNCIO NAMENTO DO CLOCK (DISPARADO OU PARADO):



OS CONTADORES SÃO ZERADOS QUANDO (999)= (1)1/190111)



6Q: – 0.5) Faça uma análise da disciplina EAI-21-circuitos-digitais. Comente se houver os pontos fracos e/ou fortes.

· CURSO MUITO BOM QUE AUMENTOU MEU INTERESSE PELA ENG. DE COMPUHAÇÃO

· SENTI FALTA DE UM MATERIAL MAIS ORGANIZADO