## Міністерство освіти і науки України НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ «ЛЬВІВСЬКА ПОЛІТЕХНІКА» Кафедра ЕОМ



3 лабораторної роботи № 1

3 дисципліни «Моделювання комп'юткрних систем» На тему: «Інсталяція та ознайомлення з середовищем розробки Xilinx ISE.Ознайомлення зі стендом Elbert V2 - Spartan 3A FPGA»

Виконав: ст. гр. КІ-202

Аксьонов Р.О.

Прийняв:

Козак Н. Б.

**Мета:** ознайомлення з середовищем розробки Xilinx ISE та побудова дешифратора 3-7.

## Виконання завдання

Згідно поставленого завдання було створено схему дешифратора з трьох входів та семи виходами за допомогою компонентів, які були додані до нового Schematic файлу в проекті:



Рис. 1: Дешифратор 3 в 7

Наступним кроком, я взяв код з методичних вказівок, а саме з elbertv2.ucf., який пізніше змінив, та додав до створеного у проекті файлу User Constraint.



Puc. 2: Вміст файлу User Constraint

Далі, використовуючи режим Simulation у симуляторі ISim я покроково перевірив на роботу схему та код, використовуючи зання отриманні з методичних вказівок:



Рис. 3: Запуск симуліції та перевірка



Рис. 4: Наступна симуляція



Рис. 5: Наступна симуляція

Кінцевий результат має наступний вигляд:



Рис. 6: Результат симуляція

Пізніше, після всіх перевірок на правильність коду та схеми, згідно методичних вказівок, було створено конфігураційний файл, і запущено в послідовності процеси, які успішно виконались:



Рис. 7: Правильно виконані процеси

**Висновок:** У ході виконання цієї лабораторної роботи я створив дешифратор з трьома входами та сімома виходами, а також отримав досвід роботи з програмним середовищем Xilinx ISE.