# Міністерство освіти і науки України

## Національний університет "Львівська політехніка"

Кафедра ЕОМ



# **3BiT**

3 лабораторної роботи №2

3 дисципліни: «Моделювання комп'ютерних систем»

На тему: «Структурний опис цифрового автомата Перевірка роботи автомата за допомогою стенда Elbert V2 – Spartan3A FPGA»

# Варіант 6

Виконав: ст. гр. КІ-202

Терналь Р.С.

Прийняв:

Козак Н.Б.

## Мета роботи:

На базі стенда реалізувати цифровий автомат світлових ефектів згідно заданих вимог.

## Етапи роботи:

- 1. Інтерфейс пристрою та функціонал реалізувати згідно отриманого варіанту завдання.
- 2. Логіку переходів реалізувати з використанням мови опису апаратних засобів.
- 3. Логіку формування вихідних сигналів реалізувати з використанням мови опису апаратних засобів.
- 4. Згенерувати символи для описів логіки переходів та логіки формування вихідних сигналів.
- 5. Зінтегрувати всі компоненти логіку переходів логіку формування вихідних сигналів та пам'ять станів в єдину систему. Пам'ять станів реалізувати за допомогою графічних компонентів з бібліотеки.
- 6. Промоделювати роботу окремих частин автомата та автомата вцілому за допомогою симулятора ISim.
- 7. Інтегрувати створений автомат зі стендом додати подільник частоти для вхідного тактовового сигналу призначити фізичні виводи на FPGA.
- 8. Згенерувати файал та перевірити роботу за допомогою стенда Elbert V2 Spartan3A FPGA.
- 9. Підготувати і захистити звіт.

# Варіант виконання роботи:

Пристрій повинен реалізувати комбінацій вихідних сигналів згідно таблиці:

|       |       | -     | -     |       |       |       |       |       |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| Стан# | LED_0 | LED_1 | LED_2 | LED_3 | LED_4 | LED_5 | LED_6 | LED_7 |
| 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1     | 1     | 1     | 0     | 0     | 0     | 0     | 0     | 0     |
| 2     | 1     | 1     | 1     | 0     | 0     | 0     | 0     | 0     |
| 3     | 1     | 1     | 1     | 1     | 0     | 0     | 0     | 0     |
| 4     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     |
| 5     | 0     | 0     | 0     | 0     | 1     | 1     | 0     | 0     |
| 6     | 0     | 0     | 0     | 0     | 1     | 1     | 1     | 0     |
| 7     | 0     | 0     | 0     | 0     | 1     | 1     | 1     | 1     |

Табл.1.1 Вихідні сигнали для кожного стану..

• Пристрій повинен використовувати тактовий сигнал 12МНz від мікроконтролера і знижувати частоту за допомогою внутрішнього подільника Мікроконтролер є частиною стенда Elbert V2 – Spartan3A FPGA. Тактовий сигнал заведено на вхід LOC = P129 FPGA.

- Інтерфейс пристрою повинен мати вхід синхронного скидання (RESET).
- Інтерфейс пристрою повинен мати вхід керування режимом роботи (MODE):
  - Якщо MODE=0 то стан пристрою інкрементується по зростаючому фронту тактового сигналу пам'яті станів (0->1->2->3->4->5->6->7->0...).
  - Якщо MODE=1 то стан пристрою декрементується по зростаючому фронту тактового сигналу пам'яті станів (0->7->6->5->4->3->2->1->0...).
- Інтерфейс пристрою повинен мати однорозрядний вхід (TEST) для подачі логічної <1> на всі непарні виходи:
  - Якщо TEST=0 то автомат перемикає сигнали на виходах згідно заданого алгоритму.
  - $\circ$  Якщо *TEST=1* то на непарних виходах (7, 5, 3, 1) повинна бути логічна «1» (непарні *LED* увімкнені).
- Для керування сигналом MODE використати будь який з 8 DIP перемикачів.
- Для керування сигналами RESET/TEST використати будь які з PUSH BUTTON кнопок.

## Виконання роботи:

1) Логіку переходів реалізувати з використанням мови опису апаратних засобів.

Табл.2.2.1-2.2.3. Логіка переходів для всіх станів автомата.

1)

| MODE | CUR_STATE(2) | CUR_STATE(1) | CUR_STATE(0) | NEXT_STATE(0) |
|------|--------------|--------------|--------------|---------------|
| 0    | 0            | 0            | 0            | 1             |
| 0    | 0            | 0            | 1            | 0             |
| 0    | 0            | 1            | 0            | 1             |
| 0    | 0            | 1            | 1            | 0             |
| 0    | 1            | 0            | 0            | 1             |
| 0    | 1            | 0            | 1            | 0             |
| 0    | 1            | 1            | 0            | 1             |
| 0    | 1            | 1            | 1            | 0             |
| 1    | 0            | 0            | 0            | 1             |
| 1    | 0            | 0            | 1            | 0             |
| 1    | 0            | 1            | 0            | 1             |
| 1    | 0            | 1            | 1            | 0             |
| 1    | 1            | 0            | 0            | 1             |
| 1    | 1            | 0            | 1            | 0             |
| 1    | 1            | 1            | 0            | 1             |
| 1    | 1            | 1            | 1            | 0             |

| MODE | CUR_STATE(2) | CUR_STATE(1) | CUR_STATE(0) | NEXT_STATE(1) |
|------|--------------|--------------|--------------|---------------|
| 0    | 0            | 0            | 0            | 0             |
| 0    | 0            | 0            | 1            | 1             |
| 0    | 0            | 1            | 0            | 1             |
| 0    | 0            | 1            | 1            | 0             |
| 0    | 1            | 0            | 0            | 0             |
| 0    | 1            | 0            | 1            | 1             |
| 0    | 1            | 1            | 0            | 1             |
| 0    | 1            | 1            | 1            | 0             |
| 1    | 0            | 0            | 0            | 1             |
| 1    | 0            | 0            | 1            | 0             |
| 1    | 0            | 1            | 0            | 0             |
| 1    | 0            | 1            | 1            | 1             |
| 1    | 1            | 0            | 0            | 1             |
| 1    | 1            | 0            | 1            | 0             |
| 1    | 1            | 1            | 0            | 0             |
| 1    | 1            | 1            | 1            | 1             |

3)

| MODE | CUR_STATE(2) | CUR_STATE(1) | CUR_STATE(0) | NEXT_STATE(2) |
|------|--------------|--------------|--------------|---------------|
| 0    | 0            | 0            | 0            | 0             |
| 0    | 0            | 0            | 1            | 0             |
| 0    | 0            | 1            | 0            | 0             |
| 0    | 0            | 1            | 1            | 1             |
| 0    | 1            | 0            | 0            | 1             |
| 0    | 1            | 0            | 1            | 1             |
| 0    | 1            | 1            | 0            | 1             |
| 0    | 1            | 1            | 1            | 0             |
| 1    | 0            | 0            | 0            | 1             |
| 1    | 0            | 0            | 1            | 0             |
| 1    | 0            | 1            | 0            | 0             |
| 1    | 0            | 1            | 1            | 0             |
| 1    | 1            | 0            | 0            | 0             |
| 1    | 1            | 0            | 1            | 1             |
| 1    | 1            | 1            | 0            | 1             |
| 1    | 1            | 1            | 1            | 1             |

Мінімізовані функції наступних станів автомата:

 $NEXT\_STATE(0) = not(CURR\_STATE(0));$ 

 $NEXT\_STATE(1) = ((not(MODE) \ and \ not(CURR\_STATE(1)) \ and \\ CURR\_STATE(0)) \ or \ (not(MODE) \ and \ CURR\_STATE(1) \ and \\ not(CURR\_STATE(0))) \ or \ (MODE \ and \ CURR\_STATE(1)) \ and \\ not(CURR\_STATE(0))) \ or \ (MODE \ and \ CURR\_STATE(1)) \ and \ CURR\_STATE(0)));$ 

NEXT\_STATE(2) <= ((not(MODE) and CURR\_STATE(2) and not(CURR\_STATE(1))) or (CURR\_STATE(2) and CURR\_STATE(1)) and not(CURR\_STATE(0))) or (MODE and CURR\_STATE(2) and CURR\_STATE(0)) or (not(MODE) and not(CURR\_STATE(2)) and CURR\_STATE(1) and CURR\_STATE(0)) or (MODE and not(CURR\_STATE(2)) and not(CURR\_STATE(1)) and not(CURR\_STATE(0))));

```
library IEEE;
use IEEE.STD_LOGIC 1164.ALL;

21
22 entity TRANSITION_LOGIC is

Port (CURR_STATE : in std_logic_vector(2 downto 0);

MODE : in std_logic;

NEXT_STATE : out std_logic_vector(2 downto 0)

;
end TRANSITION_LOGIC;

architecture TRANSITION_LOGIC_ARCH of TRANSITION_LOGIC is

30
31 begin

NEXT_STATE(0) <= (not(CURR_STATE(0))) after 1 ns;

NEXT_STATE(1) <= (((not(MODE) and not(CURR_STATE(1)) and CURR_STATE(0))) or

(MODE and not(CURR_STATE(1)) and not(CURR_STATE(0))) or

(MODE and curr_STATE(1)) and not(CURR_STATE(0))) or

(MODE and CURR_STATE(2) and CURR_STATE(1)) or

(CURR_STATE(2) and CURR_STATE(1)) or

(CURR_STATE(2) and CURR_STATE(1)) or

(MODE and CURR_STATE(2)) and not(CURR_STATE(1)) or

(MODE and CURR_STATE(2)) and CURR_STATE(1) and not(CURR_STATE(0))) or

(MODE and not(CURR_STATE(2)) and CURR_STATE(1)) and not(CURR_STATE(0)) or

(MODE and not(CURR_STATE(2)) and CURR_STATE(1)) and not(CURR_STATE(0))) or

(MODE and not(CURR_STATE(2)) and CURR_STATE(1)) and not(CURR_STATE(0))));
after 1 ns;

end TRANSITION_LOGIC_ARCH;
```

Puc.2.1. VHDL опис логіки переходів.



Рис.2.2. Граф переходів автомата між станами.

2) Логіку формування вихідних сигналів реалізувати з використанням мови опису апаратних засобів VHDL.

Логічні вирази для вихідних сигналів:

 $OUT_BUS(4) \le IN_BUS(2);$ 

```
\begin{split} & \text{OUT\_BUS}(0) <= \text{not}(\text{IN\_BUS}(2)); \\ & \text{OUT\_BUS}(1) <= ((\text{not}(\text{IN\_BUS}(2)) \text{ and IN\_BUS}(0)) \text{ or } (\text{not}(\text{IN\_BUS}(2)) \text{ and } \\ & \text{IN\_BUS}(1))) \text{ or TEST;} \\ & \text{OUT\_BUS}(2) <= (\text{not}(\text{IN\_BUS}(2)) \text{ and } \\ & \text{IN\_BUS}(1)); \\ & \text{OUT\_BUS}(3) <= (\text{not}(\text{IN\_BUS}(2)) \text{ and } \\ & \text{IN\_BUS}(1) \text{ and } \\ & \text{IN\_BUS}(0)) \text{ or TEST;} \end{split}
```

OUT\_BUS(5) <= ((IN\_BUS(2) and IN\_BUS(0)) or (IN\_BUS(2) and IN\_BUS(1))) or TEST;

```
OUT_BUS(6) <= (IN_BUS(2) and IN_BUS(1));
```

OUT\_BUS(7) <= (IN\_BUS(2) and IN\_BUS(1) and IN\_BUS(0)) or TEST;

Puc.2.4. VHDL onuc вихідних сигналів.

3) Згенерувати символи для описів логіки переходів та логіки формування вихідних сигналів.



Рис.2.5. Згенеровані схематичні символи.

4) Зінтегрувати всі компоненти логіку переходів логіку формування вихідних сигналів та пам ять станів в єдину систему за допомогою ISE WebPACK Schematic Capture. Пам ять станів реалізувати за допомогою графічних компонентів з бібліотеки.



Рис. 2.6. Інтеграція всіх створених компонентів разом з пам'ятю стану автомата.

5) Промоделювати роботу окремих частин автомата та автомата вцілому за допомогою симулятора ISim.



Рис.2.7. Результати симуляції логіки переходів в ISim.



 $Puc. 2.8.1. \ Peзультати \ cuмуляції логіки вихідних сигналів в ISim(TEST = 0).$ 



 $Puc. 2.8.2. \ Peзультати \ cumyляції логіки вихідних сигналів в <math>ISim(TEST=1).$ 



Puc.2.9. Peзультати симуляції автомата (MODE = 0, TEST = 0, RESET = 0).



Puc.2.10. Peзультати симуляції автомата (MODE = 1, TEST = 0, RESET = 0).



 $Puc.2.11.\ Peзультати\ cuмуляції\ автомата\ (MODE=0,\ TEST=1,\ RESET=0).$ 



Puc.2.12. Peзультати симуляції автомата (<math>MODE = 1, TEST = 1, RESET = 0).



Puc.2.13. Peзультати симуляції автомата (MODE = 0, TEST = 0, RESET = 1).



Puc.2.14. Peзультати симуляції автомата (MODE = 1, TEST = 0, RESET = 1).



Puc.2.15. Peзультати симуляції автомата (MODE = 0, TEST = 1, RESET = 1).



Puc.2.16. Peзультати симуляції автомата (MODE = 1, TEST = 1, RESET = 1).

#### **TEST BENCH:**

LIBRARY ieee;

```
USE ieee.std logic 1164.ALL;
USE ieee.numeric std.ALL;
LIBRARY UNISIM;
USE UNISIM.Vcomponents.ALL;
ENTITY TOP_SCHEME_TOP_SCHEME_sch_tb IS
END TOP SCHEME TOP SCHEME sch tb;
ARCHITECTURE behavioral OF TOP_SCHEME_TOP_SCHEME_sch_tb IS
 COMPONENT TOP_SCHEME
 PORT( CLOCK:
                           STD LOGIC;
                    IN
                    IN
                           STD LOGIC;
    RESET
    OUTPUT:
                    OUT
                           STD_LOGIC_VECTOR (7 DOWNTO 0);
    MODE
                    IN
                           STD_LOGIC;
    TEST
                    IN
                           STD_LOGIC);
 END COMPONENT;
 SIGNAL CLOCK
                          STD_LOGIC := '0';
                    STD_LOGIC;
 SIGNAL RESET:
                           STD LOGIC VECTOR (7 DOWNTO 0);
 SIGNAL OUTPUT
 SIGNAL MODE
                           STD LOGIC;
 SIGNAL TEST:
                    STD_LOGIC;
BEGIN
      CLOCK <= not CLOCK after 83ns;
 UUT: TOP_SCHEME PORT MAP(
             CLOCK => CLOCK,
             RESET => RESET,
             OUTPUT => OUTPUT,
             MODE => MODE,
             TEST => TEST
 );
```

```
-- *** Test Bench - User Defined Section ***
 tb: PROCESS
 BEGIN
               MODE <= '1';
               TEST <= '1';
               RESET <= '1', '0' after 200 ms;
               wait until RESET = '0';
               assert OUTPUT = "10101011";
               wait for 175064us;
               assert OUTPUT = "11111010";
               wait for 349525us;
               assert OUTPUT = "11111010";
               wait for 349525us;
               assert OUTPUT = "10111010";
               wait for 349525us;
               assert OUTPUT = "10111010";
               wait for 349525us;
               assert OUTPUT = "10101111";
               wait for 349525us;
               assert OUTPUT = "10101111";
               wait for 349525us;
               assert OUTPUT = "101010111";
               wait for 349525us;
               MODE <= '0';
               assert OUTPUT = "101010111";
               wait for 349525us;
               assert OUTPUT = "101010111";
               wait for 349525us;
               assert OUTPUT = "10101111";
               wait for 349525us;
               assert OUTPUT = "10101111";
               wait for 349525us;
               assert OUTPUT = "10111010";
               wait for 349525us;
               assert OUTPUT = "10111010";
               wait for 349525us;
               assert OUTPUT = "11111010";
               wait for 349525us;
               assert OUTPUT = "11111010";
               wait for 348525us;
               MODE <= '1';
               TEST <= '0';
               wait for 21ms;
               assert OUTPUT = "00000001";
               wait for 348525us;
               assert OUTPUT = "11110000";
               wait for 348525us;
               assert OUTPUT = "01110000";
               wait for 348525us;
               assert OUTPUT = "00110000";
```

```
wait for 348525us;
               assert OUTPUT = "00010000";
               wait for 348525us;
               assert OUTPUT = "00001111";
               wait for 348525us;
               assert OUTPUT = "00000111";
               wait for 348525us;
               assert OUTPUT = "00000011";
               wait for 348525us;
               MODE <= '0';
               assert OUTPUT = "00000001";
               wait for 348525us;
               assert OUTPUT = "00000011";
               wait for 348525us;
               assert OUTPUT = "00000111";
               wait for 348525us;
               assert OUTPUT = "00001111";
               wait for 348525us;
               assert OUTPUT = "00010000";
               wait for 348525us;
               assert OUTPUT = "00110000";
               wait for 348525us;
               assert OUTPUT = "01110000";
               wait for 348525us;
               assert OUTPUT = "11110000";
               wait for 348525us;
 END PROCESS;
-- *** End Test Bench - User Defined Section ***
END;
```



Рис.2.25. Автомат світлових сигналів та подільник тактового сигналу.

6) Інтегрувати створений автомат зі стендом Elbert V2 – Spartan3A FPGA. Додати подільник частоти для вхідного тактовового сигналу призначити фізичні виводи на FPGA.



Рис.2.25. Автомат світлових сигналів та подільник тактового сигналу.

```
# UCF for ElbertV2 Development Board

# CONFIG VCCAUX = "3.3";

# Clock 12 MHz
NET "CLOCK" LOC = P129 | IOSTANDARD = LVCMOS33 | PERIOD = 12MHz;

# LED

| MET "OUTPUT (0)" LOC = P46 | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "OUTPUT (1)" LOC = P47 | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "OUTPUT (2)" LOC = P48 | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "OUTPUT (3)" LOC = P49 | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "OUTPUT (4)" LOC = P50 | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "OUTPUT (5)" LOC = P50 | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "OUTPUT (6)" LOC = P54 | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "OUTPUT (7)" LOC = P54 | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "OUTPUT (7)" LOC = P54 | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "OUTPUT (7)" LOC = P55 | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "MODE" LOC = P69 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "MODE" LOC = P69 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "RESET" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "RESET" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "RESET" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "TEST" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "TEST" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "TEST" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "TEST" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "TEST" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "TEST" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "TEST" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "TEST" LOC = P68 | PULLUP | IOSTANDARD = LVCMOS33 | SLEW = SLOW | DRIVE = 12;
NET "TEST" LOC = P68 | PULLUP | I
```

Рис.2.26. Призначення фізичних входів та виходів.

#### Висновок:

У процесі роботи над лабораторною роботою, я створив цифровий пристрій для світлових ефектів, використовуючи платформу Elbert V2 – Spartan3A FPGA, відповідно до зазначених критеріїв.