# 实验一:组合电路设计

#### 李雨轩

西安交通大学 计算机 2205 班 2204112913

## 1. 实验目的与实验内容

次实验主要内容为组合电路设计,包括基础门电路设计(多输入门电路、复用器)和基础功能模块设计(编码器、译码器)。实验内容如下:

- 用Vivado实现基础门电路(多输入门电路、复用器等) 的设计和测试;
- 用Vivado实现基础功能模块(编码器、译码器等)的 设计与测试。

## 2. 实验要求

实验要求如下:

- 掌握Vivado或 Logisim 开发工具的使用,掌握以上电路的设计和测试方法;
- 记录设计和调试过程 (Verilog 代码/电路图/表达式/真值表, Vivado仿真结果, Logisim 验证结果等);
- 分析Vivado仿真波形/Logism 验证结果, 注重输入输出之间的对应关系。

## 3. 实验过程及分析-1: 基础门电路设计

基础门电路部分要求设计和测试一个给定表达式的多输入门电路和复用器,复用器将会包括一个简单的2路复用器、一个8路复用器,以及使用三态缓存器实现一个4路复用器。

我在 Vivado 中使用 Verilog 语言分别完成了多输入门电路(表达式已给定)、二路复用器、多路复用器(8路)以及使用三态缓存器实现的四路复用器的设计。通过仿真测试,验证了电路的逻辑正确性和时序关系。复用器设计体现了组合逻辑电路的选择功能,测试时各输入信号的变化可以实时反映在输出信号中。

### 3.1. 多输入门电路

根据实验指导的要求,设计一个多输入门电路,逻辑表达式为:

$$x = \overline{(a \cdot \overline{b} \cdot c \cdot (d+e))}$$

Verilog 代码 在Vivado平台设计如下的 Verilog 代码 (Code-1):

```
module multi_input_gate(
   input a, b, c, d, e,
   output x
);
sassign x = ~(a & ~b & c & (d | e));
endmodule
```

Code 1. 多输入门电路设计代码.

**仿真 testbench 代码** 为了验证电路设计的正确性,我编写了用于 Behavioral Simulation 的 testbench。(Code-2):

```
module tb_multi_input_gate;
       reg a, b, c, d, e;
2
       wire x:
3
       multi_input_gate uut (
           .a(a),
           .b(b),
6
           .c(c),
           .d(d),
           .e(e),
           .x(x)
10
       );
11
12
       integer i;
13
       initial begin
14
           // 使用for循环遍历所有输入组合 (5 个
15
       输入, 共 32 种组合)
           for (i = 0; i < 32; i = i + 1) begin
16
               {a, b, c, d, e} = i;
17
18
               #10;
19
           end
20
           $finish;
21
       end
22
23
       // 监控信号变化
24
       initial begin
25
           $monitor("At time %t: a = %b, b = %b,
26
        c = \%b, d = \%b, e = \%b -> x = \%b,
                      $time, a, b, c, d, e, x);
       end
   endmodule
```

Code 2. 多输入门电路 testbench 代码.

在创建的 TestBench 文件中, 我编写测试激励代码, 代码 每隔 10ns 更改一次输入, 遍历每一个可能的输出(构造了 2<sup>5</sup> 个不同的五元组), 以确保覆盖每一种输入。

Behavioral Simulation 输出波形 在 Vivado 的"Flow Navigator" 窗口中,找到 Simulation 部分,选择 Run Simulation。选择 Run Behavioral Simulation (行为仿真)。Vivado 编译设计源代码和 Testbench,生成仿真文件,波形如图 1 所示。<sup>1</sup>

#### 3.2. 二路复用器

根据实验指导的要求,设计一个二路复用器。二路复用器 的逻辑表达式为:

$$y = s \cdot d_1 + \overline{s} \cdot d_0$$

其中,  $d_0$  和  $d_1$  为两个数据输入, s 为选择信号, y 为输出。

1-8

 $<sup>^1</sup>$ 出于排版美观的考量,多输入门电路的仿真波形(图  $^1$ )放在文章的最后

真值表

| S | <i>D</i> 1 | D0 | Y |
|---|------------|----|---|
| 0 | 0          | 0  | 0 |
| 0 | 0          | 1  | 1 |
| 0 | 1          | 0  | 0 |
| 0 | 1          | 1  | 1 |
| 1 | 0          | 0  | 0 |
| 1 | 0          | 1  | 0 |
| 1 | 1          | 0  | 1 |
| 1 | 1          | 1  | 1 |

**Verilog 代码** 在 **Vivado** 平台设计如下的 **Verilog** 代码 (Code-3):

```
module two_way_mux (
   input d0, d1, s,
   output y

);
   assign y = (s ? d1 : d0);
endmodule
```

Code 3. 二路复用器设计代码.

**仿真 Testbench 代码** 为了验证电路设计的正确性, 我编写了用于 Behavioral Simulation 的 Testbench。(Code-4):

```
module tb_two_way_mux;
       reg d0, d1, s;
2
       wire y;
3
       two_way_mux uut (
4
            .d0(d0),
5
            .d1(d1),
6
            .s(s),
7
            .y(y)
8
       );
9
10
       initial begin
11
            d0 = 0;
12
            d1 = 0;
13
            s = 0;
14
15
            #10 {s, d1, d0} = 3'b000;
16
            #10 {s, d1, d0} = 3'b001;
17
            #10 {s, d1, d0} = 3'b010;
18
            #10 {s, d1, d0} = 3'b011;
19
            #10 {s, d1, d0} = 3'b100;
20
            #10 {s, d1, d0} = 3'b101;
            #10 {s, d1, d0} = 3'b110;
            #10 {s, d1, d0} = 3'b111;
24
            #10 $finish:
25
       end
26
27
       // 监控信号变化
28
       initial begin
29
            monitor("At time %t: d0 = %b, d1 = %
30
       b, s = \%b \rightarrow y = \%b'', $time, d0, d1, s, y
       );
       end
   endmodule
```

Code 4. 二路复用器 testbench 代码.

在创建的 Testbench 文件中, 我编写了测试激励代码, 代码每隔 10ns 更改一次输入, 遍历每一种可能的输入组合

(共 23 个不同的三元组),以确保覆盖每一种输入情况。

Behavioral Simulation 输出波形 在 Vivado 的"Flow Navigator" 窗口中, 找到 Simulation 部分, 选择 Run Simulation, 选择 Run Behavioral Simulation (行为仿真)。Vivado 编译设计源代码和 Testbench, 生成仿真文件, 波形如图 2 所示。<sup>2</sup>

### 3.3. 八路复用器

根据实验指导的要求,设计一个八路复用器。八路复用器的逻辑功能是根据选择信号选择一个输入信号作为输出。其逻辑表达式为:

```
y = d_0 \cdot \overline{s_2} \cdot \overline{s_1} \cdot \overline{s_0} + d_1 \cdot \overline{s_2} \cdot \overline{s_1} \cdot s_0 + \dots + d_7 \cdot s_2 \cdot s_1 \cdot s_0
```

**Verilog 代码** 在 **Vivado** 平台设计如下的 Verilog 代码 (Code-5):

```
module eight_way_mux (
2
       input wire [7:0] d,
       input wire [2:0] s,
       output wire y
4
  );
5
       assign y = (s == 3'b000) ? d[0] :
                   (s == 3'b001) ? d[1] :
                   (s == 3'b010) ? d[2]
                   (s == 3'b011) ? d[3]
9
                   (s == 3'b100) ? d[4]
10
                   (s == 3'b101) ? d[5]
11
                   (s == 3'b110) ? d[6] :
12
13
                                    d[7];
   endmodule
14
```

Code 5. 八路复用器设计代码.

**仿真 Testbench 代码** 为了验证电路设计的正确性, 我编写了用于 Behavioral Simulation 的 Testbench。(Code-6):

```
module tb_eight_way_mux;
       reg [7:0] d;
2
       reg [2:0] s;
       wire y;
       eight_way_mux uut (
           .d(d),
6
           .s(s),
7
           .y(y)
       );
9
       initial begin
10
           d = 8'b00000000;
11
           s = 3'b000;
12
           // 遍历所有可能的输入组合
13
           repeat (512) begin
14
                #10 \{d, s\} = \{d, s\} + 1;
15
16
           end
           #10 $finish;
17
       end
18
       // 监控信号变化
19
       initial begin
20
           monitor("At time %t: d = %b, s = %b)
21
       -> y = \%b'', $time, d, s, y);
       end
22
   endmodule
```

Code 6. 八路复用器 testbench 代码.

 $<sup>^2</sup>$ 出于排版美观的考量,二路复用器的仿真波形(图  $^2$ )放在文章的最后

计算机组成与结构专题实验 实验一: 组合电路设计

在创建的 Testbench 文件中, 我编写了测试激励代码, 每隔 10ns 更改一次输入信号和选择信号, 遍历所有可能的输入组合 (共  $2^8 \cdot 2^3$  种组合)。为了简化测试,这里选择了一些典型的输入组合,以确保覆盖每一种选择信号情况下的输出。

Behavioral Simulation 输出波形 在 Vivado 的"Flow Navigator" 窗口中, 找到 Simulation 部分, 选择 Run Simulation, 选择 Run Behavioral Simulation (行为仿真)。Vivado 编译设计源代码和 Testbench, 生成仿真文件, 波形如图 3 所示。<sup>3</sup>

### 3.4. 基于三态缓存器的四路复用器

根据实验指导的要求,设计一个基于三态缓存器的 4 路复用器。该复用器有 4 个数据输入  $d_0$ 、 $d_1$ 、 $d_2$ 、 $d_3$ , 2 个选择输入  $s_1$ 、 $s_0$ ,以及一个输出 y。利用三态缓存器实现,每次只有一个数据输入被选通到输出。

三态缓存器的真值表如下:

| E | A | Y |
|---|---|---|
| 0 | 0 | Z |
| 0 | 1 | Z |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

**Verilog 代码** 在 **Vivado** 平台设计如下的 Verilog 代码 (Code-7):

```
module four_way_mux_tristate (
       input d0, d1, d2, d3,
2
       input [1:0] s,
3
       output y
  );
       wire y0, y1, y2, y3;
       // 使用三态缓冲器实现复用器
       assign y0 = (s == 2'b00) ? d0 : 1'bz;
       assign y1 = (s == 2'b01) ? d1 : 1'bz;
       assign y2 = (s == 2'b10) ? d2 : 1'bz;
10
       assign y3 = (s == 2'b11) ? d3 : 1'bz;
11
12
       assign y = (s == 2'b00) ? y0 :
13
                  (s == 2'b01) ? y1 :
14
                  (s == 2'b10) ? y2 :
15
                  (s == 2'b11) ? y3 : 1'bz;
17
   endmodule
```

Code 7. 基于三态缓存器的四路复用器设计代码.

**仿真 Testbench 代码** 为了验证电路设计的正确性,我编写了用于 Behavioral Simulation 的 Testbench。(Code-8):

```
.y(y)
       );
       integer i;
       initial begin
16
           // 遍历所有输入组合
17
           for (i = 0; i < 64; i = i + 1) begin
18
                \{s, d3, d2, d1, d0\} = i;
19
20
21
            $finish;
       end
25
       // 监控信号变化
26
       initial begin
27
            monitor("At time %t: s = %b, d0 = %b
28
       d1 = \%b, d2 = \%b, d3 = \%b \rightarrow y = \%b'',
       $time, s, d0, d1, d2, d3, y);
29
30
   endmodule
```

Code 8. 基于三态缓冲器的 4 路复用器 testbench 代码.

在创建的 Testbench 文件中, 我编写了测试激励代码, 代码每隔 10ns 更改一次输入, 遍历每一种可能的选择输入组合(共  $2^4 \cdot 2^2$  个不同的二元组), 并对每个通道进行测试, 以确保覆盖每一种输入情况。

Behavioral Simulation 输出波形 在 Vivado 的"Flow Navigator" 窗口中, 找到 Simulation 部分, 选择 Run Simulation, 选择 Run Behavioral Simulation (行为仿真)。Vivado 编译设计源代码和 Testbench, 生成仿真文件, 波形如图 4 所示。

### 4. 实验过程及分析-2: 基础功能模块设计

基础功能模块的设计分为两个部分,分别是编码器和译码器。对于编码器,将首先使用三种方式:行为描述方式、结构化描述和数据流描述分别实现一个简单的8-3编码器(非优先级编码器);然后再实现一个优先8-3编码器。对于译码器,将实现一个3-8译码器。

### 4.1. 8-3 编码器

根据实验指导的要求,设计一个 8-3 编码器,其功能是将 8 位输入信号编码为 3 位输出信号。当输入信号中有且仅有一位为高电平时,输出对应该高电平输入的位置编码。

### 真值表

| D' | 7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 | <b>Y</b> 2 | <b>Y</b> 1 | <b>Y</b> 0 |
|----|---|----|----|----|----|----|----|----|------------|------------|------------|
| 0  |   | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0          | 0          | 0          |
| 0  |   | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0          | 0          | 1          |
| 0  |   | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0          | 1          | 0          |
| 0  |   | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0          | 1          | 1          |
| 0  |   | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 1          | 0          | 0          |
| 0  |   | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 1          | 0          | 1          |
| 0  |   | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1          | 1          | 0          |
| 1  |   | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1          | 1          | 1          |

**Verilog 代码** 在 **Vivado** 平台设计如下的 Verilog 代码 (Code-9):

<sup>3</sup> 出于排版美观的考量,八路复用器的仿真波形(图 3)放在文章的最后

<sup>4</sup>出于排版美观的考量,基于三态缓存器的四路复用器的仿真波形(图 4)放在文章的最后

```
// 结构化描述
  module encoder_8to3_structural (
2
       input [7:0] d,
3
       output [2:0] y
4
  );
5
       or (y[2], d[7], d[6], d[5], d[4]);
6
       or (y[1], d[7], d[6], d[3], d[2]);
       or (y[0], d[7], d[5], d[3], d[1]);
   endmodule
   // 行为级描述
  module encoder_8to3_behavioral (
12
       input [7:0] d,
13
       output reg [2:0] y
14
  );
15
       always @(*) begin
16
           y = 3'bXXX; // 默认输出为 XXX
17
           case (d)
18
               8'b00000001: y = 3'b000;
19
               8'b00000010: y = 3'b001;
20
               8'b00000100: y = 3'b010;
21
               8'b00001000: y = 3'b011;
22
               8'b00010000: y = 3'b100;
23
               8'b00100000: y = 3'b101;
24
               8'b01000000: y = 3'b110;
25
               8'b100000000: y = 3'b111;
26
               default: y = 3'bXXX;
27
           endcase
28
       end
29
   endmodule
31
   // 使用位运算和连续赋值语句描述数据流
  module encoder_8to3_dataflow (
33
       input [7:0] d,
34
       output [2:0] y
35
  );
36
       assign y[2] = |d[7:4];
37
       assign y[1] = |\{d[7], d[6], d[3], d[2]\};
38
       assign y[0] = |\{d[7], d[5], d[3], d[1]\};
39
   endmodule
40
```

Code 9. 8-3 编码器设计代码.

**仿真 Testbench 代码** 为了验证电路设计的正确性,我编写了用于 Behavioral Simulation 的 Testbench。(Code-10):

```
module tb_encoder_8to3;
       reg [7:0] d;
2
       wire [2:0] y;
3
       encoder_8to3_structural uut (
4
            .d(d),
5
            .y(y)
6
       );
7
        integer i;
        initial begin
            for (i = 0; i < 256; i = i + 1) begin
10
                d = i;
11
                if(256%i == 0) #10;
12
            end
13
            $finish;
14
       end
15
       initial begin
16
            monitor("At time %t: d = %b \rightarrow y = %
17
       b", $time, d, y);
18
```

19 endmodule

Code 10. 8-3 编码器 testbench 代码.

在创建的 TestBench 文件中, 我编写了测试激励代码, 代码每隔 10ns 更改一次输入, 遍历所有合法的输入(只 有一位为 1), 以确保覆盖每一种输入情况。然后我又将代 码10的第 14 行中跳过非法输入的部分略去后, 使用行为级 描述设计的电路(见10的第 15 行)再次进行测试, 这时, 对于非法输入, 也能输出设定的值。

Behavioral Simulation 输出波形 在 Vivado 的"Flow Navigator" 窗口中, 找到 Simulation 部分, 选择 Run Simulation。选择 Run Behavioral Simulation (行为仿真)。Vivado 编译设计源代码和 Testbench, 生成仿真文件, 只有合法输入的波形如图 6 所示,包含非法输入的波形如图 ?? 所示。

#### 4.2. 8-3 优先编码器

根据实验指导的要求,设计一个 8-3 优先编码器。优先编码器用于将 8 位输入信号中最高有效位的位置编码为 3 位二进制数。当多个输入为高电平时,输出对应最高优先级的输入信号。

### 真值表

|   | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 | Y2 | <i>Y</i> 1 | <b>Y</b> 0 | V |
|---|----|----|----|----|----|----|----|----|----|------------|------------|---|
| Γ | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | X  | X          | X          | 0 |
|   | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0          | 0          | 1 |
|   | 0  | 0  | 0  | 0  | 0  | 0  | 1  | X  | 0  | 0          | 1          | 1 |
|   | 0  | 0  | 0  | 0  | 0  | 1  | X  | X  | 0  | 1          | 0          | 1 |
|   | 0  | 0  | 0  | 0  | 1  | X  | X  | X  | 0  | 1          | 1          | 1 |
|   | 0  | 0  | 0  | 1  | X  | X  | X  | X  | 1  | 0          | 0          | 1 |
|   | 0  | 0  | 1  | X  | X  | X  | X  | X  | 1  | 0          | 1          | 1 |
|   | 0  | 1  | X  | X  | X  | X  | X  | X  | 1  | 1          | 0          | 1 |
|   | 1  | X  | X  | X  | X  | X  | X  | X  | 1  | 1          | 1          | 1 |

其中, D7 为最高优先级, D0 为最低优先级; Y2、Y1、Y0 为输出编码; V 为有效位, 当输入全为 0 时, V=0, 输出无效。

逻辑表达式 根据真值表,可以推导出输出的逻辑表达式:

```
Y2 = D4 + D5 + D6 + D7
Y1 = D2 + D3 + D6 + D7
Y0 = D1 + D3 + D5 + D7
V = D0 + D1 + D2 + D3 + D4 + D5 + D6 + D7
```

**Verilog 代码** 在 **Vivado** 平台设计如下的 Verilog 代码 (Code-11):

```
module priority_encoder_8to3 (
      input [7:0] d,
2
      output reg [2:0] y,
3
      output reg valid
  );
5
      always @(*) begin
6
         valid = 1'b0; // 默认输出为无效状态
7
         y = 3'b000;
8
         if (d[7]) begin // 检查优先级, 从最高
9
      位到最低位
             y = 3'b111;
```

 $<sup>^{5}</sup>$ 出于排版美观的考量,8-3 编码器的仿真波形(图 6)放在文章的最后

计算机组成与结构专题实验 实验一: 组合电路设计

```
valid = 1'b1;
            end
12
            else if (d[6]) begin
13
                 y = 3'b110;
                 valid = 1'b1;
15
            end
16
            else if (d[5]) begin
17
                 y = 3'b101;
18
                 valid = 1'b1;
19
20
            else if (d[4]) begin
21
                 y = 3'b100;
22
                 valid = 1'b1;
23
            end
24
            else if (d[3]) begin
25
                 y = 3'b011;
26
                 valid = 1'b1;
27
            end
28
            else if (d[2]) begin
29
                 y = 3'b010;
30
                 valid = 1'b1;
31
32
            else if (d[1]) begin
                 y = 3'b001;
                 valid = 1'b1;
35
            end
36
            else if (d[0]) begin
37
                 y = 3'b000;
38
                 valid = 1'b1;
39
            end
40
       end
41
   endmodule
42
```

Code 11. 8-3 优先编码器设计代码.

**仿真 Testbench 代码** 为了验证电路设计的正确性, 我编写了用于 Behavioral Simulation 的 Testbench。(Code-12):

```
module tb_priority_encoder_8to3;
1
       reg [7:0] d;
2
       wire [2:0] y;
3
       wire valid;
       priority_encoder_8to3 uut (
5
            .d(d),
            .y(y),
7
            .valid(valid)
       );
9
10
       integer i;
11
       initial begin
12
            for (i = 0; i < 256; i = i + 1) begin
13
                d = i;
14
                #10;
15
            end
16
17
            $finish:
       end
19
       initial begin
20
            monitor("At time %t: d = %b -> y = %
21
       b, valid = %b", $time, d, y, valid);
       end
22
   endmodule
23
```

Code 12. 8-3 优先编码器 testbench 代码.

在创建的 Testbench 文件中, 我编写了测试激励代码, 每

隔 10ns 更改一次输入,遍历不同的输入组合,以确保覆盖每一种优先级输入。

Behavioral Simulation 输出波形 在 Vivado 的"Flow Navigator" 窗口中, 找到 Simulation 部分, 选择 Run Simulation, 选择 Run Behavioral Simulation (行为仿真)。Vivado 编译设计源代码和 Testbench, 生成仿真文件, 波形如图 7 所示。

#### 4.3. 3-8 译码器

根据实验指导的要求,设计一个 3-8 译码器。3-8 译码器是将 3 位二进制输入转换为 8 个输出信号,其中只有一个输出为高电平,其余输出为低电平。

#### 真值表

| $A_2$ | $A_1$ | $A_0$ | $Y_7$ | $Y_6$ | $Y_5$ | $Y_4$ | $Y_3$ | $Y_2$ | $Y_1$ | $Y_0$ |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     |
| 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     |
| 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     |
| 0     | 1     | 1     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     |
| 1     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     |
| 1     | 0     | 1     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     |
| 1     | 1     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     |
| 1     | 1     | 1     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

**电路图** 根据上述真值表,设计的 3-8 译码器电路使用逻辑门实现输入到输出的映射。输入信号为  $A_2$ 、 $A_1$ 、 $A_0$ ,输出信号为  $Y_0$  到  $Y_7$ 。

**Verilog 代码** 在 **Vivado** 平台设计如下的 Verilog 代码 (Code-13):

```
module decoder_3to8 (
       input [2:0] a,
       output reg [7:0] y
  );
4
       always @(*) begin
5
           // 根据输入信号 a 选择输出信号 y
6
           case (a)
7
               3'b000: y = 8'b00000001;
8
               3'b001: y = 8'b00000010;
9
               3'b010: y = 8'b00000100;
10
               3'b011: y = 8'b00001000;
11
               3'b100: y = 8'b00010000;
12
               3'b101: y = 8'b00100000;
               3'b110: y = 8'b01000000;
               3'b111: y = 8'b10000000;
15
               default: y = 8'b00000000;
16
           endcase
17
18
       end
   endmodule
```

Code 13. 3-8 译码器设计代码.

**仿真 Testbench 代码** 为了验证电路设计的正确性,我编写了用于 Behavioral Simulation 的 Testbench。(Code-14):

 $<sup>^6</sup>$ 出于排版美观的考量, $8 ext{-}3$  优先编码器的仿真波形(图 7)放在文章的最后

实验一:组合电路设计 计算机组成与结构专题实验

```
.y(y)
       );
       integer i;
       initial begin
10
11
       // 使用for循环遍历所有输入组合. 每隔 10ns
12
       改变一次输入
       for (i = 0; i < 8; i = i + 1) begin
13
14
           #10;
15
       end
16
17
           $finish:
       end
19
20
       // 监控信号变化
21
       initial begin
22
           $monitor("At time %t: a = %b -> y = %
23
      b", $time, a, y);
24
   endmodule
```

Code 14. 3-8 译码器 testbench 代码.

在创建的 TestBench 文件中, 我编写了测试激励代码, 代码每隔 10ns 更改一次输入, 遍历所有可能的输入组合(共2<sup>3</sup>个不同的三元组), 以确保覆盖每一种输入情况。

Behavioral Simulation 输出波形 在 Vivado 的"Flow Navigator" 窗口中, 找到 Simulation 部分, 选择 Run Simulation, 选择 Run Behavioral Simulation (行为仿真)。Vivado 编译设计源代码和 Testbench, 生成仿真文件, 波形如图 8 所示。7

### 5. 调试和心得体会

在本次实验中,我全面掌握了 Vivado 软件的使用方法,并深入学习了 Verilog 硬件描述语言的编程技巧。在设计和实现各种组合逻辑电路的过程中,经历了多次调试和优化,加深了对数字电路设计的理解。

在多输入门电路的设计中,初始的 Verilog 代码由于对逻辑表达式理解不透彻,导致仿真结果与预期不符。通过重新审视逻辑表达式,手动推导真值表,并对代码中的逻辑运算符进行检查,最终纠正了错误,确保了电路的功能正确。

在复用器的设计中,特别是八路复用器,由于输入信号和选择信号较多,测试用例的数量呈指数增长。为了提高测试效率,我编写了自动生成测试激励的脚本,使得仿真可以覆盖更多的输入组合。同时,在仿真波形分析中,通过关注关键信号的变化,验证了复用器的选择功能是否正确,实现了对设计的全面验证。

在优先编码器的设计中,需要考虑输入信号的优先级,这增加了设计的复杂性。通过使用条件语句和优先级判断,我成功地实现了优先编码器的功能。在调试过程中,发现当多个输入信号同时为高电平时,输出不符合预期。经过分析,发现是条件判断的顺序导致了优先级的错误。通过调整代码中条件判断的顺序,确保了高优先级信号被正确编码。

在译码器的设计中, 我尝试了多种不同的描述方式, 包括 行为级、数据流级和结构化描述。通过对比不同描述方式 的代码和仿真结果, 体会到了不同设计方法的优缺点。特 别是在结构化描述中,通过模块的层次化设计,提高了代码的可读性和可维护性。

在整个实验过程中,充分利用了 Vivado 的仿真和调试功能。在遇到问题时,学会了通过波形分析定位错误,利用断点和信号强制等手段进行调试。本次实验让我对组合逻辑电路的设计和仿真有了更深刻的理解。熟悉了 Vivado 的仿真和调试流程,掌握了使用 Verilog 进行硬件描述的多种方法。

### 6. 附件

由于排版原因,本次实验报告将所有波形图文件放置在最 后一页,以兼具美观和可读性。

<sup>7</sup>出于排版美观的考量, 3-8 译码器的仿真波形 (图 8) 放在文章的最后

计算机组成与结构专题实验 实验一: 组合电路设计



Figure 1. 多输入门电路仿真波形



Figure 2. 二路复用器仿真波形



Figure 3. 八路复用器仿真波形



Figure 4. 基于三态缓冲器的 4 路复用器仿真波形



Figure 5. 8-3 编码器仿真波形

实验一:组合电路设计 计算机组成与结构专题实验



**Figure 6.** 8-3 编码器仿真波形



Figure 7. 8-3 优先编码器仿真波形



**Figure 8.** 3-8 译码器仿真波形