

## **IUT Saint-Etienne**

**Département GEII** 

## SIN1 -Systèmes d'Information Numérique

V. Fischer, F. Bernard

## Informations de base sur le cours (1/2)

Responsable: Viktor Fischer

Professeur à l'Université de Saint-Etienne

Contact:
IUT, GEII

fischer@univ-st-etienne.fr

Consultations: Jeudi après-midi

Structure du cours : 4 h CMs

26 x 1,5 h TDs

2 x 3 h TPs

Partiel: QCM sur la première partie du cours

**Examen:** Composé d'un QCM (partie théorique) et d'

exercices (langage VHDL) pour la partie

pratique

Février 2014

2



## Informations de base sur le cours (2/2)

Objectifs:

- Connaître les fonctions de base de l'électronique numérique,

4

- Familiariser les étudiants avec les différentes méthodes de conception des systèmes numériques simples.

Compétences minimales :

- Savoir décomposer une fonction en blocs combinatoires et séquentiels,

Φ

- Savoir choisir et mettre en oeuvre un circuit numérique conventionnel ou programmable,

Φ

- Savoir utiliser une chaîne de développement (simulation et synthèse),

0

- Savoir concevoir, simuler et tester un circuit logique programmable.

### Table des matières

- Introduction (CM1)
- Chapitre 1 Algèbre de Boole fonctions logiques et leur réalisation dans le matériel (TD)
- ⊕ Chapitre 2 Systèmes de numération (TD)
- Chapitre 3 Opérations arithmétiques sur des nombres exprimés en système binaire (TD)
- Chapitre 4 Conception de circuits logiques (CM1)
- ⊕ Chapitre 5 Introduction au langage VHDL (CM1 + TD)
- ♦ Chapitre 6 Logique combinatoire et sa réalisation (TD)
- Chapitre 7 Logique séquentielle et sa réalisation (TD)
- Chapitre 8 Machines d'états (TD)
- Chapitre 9 Modularité et conception hiérarchique du design (TD)
- Chapitre 10 Familles technologiques de circ. intégrés logiques (CM2)
- Chapitre 11 Familles fonctionnelles de circ. intégrés logiques (CM3)
- Chapitre 12 Circuits logiques configurables (CM4)



## Introduction

## Electronique numérique

### # Electronique

Utilise les signaux électrique pour le traitement de l'information



- *Electronique analogique* la plupart des phénomènes physiques naturels est analogique (leur grandeur change en continu)
- Electronique numérique permet de profiter de la puissance de calcul d'ordinateurs





## **Chapitre 1**

# Fonctions logiques et algèbre de Boole



## **Fonctions logiques**

Logique – partie de la philosophie qui cherche à résoudre les problèmes philosophiques : argument, sens et en particulier la vérité

Ex.: problème philosophique de la phrase : "Je mens!"

- Les solutions mathématiques proposées par George Boole (1815-1864) dans l'algèbre de Boole
  - Utilisant des variables logiques pour construire et résoudre les équations
  - Variable logique variable qui contient les valeurs de vérité
    - Représentation logique : vrais et faux
    - Représentation algébrique : bits (binary digits) 1 et 0
    - Représentation physique : interrupteurs ouverts et fermés
    - Représentation électrique : tension haute (5V) et basse (0V)

Février 2014 8

## Opérations de base de l'algèbre de Boole

## **AND** (conjonction)

| Operateur | Equation logique | Table de vérité |   |   | Symbole logique |  |  |
|-----------|------------------|-----------------|---|---|-----------------|--|--|
|           |                  | A               | В | L | ANSI            |  |  |
| AND       | L = A · B        | 0               | 0 | 0 |                 |  |  |
| 7110      |                  | 0               | 1 | 0 | 0=1             |  |  |
|           |                  | 1               | 0 | 0 | CEI             |  |  |
|           |                  |                 | 1 | 1 |                 |  |  |

## **OR** (disjonction)

| Operateur | Equation logique | Table de vérité | Symbole logique |  |
|-----------|------------------|-----------------|-----------------|--|
|           |                  | A B L           | ANSI —          |  |
| OR        | L = A + B        | 0 0 0           |                 |  |
|           |                  | 0 1 1           | OFI             |  |
|           |                  | 1 0 1           | CEI — >1 _      |  |
|           |                  | 1 1 1           |                 |  |

## **NOT** (négation)

| Operateur | Equation logique | Table de vérité | Symbole logique |
|-----------|------------------|-----------------|-----------------|
| NOT       | L = A            | A L 0 1 1 0     | ANSI CEI        |

## Autres opérations de l'algèbre de Boole

### **⊕** NAND

| Opérateur | Equation logique | Table de vérité |   |   | Symbole logique |
|-----------|------------------|-----------------|---|---|-----------------|
|           |                  | A               | В | L | ANSI —          |
| NAND      | L = A · B        | 0               | 1 | 1 |                 |
|           |                  | 1               | 0 | 1 | CEI — & _       |
|           |                  | _1              | 1 | 0 |                 |

### **⊕** NOR

| Opérateur | Equation logique | Table de vérité       |                  |                  | Symbole logique                           |
|-----------|------------------|-----------------------|------------------|------------------|-------------------------------------------|
| NOR       | L = A + B        | A<br>0<br>0<br>1<br>1 | B<br>0<br>1<br>0 | L<br>1<br>0<br>0 | ANSI ———————————————————————————————————— |

## **+** XOR (Exclusive OR)

| Opérateur | Equation logique | Table de vérité               | Symbole logique |
|-----------|------------------|-------------------------------|-----------------|
| XOR       | L = A ⊕ B        | A B L 0 0 0 0 1 1 1 0 1 1 1 0 | ANSI — = 1      |

## Règles de l'algèbre de Boole

## **Utilisées pour résoudre les équations logiques**

| Propriétés              | Sommes                                               | Produits                                             |
|-------------------------|------------------------------------------------------|------------------------------------------------------|
| Commutativité           | A + B = B + A                                        | $A \cdot B = B \cdot A$                              |
| Associativité           | A + B + C = A + (B + C)                              | $A \cdot B \cdot C = (A \cdot B) \cdot C$            |
| Distributivité          | $A + (B \cdot C) = (A + B) \cdot (A + C)$            | $A \cdot (B+C) = (A \cdot B) + (A \cdot C)$          |
| Eléments neutres        | A + 0 = A                                            | A · 1 = A                                            |
| Complémentation         | $A + \overline{A} = 1$                               | $A \cdot \overline{A} = 0$                           |
| Idempotence             | A + A = A                                            | $A \cdot A = A$                                      |
| Absorption d'un terme   | $A + A \cdot B = A$                                  | A · (A + B) = A                                      |
| Absorption d'un terme   | $A + \overline{A} \cdot B = A + B$                   | $A \cdot (\overline{A} + B) = A \cdot B$             |
| Absorption d'un élément | A + 1 = 1                                            | $A \cdot 0 = 0$                                      |
| Double complémentation  | $A = \overline{\overline{A}}$                        |                                                      |
| Règles de De Morgan     | $\overline{A + B} = \overline{A} \cdot \overline{B}$ | $\overline{A \cdot B} = \overline{A} + \overline{B}$ |

## Simplification d'équations logiques

- Simplification = réduction de termes logiques dans l'équation
   réduction du coût
- Simplification par l'utilisation de règles de l'algèbre de Boole (voir l'écran précédent)
  - Seulement pour les équations simples
  - Un certain niveau d'expertise est nécessaire
  - Ne peut pas être automatisée
  - Résultats sans expertise non garantis
- Simplification par les tableaux de Karnaugh
  - Méthode :
    - Regrouper les uns dans les tableaux de Karnaugh
    - Construire l'équation par l'expression du terme logique pour chaque groupe
  - Tableau de Karnaugh : une autre façon pour présenter les tables de vérité en utilisant les codes réfléchis (codes Gray)



Code Gray – au maximum un bit peut être changé dans deux valeurs successives

Code Gray 2-bit: 00 01 11 10

Code Gray 3-bit: 000 001 011 010 110 111 101 100



Transformation de la table de vérité en tableau de Karnaugh

| Α | В | С | Υ |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 0 |





## Règles de simplification avec tableaux de Karnaugh

- Des groupes doivent contenir 2<sup>n</sup> cellules (puissance de deux)
- Des groupes ne peuvent pas contenir de zéros
- **Les groupes doivent avoir une forme rectangulaire (pas en diagonale)**
- Chaque groupe doit être aussi grand que possible
- Des groupes peuvent se chevaucher
- Chaque cellule contenant un 1 doit faire partie d'au moins un groupe
- Les groupes peuvent passer autour du tableau
- Le nombre de groupes doit être aussi petit que possible, en respectant les règles précédentes
- **Solution pour l'exemple précédent:** 
  - Deux groupes
  - $Y = (A \cdot B) + (B \cdot C)$

|   | ВС |    |    |    |  |  |  |
|---|----|----|----|----|--|--|--|
|   | 00 | 01 | 11 | 10 |  |  |  |
| 0 | 0  | 1  | 0  | 0  |  |  |  |
| 1 | 1  | 1  | 0  | 0  |  |  |  |



## **Chapitre 2**

## Systèmes numériques

## Nombres et systèmes de numération

- Les nombres sont classés dans les ensembles systèmes de numération
- Systèmes de base naturel, entier, rationnel, réel, complexe, ...
- **Un système de numération naturel positionnel à n chiffres** (incluant zéro) peut être exprimé en utilisant un polynôme d'ordre (n 1) :

$$A = a_{n-1} p^{n-1} + a_{n-2} p^{n-2} + ... + a_1 p + a_0$$
  
où p est la base du système et  $0 \le a_i \le p - 1$ 

Exemples:

Système décimal (p = 10, 
$$0 \le a_i \le 9$$
):  $A = 123_{(10)} = 1 \cdot 10^2 + 2 \cdot 10^1 + 3 \cdot 10^0$ 

Système binaire (p = 2, 
$$0 \le a_i \le 1$$
): A =  $101_{(2)} = 1 \cdot 2^2 + 0 \cdot 2^1 + 1 \cdot 2^0 = 5_{(10)}$ 

Système hexadécimal (p = 16, 
$$0 \le a_i \le 15$$
):  $A = 123_{(16)} = 1 \cdot 16^2 + 2 \cdot 16^1 + 3 \cdot 16^0 = 256 + 32 + 3 = 291_{(10)}$ 



## Nombres équivalents en notation décimale, binaire et hexadécimale

| Décimale |    | Bina |    | Hexadécimale |   |
|----------|----|------|----|--------------|---|
|          | b3 | b2   | b1 | b0           |   |
| 0        | 0  | 0    | 0  | 0            | 0 |
| 1        | 0  | 0    | 0  | 1            | 1 |
| 2        | 0  | 0    | 1  | 0            | 2 |
| 3        | 0  | 0    | 1  | 1            | 3 |
| 4        | 0  | 1    | 0  | 0            | 4 |
| 5        | 0  | 1    | 0  | 1            | 5 |
| 6        | 0  | 1    | 1  | 0            | 6 |
| 7        | 0  | 1    | 1  | 1            | 7 |
| 8        | 1  | 0    | 0  | 0            | 8 |
| 9        | 1  | 0    | 0  | 1            | 9 |
| 10       | 1  | 0    | 1  | 0            | Α |
| 11       | 1  | 0    | 1  | 1            | В |
| 12       | 1  | 1    | 0  | 0            | С |
| 13       | 1  | 1    | 0  | 1            | D |
| 14       | 1  | 1    | 1  | 0            | Е |
| 15       | 1  | 1    | 1  | 1            | F |



### **Conversion d'une valeur binaire en décimale**

- Trouver la valeur décimale pour chaque position contenant le bit 1 et faire la somme.
- Exemple: Convertir 11011<sub>(2)</sub> en décimal
- Solution: 1 1 0 1 1  $1 \cdot 2^0 = 1 \cdot 2^1 = 1$

$$1 \cdot 2^3 = 8$$

$$1 \cdot 2^4 = 16$$

$$27$$

La valeur décimale est donc 27<sub>(10)</sub>

# Conversions entre les nombres décimaux, binaires et hexadécimaux (2/4)

### Conversion d'une valeur décimale en binaire

- La même méthode peut être utilisée pour faire la conversion d'une valeur décimale vers n'import quelle base. Celle-ci consiste en divisions successives par la base (ici par deux) jusqu'à ce que le dividende arrive à 0. A chaque division, le reste représente un chiffre du nombre recherché, en partant du chiffre le moins significatif.
- Exemple: Convertir 39<sub>(10)</sub> en binaire

```
• Solution: 39/2 = 19 reste 1 (bit le moins significatif)

19/2 = 9 reste 1

9/2 = 4 reste 1

4/2 = 2 reste 0

2/2 = 1 reste 0

1/2 = 0 reste 1 (bit le plus significations)
```

Le code binaire résultant est 100111<sub>(2)</sub>

Février 2014 19

## Conversions entre les nombres décimaux, binaires et hexadécimaux (3/4)

### Conversion d'une valeur binaire en hexadécimal

 Diviser le nombre binaire en groupes de quatre chiffres (bits) en partant de droite. Si le nombre de bits n'est pas divisible par 4, compléter la valeur binaire de zéros à gauche pour que chaque groupe contienne 4 bits. Convertir la valeur de chaque groupe de 4 bits, en hexadécimal.

Exemple: Convertir 100111011<sub>(2)</sub> en hexadécimal

• Solution: 0001 0011 1011 1011 1 3 B

La valeur hexadécimale correcte est 13B<sub>(16)</sub>



## Conversions entre les nombres décimaux, binaires et hexadécimaux (4/4)

### Conversion d'une valeur hexadécimale en binaire

- Pour convertir une valeur hexadécimale en binaire, convertir chaque chiffre hexadécimal en groupes de 4 bits.
- Exemple: Convertir 2AB<sub>(16)</sub> en binaire

Solution :

Le code binaire résultant est 1010101011<sub>(2)</sub>



- Les nombres BCD sont représentés en décimal, mais chaque chiffre décimal est codé en utilisant une valeur binaire de 4 bits
- Pour convertir un nombre décimal en BCD, il faut convertir chaque chiffre décimal en groupes de 4 bits.

Exemple: Convertir 189<sub>(10)</sub> en BCD

• Solution:  $\frac{1}{0001} \frac{8}{1000} \frac{9}{1001} \rightarrow 000110001001_{(BCD)}$ 

- Pour convertir une valeur BCD en décimal, il faut diviser le nombre en groupes de 4 bits et convertir chaque groupe en décimal.
  - Exemple: Convertir 10001110101<sub>(BCD)</sub> en binaire

• Solution:  $0100 \ 0111 \ 0101 \ 7 \ 5 \rightarrow 475_{(10)}$ 

## Nombres entiers signés (arithmétiques) et non signés (logiques) en binaire

- De type de la représentation doit être connu à l'avance
- De la litte de
- Les représentations de nombres signés
  - Représentation en signe et amplitude
    - Bit à gauche réservé pour le signe
    - Signe codé en binaire: + ↔ 0, ↔ 1
      - Exemple: Représentation de 5 sur 4 bits: 1101<sub>(2)</sub>
  - Représentation en complément à un
    - Les nombres positifs sont codés simplement en binaire
    - Les nombres négatifs sont créés à partir de leur valeur absolue, par inversion bit par bit
      - Exemple : Représentation de 5 sur 4 bits:  $1010_{(2)}$   $0101_{(2)}$  =  $5_{(10)}$
  - Représentation en complément à deux
    - Comme complément à un, puis incrémenté par un
      - − Exemple : Représentation de − 5 sur 4 bits: 101 (2)

Complément à 1 plus un

**Amplitude** 

Signe

## Nombres binaires signés – plusieurs interprétations possibles (le type doit être connu à l'avance)

| ,  | Valeur |    |    |       |           | En complé- | En complé-  |
|----|--------|----|----|-------|-----------|------------|-------------|
| b3 | b2     | b1 | b0 | signé | amplitude | ment à un  | ment à deux |
| 0  | 0      | 0  | 0  | 0     | 0         | 0          | 0           |
| 0  | 0      | 0  | 1  | 1     | 1         | 1          | 1           |
| 0  | 0      | 1  | 0  | 2     | 2         | 2          | 2           |
| 0  | 0      | 1  | 1  | 3     | 3         | 3          | 3           |
| 0  | 1      | 0  | 0  | 4     | 4         | 4          | 4           |
| 0  | 1      | 0  | 1  | 5     | 5         | 5          | 5           |
| 0  | 1      | 1  | 0  | 6     | 6         | 6          | 6           |
| 0  | 1      | 1  | 1  | 7     | 7         | 7          | 7           |
| 1  | 0      | 0  | 0  | 8     | - 0       | - 7        | - 8         |
| 1  | 0      | 0  | 1  | 9     | - 1       | - 6        | - 7         |
| 1  | 0      | 1  | 0  | 10    | - 2       | - 5        | - 6         |
| 1  | 0      | 1  | 1  | 11    | - 3       | - 4        | - 5         |
| 1  | 1      | 0  | 0  | 12    | - 4       | - 3        | - 4         |
| 1  | 1      | 0  | 1  | 13    | - 5       | - 2        | - 3         |
| 1  | 1      | 1  | 0  | 14    | - 6       | - 1        | - 2         |
| 1  | 1      | 1  | 1  | 15    | - 7       | - 0        | - 1         |



## **Chapitre 3**

# **Opérations arithmétiques** sur les nombres binaires

## Addition de deux nombres binaires non signés

Principe – similaire à l'addition de nombres décimaux

Rappel: addition de deux nombres décimaux de 4 chiffres (addition chiffre par chiffre en partant de droite)

```
Ordre (i)

Retenue intermédiaire entrante

Addende a

Addende b

Somme
Retenue intermédiaire sortante

Retenue intermédiaire sortante

Addende b

Retenue sortante

Addende b

Retenue sortante

Retenue sortante

Addende b

Retenue sortante
```

Février 2014 26

## Addition de deux nombres binaires non signés

- Table de vérité pour l'addition binaire de trois chiffres (ci, a, b)
  - Table de vérité d'un additionneur complet sur 1 bit – Full Adder (FA)

| ci | а | b | Decim. | СО | sum |
|----|---|---|--------|----|-----|
| 0  | 0 | 0 | 0      | 0  | 0   |
| 0  | 0 | 1 | 1      | 0  | 1   |
| 0  | 1 | 0 | 1      | 0  | 1   |
| 0  | 1 | 1 | 2      | 1  | 0   |
| 1  | 0 | 0 | 1      | 0  | 1   |
| 1  | 0 | 1 | 2      | 1  | 0   |
| 1  | 1 | 0 | 2      | 1  | 0   |
| 1  | 1 | 1 | 3      | 1  | 1   |

$$1 + 1 + 1 = 3_{(10)} = 11_{(2)}$$

Addition de deux nombres binaires de 4 chiffres

## Addition de deux nombres binaires signés

- Des opérations arithmétiques se font en complément à deux
- L'addition bit par bit est la même, seul le résultat est interprété différemment
- Addition de deux nombres de 8 bits et interprétation du résultat pour les entiers signés et non signés

## Multiplication de nombres binaires non signés

- Principe décalages conditionnels à gauche et additions
   Multiplication de deux nombres non signés de 2 bits
  - Facteur a al a0

    Facteur b  $\frac{x \quad b1 \quad b0}{a1b0 \quad a0b0}$ Produit  $\frac{a1b1 \quad a0b1}{a2b1}$ Produit  $\frac{a1b1 \quad a0b1}{a2b1}$ Produit  $\frac{a1b1 \quad a0b1}{a2b1}$



Half adder = demi-additionneur (il a seulement deux entrées), il faut deux demi-additionneurs pour faire un additionneur complet



## **Chapitre 4**

# Méthodes de conception de circuits logiques



## Méthodes de conception de circuits logiques

- Synthèse logique
  - Procédure de la conception de systèmes logiques : de la spécification jusqu'à l'implantation du système dans le matériel
- Outil classique de l'électronicien pour la conception d'un circuit logique : le schéma électrique
  - Utilise des portes ou des circuits élémentaires
  - Peut comporter plusieurs niveaux hiérarchiques: peu performant dans le cas de systèmes complexes
  - Difficile à déboguer sans réaliser de prototype
- Les langages de description (HDL Hardware Description Language) - outils de type textuel offrant :
  - Une plus grande souplesse d'emploi
  - Une plus grande diversité des techniques de description (niveaux d'abstraction)
  - La simulation permet de simuler la logique avant de l'implanter dans le matériel – gain de temps considérable



## Implantation de fonctions logiques dans le matériel

- Implantations basées sur la logique câblée
  - Étapes de la conception :
    - · Spécification de la fonction à réaliser
      - Comportement (par exemple par le tableau de vérité)
      - Nombre d'entrées/sorties
      - Vitesse, surface (coût) et consommation, etc.
    - Construction de tableaux de Karnaugh
    - Minimisation de fonctions en utilisant les tableaux de Karnaugh
    - Conversion éventuelle de la fonction en logique NAND, NOR, ...
    - Choix de la technologie (CMOS ou TTL) et du type de circuits
    - Réalisation du prototype (câblage)
    - Débogage du prototype
    - Réalisation d'une carte imprimée

En TP



## Implantation de fonctions logiques dans le matériel (suite)

- Implantations basées sur les circuits logiques configurables
  - Étapes de la conception :
    - Spécification de la fonction à réaliser
    - · Description de la logique en schéma ou en HDL
    - Simulation fonctionnelle
    - Choix de la technologie et de la famille
    - · Synthèse logique
    - Placement routage
    - Simulation temporelle (éventuelle)
- et TR

TR

- En TP 🕝 Réalisation d'une carte imprimée
  - Configuration du circuit



## Langage VHDL

### + Langage VHDL

- VHDL = VSIC HDL (VSIC = Very High Speed Integrated Circuits)
- Conçu pour le DoD (Department of Defence) aux USA par Intermetrics, IBM,
   Texas Instruments
- Normalisé par IEEE
  - norme IEEE 1076 en 1987, puis 1993
- Très répandu, surtout en Europe et dans le milieu universitaire
- Langage complexe avec haut niveau d'abstraction, inspiré par l'ADA (destiné à la programmation de systèmes parallèles)
- Utilisé pour :
  - Spécification
  - Modélisation
  - Synthèse

Problème : Les systèmes qui peuvent être modélisés, ne sont pas forcément synthétisables !

### Concurrent : Langage Verilog HDL

Plus proche du matériel, étendu aux USA



## **Modélisation = Description + simulation**

- Changements importants des méthodes de travail des électroniciens liés à l'évolution de la complexité des systèmes :
  - Étapes classiques de prototypage remplacées par des étapes de simulation permettant de diminuer notablement les coûts et les délais de développement
  - La simulation est présente dans toutes les phases de la conception d'un système logique
  - Rôle de la simulation : simuler le modèle avant de le synthétiser
  - Deux types de simulation : simulation fonctionnelle et simulation physique (temporelle)

Février 2014 35



## Type de simulation

### Simulation fonctionnelle :

- Beaucoup plus rapide, moins précise
- Objectif la preuve formelle du fonctionnement pour chaque élément du système
- Aucun délai de propagation n'est pris en compte, le système physique est considéré comme parfait

### Simulation physique (simulation temporelle) :

- Beaucoup plus précise, beaucoup plus lente
- Objectif obtenir une simulation la plus proche possible du système physique réel
- Prend en compte des délais physiques de propagation à l'intérieur du système (circuit)

Février 2014 36

### Flot de conception d'un circuit logique en HDL



Février 2014



### **Chapitre 5**

## **Langage VHDL**

- Introduction



### **Préambule**

### Caractéristiques du langage VHDL :

- Un vocabulaire très volumineux
- Des contextes d'utilisation différents (spécification, modélisation, synthèse)

### Deux aspects importants du langage VHDL :

- VHDL est un langage de description des structures matérielles et non pas un langage de programmation classique de l'informatique scientifique (attention aux réflexes d'informaticien)
- Certains éléments de ce langage ne sont pas utilisables dans tous les contextes d'application

### A noter:

Dans les chapitres suivants nous allons utiliser un sous-ensemble du langage VHDL – structures de base utilisées pour la synthèse logique !

### Unités de conception

Une description VHDL comporte un certain nombre d'unités de conception. Une unité de conception constitue un sous ensemble de la structure logique pouvant être compilé séparément, stocké dans un fichier indépendant et sauvegardé dans une librairie. Une unité de conception peut se trouver :

- Dans un fichier \*.vhd (une ou plusieurs unités dans un fichier)
- Dans un répertoire (de travail), dans plusieurs fichiers \*.vhd
- Dans une librairie (un paquetage)

Méthode appliquée en ENSL1

### Unités de conception :

- Entité élément de base (composant, module) définie par la :
  - spécification d'entité (= interface externe ⇒ symbole)
  - architecture (= structure interne ⇒ schéma)
- Paquet regroupement d'éléments défini par la
  - spécification de paquet
  - corps de paquet
- Configuration association architecture entité

Non utilisé en ENSL1

### Entité de conception

entité de conception

déclaration de l'entité

architecture

- Entité de conception élément de base de construction :
  - Vue de l'extérieur par l'intermédiaire de signaux d'entrées/sorties (boite noire)
  - A l'intérieur spécifiée par l'architecture
- **Déclaration de l'entité** 
  - Nom
  - Paramètres (optionnels)
  - Entrées/sorties
- Architecture
  - Structure interne de l'entité

### Déclaration d'entité

 Décrit le nom et l'interface du composant (signaux d'entrées et sorties)



But : Lisibilité du code (même en noir et blanc)

A noter:

Nous n'utiliserons pas les possibilités de paramétrer des modules.

### **Description d'architecture**

- Architecture décrit la structure ou le comportement du composant
  - Plusieurs architectures pour la même entité (module) peuvent exister. Ce cas est similaire à la possibilité d'implanter une fonction logique soit en utilisant des portes NAND ou en utilisant des portes NOR ou d'autres portes logiques.



Mots réservés pour le début et la fin du corps de l'architecture

Notre convention : Écrire les mots réservés en majuscules But : Lisibilité du code (même en noire et blanc)

### Vue d'ensemble : déclaration d'entité et architecture

Code VHDL complet d'une entité

Déclaration de la bibliothèque IEEE nécessaire pour des signaux logiques standards



### Modes de ports

- Ils spécifient la direction du transfert des données vis-à-vis du composant
  - IN : port d'entrée (unidirectionnel) les données arrivant sur ce port peuvent être lus à l'intérieur du composant, elles peuvent donc se trouver seulement à droite dans l'expression d'affectation d'un signal ou d'une variable.
  - OUT: port de sortie (unidirectionnel) les données sortant peuvent être seulement mises à jour (et non pas lus) à l'intérieur du composant, elles peuvent se trouver seulement à gauche de l'expression d'affectation.
  - INOUT: port d'entrée/sortie (bi-directionnel) les données peuvent être mises à jour et lus à l'intérieur du composant, elles peuvent se trouver à gauche ou à droite de l'expression d'affectation.

A noter : Il existe un autre mode (Buffer) que nous n'utiliserons pas



### Classes, types et composition de données

- Classes de données
  - Signaux (SIGNAL)
  - Variables (VARIABLE)
  - Constantes (CONSTANT)
- Types de données
  - Entiers (INTEGER)
  - Bits (BIT)
  - Booléens (BOOLEAN)
  - Caractères (CHARACTER)
  - Réels (REAL)
  - Physiques (TIME)
  - Énumérés (ENUMERATED)
  - Logique standard (STD\_LOGIC)

Bibliothèque IEEE

### Composition de données

- Scalaires donnée composée d'un seul élément
- Composites donnée composée de plusieurs éléments (VECTOR)

Bibliothèque standard

Février 2014

### Modèles de conception en VHDL



Critère du choix d'un modèle : la lisibilité du code !

Février 2014

### **Exemple: XOR3**



```
PORT(
    a : IN STD_LOGIC;
    b : IN STD_LOGIC;
    c : IN STD_LOGIC;
    resul : OUT STD_LOGIC
    );
END xor3;
```

### Architecture « Flot de données » (Dataflow)







### Description d'architecture par un « Flot de données »

- De modèle « Flot de données » décrit les relations internes entre les données dans le module.
- La description de l'architecture basée sur ce modèle utilise les expressions concurrentes pour réaliser la logique. Ces expressions sont évaluées en même temps (en parallèle), donc leur ordre n'est pas important!
- **Le modèle « Flot de données » est le plus utile, si la logique peut être représentée par des fonctions booléennes.**

### Architecture utilisant le modèle structurel

```
Déclaration du signal interne
ARCHITECTURE xor3 struct OF xor3 IS
  SIGNAL u1_out: STD_LOGIC;
                                           Déclaration du composant
  COMPONENT xor2 IS
                                           (qui est défini ailleurs)
    PORT (
         i1 : IN STD_LOGIC;
                                           Instanciations du composant
         i2 : IN STD LOGIC;
          y : OUT STD LOGIC
         );
  END COMPONENT;
                                                     XOR2
BEGIN
  u1: xor2 PORT MAP (i1 => a,
                      i2 => b,
                       y => u1_out);
                                         a
                                                    u1 out
                                                                 resul
  u2: xor2 PORT MAP (i1 => u1_out,
                      i2 => c,
                                         b
                       Y => resul);
END xor3_struct;
                                                    XOR3
```



### Architecture utilisant le modèle structurel (suite)

- De modèle structurel est le plus simple à comprendre. Il est le plus proche à la saisie du schéma : il utilise les blocs simples pour composer des fonctions logiques.
- De modèle structurel remplace le schéma bloc
- Les composants peuvent être interconnectés d'une manière hiérarchique – la structure logique peut avoir plusieurs niveaux, chaque niveau étant décrit dans une entité indépendante en utilisant les trois modèles (flot de données, structurel ou comportemental) ou leur combinaison
- Dans le modèle structurel nous pouvons connecter des portes logiques simples (déclarés dans une bibliothèque) ou des composants complexes décrits dans des entités séparées

Février 2014

### Déclaration et instanciation du composant

- Instanciation la mise en place physique en associant les entrées/sorties du composant avec les signaux de l'architecture
- Association des connexions par leur noms (recommandée)

```
COMPONENT xor2 IS

PORT(

i1: IN STD_LOGIC;

i2: IN STD_LOGIC;

y: OUT STD_LOGIC

);

END COMPONENT;

u1: xor2 PORT MAP (i1 => a,

i2 => b,

y => u1_out);

Instanciation du composant
(dans le corps de l'architecture)
```

Nom de l'instanciation Nom du composant

### Architecture utilisant le modèle comportemental

```
ARCHITECTURE xor3_comp OF xor3 IS
BEGIN
    xor3_proc: PROCESS (a, b, c)
BEGIN
    IF ((a XOR b XOR c) = '1') THEN
       resul <= '1';
ELSE
    resul <= '0';
END IF;
END PROCESS xor3_proc;
END xor3_comp;</pre>
```

- Le modèle comportemental décrit ce qui se passe à la sortie du module (en fonction des entrées) sans préciser la structure interne du module (qui représente une « boîte noire »)
- **© Ce modèle utilise une structure VHDL appelée PROCESS**
- Si possible, ne pas utiliser ce modèle pour synthétiser la logique combinatoire



### **Chapitre 6**

# Réalisation de fonctions logiques combinatoires dans le matériel

Février 2014

### Fonctions logiques combinatoires

- + Fonction logique combinatoire définition
  - La valeur à la sortie d'une fonction logique combinatoire ne dépend que des valeurs de signaux des entrées (leur combinaison) et (contrairement à la logique séquentielle) ne dépend pas de l'état interne de la fonction
  - Exemple: Y = f(A, B, C) = A + B + CY dépend que de A, B, et C
- Fonctions combinatoires de base
  - Fonctions logiques simples
  - Générateurs de parité
  - Multiplexeurs, démultiplexeurs
  - Codeurs, décodeurs
  - Fonctions arithmétiques simples (addition, soustraction, etc.)
  - Comparateurs
  - Fonctions d'entrées/sorties avec la logique trois états



# Implantation des fonctions logiques combinatoires en VHDL - structures concurrentes

- Instructions concurrentes
  - Affectation inconditionnelle d'un signal

signal <= expression (avec les signaux et/ou avec les constantes);

- Affectation conditionnelle d'un signal signal <= expression1 WHEN condition ELSE expression2;</li>
- Affectation sélective d'un signal
   WITH selecteur SELECT
   signal <= expression1 WHEN valeur selecteur, ...;</li>
- Instanciation de composant
- Duplication multiple du matériel

Duplication conditionnelle du matériel

étiquette : **IF** condition **GENERATE**{instruction(s) concurrente(s)} **END GENERATE** étiquette;

### Instructions concurrentes – Exemple

```
ENTITY multiplexeurs IS
PORT (a, b, sel : IN bit;
      x, y, z : OUT bit);
END multiplexeurs;
ARCHITECTURE rtl OF multiplexeurs IS
BEGIN
-- affectation inconditionnelle
  x <= (a AND NOT sel) OR (b AND sel);
-- affectation conditionnelle
  y <= a WHEN sel='0' ELSE
       b;
-- affectation sélective
 WITH sel SELECT
    z <= a WHEN '0',
         b WHEN OTHERS;
END rtl;
```



### Instructions concurrentes – Exemple (suite)

Puisque les trois descriptions décrivent finalement la même structure logique, l'architecture rtl sera implanté dans le matériel de la façon suivante deux structures redondantes seront supprimées



### Affectation conditionnelle

signal\_cible <= valeur1 WHEN condition1 ELSE valeur2 WHEN condition2 ELSE

. . .

valeurN-1 WHEN conditionN-1 ELSE
valeurN;



Attention : La première condition (condition1) est prioritaire devant les conditions suivantes – Codage par priorité!

Codage par priorité d'une affectation conditionnelle :



La sélection du signal a avec le signal sell est prioritaire devant b et c!

```
y = (sel1 AND a)
OR ((NOT sel1) AND sel2 AND b)
OR ((NOT sel1) AND (NOT sel2) AND c)
```

### Affectation sélective

WITH selecteur SELECT

signal\_cible <= valeur1 WHEN valeur\_selecteur1, valeur2 WHEN valeur\_selecteur2,

. . .

valeurN WHEN OTHERS;

### **Exemple d'application : multiplexeur**



```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY multiplexeur IS
PORT (a, b, c, d : IN std logic;
     sel
                : IN std logic vector(1 DOWNTO 0);
                : OUT std logic);
END multiplexeur;
ARCHITECTURE rtl OF multiplexeur IS
BEGIN
-- affectation sélective
 WITH sel SELECT
           WHEN "00",
   y <= a
                               Sélection sans priorité!
           WHEN "01",
           WHEN "10",
           WHEN OTHERS;
END rtl;
         a AND (NOT sel(1)) AND (NOT sel(0)))
          OR (b AND (NOT sel(1)) AND sel(0))
          OR (c AND sel(1) AND (NOT sel(0)))
          OR (d AND sel(1) AND sel(0))
```

### Implantation des fonctions logiques simples

- Implantation basée sur l'utilisation d'opérateurs de base AND, OR, NOT, XOR, NAND, NOR
- Quelques exemples d'implantation de la fonction ET logique en VHDL

### Implantation des fonctions logiques évoluées

- Utilisation de l'affectation conditionnelle si certains signaux sont prioritaires (sélecteurs avec priorité)
  - Ex.:

```
y <= a WHEN sel(0)='1' ELSE
b WHEN sel(1)='1' ELSE
c;
```

Utilisation de l'affectation sélective pour obtenir une structure régulière sans priorité (multiplexeurs)

• Ex. :

```
WITH sel SELECT

y' <= a WHEN "00",
b WHEN "01",
c WHEN OTHERS;

N'oubliez pas les
branches alternatives!!!
```

### Fonctions combinatoires : Générateurs de parité

- Générateur de parité génèrent le bit de parité qui permet de détecter les erreurs survenues pendant la transmission ou la sauvegarde (dans la mémoire) de données
- Principe le bit de parité est égal à un si le nombre de uns dans la donnée est impaire – pour une donnée de N bits on peut le réaliser avec une fonction logique OU EXCLUSIF à N entrées

A noter : un nombre paire d'erreurs n'est pas détecté ...

### Fonctions combinatoires: Générateur de parité paramétrable

- Fonction générique fonction universelle, adaptable aux besoins la largeur du générateur peut être définie par le paramètre N
- Exemple de la réalisation structure FOR ... GENERATE :

étiquette : FOR variable\_de\_boucle IN intervalle GENERATE







Février 2014

# Fonctions combinatoires : Générateur de parité paramétrable (suite)

```
LIBRARY ieee;
                                         On peut modifier la largeur
  USE ieee.std logic 1164.ALL;
                                         du générateur en modifiant
                                         le paramètre WIDTH
  ENTITY parity IS
  GENERIC (WIDTH : INTEGER := 8);
  PORT (data
                 : IN std logic vector(WIDTH-1 DOWNTO 0);
        par out : OUT std logic);
  END parite;
  ARCHITECTURE rtl OF parite IS
  SIGNAL par int : std logic vector(WIDTH-1 DOWNTO 0);
                                        Nous pouvons utiliser le signal
  BEGIN
                                        par int(WIDTH-1) avant qu'il soit
    par int(0) <= data(0);
    par out <= par int(WIDTH-1);</pre>
                                        affecté (structure concurrente)
  Parity gen:
    FOR i IN 1 TO (WIDTH-1) GENERATE
      par int(i) <= data(i) XOR par int(i-1);</pre>
    END GENERATE Parity gen;
  END rtl;
par_out = data(0) XOR data(1) XOR data(2) XOR data(3)
           XOR data(4) XOR data(5) XOR data(6) XOR data(7)
```

Février 2014

# Fonctions combinatoires : Multiplexeurs et démultiplexeurs

- Multiplexeurs permettent de sélectionner un parmi plusieurs signaux d'entrée
- Démultiplexeurs permettent de rediriger la valeur présente à l'entrée vers une parmi plusieurs sorties

### Schéma du principe :





 Exemple d'utilisation – transfert de plusieurs données (4 dans notre cas) par une liaison série – une tranche de temps est attribuée périodiquement à chaque canal

# Fonctions combinatoires : Implantation d'un multiplexeur à 4 entrées

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY multiplexer IS
PORT (a, b, c, d : IN std_logic;
                : IN std logic vector(1 DOWNTO 0);
      sel
                 : OUT std logic);
END multiplexer;
ARCHITECTURE rtl OF multiplexer IS
BEGIN
-- assignation sélective
  WITH sel SELECT
           WHEN "00",
    y <= a
                                Sélection sans priorité!
           WHEN "01",
           WHEN "10",
           WHEN OTHERS:
END rtl;
    y = (a AND (NOT sel(1)) AND (NOT sel(0)))
         OR (b AND (NOT sel(1)) AND sel(0))
         OR (c AND sel(1) AND (NOT sel(0)))
         OR (d AND sel(1) AND sel(0))
```

### Fonctions combinatoires : Codeurs et décodeurs

- Codeurs permettent de coder une donnée (binaire) d'une manière plus efficace ou d'une manière plus avantageuse
- Décodeurs réalisent une opération inverse par rapport au codage et permettent de représenter une information d'une manière mieux compréhensible ou plus facile à utiliser

**Exemple : Codeur 1 sur N** → binaire



# Fonctions combinatoires : Codeurs et décodeurs (suite)

 Codeur avec priorité – donne le numéro (en binaire) du canal égal à un ; si plusieurs canaux sont égaux à un, c'est le numéro du canal prioritaire, qui est donné à la sortie

Exemple – Codeur « 1 sur 3 → binaire » avec priorité

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY priority encod IS
PORT (a, b, c : IN std_logic;
      bin out : OUT std logic vector(1 DOWNTO 0));
END priority encod:
ARCHITECTURE rtl OF priority encod IS
BEGIN
                                               a est prioritaire
-- assignation conditionnelle
                                                devant b, qui
    bin out <= "01" WHEN a = '1' ELSE
                                                est prioritaire
                "10" WHEN b = '1' ELSE
                "11" WHEN c = '1' ELSE
                                                devant c
                "00";
END rtl;
```

# Fonctions combinatoires : Codeurs et décodeurs (suite)

Décodeur « code binaire → code afficheur sept segments »
 permet d'afficher une valeur binaire de 4 bits en hexadécimal sur un afficheur (avec les diodes LED) de sept segments

Schéma d'interconnexion:

Codage de segments :



Affichage de caractères hexadécimaux :





- Opérations arithmétiques peuvent être réalisées en VHDL
  - Au niveau bits (niveau bas d'abstraction)
  - Au niveau d'opérateurs arithmétiques (seulement les opérateurs d'addition et de soustraction sont supportés pour la synthèse)
- Opérateur d'addition bit par bit additionneur complet Full Adder FA

### **Symbole**



### Somme:

### Tableau de vérité

| X | У | C <sub>in</sub> | C <sub>out</sub> | S |
|---|---|-----------------|------------------|---|
| 0 | 0 | 0               | 0                | 0 |
| 0 | 0 | 1               | 0                | 1 |
| 0 | 1 | 0               | 0                | 1 |
| 0 | 1 | 1               | 1                | 0 |
| 1 | 0 | 0               | 0                | 1 |
| 1 | 0 | 1               | 1                | 0 |
| 1 | 1 | 0               | 1                | 0 |
| 1 | 1 | 1               | 1                | 1 |

 Réalisation d'un additionneur de quatre bits basé sur un additionneur complet



- Chemin critique le chemin le plus long dans le flot de données (entre une entrée et une sortie quelconque) – il correspond à la fonction logique du bloc la plus complexe
  - Ici nous avons 5 sorties, donc 5 fonctions logiques ( $c_{out}$ ,  $s_0$ ,  $s_1$ ,  $s_2$ ,  $s_3$ ), les fonctions les plus complexes sont  $c_{out}$  et  $s_3$  elles représentent les chemins critiques du bloc



Réalisation d'un additionneur de quatre bits en utilisant un opérateur arithmétique (haut niveau d'abstraction)

```
LIBRARY ieee;
USE ieee.std_logic_1164.ALL;
                                      Paquetage nécessaire pour
USE ieee.std logic unsigned.ALL;
                                      les opérations arithmétiques
ENTITY addition IS
PORT (a, b : IN std logic vector(3 DOWNTO 0);
        : OUT std_logic_vector(3 DOWNTO 0);
      S
      c out : OUT std logic);
END addition;
ARCHITECTURE rtl OF addition IS
  SIGNAL s_int : std logic vector(4 DOWNTO 0);
BEGTN
  s_int <= ('0' & a) + ('0' & b);←
                                     Extension du a et b sur 5 bits
        <= s int (3 DOWNTO 0);
                                     (le cinquième bit sera la retenue)
  c out <= s int(4);
END rtl;
```

### A noter:

En réalité, le compilateur traduit la description de haut niveau d'abstraction (abstrait du matériel) en une structure d'addition bit par bit (probablement en utilisant l'additionneur complet), qui correspond à la structure logique disponible dans le matériel

## **+** Unité arithmétique et logique



| Op1 | Op0 | Opération   |  |
|-----|-----|-------------|--|
| 0   | 0   | R = A + B   |  |
| 0   | 1   | R = A - B   |  |
| 1   | 0   | R = A and B |  |
| 1   | 1   | R = A or B  |  |

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
                                 Paquetage nécessaire pour les
USE ieee.std logic signed.ALL;	◆
                                 opérations arithmétiques signées
ENTITY alu IS
PORT (a, b : IN std logic vector(7 DOWNTO 0);
      op1, op0 : IN std logic;
             : OUT std_logic_vector(7 DOWNTO 0);
      r
     c out
               : OUT std logic);
END alu;
ARCHITECTURE rtl OF alu IS
SIGNAL oper : std logic vector(1 DOWNTO 0);
SIGNAL int : std_logic_vector(8 DOWNTO 0);
BEGIN
  oper <= op1 & op0; -- code operation
  c out <= int(8);
         <= int(7 DOWNTO 0);
 WITH oper SELECT
    int <= (('0'& a) + ('0'& b)) WHEN "00",
           (('0'\& a) - ('0'\& b)) WHEN "01",
           ('0' & (a AND b))
                                 WHEN "10",
           ('0' & (a OR b))
                                 WHEN OTHERS;
END rtl;
```

Février 2014

## Fonctions combinatoires : Sorties commandées

### Sorties trois états



| а | oe | у |
|---|----|---|
| 0 | 0  | Z |
| 0 | 1  | 0 |
| 1 | 0  | Z |
| 1 | 1  | 1 |

-- assignation conditionnelle
y <= a WHEN oe = '1' ELSE ◀
'Z';</pre>

y doit être déclaré comme un signal de la logique standard et non pas comme un bit!

## Fonctions combinatoires : Sorties commandées (suite)

### **+ Collecteur ouvert**

seulement deux états à la sortie sont possibles : Z et 0



Février 2014

# Fonctions combinatoires : Sorties commandées (suite)

### Entrée sortie bidirectionnelle



a\_out et a\_in peuvent avoir des valeurs différentes

(⇒ deux signaux nécessaires pour la simulation)

Conflits sur le bus!

| а | oe | a_out | у            | y_out |
|---|----|-------|--------------|-------|
|   |    |       | a_in         |       |
| 0 | 0  | Z     | Z            | Z     |
| 0 | 1  | 0     | → 0          | Z     |
| 1 | 0  | Z     | Z            | Z     |
| 1 | 1  | 1 -   | <b>→ 1</b>   | Z     |
| 0 | 0  | Z     | 0 ←          | - 0   |
| 0 | 1  | 0 -   | → 0 ←        | 0     |
| 1 | 0  | Z     | 0 ←          | - 0   |
| 1 | 1  | 1     | → X ←        | 0     |
| 0 | 0  | Z     | 1 ←          | - 1   |
| 0 | 1  | 0     | <b>→ X ←</b> | 1     |
| 1 | 0  | Z     | 1 ←          | - 1   |
| 1 | 1  | 1 -   | →1←          | 1     |

# Fonctions combinatoires : Sorties commandées (suite)

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
                                                 oe
ENTITY es bidir IS
PORT (y
                   : INOUT std logic;
                   : IN std logic;
      oe
                                             a_log2bus
      a log2bus : IN std logic;
      a bus2log : OUT std logic);
END es bidir;
                                             a_bus2log
ARCHITECTURE rtl OF es bidir IS
BEGIN
  y <= a log2bus WHEN oe = '1' ELSE
        'Z';
                                        Haute
  a bus2log <= y;
                                                      Conflits sur le bus
                                        impédance
END rtl;
                  Stimulateur
  /tb_es_bidir/s_y_in
  /tb_es_bidir/s_oe
  /tb_es_bidir/s_a_log2bus
  /tb_es_bidir/s_a_bus2log
  /tb_es_bidir/s_y
```

Février 2014

# **Chapitre 7**

# Fonctions de base de la logique séquentielle

Février 2014

## Fonctions logiques séquentielles

- Fonction logique séquentielle définition
  - La valeur à la sortie d'une fonction logique séquentielle dépend de l'état actuel des entrées ET des états passés – ceci implique l'utilisation d'un élément de mémorisation
- Deux types principaux de logique séquentielle
  - Logique asynchrone l'état de la logique peut changer à tout instant
  - Logique synchrone l'état de la logique peut changer qu'aux instants donnés – front montant ou front descendant d'un signal d'horloge
- Fonctions séquentielles de base
  - Bascules asynchrones RS, D à verrouillage (D latch)
  - Bascules synchrones D, T, RS, JK
  - Compteurs asynchrones et compteurs synchrones
  - Registres, registres à décalage
  - Machines d'états

- Bascule circuit bi-stable, capable de mémoriser un bit
  - L'élément de mémorisation est souvent réalisé par une contre-réaction (la sortie de la fonction est redirigée vers les entrées)
- Bascule RS asynchrone bascule constituant la base de toutes les autres bascules (S = Set = mise à un, R = Reset = remise à zéro)
- Bascule RS avec les portes NAND



## Tableau de vérité

| S | R | Q <sup>+</sup> | nQ⁺ | État suivant   |
|---|---|----------------|-----|----------------|
| 0 | 0 | -Q             | -nQ | État précédent |
| 9 | 1 | 0              | 1   | Mise à zéro    |
| 1 | 0 | 1              | 0   | Mise à un      |
| 1 | 1 | Ambiguïté      |     | Interdit       |

## Bascule RS à verrouillage

Si l'entrée Ena = 0, la bascule est verrouillée

## Verrouillage



### Tableau de vérité

| Ena | S | R | Q <sup>+</sup> | nQ⁺ |
|-----|---|---|----------------|-----|
| 0   | 0 | 0 | -Q             | ⁻nQ |
| 0   | 0 | 1 | -Q             | ⁻nQ |
| 0   | 1 | 0 | -Q             | ⁻nQ |
| 0   | 1 | 1 | -Q             | ⁻nQ |
| 1   | 0 | 0 | -Q             | ⁻nQ |
| 1   | 0 | 1 | 0              | 1   |
| 1   | 1 | 0 | 1              | 0   |
| 1   | 1 | 1 | Ambiguïté      |     |

Bascule D à verrouillage – « D Latch »



### Tableau de vérité

| Ena | D | Q⁺ | nQ⁺ |
|-----|---|----|-----|
| 0   | 0 | -Q | ⁻nQ |
| 0   | 1 | -Q | ⁻nQ |
| 1   | 0 | 0  | 1   |
| 1   | 1 | 1  | 0   |

Bascule D à verrouillage – « D Latch » en flot de données

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY d latch IS
PORT ( d : IN std logic;
       ena : IN std logic;
         q : OUT std logic
END d latch;
ARCHITECTURE data flow OF d latch IS
                        : std logic;
  SIGNAL n_s, n_r
  SIGNAL q int, n q int : std logic;
BEGIN
  n s <= NOT (d AND ena);
       <= NOT ((NOT d) AND ena);
  n r
 n q int <= NOT (q int AND n r);</pre>
  q int <= NOT (n q int AND n s);
         <= q int;
END data flow;
```

Description flot de données basée sur la figure précédente, difficile d'estimer son comportement

### **Solution:**

Description comportementale, voir la suite

Février 2014

## Structures VHDL séquentielles de base

- Utilisées seulement à l'intérieur d'un processus (PROCESS), fonction (FUNCTION) et procédure (PROCEDURE)!
- Quatre structures séquentielles de base :
  - Affectation d'un signal
     signal <= expression (avec les signaux);</li>
  - Structure conditionnelle

```
IF condition1 THEN
    {instruction(s) séquentielle(s)}

[ELSIF condition2 THEN
    {instruction(s) séquentielle(s)}]

[ELSE
    {Instruction(s) séquentielle(s)}]
....

END IF;

Parties
optionnelles
```



**END CASE**;

## Structures VHDL séquentielles de base (suite)

• Structure sélective

CASE selecteur IS

WHEN valeur\_selecteur1 =>
{instruction(s) séquentielle(s)}

WHEN valeur\_selecteur2 =>
{instruction(s) séquentielle(s)}

WHEN valeur\_selecteur3 =>
{instruction(s) séquentielle(s)}
....

[WHEN OTHERS =>
{instruction(s) séquentielle(s)}]

Partie optionnelle, mais conseillée

### **PROCESS**

- Suite d'instructions VHDL avec un comportement séquentiel
- Ordre d'instructions à l'intérieur du PROCESS important !
- Trois phases du PROCESS :
  - Repos, activation, exécution
- Syntaxe :

```
[étiquette:] PROCESS [(liste de sensibilité)]

[partie déclarative]

BEGIN

{instruction(s) séquentielle(s)}

END PROCESS [étiquette];

Optionnelles
```



# Déclenchement du PROCESS et mise à jour des valeur des signaux

- Deux possibilités de déclenchement :
  - A chaque changement d'état d'un de ses signaux d'activation donnés dans la liste de sensibilité (plusieurs signaux d'activation peuvent être suivis), ce type de déclenchement est utilisé plutôt pour réaliser les :
    - Latches,
    - Registres
    - Machines d'états
  - Après un temps d'attente limité par un événement (WAIT UNTIL) ou par la durée spécifié - WAIT FOR (un seul paramètre peut être suivi), ce type de déclenchement est utilisé plutôt dans les :
    - Bancs de test
- Les signaux sont évalués pendant le PROCESS, mais miss à jour à la fin de PROCESS
- Les variables sont évaluées et mises à jour immédiatement

## **Utilisation de plusieurs PROCESS**

- Une architecture peut contenir plusieurs PROCESS
- Les PROCESS sont exécutés en parallèle ils se trouvent dans la partie concurrente de l'architecture
- A l'intérieur du PROCESS les instructions sont exécutés séquentiellement
- La réduction du nombre de PROCESS améliore la lisibilité



Février 2014

# Blocs élémentaires de la logique séquentielle Bascules asynchrones (suite)

 Bascule D à verrouillage – « D Latch » en description comportementale

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY d latch IS
PORT ( d : IN std logic;
       ena : IN std logic;
            : OUT std logic
END d latch;
ARCHITECTURE behavior OF d latch IS
BEGIN
  PROCESS (ena, d)
                            La liste de sensibilité contient
  BEGIN
                            les deux entrées
    IF ena = '1' THEN
      a \le d;
    END IF;
  END PROCESS:
END behavior;
```



- Bascule synchrone circuit bi-stable, capable de changer son état sur le front montant (ou descendant) d'un signal d'horloge
- Types de base
  - Bascule D
  - Bascule JK
  - Bascule T
  - Bascule RS
- A part les entrées de données synchrones, une ou deux entrées asynchrones de contrôle peuvent être employées



Bascule D synchrone – la valeur qui se trouve à l'entrée D pendant le front montant du signal d'horloge est recopiée à la sortie, puis mémorisée jusqu'au prochain front montant



### Tableau de vérité

| clk           | D | <sup>†</sup> Q | nQ⁺ |
|---------------|---|----------------|-----|
| 0             | X | Q              | -nQ |
| 1             | Х | -Q             | ⁻nQ |
| $\rightarrow$ | Х | <sup>-</sup> Q | ⁻nQ |
| <b>↑</b>      | 0 | 0              | 1   |
| $\uparrow$    | 1 | 1              | 0   |

Bascule D synchrone en description comportementale

```
LIBRARY ieee;
                                  La bibliothèque std_logic est
USE ieee.std logic 1164.ALL;←
                                  nécessaire pour utiliser la
                                  fonction rising edge ou
ENTITY d ff IS
PORT ( d : IN std logic;
                                  falling edge
       clk: IN std logic;
            : OUT std logic
END d ff;
ARCHITECTURE behavior OF d ff IS
BEGIN
  PROCESS (clk)
                                     L'affectation dans la
  BEGIN
    IF rising edge(clk) THEN
                                     partie synchrone du
      a <= d; ←
                                     PROCESS implique la
    END IF;
                                     création d'une bascule
  END PROCESS:
END behavior;
```

Bascule JK synchrone – comportement similaire à la bascule RS (l'entrée J fonctionne comme S et K comme R), sauf si J et K sont égaux à un, la sortie est inversée



sensibilité au front montant

sensibilité au front descendant



### Tableau de vérité

| clk          | J | K | Q⁺  | nQ⁺ | État suivant   |
|--------------|---|---|-----|-----|----------------|
| 0            | X | X | -Q  | ⁻nQ | État précédent |
| 1            | X | X | -Q  | ⁻nQ | État précédent |
| $\downarrow$ | X | X | -Q  | ⁻nQ | État précédent |
| $\uparrow$   | 0 | 0 | -Q  | ⁻nQ | État précédent |
| $\uparrow$   | 1 | 0 | 1   | 0   | Mise à un      |
| $\uparrow$   | 0 | 1 | 0   | 1   | Mise à zéro    |
| $\uparrow$   | 1 | 1 | ⁻nQ | -Q  | Inversion      |

Bascule JK synchrone en description comportementale

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
ENTITY jk ff IS
PORT ( j, k, clk : IN std_logic;
                 : OUT std_logic
END jk ff;
ARCHITECTURE behavior OF jk ff IS
  SIGNAL sel
                : std logic vector(1 DOWNTO 0);
  SIGNAL q int : std_logic;
BEGIN
  sel <= j & k;
  PROCESS (clk)
  BEGIN
                                                  mise à un
    IF rising edge(clk) THEN
      CASE sel IS
                                                  mise à zéro
        WHEN "10" => q_int <= '1';
WHEN "01" => q_int <= '0';
        WHEN "11" => q_int <= NOT q_int; ←
                                                  inversion
        WHEN OTHERS => q int <= q int; ←
      END CASE;
                                                  mémorisation
    END IF:
  END PROCESS:
  q <= q int;
END behavior;
```

Bascule T synchrone – la valeur à la sortie Q est inversée à chaque coup d'horloge (ici le front montant du signal d'horloge), si l'entrée T est égale à un, sinon la bascule mémorise la dernière valeur



### Tableau de vérité

| clk           | T | Q <sup>†</sup> | nQ⁺ |
|---------------|---|----------------|-----|
| 0             | X | Q              | -nQ |
| 1             | Х | -Q             | ⁻nQ |
| <b></b>       | Х | <sup>-</sup> Q | ⁻nQ |
| $\rightarrow$ | 0 | -Q             | ⁻nQ |
| $\downarrow$  | 1 | ⁻nQ            | -Q  |

## Bascule T synchrone en description comportementale

```
LIBRARY ieee;
                                     La bibliothèque std logic est
USE ieee.std logic 1164.ALL;
                                     nécessaire pour utiliser la
ENTITY t ff IS
                                     fonction rising edge ou
PORT ( t : IN std logic;
                                     falling edge
       clk: IN std logic;
           : OUT std logic
END t ff;
ARCHITECTURE behavior OF t ff IS
                                            L'affectation dans la
  SIGNAL qi : std_logic;
BEGIN
                                            partie synchrone du
  PROCESS (clk)
                                            PROCESS implique la
  BEGIN
    IF falling edge(clk) THEN
                                            création d'une bascule
      IF t = '1' THEN
        qi <= NOT qi; *
                                   Mémorisation implicite si t = 0
      END IF; ←
    END IF:
                                   (il manque ELSE)
  END PROCESS;
  q <= qi;
END behavior;
```



- Entrées asynchrones d'une bascule synchrone ces entrées sont prioritaires par rapport au signal d'horloge
- Deux types d'entrées asynchrones optionnelles
  - Remise à zéro asynchrone
  - · Remise à un asynchrone
- Deux niveau actifs possibles
  - Niveau actif zéro
  - Niveau actif un
- Exemple bascule D avec RAZ asynchrone



### Tableau de vérité

| CLR | clk           | D | Q <sup>+</sup> | nQ⁺ |
|-----|---------------|---|----------------|-----|
| 1   | 0             | X | Q              | ⁻nQ |
| 1   | 1             | X | Q              | ⁻nQ |
| 1   | $\rightarrow$ | X | Q              | ⁻nQ |
| 1   | <b>↑</b>      | 0 | 0              | 1   |
| 1   | <b></b>       | 1 | 1              | 0   |
| 0   | Х             | X | 0              | 1   |

Bascule D synchrone avec remise à zéro asynchrone

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY d ff IS
PORT ( d, clk : IN std logic;
       clr : IN std logic;
            : OUT std logic
END d ff;
ARCHITECTURE behavior OF d ff IS
BEGIN
                                     Codage avec priorité -
  PROCESS (clk, clr)
                                     la remise à zéro est
  BEGIN
                                     prioritaire par rapport
    IF (clr = '0') THEN *
                                     au signal d'horloge
      a <= '0';
    ELSIF rising edge(clk) THEN
      q \le d;
    END IF;
  END PROCESS;
END behavior;
```

# Blocs séquentiels de base : Registres

 Registres – blocs logiques permettant de mémoriser la valeur binaire sur un ou plusieurs bits

Exemple d'un registre de 8 bits en VHDL :

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY reg8 IS
PORT (clk, rst, ena: IN std logic;
      reg in : IN std logic vector(7 DOWNTO 0);
      reg out : OUT std logic vector(7 DOWNTO 0));
END reg8;
ARCHITECTURE rtl OF reg8 IS
BEGIN
  PROCESS(clk, rst)
                                            Condition pour le
  BEGIN
                                            chargement du registre
    IF rst = '0' THEN
      reg out <= (OTHERS => '0');
                                            évaluée aux fronts
    ELSIF rising_edge(clk) THEN
                                            montants de clk
      IF ena = '1' THEN
        reg out <= reg in;
                                           Sans ELSE, donc
      END IF;
                                          mémorisation implicite
    END IF;
  END PROCESS;
END rtl;
                                                              104
```

## Blocs séquentiels de base : Registres à décalage

- Registre à décalage une suite de bascules connectées en série, utilisée pour décaler les bits à gauche ou à droite à chaque coup d'horloge
- Deux types de registres à décalage : avec décalage à gauche et décalage à droite

Exemple d'une application : Convertisseur du code parallèle/série et série/parallèle



## Blocs séquentiels de base : Convertisseur parallèle/série

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY par2ser IS
PORT (clk, load : IN std_logic;
      par in : IN std_logic_vector(7 DOWNTO 0);
      ser_out : OUT std logic);
END par2ser;
ARCHITECTURE rtl OF par2ser IS
  SIGNAL int q : std logic vector(7 DOWNTO 0);
BEGIN
  PROCESS(clk)
                                               Préchargement du registre
  BEGIN
    IF rising edge(clk) THEN
      IF load = '1' THEN
        int q <= par in;
      ELSE
                             <= '0':
        int q(7)
        int q(6 DOWNTO 0) <= int_q(7 DOWNTO 1);</pre>
      END IF;
    END IF;
                                                Décalage à droite (vers les
  END PROCESS;
                                                bits moins significatifs)
  ser out \leq int q(0);
END rtl;
          Exercice : Changez le code pour obtenir un décalage à gauche !
Février 2014
                                                                  106
```

# Blocs séquentiels de base : Compteurs

- Compteurs blocs logiques permettant de changer leur état (sa valeur binaire sera incrémentée ou décrémentée) suite aux événements externes – fronts du signal d'horloge
- Réalisation d'un compteur
  - Un jeu de bascules est utilisé pour mémoriser l'état actuel N bascules doivent être utilisées pour un compteur de 2<sup>N</sup> états
  - Les bascules sont précédées par les blocs combinatoires déterminant l'état suivant (incrémentation, décrémentation, pré-chargement, etc.)
- Types de compteurs
  - Compteurs asynchrones les bascules ne basculent pas en même temps
  - Compteurs synchrones toutes les bascules basculent au même moment

## Blocs séquentiels de base : Compteurs asynchrones

## Caractéristiques

- Chaque bascule a un signal d'horloge différent l'état du compteur est indéterminé pendant leur basculement
- Le bloc combinatoire est réduit (dans l'exemple suivant en une simple connexion entre la sortie de la bascule et son entrée)
- Compteur localement très rapide, mais son état se stabilise longuement pour un grand nombre de bits

### Compteur asynchrone sur 4 bits basé sur les bascules D





#### Caractéristiques

- Les bascules changent d'état en même temps sur le front montant ou le front descendant du signal d'horloge
- Les blocs combinatoires devant les bascules sont plus complexes



Exemple d'un compteur synchrone sur 4 bits basé sur les bascules D

#### Blocs séquentiels de base : Compteur synchrone de quatre bits avec RAZ

```
LIBRARY ieee;
                                        Rappel:
USE ieee.std logic 1164.ALL;
                                        Paquetage nécessaire
USE ieee.std logic unsigned.ALL
                                                                       q
                                        pour les opérations
                                        arithmétiques sur les
                                                         clk
ENTITY cmpt IS
                                        vecteurs
PORT (clk: IN std logic;
       rst : IN std logic;
                                                         rst
           : OUT std logic vector(3 DOWNTO 0));
END cmpt;
ARCHITECTURE logic OF cmpt IS
  SIGNAL int q : std logic vector(3 DOWNTO 0);
BEGIN
                                        La remise à zéro asynchrone
  PROCESS(rst, clk)
                                        du compteur est prioritaire par
  BEGIN
                                        rapport au signal d'horloge
    IF rst = '0' THEN
       int q <= (OTHERS => '0');
    ELSIF rising edge(clk) THEN
                                           Logique synchrone – l'état du
       int q \le int q + 1;
                                           compteur est changé sur le
    END IF;
                                           front montant de l'horloge
  END PROCESS;
  q <= int q;_
                     Affectation du signal de la sortie
END logic;
                     (dans l'architecture, en dehors du
                     process)
```

#### Blocs séquentiels de base : Compteur synchrone cyclique, avec le cycle réduit

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
USE ieee.std logic unsigned.ALL;
                                                                  q
                                                     clk
ENTITY cmpt IS
PORT (clk, rst : IN std logic;
          : OUT std logic vector(3 DOWNTO 0));
                                                     rst
END cmpt;
ARCHITECTURE logic OF cmpt IS
  SIGNAL int_q : std logic vector(3 DOWNTO 0);
  CONSTANT MAX : integer := 5;
BEGIN
  PROCESS(rst, clk)
  BEGIN
    IF rst = '0' THEN
      int q <= (OTHERS => '0');
    ELSIF rising edge(clk) THEN
      IF int q = MAX THEN
        int_q <= (OTHERS => '0');
                                             Après la valeur MAX le
      ELSE
                                              compteur repasse à zéro
        int q \le int q + 1;
      END IF;
                         Affectation du signal de la
    END IF;
  END PROCESS;
                         sortie (dans l'architecture,
  q <= int q;
                         en dehors du process)
END logic;
Février 2014
```

111

#### Blocs séquentiels de base : Compteur synchrone avec l'arrêt à la fin du cycle

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
                                                                   q
USE ieee.std logic unsigned.ALL;
                                                      clk
ENTITY cmpt IS
PORT (clk, rst : IN std logic;
                                                      rst
           : OUT std_logic_vector(3 DOWNTO 0));
END cmpt;
ARCHITECTURE logic OF cmpt IS
  SIGNAL int q : std logic vector(3 DOWNTO 0);
  CONSTANT MAX : integer := 5;
BEGIN
  PROCESS(rst, clk)
  BEGIN
    IF rst = '0' THEN
      int q <= (OTHERS => '0');
    ELSIF rising edge(clk) THEN
      IF int q < MAX THEN
                                              Sur la valeur MAX.
        int_q <= int_q + 1;
                                              le compteur s'arrête
      END IF:
    END IF;
                         Affectation du signal de la
  END PROCESS;
                         sortie (dans l'architecture,
  q \le int q; \leftarrow
END logic;
                         en dehors du process)
```

#### Blocs séquentiels de base : Compteur synchrone bi-directionnel avec RAZ

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
                                                     updn
USE ieee.std logic unsigned.ALL;
                                                                   q
                                                      clk
ENTITY cmpt IS
PORT (clk, rst, updn : IN std_logic;
      q : OUT std logic vector(15 DOWNTO 0));
                                                      rst
END cmpt;
ARCHITECTURE logic OF cmpt IS
  SIGNAL int q : std logic vector(15 DOWNTO 0);
BEGIN
  PROCESS(rst, clk)
                                      La remise à zéro asynchrone
  BEGIN
                                      du compteur est prioritaire par
    IF rst = '0' THEN
                                      rapport au signal d'horloge
      int q <= (OTHERS => '0');
    ELSIF rising edge(clk) THEN
      IF updn = '1' THEN
                                         Logique synchrone – le signal
        int q \le int q + 1;
                                         updn est évalué et l'état du
      ELSE
                                         compteur est changé sur le
         int_q <= int_q - 1;
                                         front montant de l'horloge
      END IF;
    END IF;
  END PROCESS;
  q \le int q;
                    Affectation du signal de la sortie
END logic;
```

#### Blocs séquentiels de base : Compteur unidirectionnel, préchargeable, avec RAZ

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
USE ieee.std logic unsigned.ALL;
                                                     load
ENTITY compt charq IS
PORT (clk, rst, load : IN std logic;
                                                      clk
      d: IN std logic vector(15 DOWNTO 0);
      g : OUT std logic vector(15 DOWNTO 0));
END compt charg;
                                                      rst
                                                           CMPT
ARCHITECTURE logic OF compt charg IS
  SIGNAL int q : std logic vector(15 DOWNTO 0);
BEGIN
                                     Partie asynchrone (la remise à zéro)
  PROCESS(rst, clk)
  BEGIN
                                     se trouve avant la structure sensible
    IF rst = '0' THEN
                                     au signal d'horloge
      int q <= (OTHERS => '0');
    ELSIF rising edge(clk) THEN
      IF load = '1' THEN
                                           Partie synchrone:
        int q <= d;
                                           - préchargement
      FLSE
        int_q \ll int_q + 1; \leftarrow
                                           - incrémentation
      END IF:
    END IF;
  END PROCESS;
  q \le int q;
END logic;
```

#### Blocs séquentiels de base : Compteur préchargeable avec autorisation

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
USE ieee.std logic unsigned.ALL;
                                                    en
ENTITY compt charq IS
PORT (clk, rst, load, en : IN std logic;
                                                    load
      d: IN std logic vector(15 DOWNTO 0);
      g : OUT std logic vector(15 DOWNTO 0));
                                                    clk
END compt charg;
                                                     rst
ARCHITECTURE logic OF compt charg IS
                                                         CMPT
  SIGNAL int q : std logic vector(15 DOWNTO 0);
BEGIN
  PROCESS(rst, clk)
  BEGIN
    IF rst = '0' THEN
      int q <= (OTHERS => '0');
    ELSIF rising edge(clk) THEN
      IF load = '1' THEN int q <= d;</pre>
      ELSIF en = '1' THEN int q <= int q + 1;
      END IF;
    END IF;
                                 Il manque ELSE, donc il s'agit d'une
  END PROCESS:
                                 mémorisation implicite du signal int_q
  q <= int q;
END logic;
```



# Chapitre 8 Machines d'états

#### **Machines d'états**

- Machine d'état automate séquentiel cadencé par un signal d'horloge et spécifié par :
  - un jeu d'états possibles
  - un jeu de transitions (orientées) entre ces états
  - un jeu de conditions (expressions logiques basées sur les entrées de la machine) liées à ces transitions
  - un jeu d'équations spécifiant les valeur à la sortie



## **Écriture du code VHDL pour les machines d'états (1/5)** États de la machine d'états – type de données énuméré : TYPE sm\_etats IS (repos, ecr1, ecr2, lec1, lec2); L'objet qui va mémoriser l'état courant doit être un SIGNAL d'un type défini par l'utilisateur, le nom de ce signal

représentera le nom de la machine

```
SIGNAL sm_machine : sm_etats;
```

- Pour déterminer l'état suivant, utilisez la structure CASE (rappelez-vous que la machine est une structure séquentielle) à l'intérieur de la structure IF ... THEN sensible au signal d'horloge
- Pour déterminer les sorties utilisez l'assignation conditionnelle, l'assignation sélectionnée ou la structure CASE

#### Écriture du code VHDL pour les machines d'états (2/4)

États de la machine



```
LIBRARY ieee;
USE ieee.std_logic_1164.ALL;

ENTITY machine IS
PORT (clk, raz, n_rd, n_wr : IN std_logic;
    adr : OUT std_logic_vector(1 DOWNTO 0);
    rd, wr : OUT std_logic);

END machine;

ARCHITECTURE comport OF machine IS
    TYPE sm_etats IS (repos, ecr1, ecr2, lec1, lec2);
    SIGNAL sm_machine : sm_etats;

à suivre ...
```

Février 2014

119

#### Écriture du code VHDL pour les machines d'états (3/4)

```
BEGIN
                                         Spécification de transitions
  PROCESS(raz, clk)
  BEGIN
                                             dans un PROCESS
     IF raz = '1' THEN
       sm machine <= repos;</pre>
                                                          Remise à zéro
     ELSIF rising edge(clk) THEN
       CASE sm machine IS
                                                          asynchrone
         WHEN repos =>
            IF n wr = '0' AND n rd = '1' THEN
              sm machine <= ecr1;</pre>
            END IF;
            IF n wr = '1' AND n rd = '0' THEN
              sm machine <= lec1;</pre>
            END IF;
                                                               raz \frac{}{n rd} \cdot n wr
                                                     n rd \cdot \overline{n wr}
         WHEN ecr1 =>
            sm machine <= ecr2;</pre>
                                                ecr'
         WHEN ecr2 =>
                                                adr = 1
                                                             adr = 0
            sm machine <= repos;</pre>
                                                              rd = 0
         WHEN lec1 =>
                                                   ecr2
            sm machine <= lec2;</pre>
         WHEN lec2 =>
            sm machine <= repos;</pre>
         WHEN OTHERS =>
            sm machine <= repos;</pre>
       END CASE;
     END IF;
                                       à suivre ...
  END PROCESS;
```

#### Écriture du code VHDL pour les machines d'états (3/4)

Spécification de sorties (structures concurrentes)

```
wr <= '1' WHEN sm_machine = ecr1</pre>
                                                         Structures conditionnelles
          ELSE '0';
  rd <= '1' WHEN sm machine = lec1
          ELSE '0';
  WITH sm machine SELECT
     adr <= "01" WHEN ecr1,
              "01" WHEN ecr2,
              "10" WHEN lec1,
                                                 n_rd \cdot \overline{n} wr
                                                                     n_rd · n_wr
              "10" WHEN lec2,
                                                                              lec1
              "00/" WHEN OTHERS;
                                                                             adr = 2
                                        ecr1
END comport;
                                                              repos
                                                                              rd = 1
                                       adr = 1
                                                             adr = 0
                                       wr =1
                                                              rd = 0
         Structure sélective
                                                              wr = 0
                                                                             lec2
                                              ecr2
                                                                            adr = 2
                                             adr = 1
                                                                            rd = 0
```

#### Implantation de la machine d'états dans le matériel (1/3)





#### Implantation de la machine d'états dans le matériel (2/3)

Si le passage par le chemin critique est plus long que la période du signal d'horloge, la machine peut entrer dans un état non déterminé où elle restera bloquée pour toujours!
Solutions :

- Réduire la fréquence d'horloge
- Simplifier la logique combinatoire pour déterminer l'état suivant (voir machines à état décodé)
- La machine peut entrer dans un état métastable si les signaux d'entrées changent de valeur près ou pendant le front montant du signal d'horloge (violation de paramètres Setup & Hold de la bascule)

#### **Solution:**

 Synchroniser les entrées avec le signal d'horloge en ajoutant des bascules aux entrées = indispensable!

#### Implantation de la machine d'états dans le matériel (3/3)



### **Chapitre 9**

## Conception hiérarchique de systèmes logiques

#### Conception hiérarchique en VHDL

• Nécessite la déclaration et l'instanciation des composants Exemple :

```
haut.vhd
                 entité-architecture "haut"
                 composant "moyen a"
                 composant "moyen b"
moyen a.vhd
                                 moyen_b.vhd
entité-architecture "moyen a"
                                 entité-architecture "moyen b"
component "bas a"
                                 component "bas b"
component "bas_b"
bas a.vhd
                                  bas b.vhd
entité-architecture "bas a"
                                  entité-architecture "bas b"
```

#### Déclaration et instanciation du composant

#### Déclaration du composant

 Utilisée pour déclarer les types de ports et de données d'un élément de conception de niveau plus bas

#### Instanciation du composant

 Utilisée pour associer les ports du composant du niveau plus bas d'hiérarchie aux signaux du niveau actuel

Virgule

#### Avantages d'une conception hiérarchique

- Chaque membre de l'équipe peut créer les modules (composants) dans des fichiers séparés
- Ces composants peuvent être partagés par d'autres collaborateurs ou réutilisés ultérieurement
- Conception hiérarchique améliore la modularité et la portabilité des projet
- Conception hiérarchique facilite la possibilité d'implanter et de tester plusieurs versions d'un module
- Les options de compilation (pour améliorer la performance) peuvent être appliquées seulement par les modules!
- Plus de niveaux de hiérarchie signifie plus de souplesse!

#### Paramétrage de modules

- Permet d'augmenter la portabilité de différents modules
- Apporte une grande flexibilité aux description de composants
- Constitue le principe d'utilisation de la bibliothèque LPM (Library of Parameterized Modules) utilisée pour proposer les fonctions adaptées au matériel par les fabricants d'outils CAO

```
Réalisé par la structure GENERIC, exemple :
     ENTITY multiplexeur IS
                                                   Valeur par défaut
       GENERIC (LARGEUR : integer := 4);
       PORT(sel : IN bit;
           a, b : IN bit vector(LARGEUR-1 DOWNTO 0);
              c : OUT bit vector(LARGEUR-1 DOWNTO 0));
     END multiplexeur;
     ARCHITECTURE a mux OF multiplexeur IS
     BEGIN
                                                      Valeur actuelle
       c <= a WHEN sel = '0' ELSE b;
     END a mux;
Instanciation du composant :
     mux inst: multiplexeur GENERIC MAP (LARGEUR => 8)
               PORT MAP(sel => selh, a => ah, b => bh, c => ch);
```

### **Chapitre 10**

## Familles technologiques de circuits intégrés logiques



#### Familles technologiques de circuits logiques

- Technologie TTL (Transistor-Transistor-Logic)
  - Basée sur les transistors bipolaires du type NPN et PNP en mode commutation
  - Technologie la plus utilisée il y a 20 ans environ (circuits logiques standards de la série Intel 74 xxx)
  - Alimentée en 5 V (TTL classique)
- **Technologie CMOS** (Complementary Metal Oxyd Semiconductor)
  - Basée sur les transistors unipolaires du type NMOS et PMOS
  - Technologie la plus utilisée actuellement (circuits logiques standards série Motorola 4000, puis 74xx, processeurs, circuits logiques spécifiques à l'application, circuits logiques configurables, ...)
  - Alimentée en 5 V (CMOS de la série 74) ou en 3,3 V (LV CMOS)
- Technologie ECL (Emitor-Coupled Logic)
  - Basée sur les transistor bipolaires travaillant dans un régime actif
  - Technologie la plus rapide, mais très gourmande...
  - Alimentée en –5,2 V

#### Famille TTL (1/4)

#### Niveaux logiques

- Niveau "1" = 5 V
- Niveau "0" = 0 V

#### Niveaux des tensions d'E/S

• 
$$V_{OLMax} = 0.4 V$$

• 
$$V_{OHMin} = 2.7 \text{ V}$$

• 
$$V_{ILMax} = 0.8 V$$

• 
$$V_{IHMin} = 2.0 \text{ V}$$

• 
$$V_{NL} = 0.4 \text{ V}$$

• 
$$V_{NH} = 0.7 \text{ V}$$





5 V



**Sorties** 

**Entrées** 



#### Immunité aux bruits

- A l'état bas :  $V_{NL} = V_{ILMax} V_{OLMax} = 0.4 V$
- A l'état haut :  $V_{NH} = V_{OHMin} V_{IHMin} = 0.7 V$

#### Courants d'entrée et de sortie

- $I_{OLMax} = + 8 mA$  (consommation)
- $I_{OHMin} = -0.4 \text{ mA (production)}$
- $I_{ILMax} = -0.4 \text{ mA}$
- $I_{IHMin} = + 20 uA$
- Si une sortie commande plusieurs entrées :  $I_{OL} = \Sigma I_{IL}$   $I_{OH} = \Sigma I_{IH}$

#### Sortance (Fan out)

 Nombre maximal d'entrées qui peuvent être connectées à une sortie - 20



#### Temps de propagation

- $t_r$  rising time
- $t_f$  falling time



#### **+** Consommation

- Courant consommé pour les sorties au niveau haut : I<sub>CCH</sub>
- Courant consommé pour les sorties au niveau bas : I<sub>CCL</sub>
- Puissance moyenne :  $P_{MOY} = V_{CC}(I_{CCH} + I_{CCL})/2$

| Séries                                    | 74 N XXX<br>Standard | 74 S XXX<br>Schottky | 74 LS XXX<br>Low Power<br>Schottky | 74 ALS XXX<br>Advanced<br>LS | 74 F XXX<br>Fast |
|-------------------------------------------|----------------------|----------------------|------------------------------------|------------------------------|------------------|
| Retard de propagation t <sub>P</sub> (ns) | 10                   | 3                    | 10                                 | 4                            | 3                |
| Consommation (mW)                         | 10                   | 20                   | 2                                  | 2                            | 4                |
| Fréquence maximale (MHz)                  | 35                   | 80                   | 40                                 | 70                           | 150              |



#### Famille TTL (4/4)

- Phénomènes transitoires à la commutation des sorties
  - « Totem pôle » à la sortie cause des impulsions de courant
  - Il faut filtrer l'alimentation de chaque circuit

- Câblage des entrées inutilisées
  - Il est fortement déconseillé de laisser « en l'air » une entrée non utilisée
  - Solution : la connecter à la masse, VCC ou une autre entrée



#### Famille CMOS (1/4)

#### Tension d'alimentation

• CMOS: VCC = 5 V (2-6 V)

• LVCMOS: VCC = 3,3 V (2-3,6 V)

#### Niveaux logiques

- Niveau "1" = 5 V (3,3 V)
- Niveau "0" = 0 V

#### Niveaux des tensions d'E/S

- $V_{OLMax} = 0.33 \ V (0.4 \ V)$
- $V_{OHMin} = 4.4 \ V (2.4 \ V)$
- $V_{ILMax} = 1.5 \ V (0.8 \ V)$
- $V_{IHMin} = 3.5 \ V (2.0 \ V)$
- $V_{NL} = 1.17 \text{ V } (0.4 \text{ V})$
- $V_{NH} = 0.9 \text{ V } (0.4 \text{ V})$



Sorties Entrées



#### Famille CMOS (2/4)

- Courants d'entrée et de sortie
  - Courant d'entrée très faible (uA)
  - Courants de sortie relativement grands (mA)
- Sortance (Fan out)
  - N'est pas limitée par le courant, mais par la vitesse (liée au déchargement de la somme de capacités parasites d'entrées connectées à la sortie)



#### **Temps de propagation**

- $t_r$  rising time
- $t_f$  falling time



| Séries                                    | 4000 | 74 HC XXX | 74 AC XXX | 74 AHC<br>XXX | 74 LVC<br>XXX | 74 ALVC<br>XXX |
|-------------------------------------------|------|-----------|-----------|---------------|---------------|----------------|
| Retard de propagation t <sub>P</sub> (ns) | 100  | 7         | 5         | 4             | 5             | 3              |
| Fréquence maximale (MHz)                  | 12   | 50        | 160       | 170           | 100           | 150            |

#### **+** Consommation

- Puissance :  $P_D = (C_L + C_{PD}) * f * V_{CC}$
- C<sub>L</sub> capacité de charge en sortie
- C<sub>PD</sub> capacité interne de dissipation de l'ordre de 25 pF



#### Famille CMOS (4/4)

- Phénomènes transitoires à la commutation des sorties
  - Déchargement de la capacité cause des impulsions de courant
  - Il faut filtrer l'alimentation de chaque circuit

- Précautions d'emplois des circuits CMOS
  - Les circuits CMOS sont très sensibles aux décharges électrostatiques attention à la manipulation !
  - Il est interdite de laisser « en l'air » une entrée non utilisée (destruction du circuit)!

### **Chapitre 11**

## Familles fonctionnelles de circuits intégrés logiques



#### Familles fonctionnelles de circuits logiques

- Circuits numériques standards (Standard Logic Devices)
  - Circuits logiques génériques pour réaliser des fonctions logiques de base (porte logiques, compteurs, multiplexeurs, pilots du bus, ...)
  - Processeurs génériques (8-bit, 16-bit, 32-bit, 64-bit)
  - Mémoires semi-conducteur (SRAM, DRAM, ROM, EEPROM, FLASH)
- **ASSPs** (Application Specific Standard Products)
  - Circuits standards produits pour une application spécifique et pour un groupe quasi-illimité de clients (ex. : circuit interface USB)
- **ASICs** (Application Specific Integrated Circuits)
  - Circuits logiques spécifiques à l'application produits pour une application spécifique et habituellement pour un seul client ou un group restreint de clients (ex. : processeur d'une carte à puce)
- Circuits logiques configurables (Programmable Logic Devices)
  - Circuits logiques de grande capacité avec la structure logique interne configurable et donc le fonctionnement modifiable et adaptable aux besoins (ex. : FPGA)



#### Évolution de circuits logiques

#### Années 80

- Circuits logiques génériques de base, processeurs simples, mémoires semiconducteur de faible capacité
- Niveau d'intégration faible (SSI, MSI, LSI)

#### Années 90

- Circuits logiques génériques et processeurs plus performants, ASICs et Circuits Logiques Programmables de la première génération (PLA, PLD)
- Circuits LSI et VLSI

#### Aujourd'hui

- Circuits logiques configurables (FPGAs)
- ASSPs
- ASICs (Full Custom, Pré-caractérisés, Pré-diffusés, Structurels)
- Circuits VLSI

SSI, MSI, LSI, VLSI - Small-, Middle-, Large-, Very Large-Scale Integration



#### Circuits logiques standards

#### Avantages

- Faible prix par unité
- Bonne disponibilité
- Fiabilité éprouvée (circuit complètement testé)

#### Inconvénients

- Fonction logique du circuit relativement simple un grand nombre de circuits est nécessaire pour concevoir les système complexes
- Fiabilité relativement faible du système basé sur des circuits standards (circuit imprimé – soudures)
- Évolution (modification) du système difficile
- Mauvaise utilisation de la surface de circuit imprimé
- Vitesse relativement faible



#### Circuits (logiques) spécifiques à l'application - ASICs

#### Avantages

- Potentiellement très faible prix par l'unité (pour une grande production)
- Fiabilité élevée (circuit complètement testé, souvent avec les tests internes effectués en temps réel)
- Vitesse très élevée
- Faible surface utilisée
- Structure logique interne peut être très complexe

#### Inconvénients

- Évolution (modification) pratiquement impossible
- Conception très chère



## Circuits logiques configurables (programmables)

#### Avantages

- Fiabilité élevée (circuit complètement testé dans la dernière phase de fabrication)
- Faible surface utilisée
- Structure logique interne peut être très complexe
- Flexibles évolution facile
- Conception rapide et peu chère

#### Inconvénients

- Piratage plus facile
- Vitesse élevée, mais plus base que pour les ASICs
- Plus chers que les ASICs pour une grande quantité, mais moins chers pour faibles quantités

## **Chapitre 12**

# Circuits logiques configurables

Février 2014



## **Circuits logiques configurables – CLC** (1/2)

- CLC structure à deux niveaux :
  - Structure logique configurable un ensemble
    - d'éléments logiques (cellules logiques)
    - d'interconnexions
    - d'entrées/sorties
    - de modules embarqués additionnels
  - Procédé de configuration représentant l'ensemble des ressources utilisées pour configurer le circuit
- Chaque élément configurable est associé à un bit mémoire (mémoire morte ou mémoire vive) dans le circuit
  - Conception : validation des différents éléments de configuration du circuit
  - « Programmation » : chargement de la configuration dans la mémoire rassemblant l'ensemble des bits de configuration

## **Circuits logiques configurables – CLC** (2/2)

**Bloc logique** 

Cellules logiques configurables constituant les blocs logiques

 Pour implémenter la logique séquentielle et combinatoire

Interconnexions segmentées configurables

 Pour interconnecter la logique et les E/S

Blocs d'entrées sorties configurables

Pour les connexions externes



Commutateurs d'interconnexions

## Cellules logiques configurables

- Cellule logique :
  - Ensemble figé de signaux d'entrée
  - Élément combinatoire configurable
  - Élément séquentiel (qui peut être éventuellement évité)



- **Cellules logiques (8 à 16) sont groupées dans des blocs logiques**
- Il y a des dizaines de milliers de cellules logiques dans un circuit



## Interconnexions configurables

- Trois niveaux hiérarchiques d'interconnexions
  - Interconnexions globales
    - Signaux accessibles partout dans le circuit
    - · Nombre très limité
    - Vitesse relativement faible (grande longueur)
  - Interconnexions régionales
    - Signaux accessible localement (colonnes et lignes, quadrants)
    - Nombre important
    - Vitesse moyenne
  - Interconnexions locales
    - Signaux accessibles sur un voisinage (~ 8 cellules)
    - Nombre globalement très important (mais localement limité)
    - · Grande vitesse



#### Entrées/sorties configurables

- Caractéristiques de type
  - Support de multiples normes d'E/S (simples ou différentielles)
    - LVTTL, LVCMOS, LVDS, ...
  - Support du BST (Boundary-Scan Test) de l'interface JTAG (Joined Test Action Group)
  - Réglage de la force (du courant) de sortie
  - Réglage de la pente/descente (slew-rate) du signal à la sortie
  - Implantation de buffers trois-états
  - Fonction "Bus-hold" (maintien du niveau du bus)
  - Résistances "Pull-up", "Pull-down" programmables
  - Délais d'entrées et sorties programmables
  - Sorties collecteur ouvert
  - Support pour DDRAMs

## Élément d'entrée/sortie configurable

- Un élément par broche E/S (parfois des centaines de broches)
- Structure logique (simplifiée)



Février 2014

## Normes actuelles pour les E/S

- LVTTL (Low Voltage TTL) 1.8, 2.5, 3.3 V (single ended)
- **LVCMOS** (Low Voltage CMOS) 1.5, 1.8, 2.5, 3.3 V (single ended)
- # 3.3 V PCI équivalente à 3.3 V LVCMOS avec une diode de clamping
- **LVDS** (Low Voltage Differential Signaling)
- SSTL-2 (Stub-Series Terminated Logic for 2.5 V) nécessite une tension de référence (1.25 V), norme utilisée pour SDRAMs
- **SSTL-3** (Stub-Series Terminated Logic for 3.3 V) nécessite une tension de référence (1.5 V), norme utilisée pour SDRAMs



## Outils et méthodes de conception de CLCs

#### Outils de base

- Simulation (fonctionnelle, temporelle)
- Synthèse/compilation (traduction, optimisation)
- Placement/routage (fitter)
- Analyse temporelle
- Outils de configuration

#### Outils (méthodes) complémentaires :

- Scripting automatisation du travail avec le langage TCL (Tool Command Language)
- Vérification formelle (techniques mathématiques de vérification)
- Estimation de consommation (ex. Power calculator)
- Floorplanner
- Chip editor
- Analyseur logique enfoui



#### Technologies de configuration de CLCs

- Configurations non volatiles
  - PROM (fusibles), antifusibles configurables une fois
    - Élément de configuration métallique petit, faible résistance, donc rapide
  - EPROM, EEPROM, FLASH reconfigurables
    - Élément de configuration semi-conducteur grande surface, relativement grande résistance, donc lent
- **+** Configurations volatiles
  - CMOS RAM reconfigurables (aussi dynamiquement et localement)
    - Élément de configuration semi-conducteur grande surface, relativement grande résistance, relativement rapide

# Processus de configuration de CLCs à technologie volatile

- Décomposé en trois phases
  - Transfert de la suite binaire de configuration vers le circuit
    - Transfert série
      - Plus lent
      - Moins de broches utilisées
    - Transfert parallèle
      - Plus rapide
      - Plus de broches utilisées
  - Configuration
    - Déchiffrement de données de configuration (optionnel)
    - Décompression de données de configuration (optionnelle)
    - Calcul et vérification de la valeur condensée (Checksum CRC)
    - Enregistrement de données de configuration dans la mémoire
  - Initialisation
    - Mise à l'état initial de toutes le bascules et de toutes les entrées sorties