

# Trabalho Prático 3

Memória e Portos

# ARQUITETURA DE COMPUTADORES

DEPARTAMENTO DE ENGENHARIA ELETRÓNICA E DE TELECOMUNICAÇÕES E COMPUTADORES



# 1 Objetivos

Este trabalho tem como principal objetivo o estudo dos mecanismos de endereçamento usados pelos processadores modernos no acesso aos dispositivos de memória e aos periféricos.

Tomando como exemplo um sistema baseado no processador P16, aborda-se o projeto de médulos de memória e de portos paralelos de entrada e de saída, a utilização dos respetivos sinais de controlo e a geração dos sinais de seleção de endereços atribuídos aos dispositivos envolvidos, com destaque para a sua representação nos mapas de endereçamento, também designados por mapas de memória.

### 2 Trabalho a Realizar

O trabalho a realizar incide sobre o sistema apresentado na Figura 1, que descreve um exemplo de descodificação de endereços em torno de um processador P16.



Figura 1: Diagrama lógico do sistema objeto de estudo.

### 2.1 Definição do mapa de endereçamento

- a) Caracterize o(s) módulo(s) de memória apresentados na Figura 1 quanto ao seu tipo e organização. Indique, também, a capacidade do(s) conjunto(s) que formam, em bytes.
- b) Caracterize o(s) porto(s) apresentados na Figura 1 quanto ao seu tipo, dimensão, em bytes, e modos de acesso suportados, i.e. word-wise e/ou byte-wise.
- c) Apresente o mapa de endereçamento do conjunto, explicitando as funcionalidades, as capacidades e os endereços de início e de fim do espaço atribuído a cada dispositivo/ conjunto de dispositivos. Se for o caso, inscreva no mapa também a localização de zonas interditas (também designadas por "conflito") e de fold-back e indique a ocorrência de subaproveitamento.
- d) Comente a seguinte afirmação: "A capacidade de memória instalada no sistema é plenamente acessível."

#### 2.2 Caracterização da atividade dos barramentos

Numa tabela com o formato indicado na Tabela 1, apresente a atividade dos barramentos e dos sinais em referência, quando observados passo-a-passo, para a execução do troço de código apresentado na Listagem 1 sobre o sistema apresentado na Figura 1.

Considere os seguintes valores iniciais para os registos do processador: R1=0x1000, R2=0x0155, R4=0x0003, SP=0xA002 e PC=0x0000.



```
ldr r0, sym
strb r2, [r1, r4]
push r1
push r2
mov r0, r15
ldr r5, [r0, #0]
pop r3
sym:
.word val
val:
.word 0x4321
```

| Instrução |     |      |      | Endereço |        |
|-----------|-----|------|------|----------|--------|
|           | nRD | nWRH | nWRL | A15 A0   | D15 D0 |
|           |     |      |      |          |        |

Tabela 1: Tabela exemplo para o registo da atividade nos barramentos do processador. Genericamente, no barramento

de dados pode ocorrer um valor concreto, alta impedância (z) ou conflito (conf).

Listagem 1: Código objeto de estudo.

### 2.3 Evolução da arquitetura

Pretende-se redesenhar o sistema apresentado para que passe a ser completamente funcional, cumprindo os seguintes critérios:

- Utilizar todos os módulos de memória já existentes;
- Garantir que a dimensão do espaço atribuído a cada módulo de memória é coincidente com a sua capacidade;
- Acrescentar um porto paralelo de entrada a 8 bits, acessível na gama de endereços 0xF000 a 0xF7FF;
- Impedir a existência de zonas interditas;
- Assegurar a execução do programa imediatamente após a ligação da energia elétrica.
- a) Apresente o mapa de endereçamento do novo conjunto, de acordo com os requisitos enunciados, explicitando as funcionalidades, as capacidades e os endereços de início e de fim do espaço atribuído a cada dispositivo/ conjunto de dispositivos e, se for o caso, inscrevendo também a localização de zonas de fold-back.
- b) Indique as expressões lógicas dos sinais *chip select* de todos os dispositivos envolvidos, conforme a solução apresentada na alínea a).
- c) Apresente o logigrama relativo ao novo porto, conforme a solução apresentada na alínea b) e recorrendo aos circuitos que considerar mais adequados, de entre os seguintes: registos do tipo edge-triggered ou latch, com 8 bits e 16 bits, e tri-state buffers, também com 8 bits e 16 bits.

#### 2.4 Teste do sistema

Considerando a solução apresentada na pergunta 2.3 para a nova configuração do sistema, implemente, em linguagem assembly do P16, um programa que, continuamente, testa o bit zero do porto de entrada e sempre que este apresentar o valor lógico um estende a 16 bits o valor presente nos bits um a sete do porto de entrada, que definem um número inteiro com sinal codificado com sete bits, e afixa esse valor no porto de saída.

# 3 Avaliação

O trabalho deve ser realizado em grupo e conta para o processo de avaliação da unidade curricular. Na entrega do trabalho, cada grupo deverá submeter na plataforma Moodle um relatório do trabalho realizado com as respostas às perguntas formuladas no enunciado, descrevendo, sucintamente, os raciocínios e os cálculos efetuados.

#### A data limite para a entrega dos trabalhos é oito de maio de 2023.

Após esta entrega, o docente responsável pela lecionação das aulas teórico-práticas combinará com cada grupo de alunos uma data e hora para a realização da apresentação do trabalho.