

# آزمایشگاه معماری کامپیوتر

گزارش آزمایش سوم

عنوان آزمایش : جمع/تفریق کننده ممیز شناور

دکتر حمید سربازی آزاد

سارا آذرنوش — ۹۸۱۷۰۶۶۸

کسری امانی — ۹۸۱۰۱۱۷۱

پارسا محمدیان — ۹۸۱۰۲۲۸۴

۲۷ مرداد ۱۴۰۰

|    | سما    | 1      | 1 . 1  | ٠.  |
|----|--------|--------|--------|-----|
| بر | كامييو | معماري | ايشكاه | ارم |

## آزمایش سوم

| مطالب | ست | فم    |
|-------|----|-------|
|       | -  | $\pi$ |

| ٢ | مقدمه        | ١ |
|---|--------------|---|
| ۲ | هدف آزمایش   | ۲ |
| ۲ | شرح آزمایش   | ٣ |
| ۲ | نتيجه آزمايش | ۴ |

#### ۱ مقدمه

در کامپیوتر برای ذخیره اعداد اعشاری از استاندارد 754 IEEE استفاده می شود. این استاندارد عدد را به نماد علمی تبدیل می کند سپس مانتیس و نما و علامت عدد را دخیره می کند. البته تمام این ها در مبنای دو اتفاق می افتد.

### ۲ هدف آزمایش

در این آزمایش قصد داریم یک جمع/تفریق کننده ممیز شناور ۱۲ بیتی شبیه به استاندارد 754 IEEE مراحی کنیم.

### ۳ شرح آزمایش

همانطور که در مقدمه گفته شد این استاندارد از نمایش نماد علمی استفاده میکند. برای جمع و تفریق اعداد در این نمایش ابتدا باید نما را یکسان کنیم. در مبنای دو این کار را با افزایش نماد کوچکتر و متناظرا شیفت دادن مانتیس آن به راست انجام میدهیم. پس از آن عملیات جمع یا تفریق را بر روی مانتیس انجام میدهیم. البته در استاندارد 754 IEEE برای صرفهجویی در بیتها، تک رقم سمت چپ ممیز یک فرض میشود. پس برای تولید خروجی باید حاصل جمع یا تفریق را به فرم نرمال دربیاوریم. در ابتدا مراحل را در ASM طراحی میکنیم و سپس با توجه به استیت ها پیش میرویم. شکل نمودار با توجه به گفته دستورکار از شمارنده استفاده میکنیم و اکسپوننت های دو عدد را مقایسه میکنیم هر کدام که کوچک تر بود آن را شیفت داده و به مانتیس آن اضافه میکنیم تا زمانی که برابر شوند و وارد یک ماکس ۸ بیتی میشوند که ترتیب ورودی جمع/تفریق کننده ۸ بیتی باینری را برای تفریق مشخص میکنند(عدد با مانتیس کوچکتر از عدد با مانتیس بزرگتر کم میشود.)

میکنند(عدد با مانتیس کوچکتر از عدد با مانتیس بزرگتر کم میشود.)

نمودار حالت در شکل ۲ آمده است.

همی کردن اکسپوننت و افزودن به آن با مقایسه کننده و شمارنده شمارنده شمارنده شدن مانتیس ها و ماکس برای ترتیب تفریق کننده و شمارنده

شیفت مانتیس ها و ماکس برای ترتیب تفریق کننده و شونده جمع و تفریق مانتیس و لود آن مقایسه مانتیس ها برای انتخاب در ماکس در آخر با پیادهسازی واحد کنترل و مسیر داده مدار را پیاده سازی میکنیم.

#### ۴ نتیجه آزمایش

یک جمع/تفریق کننده ممیز شناور داریم که با سیگنال start شروع به کار میکند و دو عدد داده شده را جمع میکند. پس از پایان عملیات سیگنال end که نشانگر پایان عملیات است ۱ میشود. اگه هنگام انجام عملیات سرریز رخ داده باشد نیز سیگنال ov فعال می شود.

در آخر برای تست مدار مقادیر مختلف را جمع/تفریق میکنیم. نمونههای از خروجی در اشکال ۳ ۴ ۵ ۶ ۷ آمده است.



شكل ١: نمودار ASM



۴

#### دقت شود که کلید استارت باید انقد نگه داشته شود تا مقدار عدد در رجیسترها لود شود. (حداقل یک کلاک)



شكل ٣: تست اول \_ جمع ساده



شكل ٤: تست ٢ \_ تفريق ساده



شكل ٥: تست ٣ \_ جمع با عدد منفى



شکل ۶: تست ۴ \_ یک عدد منهای خودش (حاصل صفر که باید نرمال شود)



شكل ٧: تست ۵ \_ سرريز