| امتحان میان ترم       | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|-----------------------|-------------------------|-----------------|
| نيمسال دوم ١٣٩٩ –١۴٠٠ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

کل نمره: ۱۰۰ مدت امتحان: ۸۵ دقیقه نام و نام خانوادگی: شماره دانشجوئی:

۱. مسیر داده زیر را در نظر بگیرید. توضیح دهید در صورت بروز هر کدام از مشکلات stuck-at-0 و stuck-at-1 برای سیگنالهای زیر مسیر داده دچار چه مشکلاتی می شود؟

- الف) RegWrite
  - ات Branch
- MemRead (ج
- د) MemWrite

راهنمایی: خطای stuck-at-zero یعنی یک سیگنال به صفر و خطای stuck-at-one یعنی یک سیگنال به یک وصل شده باشد.



| امتحان میانترم        | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|-----------------------|-------------------------|-----------------|
| نيمسال دوم ١٣٩٩ –١۴٠٠ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

7. در پردازنده Single Cycle فرض کنید هر یک از خطاهای stuck-at زیر به طور جداگانه در واحد کنترل پردازنده فوق رخ در پردازنده فوق کنید هر یک از دستورات کار نمی کند (beq ،sw ،lw ،R-type) و چرا؟ توجه شود که مقدار beq ،sw ،lw ،R-type) و پرا؟ توجه شود که مقدار sw ،lw ،R-type برای دستورات sw ،lw ،R-type و 00 ،00 ،00 ،00 و 00 است.

RegWrite = 1 (الف

بیت کمارزش) ALUop1 = 0

ج) ALUop0 = 0 (بیت کمارزش)

MemRead = 1 (د

راهنمایی: خطای stuck-at-zero یعنی یک سیگنال به صفر و خطای stuck-at-one یعنی یک سیگنال به یک وصل شده باشد.



| امتحان میان ترم       | دانشگاه صنعتی شریف      | معمارى كامپيوتر |
|-----------------------|-------------------------|-----------------|
| نيمسال دوم ١٣٩٩ –١۴٠٠ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

### ۳. پردازندهی زیر را در نظر بگیرید.

| Operation   | Branch | StoreWord | LoadWord | ALU |
|-------------|--------|-----------|----------|-----|
| Frequency   | 20%    | 15%       | 25%      | 40% |
| Clock Cycle | 2      | 2         | 2        | 1   |

در این پردازنده دو دستور LW و Add را با هم ترکیب کرده و دستور Addm می سازیم. به مثال زیر توجه کنید: از ترکیب دو دستور اول دستور سوم ایجاد می شود.

LW R1, 4(R3) Add R2, R2, R1 Addm R2, R3

فرض کنید اضافه کردن این دستور باعث شود تعداد سیکلهای لازم برای اجرای دستور Branch سه سیکل شود. اگر ۱۵٪ از دستورات LoadWord را بتوان با دستور بالا جایگزین کرد آیا اعمال تغییر در این پردازنده مفید است یا خیر؟ توضیح دهید.

| امتحان میان ترم      | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|----------------------|-------------------------|-----------------|
| نیمسال دوم ۱۳۹۹–۱۴۰۰ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

۴. در یک سیستم ۸۲ درصد زمان اجرا صرف محاسبات و ۱۸ درصد صرف عملیات ۱/O میشود. CPI برای دستورات صحیح، ممیزشناور و ۳۰ و سایر دستورات به ترتیب برابر ۱، ۵ و ۲ است. همچنین ۴۰ درصد دستورات محاسبات صحیح، ۳۰ درصد محاسبات ممیز شناور و ۳۰ درصد برای دیگر دستورات است. حال اگر CPI دستورات ممیزشناور از ۵ به ۳ تغییر کند، تسریع چه مقدار است؟

| امتحان ميانترم       | دانشگاه صنعتی شریف      | معمارى كامپيوتر |
|----------------------|-------------------------|-----------------|
| نیمسال دوم ۱۳۹۹–۱۴۰۰ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

۵ شکل زیر یک پردازنده تک مرحلهای را نشان میدهد. حداقل تغییرات لازم در مسیرداده و کنترلر را اعمال کنید تا پردازنده توانایی اجرای دستور زیر را داشته باشد.

Skip-next  $i, j \rightarrow (if = j \text{ skip next instruction})$ 



| امتحان ميان ترم      | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|----------------------|-------------------------|-----------------|
| نیمسال دوم ۱۳۹۹–۱۴۰۰ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

ع. میخواهیم دستور i-type جدید getpc \$reg را به پردازنده MIPS اضافه کنیم. این دستور مقدار ثبات PC را در ثبات pc قرار می دهد. مسیر داده این دستور را تعیین کنید و مقدار سیگنالهای کنترلی هنگام اجرای این دستور را مشخص کنید. (می توانید سیگنالهای کنترلی جدید نیز اضافه کنید).



| امتحان ميانترم       | دانشگاه صنعتی شریف      | معمارى كامپيوتر |
|----------------------|-------------------------|-----------------|
| نیمسال دوم ۱۳۹۹–۱۴۰۰ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

۷. مسیر داده ذیل را در نظر بگیرید. فرض کنید که تأخیرها در آن به صورت زیر باشد: (واحد اعداد پیکوثانیه است)

| Ī | I-Mem | Add | MUX | ALU | Regs | D-Mem | Sign-Ext | Shift-Left-2 |
|---|-------|-----|-----|-----|------|-------|----------|--------------|
|   | 200   | 70  | 20  | 90  | 90   | 250   | 15       | 10           |

با توجه به این به موارد زیر پاسخ دهید:

الف) اگر فقط بخواهیم از دستور Fetch پشتیبانی کنیم، زمان هر کلاک باید چند باشد؟

ب) فرض کنید قرار است از PC-Relative Branch غیرشرطی پشتیبانی کنیم. در این صورت زمان هر کلاک چند می شود؟ ج) فرض کنید تنها قرار است PC-Relative Branch شرطی پشتیبانی کنیم. در این صورت زمان هر کلاک چند می شود؟



| امتحان ميانترم        | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|-----------------------|-------------------------|-----------------|
| نيمسال دوم ١٣٩٩ –١۴٠٠ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

۸. یک بنچمارک (Benchmark) از سه برنامه A, B, C تشکیل شده است. جدول زیر نشاندهندهی درصد هر دستور در هر برنامه است.

|        | А    | В    | С    |
|--------|------|------|------|
| r-type | 0.12 | 0.4  | 0.33 |
| i-type | 0.35 | 0.43 | 0.22 |
| branch | 0.08 | 0.04 | 0.2  |
| lw, sw | 0.45 | 0.13 | 0.25 |

CPI مربوط به هر دستور در ۳ پردازندهی مختلف در جدول زیر داده شده است.

|        | CPU1 | CPU2 | CPU3 |
|--------|------|------|------|
| r-type | 4    | 3    | 5    |
| i-type | 4    | 5    | 5    |
| branch | 2    | 3    | 1    |
| lw, sw | 5    | 4    | 3    |

این بنچمارک به پردازندهای که بتواند این سه برنامه را به طور میانگین در سریعترین زمان اجرا کند، نمرهی ۱۰۰ و به بقیهی پردازندهها با توجه به عملکردشان نسبت به سریع ترین نمره میدهد. نمرهی سه پردازنده را بدست آورید.

| امتحان ميان ترم      | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|----------------------|-------------------------|-----------------|
| نیمسال دوم ۱۳۹۹–۱۴۰۰ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

Carry Select با ورودیهای ۴۲ بیتی و خروجی ۶۴ بیتی، برای انجام عملیات جمع از Shift and Add در یک ضرب کننده ملیات جمع از Shift and Add با ۱۶ = k استفاده شده است. با داشتن مقادیر زیر، حداکثر فرکانس کاری این ضرب کننده را محاسبه کنید.  $D_{FA}=4$ ,  $D_{MUX}=5$ ,  $D_{Control}=10$ ,  $D_{Shift\,Right}=0$ 

| امتحان ميان ترم      | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|----------------------|-------------------------|-----------------|
| نیمسال دوم ۱۳۹۹–۱۴۰۰ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

۱۰. در یک جمع کننده ۱۶ بیتی Carry Select Adder به ازای کدام k حاصل ضرب تاخیر در هزینه مدار کمینه می شود k تاخیر و هزینه اجزای مدار بصورت زیر می باشد.

$$D_{FA} = 5$$
,  $C_{FA} = 4$ ,  $D_{MUX} = 10$ ,  $C_{MUX} = 8$ 

| امتحان میان ترم       | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|-----------------------|-------------------------|-----------------|
| نيمسال دوم ١٣٩٩ –١۴٠٠ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

۱۱. فرض کنید پنج ثبات ۸ بیتی RO,R1,R2,R3,R4 داریم. قرار است به کمک سیگنالهای کنترلی TO,T1,T2,T3، مقادیر ثبات RT مطابق RTL زیر ریخته شوند.

- T0: R5 ← R0
- T1: R5 ← R1
- T2: R5 ← R2
- T3: R5 ← R3

می دانیم در هر زمان، تنها یکی از سیگنال های کنترلی فعال خواهد بود. به کمک یک مالتی پلکسر و گیتهای پایه این مدار را طراحی کنید. ثباتها دارای سیگنال Load هستند که در صورت ۱ بودن امکان بارگزاری (Load) سنکرون را فراهم می کند.

| امتحان میان ترم        | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|------------------------|-------------------------|-----------------|
| نيم سال دوم ١٣٩٩ –١۴٠٠ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

# ۱۲. کد RTL مدار زیر را بنویسید.



| امتحان ميان ترم        | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|------------------------|-------------------------|-----------------|
| نيم سال دوم ١٣٩٩ –١۴٠٠ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

- ۱۳. معماری زیر را در نظر بگیرد و به سوالات زیر پاسخ دهید:
- أ) برای اضافه کردن دستور "j" چه سختافزاری و خطوط کنترلی باید به معماری اضافه گردد.
- ب) خطوط مسیر داده مربوط به دستور add کدامند و مقادیر هر یک از خطوط کنترل چیست؟

### add \$rd, \$rs, \$rt



| امتحان ميانترم       | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|----------------------|-------------------------|-----------------|
| نیمسال دوم ۱۳۹۹–۱۴۰۰ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

- ۱۴. معماری زیر را در نظر بگیرد و به سوالات زیر پاسخ دهید:
- أ) برای اضافه کردن دستور "j" چه سختافزاری و خطوط کنترلی باید به معماری اضافه گردد.
- ب) خطوط مسیر داده مربوط به دستور beq کدامند و مقادیر هر یک از خطوط کنترل چیست؟

## beq \$rs, \$rt, imm



| امتحان ميانترم        | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|-----------------------|-------------------------|-----------------|
| نيمسال دوم ١٣٩٩ –١۴٠٠ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

### ۱۵. سه پردازنده P1,P2,P3 را در نظر بگیرید. وضعیت نرخ کلاک و CPI آنها به صورت زیر است:

| Processor | Clock Rate | CPI |
|-----------|------------|-----|
| P1        | 3 GHz      | 1.5 |
| P2        | 2.5 GHz    | 1.0 |
| P3        | 4.0 GHz    | 2.2 |

الف) كدام يك از لحاظ تعداد دستور در ثانيه، كارايي بهتري دارد؟

ب) اگر هر کدام یک برنامه را در ۱۰ ثانیه اجرا کنند، تعداد کلاکسایکلها و تعداد دستورات اجرا شده را بیابید.

ج) می خواهیم از افزایش نرخ کلاک، زمان اجرا را ۳۰ درصد کاهش بدهیم. این کار منجر به افزایش ۲۰ درصدی CPI می شود. برای هر پردازنده، نرخ کلاک باید به چه عددی برسد تا بهبود مدنظر حاصل شود؟

| امتحان ميان ترم      | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|----------------------|-------------------------|-----------------|
| نیمسال دوم ۱۳۹۹–۱۴۰۰ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

۱۶. دو پردازنده P1 و P2 را در نظر بگیرید. پردازنده اول نرخ کلاک ۴ گیگاهرتز، میانگین CPI برابر ۰٫۹ داشته و برای اجرای برنامه کخاص، نیاز به اجرای ۵ میلیارد دستور دارد. پردازنده دوم نرخ کلاک ۳ گیگاهرتز، میانگین CPI برابر ۰٫۷۵ داشته و برای اجرای همان برنامه نیاز به ۱ میلیارد دستور دارد. با محاسبه، گزارههای زیر را در مورد کارایی این دو پردازنده روی این برنامه خاص بررسی کنید: الف) پردازنده با نرخ کلاک بالاتر، کارایی بهتری دارد.

- ب) پردازندهای که MIPS بالاتری دارد، کارایی بهتری دارد.
- ج) از دو بخش بالا چه نتیجهای در مورد معیارهای کارایی می گیرید.

| امتحان ميانترم       | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|----------------------|-------------------------|-----------------|
| نیمسال دوم ۱۳۹۹–۱۴۰۰ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

۱۷. در پردازنده ی با معماری Single Cycle همان طور که می دانیم، فرمت دستورات MIPS امکان بارگذاری اعداد ۳۲ بیتی (Single Cycle همان طور که می دانیم، فرمت دستورات MIPS امکان بارگذاری یک عدد ۳۲ بیتی دلخواه را در پردازنده ی زیر در ثبات را ندارد. با اضافه کردن کمترین سخت افزار و دستور جدید (در صورت نیاز)، امکان بارگذاری یک عدد ۳۲ بیتی دلخواه را در پردازنده ی زیر فراهم کنید. دقت شود که ممکن است از بیش از یک دستور (جدید یا موجود) برای این منظور استفاده نمایید. چنانچه دستور جدیدی اضافه شده است، فیلدهای آن و مقادیر سیگنالهای کنترلی را شرح دهید. مقدار ALUop برای دستورات sw ،lw ،R-type و sw ،lw ،R-type و 10 است. راهنمایی: از دستور این (load upper immediate) می توانید استفاده نمایید.



| امتحان میان ترم      | دانشگاه صنعتی شریف      | معماری کامپیوتر |
|----------------------|-------------------------|-----------------|
| نیمسال دوم ۱۳۹۹–۱۴۰۰ | دانشکده مهندسی کامپیوتر | مدرس: اسدی      |

### Single Cycle در پردازندهی ۱۸.

الف) در این پردازنده، امکان حذف سیگنال کنترلی MemtoReg را بررسی کنید. آیا می توان از سیگنال(های) دیگر به جای MemtoReg استفاده کرد؟ توضیح دهید.

ب) به همین ترتیب، بررسی کنید RegDest با کدام یک از سیگنالهای دیگر می تواند جایگزین کند. در این مورد فرض کنید معکوس سیگنالهای کنترلی هم موجود است. مقدار ALUop برای دستورات sw، lw، R-type و sw lw، R-type با کدام یک از سیگنالهای کنترلی هم موجود است.



موفق باشید. اسدی