## به نام خدا

معماری کامپیوتر نیمسال دوم ۱۳۹۹–۱۴۰۰ استاد: دکتر اسدی



## تمرین سری چهارم

- پاسخ تمرین های تئوری را به صورت فایل تایپ شده در فرمت PDF در قسمت مربوطه در سامانه CW بارگزاری نمایید.
  - پرسشهای خود را می توانید در فروم ایجاد شده در سایت درس مطرح کنید.
  - هر دانشجو مي تواند حداكثر دو تمرين را با دو روز تاخير بدون كاهش نمره ارسال نمايد.

## سوال ۱ - کد اسمبلی زیر را در نظر بگیرید.

loop:

**add** \$t0.\$t1.\$t2

*lw* \$t3.10(\$t0)

*lw* \$t4.14(\$t0)

*sub* \$t5. \$t4. \$t3

**sw** \$t5. 18(\$t0)

addi \$t2.\$t2.4

slti \$t6. \$t2. 200

bne \$t6. \$zero. loop

حال با فرض آن که هریک از حالات ازیر به اندازه زمان داده شده طول می کشند، به سوالات پاسخ دهید:

• Instruction Fetch (IF): 30 ns

• Instruction Decode (ID): 20 ns

• Execute / Address Calculation (EX): 25 ns

• Memory access (MEM): 30 ns

• Register write back (WB): 20 ns

الف - هر تكرار اين حلقه در يك مسير داده "تك سيكلي على اننه طول مي كشد؟

ب - در صورتی که خط لوله ۱۵ ایده آل باشد (بدون مخاطره ۶ و stall)، هر تکرار این حلقه در این مسیرداده ی دارای خط لوله چقدر طول می کشد؟

سوال ۲ – دستور 82.\$9.\$10 در یک پردازنده تک سیکلی در حال اجرا شدن می باشد. در صورتی که در ثباتهای  $^{9}$  و  $^{9}$  و add \$20.\$9.\$10 به ترتیب مقادیر ۱ و ۲ ذخیره شده باشند، و مقدار PC برابر با  $^{9}$  ( $^{9}$  باشد، مسیر حرکت این دستور در مسیر داده را با نشان دادن مقادیر سیمها و گذرگاههای  $^{6}$  پردازنده نمایش دهید.

<sup>&</sup>lt;sup>1</sup> Stages

<sup>&</sup>lt;sup>2</sup> Iteration

<sup>&</sup>lt;sup>3</sup> Data Path

<sup>&</sup>lt;sup>4</sup> Single-Cycle

<sup>&</sup>lt;sup>5</sup> Pipeline

<sup>&</sup>lt;sup>6</sup> Hazard

<sup>&</sup>lt;sup>7</sup> Register

<sup>&</sup>lt;sup>8</sup> Bus

سوال ۳ - زمان سختافزار واحدهای اصلی را در یک مسیرداده به شکل زیر در نظر بگیرید (از سایر زمانها چشم پوشی کنید):

Memory Access (Read or Write) 25ps

ALU 20ps

**Register File (Read or Write)** 15ps

در صورتی که برنامهای به شکل زیر به این مسیرداده داده شود، مقادیر CPI میانگین <sup>۹</sup> و میانگین زمان اجرای هر دستور ۱ را در حالات تک سیکلی و چند سیکلی <sup>۱</sup> به دست آورید.

(تعداد کلاک سایکلهای هر یک از دستورات زیر در حالت چند سیکلی برابر است با: w=5 , sw=4 , r-type=4 , branch=3 , jump=3 , برنامه مورد نظر:

10% lw

10% sw

20% branch

20% jump

40% register-type

سوال ٤ - دستور admem را در نظر بگيريد. اين دستور به صورت مقابل خواهد بود: admem rd, rs, rt

این دستور دو مقدار را از حافظه میخواند، این دو مقدار را با هم جمع میکند و در ثبات ۲d ذخیره میکند.

الف - یک پیاده سازی این دستور با RTL را بنویسید که کمینه حالت ممکن کلاک سایکل را داشته باشد.

ب - با اضافه کردن قطعههای مناسب و همچنین سیگنالهای مربوطه آن را به مسیرداده اضافه کنید.

برای این سوال شما باید با استفاده از گیتهای منطقی و مولتی پلکسر ، ALU را طوری تغییر بدهید که دستور XOR را هم بتواند انجام بدهد. همچنین بگویید که بعد از اضافه کردن این دستور کلاک سایکل افزایش می یابد یانه؟ با دلیل توضیح دهید.

**سوال ٥** – در يک مسير داده نسبت دستورات به صورت زير است.

| R-type | I-type | Load | Store | Branch | Jump |  |
|--------|--------|------|-------|--------|------|--|
| 74%    | ۲۸%    | ۲۵٪  | ١٠%   | 11%    | ۲%   |  |

<sup>&</sup>lt;sup>9</sup> Average CPI

<sup>·</sup> Average Instruction Execution Time

<sup>\\</sup> Multi Cycle

الف - چه کسری از دستورات از Data Memory استفاده می کنند؟

ب - چه کسری از دستورات از Instruction Memory استفاده می کنند؟

پ - چه کسری از دستورات از Sign Extend استفاده می کنند؟

ت – خروجی Sign Extend در چه مواقعی تولید و در چه مواقعی استفاده می شود؟

سوال ٦ - تاخير اجزاي يک مسير در جدول زير داده شده است.

| I-Mem  | Register | Mux   | ALU    | Adder  | Single | Register | Register | Sign   | Control |
|--------|----------|-------|--------|--------|--------|----------|----------|--------|---------|
| / D-   | File     |       |        |        | Gate   | Read     | Setup    | Extend |         |
| Meme   |          |       |        |        |        |          |          |        |         |
| ۲۵۰ ps | ۱۵۰ ps   | ۲۵ ps | ۲۰۰ ps | ۱۵۰ ps | ۵ ps   | ۳۰ps     | ۲۵ ps    | ۵۰ ps  | ۵۰ ps   |

الف - تاخير دستورات R-type را محاسبه كنيد.

ب حاخیر دستورات Ld را محاسبه کنید.

پ - تاخیر دستورات Sd را محاسبه کنید.

ت - تاخیر دستورات Beq را محاسبه کنید.

ث - تاخیر دستورات I-type را محاسبه کنید.

ج - کمینه دوره ۱۲ ساعت را برای این پردازنده محاسبه کنید.

سوال ۷ – مسیر داده زیر را در نظر بگیرید. این مسیر داده را طوری تغییر دهید که قابلیت پشتیبانی از دستورات jr و jرا داشته باشد.



<sup>&</sup>lt;sup>۱۲</sup> Period

\_

سوال ۸ – در یک پردازنده MIPS دستور 0xAC820014 در حالی اجرا می شود که مقدار Data Memory و مقادیر ثباتها، بجز ثباتهای زیر صفر هستند. به سوالات زیر پاسخ دهید.

| R0 | R1 | R2 | R3 | R4 | R5 | R6 | R8 | R12 | R31 |
|----|----|----|----|----|----|----|----|-----|-----|
| 0  | -1 | 2  | -3 | -4 | 10 | 6  | 8  | 2   | -16 |

الف – خروجي بلو كهاي Sign Extend و Shift Left 2 چه مقداري خواهد بود؟

• – خروجی هریک از MUXها را مشخص کنید.

پ - مقدار جدید PC چه خواهد شد؟

**ت** – ورودی ALU و دو جمع کننده دیگر را مشخص کنید.

ث – ورودی های Register File را مشخص کنید.

## سوال عملي:

در نرم افزار Quartus II ، با استفاده از گیتهای اولیه، FFها و مالتی پلکسرها، یک بانک ثبات ۱۳ طبق نمودار بلوکی ۱۴ شکل زیر بسازید. این بانک ثبات حاوی ۳۲ ثبات ۳۲ بیتی است و قابلیت خواندن همزمان دو ثبات و نوشتن روی یک ثبات را دارد.

ورودی کنترلی RegWrite محتویات Write\_Data را روی ثبات مشخص شده توسط Write\_register مینویسد و ورودی کنترلی در صورتی که هر دو ورودی کنترلی فعال (یک) باشند، اولویت با ورودی Clear است.

پس از ساخت طرح شماتیک نهایی یک فایل waveform درست کنید که صحت عملکرد مدار را بررسی کند.



<sup>&</sup>lt;sup>۱۳</sup> Register File

<sup>&</sup>lt;sup>15</sup> Block Diagram