## 情報領域演習第二 L 演習 (クラス 3) レポート

学籍番号: 1810678 名前: 山田朔也

2019年7月8日

問1. (a) 作成した状態は以下の図1のようになった。また、状態遷移図がこのようになる理由は問1の (b) にて説明する



図 1: 最上位ビットから読み取った時の状態遷移図

(b) (a) で作成した状態遷移図の状態遷移表は以下の表1のようになる。

表 1: 状態遷移図 1 の状態遷移表

|       | 0         | 1         |
|-------|-----------|-----------|
| $S_0$ | $S_0$ , 1 | $S_1, 0$  |
| $S_1$ | $S_2, 0$  | $S_0$ , 1 |
| $S_2$ | $S_3, 0$  | $S_4$ , 0 |
| $S_3$ | $S_2, 0$  | $S_0$ , 1 |
| $S_4$ | $S_5$ , 0 | $S_2, 0$  |
| $S_5$ | $S_4, 0$  | $S_0$ , 1 |

ここからこの状態遷移表を講義で習ったように、等価な状態でグループ分けをしてしていくと以下の表2のようになった。

表 2: グループ分けの遷移

|         | 現状態   | 0       | 1       |
|---------|-------|---------|---------|
| $B_0^1$ | $S_0$ | $B_0^1$ | $B_1^1$ |
| $B_1^1$ | $S_1$ | $B_2^1$ | $B_0^1$ |
|         | $S_3$ | $B_2^1$ | $B_0^1$ |
|         | $S_5$ | $B_2^1$ | $B_0^1$ |
| $B_2^1$ | $S_2$ | $B_1^1$ | $B_2^1$ |
|         | $S_4$ | $B_1^1$ | $B_2^1$ |

これより、簡単化ができる。そして、簡単化後の状態遷移表と、その符号化を行った状態遷移表は以下の表 3.4 のようになる。

表 3: 簡単化後の状態遷移表

|         | 0           | 1           |
|---------|-------------|-------------|
| $S_0^*$ | $S_0^*$ , 1 | $S_1^*, 0$  |
| $S_1^*$ | $S_2^*, 0$  | $S_0^*$ , 1 |
| $S_2^*$ | $S_1^*, 0$  | $S_2^*, 0$  |

表 4: 符号化後の状態遷移表

|    | 0 1  |      |
|----|------|------|
| 00 | 00,1 | 01,0 |
| 01 | 10,0 | 00,1 |
| 10 | 01,0 | 10,0 |

ここから論理式を求めていく。まず、符号化した状態の 0,1 の列において下位ビットを  $s_0$ , 上位 ビットを  $s_1$  とする。また、入力は x, 出力を f とすると、 $s_0$ ,  $s_1$ , f のカルノー図は以下の図 2 のようになる。



図 2: カルノー図

次にこれらのカルノー図から論理式を作成すると以下のようになる。

$$f = \overline{xs_0s_1} + xs_0 \tag{1}$$

$$s_0 = \overline{x}s_1 + x\overline{s_0s_1} \tag{2}$$

$$s_1 = \overline{x}s_0 + xs_1 \tag{3}$$

これを回路化したものが以下の図3となる。



図 3: 作成された回路図

(c) まず、最初に考えるのは 2 進数において各ビットが 1 になった場合に増える値は  $\pmod{3}$  における値である。これは以下のようになる。

$$\cdots 121212\cdots \tag{4}$$

ここから、n が 3 の倍数となるためには「間が奇数個離れた 1 となっているビットが 3 つ存在する」もしくは「2 つの 1 となっているビットの間が偶数個離れている、もしくは隣り合っている」という条件を n が満たしている必要がある。これらを満たすように設計したものが (a) で記述した図 1 である。この回路はその状態遷移図を簡単化したものであるため、正しく動作することが分かる。

問 2. (a) アルゴリズム自体は問 1 と全く同一のものを用いて計算することとなる。また、今回は簡単化の手間を省くため、問 1 で簡単化された後の状態遷移表を用いて状態遷移図書いていくこととする。実際に書いた状態遷移図は以下の図 4 のようになった。



図 4: 最上位ビットから読み取った時の状態遷移図

- (b) この回路は問 1. の (b) の図 3 と同一である。
- (c) これも問1と同様であるため問1の(c)と同一の理由である。
- 問 3. 分かりませんでした。ただ、n の pmod3 は 3 通りに分けられることに関係があるのでは無いかと思いました。
- 問 4. (a) まずこの文字列の受け取り方から考えていく。今回は特に指定がなかったため、文字列の最初の文字と最後の文字それぞれから中央に向かって一つずつずらしながら入力していく。そのため入力数は2つとなる。では実際の状態遷移図がどのようになるかというと、のカルノー図は以下の図5のようになった。



図 5: 回文か否かを判定する状態遷移図

また、この図内での入力が暫定的に0,1で表されている。なぜなら順序回路化するにあたって符号化することを考えると0,1上での文字列を考えれば十分であるからである。

(b) (a) で作成した状態遷移図の状態遷移表は以下の表 5 のようになる。また、 $S_0$  を 0, $S_1$  を 1 として 符号化したものを掲載している。

表 5: 回文か否かを判定する状態遷移表

|   | 00  | 01  | 10  | 11  |
|---|-----|-----|-----|-----|
| 0 | 0,1 | 1,0 | 1,0 | 0,1 |
| 1 | 1,0 | 1,0 | 1,0 | 1,0 |

また、これはこれ以上簡易化することはできない。そして、これの入力をx,y、出力をf、状態をsとすると以下の図 6 ようなカルノー図を書くことができる。



図 6: カルノー図

次にこれらのカルノー図から論理式を作成すると以下のようになる。

$$f = \overline{xys} + xy\overline{s}$$

$$s = s + \overline{x}y + x\overline{y}$$

$$(5)$$

これを回路化したものが以下の図7となる。



図 7: 作成された回路図

(c) 入力文字列の長さの制限を取り払う、それはつまり文字列の長さが定義されず、文字列の終わりが無いということとなる。回文において、終わりの無い文字列というのは存在しない。なぜならば回文は少なくとも文字列の初めと終わりが一致していなくていけない。しかし、文字列に終わりがなければこれを満たすことはないからである。

また、文字列を少なくとも半分は記憶しておかなくては回分か否か判断できないため、文字列が無限であれば記憶装置の容量も無限で無くてはならない。