### Rapport TP 02

Samory DIABY

### Table des matières

| 1  | Question 1 : Combien de période pour attendre 2 secondes?                                                                                                                                                | 2  |
|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|
| 2  | Question 2 : dessiner le schéma RTL du compteur                                                                                                                                                          | 2  |
| 3  | Question 3 : Ajouter une condition pour que le compteur soit remis à 0 lorsqu'il atteint la valeur souhaitée                                                                                             | 3  |
| 4  | Question $4$ : Listez les signaux d'entrée, de sortie et les signaux internes de votre architecture                                                                                                      | 3  |
| 5  | Question $5$ : Ecrivez à présent le compteur en VHDL en suivant le schéma RTL.                                                                                                                           | 4  |
| 6  | Question 6 : Ecrivez un fichier de testbench pour tester votre design                                                                                                                                    | 6  |
| 7  | Question 7 : Lancez une simulation. Que devez-vous observez sur votre chronogramme pour vérifier que votre design est valide?                                                                            | 8  |
| 8  | Question $8$ : Associez une LED avec le signal de test d'arrêt du compteur.                                                                                                                              | 8  |
| 9  | Question 9 : Modifiez le schéma RTL du compteur pour ajouter une remise à 0 lorsqu'un signal restart est à 1. Ajoutez la logique nécessaire pour que la LED clignote telle que : allumée 2s, éteinte 2s. | 8  |
| 10 | Question $10$ : Faites les mises à jour nécessaires sur le code VHDL pour correspondre au nouveau schéma.                                                                                                | 9  |
| 11 | Question 11 : Associez la nouvelle entrée restart à un bouton.                                                                                                                                           | 9  |
| 12 | Question $12$ : Mettez à jour votre testbench puis vérifier votre design avec une simulation. Quels sont les signaux que vous devez observer.                                                            | 9  |
| 13 | Question $13$ : Exécutez la synthèse puis ouvrez la schématique. Identifiez sur la schématique les différents éléments de votre architecture RTL.                                                        | 10 |
| 14 | Question 14 : Ouvrez le rapport de synthèse et relevez les ressources utilisées. Comparez vos résultats avec les résultats attendu selon votre architecture RTL.                                         | 10 |
| 15 | Question $15$ : Ouvrez le Set Up Debug. Placez des sondes sur les signaux à observer que vous avez défini à la question $12$ .                                                                           | 11 |
| 16 | Question 16 : Lancez l'implémentation puis étudiez le rapport de timing.                                                                                                                                 | 12 |
| 17 | Question $17$ : Générez le bitstream pour observer le système sur carte. Relevez les résultats de la ILA.                                                                                                | 13 |

## 1 Question 1 : Combien de période pour attendre 2 secondes ?

L'horloge du système est fixée à 100MH. On a donc une période de 10ns.

Soit  $10\text{ns} = 1 \times 10^{-8}$  s, pour attendre 2s on a :  $\frac{2}{1 \times 10^{-8}} = 2 \times 10^{8}$  périodes. On doit attendre 200 millions de périodes pour attendre 2 secondes.

#### Combien de bits faut-il pour représenter cette valeur?

Pour représenter le nombre 200000000 en binaire il nous faut au moins 28 bits.

#### 2 Question 2 : dessiner le schéma RTL du compteur



FIGURE 1 – Schéma RTL du compteur

## 3 Question 3 : Ajouter une condition pour que le compteur soit remis à 0 lorsqu'il atteint la valeur souhaitée

Si le compteur arrive à la valeur souhaitée, le signal  $\operatorname{end\_counter}$  passe à 1 et on utilise ce signal pour changer la valeur de commande d'un multiplexeur. Le multiplexeur utilisera alors l'ancienne valeur de "D" + 1 si le signal de commande  $\operatorname{cmd}$  est à "0", et utilisera un signal constant à "0" sur 28 bits si le signal  $\operatorname{cmd}$  est à "1".



FIGURE 2 – Schéma RTL du compteur avec remise à zéro

## 4 Question 4 : Listez les signaux d'entrée, de sortie et les signaux internes de votre architecture

Il y a 2 signaux d'entrées qui sont **clk** et **resetn** (à partir de la question 9, il y aura une troisième entrée pour le signal **restart**).

Il y a 1 signal de sortie qui est **end\_counter**.

Il y a 3 signaux internes qui sont la sortie **Q** de la bascule D et le signal contenant la valeur limite du compteur et le signal **cmd** de commande du multiplexeur (à partir de la question 9, il y aura 2 entrées pour gérer le stockage de l'état du signal de sortie **end counter**).

## 5 Question 5 : Ecrivez à présent le compteur en VHDL en suivant le schéma RTL.

```
1 library ieee;
2 use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
4 use ieee.numeric_std.all;
7 entity counter_unit is
     port (
    clk : in std_logic;
          resetn : in std_logic;
10
          end_counter : out std_logic
       );
13 end counter_unit;
14
15 architecture behavioral of counter_unit is
16
17
    --Declaration des signaux internes
    constant cnt_limit : positive := 10#4#; -- 16#BEBC1FF#; -- counter
18
       limit value : 200 000 000 - 1
    -- counter signal
19
                           : std_logic_vector(27 downto 0) := (others => '0')
20
    signal cnt
    -- command signal for the mux
21
                           : std_logic := '0';
    signal cmd
22
    -- internal signal to store the comparison between 'cnt' and 'cnt_limit'
23
                    : std_logic := '0';
24
    signal cmp_cnt
25
    begin
27
      --Partie sequentielle
28
      process(clk, resetn)
29
      begin
          -- begin counter logic
31
        if (resetn = '1') then
32
             -- reset triggered -> clear the counter
33
            cnt <= (others => '0');
34
        elsif(rising_edge(clk)) then
35
            if cmd = '0' then
36
                 -- we add '1' to the counter at each rising_edge of clk
37
                 cnt <= std_logic_vector(unsigned(cnt) + 1);</pre>
38
            else
39
                 -- the counter reached the limit value
40
                 -- -> we choose the '0' entry of the mux
                 cnt <= (others => '0');
42
            end if;
43
        end if;
44
        -- end counter logic
      end process;
46
      --Partie combinatoire
48
49
```

```
-- if cnt >= cnt_limit -> cmp_cnt = 1 -> the counter reached the
         allowed limit
      -- in every other case -> cmp_cnt = '0'
51
      -- we don't set 'end_counter' directly because
      -- we won't be able to use it later to set the 'cmd' signal
53
      -- (because it's an output signal)
54
      cmp_cnt <= '1' when cnt >= cnt_limit else '0';
56
          -- set the cmd bit according to the cnt_limit const
57
          cmd <= cmp_cnt;</pre>
58
        -- set 'end_counter' output signal
60
      end_counter <= cmp_cnt;</pre>
61
62
63 end behavioral;
```

## 6 Question 6 : Ecrivez un fichier de testbench pour tester votre design

```
1 library ieee;
use ieee.std_logic_1164.all;
4 entity tb_counter is
5 end tb_counter;
7 architecture behavioral of tb_counter is
                       : std_logic := '0';
    signal resetn
9
                        : std_logic := '0';
    signal clk
10
    signal end_counter : std_logic := '0';
12
    -- Les constantes suivantes permette de definir la frequence de l'
       horloge
                                  --demi periode de 5ns
14
    constant hp : time := 5 ns;
    constant period : time := 2*hp; --periode de 10ns, soit une frequence
15
       de 100Hz
16
    --Declaration de l'entite a tester
17
    component counter_unit
18
19
      port (
        clk
                     : in std_logic;
20
        resetn : in std_logic;
21
        end_counter : out std_logic
22
       );
23
    end component;
24
25
    begin
27
    --Affectation des signaux du testbench avec ceux de l'entite a tester
    uut: counter_unit
29
      port map (
          clk => clk,
31
          resetn => resetn,
32
          end_counter => end_counter
33
      );
34
35
    --Simulation du signal d'horloge en continue
36
    process
37
    begin
38
      wait for hp;
39
      clk <= not clk;</pre>
40
    end process;
42
    -- resetn signal simulation (Q6)
43
    process
44
45
    begin
      wait for 60 ns;
46
      resetn <= not resetn;
    end process;
48
49
```

```
50
51
    process
       variable cnt_period : time := 45 ns;
52
53
    begin
       -- TESTS A EFFECTUER
54
55
         -- handle the initial case when there is
56
         -- a "missing" rising edge
57
         if now > 45 ns then
58
             -- when we pass the first count we wait for 50 ns
59
              -- to test end_counter
             cnt_period := 50 ns;
61
         end if;
62
63
       wait for cnt_period;
65
       assert end_counter = '1'
           report "Q6 test failed : 'end_counter' is supposed to be 1 when '
67
               cnt' is equal to '4'"
            severity failure;
68
69
    end process;
70
71
72
73 end behavioral;
```

# 7 Question 7 : Lancez une simulation. Que devez-vous observez sur votre chronogramme pour vérifier que votre design est valide?

On doit observer un retour à 0 du compteur lorsqu'il a atteint la valeur limite définie (dans notre cas 199 999 999) qui correspond à 2s ainsi que le passage à "1" du signal de sortie **end counter** le temps d'un coup d'horloge.

Pour tester dans vivado, j'ai réduit la valeur limite à 4 pour observer une remise à 0 du compteur toutes les 5 périodes.



FIGURE 3 – Chronogramme du test bench Q7

On peut voir sur le chronogramme que le compteur est remis à zéro (au front montant suivant ) lorsqu'il atteint la valeur '4'. On remarque aussi que le testbench s'arrête au bout de 90 ns car **end\_counter** n'est pas à '1' à cause du signal **resetn** qui empêche le compteur de continuer à compter.

### 8 Question 8 : Associez une LED avec le signal de test d'arrêt du compteur.

LED modifiée : led0 b.

 ${\bf Ligne~correspondante~dans~le~fichier~{\bf Cora-Z7-10-Master.xdc}}$ 

set\_property -dict {PACKAGE\_PIN L15 IOSTANDARD LVCMOS33} [get\_ports end\_counter]

9 Question 9 : Modifiez le schéma RTL du compteur pour ajouter une remise à 0 lorsqu'un signal restart est à 1. Ajoutez la logique nécessaire pour que la LED clignote telle que : allumée 2s, éteinte 2s.



FIGURE 4 – Schéma RTL du compteur avec signal restart

## 10 Question 10 : Faites les mises à jour nécessaires sur le code VHDL pour correspondre au nouveau schéma.

Cf. fichier: counter.vhd

## 11 Question 11 : Associez la nouvelle entrée restart à un bouton.

Bouton associé : btn[0].

 ${\bf Ligne~correspondante~dans~le~fichier~{\bf Cora\hbox{-}{\bf Z7\hbox{-}10\hbox{-}{\bf Master.xdc}}}$ 

set\_property -dict {PACKAGE\_PIN D20 IOSTANDARD LVCMOS33} [get\_ports restart]

# 12 Question 12 : Mettez à jour votre testbench puis vérifier votre design avec une simulation. Quels sont les signaux que vous devez observer.

Il faut observer les signaux end counter, restart, cnt et cmd.

Au début de la simulation (t=0ns) les signaux sont initialisés à 0, puis à chaque front montant de l'horloge le compteur **cnt** est incrémenté de 1. Au moment où **cnt** atteint la valeur limite (dans l'exemple ci-dessus 4) on passe le signal **cmd** à 1, ce qui va remettre à 0 le compteur au prochain front montant d'horloge et changer la valeur du signal **end\_counter** pour lui assigner **end\_counter** (effectué par la bascule T) jusqu'à ce que le compteur atteigne une nouvelle fois sa valeur limite. On peut également observer que le compteur ne s'incrémente pas tant que le bouton **restart** est pressé.



FIGURE 5 – Chronogramme testbench avec bouton restart

## 13 Question 13 : Exécutez la synthèse puis ouvrez la schématique. Identifiez sur la schématique les différents éléments de votre architecture RTL.

Les différents éléments de notre schéma RTL que l'on retrouve dans le schematic sont :

- Pour la partie compteur, on a 28 registres nommés **cnt\_reg[0...27]** ainsi que des **carry\_4** associées nommées **cnt\_reg[0...24]\_i\_1** (les carry 4 vont prendre les registres cnt 4 par 4).
- Pour la partie de mémorisation du signal de sortie (pour que la led reste allumée ou éteinte 2s) j'ai essayé de "recréer" une bascule T. On retrouve donc 1 registre nommé intern\_end\_counter\_reg ainsi qu'une LUT associée nommées intern\_end\_counter\_i\_1 qui sert pour la partie Xor de la bascule T. La bascule T est représentée dans le code comme un signal interne intern end counter.
- On retrouve un buffer **end\_counter\_OBUF\_inst** qui permet de passer du signal interne à la sortie **end\_counter**.

# 14 Question 14 : Ouvrez le rapport de synthèse et relevez les ressources utilisées. Comparez vos résultats avec les résultats attendu selon votre architecture RTL.

En regardant le rapport de synthèse, on observe :

- Dans le **RTL components statistics** qu'on a 1 XOR à 2 entrées sur 1 bit ainsi qu'1 registre sur 1 bit, ce qui semble correspondre à la bascule T.
- Dans le **Report cell usage** (ci-dessous) qu'on a 29 FDCE ce qui semble correspondre aux 28 bascules D de notre compteur 28 bits ainsi qu'1 FDCE qui semble

être le registre de la bascule T.

- On voit qu'on a bien 3 **IBUF** pour les 3 signaux d'entrées **clk**, **restart** et **resetn**.
- On voit qu'on a bien 1 signal de sortie pour le signal **end counter**.

| 1  | + | _+     | -+-   | +     |
|----|---|--------|-------|-------|
| 2  | 1 | Cell   | 10    | Count |
| 3  | + | -+     | -+-   | +     |
| 4  | 1 | BUFG   |       | 1     |
| 5  | 2 | CARRY4 |       | 11    |
| 6  | 3 | LUT2   |       | 28    |
| 7  | 4 | LUT3   | 1     | 29    |
| 8  | 5 | FDCE   | 1     | 29    |
| 9  | 6 | IBUF   | 1     | 3     |
| 10 | 7 | OBUF   | -     | 1     |
| 11 | + | _+     | - + - | +     |

Le résultat observé est proche du résultat attendu par rapport au schéma de la question 9

15 Question 15 : Ouvrez le Set Up Debug. Placez des sondes sur les signaux à observer que vous avez défini à la question 12.

## 16 Question 16 : Lancez l'implémentation puis étudiez le rapport de timing.

| 1   | Design Timing Summary |          |                       |                     |          |          |                       |                     |           |           |  |  |
|-----|-----------------------|----------|-----------------------|---------------------|----------|----------|-----------------------|---------------------|-----------|-----------|--|--|
| - 1 | 1                     |          |                       |                     |          |          |                       |                     |           |           |  |  |
|     |                       |          |                       |                     |          |          | -                     |                     |           |           |  |  |
|     | WNS (ns)              | TNS (ns) | TNS Failing Endpoints | TNS Total Endpoints | WHS (ns) | THS (ns) | THS Failing Endpoints | THS Total Endpoints | WPWS (ns) | TPWS (ns) |  |  |
|     |                       |          |                       |                     |          |          |                       |                     |           |           |  |  |
|     | 4.179                 | 0.000    | 0                     | 29                  | 0.263    | 0.000    | 0                     | 29                  | 4.500     | 0.000     |  |  |

FIGURE 6 – Design Timing Summary

- On remarque qu'il n'y a pas de violation de setup -> TNS = 0
- On remarque qu'il n'y a pas de violation de hold  $\rightarrow$  THS = 0

#### Chemin critique

Dans la section **Max delays**, vivado indique que le chemin critique démarre à partir du registre FDCE pin C et termine au pin D de ce même registre. On peut donc en conclure que le chemin critique est le chemin qui part de l'entrée du multiplexeur et qui passe par le registre 28 bits du compteur, le comparateur et qui se termine au niveau de la bascule T (Cf. schéma ci-dessous).



Figure 7 – Chemin critique décrit par vivado



FIGURE 8 – Schéma RTL + chemin critique

## 17 Question 17 : Générez le bitstream pour observer le système sur carte. Relevez les résultats de la ILA.

On peut observer sur les captures ci-dessous que le signal **end\_counter** change de valeur quand le compteur arrive à 199 999, et garde l'état jusqu'à ce que cette condition soit respectée à nouveau.



FIGURE 9 - Chronogramme ILA front montant



 ${\bf FIGURE} \ {\bf 10} - {\bf Chronogramme} \ {\bf ILA} \ {\bf front} \ {\bf descendant}$ 

On peut également voir que le compteur **cnt** et **end\_counter** sont remis à 0 quand le bouton **restart** est pressé.



FIGURE 11 – Chronogramme ILA bouton restart