# Progetto Reti Logiche A.A 2020/2021

#### A cura di:

Samuel Kala (Cod. Persona: 10584699)

Mattia Magliano (Cod. Persona: 10538658)

# **INDICE**

| Richieste di progetto      |    |
|----------------------------|----|
| <i>1.1</i> Introduzione    | 3  |
| <i>1.2</i> Scopo           | 5  |
| <i>1.3</i> Interfaccia     | 6  |
| <b>1.4</b> Memoria         | 8  |
| . Macchina a stati         |    |
| <b>2.1</b> Disegno e stati | 10 |
| 2.2 Scelte progettuali     | 14 |
| P. Test Bench              | 17 |
| . Conclusioni              |    |
| <b>4.1</b> Risultati       | 22 |
| <b>4.2</b> Commento finale | 23 |

# 1. RICHIESTE DI PROGETTO

#### 1.1 Introduzione

La specifica della prova finale (progetto di reti logiche) 2020 è ispirata al *metodo di equalizzazione* di un'immagine.

Il metodo di equalizzazione dell'istogramma di una immagine è un metodo pensato per ricalibrare il contrasto di essa quando l'intervallo dei valori di intensità sono molto vicini.



Immagine originale



Immagine equalizzata

L'algoritmo di equalizzazione sarà applicato solo ad immagini in scala di grigi a 256 livelli e deve trasformare ogni suo pixel attraverso questo schema di calcoli:

DELTA\_VALUE = MAX\_PIXEL\_VALUE - MIN\_PIXEL\_VALUE

SHIFT\_LEVEL = (8 - FLOOR(LOG2(DELTA\_VALUE +1))))

TEMP\_PIXEL = (CURRENT\_PIXEL\_VALUE - MIN\_PIXEL\_VALUE) << SHIFT\_LEVEL

NEW\_PIXEL\_VALUE = MIN( 255, TEMP\_PIXEL)

#### Schema n.1

**MAX\_PIXEL\_VALUE** e **MIN\_PIXEL\_VALUE** sono, rispettivamente, il massimo e il minimo valore dei pixel dell'immagine.

**DELTA\_VALUE** è la differenza tra il massimo e il minimo valore di tutti i pixel dell'immagine.

**SHIFT LEVEL** è il valore dello shift logico verso sinistra, che dovrà essere applicato a CURRENT\_PIXEL\_VALUE – MIN\_PIXEL\_VALUE.

**CURRENT\_PIXEL\_VALUE** è il pixel corrente che si sta analizzando in memoria.

TEMP\_PIXEL è il pixel temporaneo che viene calcolato.

**NEW\_PIXEL\_VALUE** è il valore del nuovo pixel restituito (uguale a *temp\_pixel* se è minore di 255, altrimenti uguale a 255) che viene scritto in memoria.

#### 1.2 Scopo

Lo scopo del progetto è di equalizzare tutti i pixel di un' immagine (dimensione massima 128x128) attraverso l'algoritmo di equalizzazione semplificato. In particolare, si deve implementare, nel linguaggio VHDL, un componente hardware che deve leggere l'immagine da una memoria in cui sono inseriti, sequenzialmente e riga per riga, tutti i pixel dell'immagine da elaborare.

L'immagine equalizzata deve essere scritta in memoria immediatamente dopo l'immagine originale.

#### 1.3 Interfaccia

Il componente da descrivere deve avere la seguente interfaccia.

#### In particolare:

- o il nome del modulo deve essere project reti logiche
- i\_clk è il segnale di CLOCK in ingresso generato dal TestBench;
- i\_rst è il segnale di RESET che inizializza la macchina pronta per ricevere il primo segnale di START;

- o *i\_start* è il segnale di START generato dal Test Bench;
- i\_data è il segnale (vettore) che arriva dalla memoria in seguito ad una richiesta di lettura;
- o\_address è il segnale (vettore) di uscita che manda l'indirizzo alla memoria;
- o\_done è il segnale di uscita che comunica la fine dell'elaborazione e il dato di uscita scritto in memoria;
- o\_en è il segnale di ENABLE da dover mandare alla memoria per poter comunicare (sia in lettura che in scrittura);
- o\_we è il segnale di WRITE ENABLE da dover mandare alla memoria (=1) per poter scriverci. Per leggere da memoria esso deve essere 0;
- o **o\_data** è il segnale (vettore) di uscita dal componente verso la memoria.

#### 1.4 Memoria

La memoria presenta una struttura con lettura sequenziale e indirizzamento al byte partendo dalla posizione 0.

In particolare, la **dimensione dell'immagine**, ciascuna di dimensione di 8 bit, è definita dai primi 2 byte:

- il byte nell'indirizzo di memoria 0 corrisponde alla dimensione di colonna (COL)
- il byte nell'indirizzo di memoria 1 corrisponde alla dimensione di riga (RIG)

I **pixel dell'immagine**, ciascuno di dimensione di <u>8 bit</u>, sono memorizzati, in byte contigui, partendo dall'indirizzo 2 della memoria.

I **pixel dell'immagine equalizzata**, anch'essi di <u>8 bit</u> ciascuno, sono memorizzati con indirizzamento al byte partendo dalla cella di memoria pari a 2 + (COL\*RIG).

Esempio di una memoria in cui si memorizza e si restituisce un'immagine equalizzata di dimensione 2x2.

#### **MEMORIA RAM**



Figura n.1: Esempio Memoria RAM

# 2. Macchina a stati



La macchina è composta dai *9 stati* seguenti:

#### • *START* :

Stato iniziale nel quale si attende che *i\_start* sia uguale a 1. Quando *i\_rst* viene alzato a 1, in qualsiasi momento, si ritorna a questo stato.

#### • FETCH\_PIXEL:

Stato in cui viene richiesta la comunicazione con la memoria alzando il segnale *o\_en*.

Il flag *min\_max\_found,* presente in questo stato, permette di differenziare due casi:

- se uguale a "false", nelle parti di codice seguente, si visita ogni indirizzo della RAM per trovare il minimo e il massimo valore di tutti i pixel.
- se uguale a "true" si procede con il "prelievo" di un pixel e la sua successiva conversione.

Lo stato successivo è WAIT\_RAM.

#### • *WAIT\_RAM* :

Stato in cui si attende la lettura della RAM.

Il prossimo stato sarà FIND\_MIN\_MAX se il valore del pixel minimo e del pixel massimo non sono stati trovati (flag min\_max\_found = "false"); altrimenti, lo stato successivo sarà CONVERT (flag min\_max\_found = "true").

#### • *FIND\_MIN\_MAX* :

Stato in cui vengono memorizzati il numero delle colonne, il numero di righe e i pixel con valore minimo e massimo negli appositi registri.

Prima di passare allo stato WAIT\_RAM, nel caso in cui il minimo e il massimo siano stati trovati, il flag *min\_max\_found* viene messo a "*true*", altrimenti rimane a "*false*".

#### • CONVERT:

Stato in cui viene calcolato *shift\_level*.

Nel caso in cui *shift\_level* sia stato calcolato (se il flag *shift\_found* = "*true*") non viene ricalcolato.

Lo stato successivo è CONVERT\_2.

#### • *CONVERT\_2* :

Stato in cui viene calcolato *temp\_pixel*. Lo stato successivo è CONVERT\_3.

#### • *CONVERT\_3* :

Stato in cui viene calcolato *new\_pixel*. Lo stato successivo è WRITE\_PIXEL.

#### • WRITE\_PIXEL:

Stato in cui scriviamo sulla RAM il valore del pixel convertito.

Se il pixel convertito è l'ultimo da scrivere allora si va nello stato DONE; altrimenti, si va nello stato FETCH\_PIXEL per procedere con la conversione dei pixel rimanenti.

#### • **DONE**:

Stato finale in cui il segnale *o\_done* è posto uguale a 1. Si rimane in questo stato finché il segnale *i\_start* non è posto uguale a 0. Quando ciò avviene si ritorna allo stato START e *o\_done* viene posto uguale a 0.

#### 2.2 Scelte progettuali

Si è deciso di implementare *due process*: il primo per la gestione dei segnali di *i\_clk* e *i\_rst* e la rappresentazione dei registri di stato; il secondo per la gestione della parte combinatoria.

Per quanto riguarda la scelta e la disposizione degli stati, due sono i punti più critici: la corretta lettura in memoria e il calcolo del pixel da convertire. Il primo problema è stato risolto con l'introduzione di uno stato WAIT\_RAM per garantire una lettura coerente della memoria. Infatti, per leggere da un determinato indirizzo della RAM servono *due cicli di clock.* Al termine del primo ciclo viene aggiornato l'indirizzo da cui leggere, al termine del secondo viene letto il dato corretto.

Per il secondo problema, si è proceduto suddividendo la fase di conversione del valore del pixel in tre stati. Questo perché, per fare certe operazioni, sono necessari degli elementi che siano stati calcolati in stati precedenti.

Per esempio, per calcolare *temp\_pixel* nello stato CONVERT\_2 serve il valore di *shift\_level* che, per essere corretto, deve essere stato calcolato in uno stato precedente (CONVERT). Stessa cosa per quando riguarda *new\_pixel* e *temp\_pixel*. Infatti, per calcolare *new\_pixel* in

CONVERT\_3 serve che *temp\_pixel* venga calcolato in uno stato precedente (CONVERT\_2).

Altri due aspetti da considerare sono il calcolo di delta\_value e temp\_pixel. Per quanto riguarda delta\_value, esso può assumere il valore massimo di 256 (nel codice l'operazione di (<u>max\_pixel – min\_pixel + 1</u>) è stata assegnata direttamente a delta\_value) nel caso in cui i valori di min\_pixel e di max\_pixel siano rispettivamente 0 e 255. Un delta\_value pari a 256 non può essere rappresentato su 8 bit. Di conseguenza, si è scelto di rappresentarlo su 9 bit.

Inoltre, per il calcolo di *temp\_pixel* in CONVERT\_2 si è dovuto gestire il caso in cui, dopo lo shift, si ottiene un valore di *temp\_pixel* maggiore di 255. Per stabilire il numero di bit necessari per rappresentare temp\_pixel, si considera il caso limite in cui *shift\_value* e *cur\_pixel* sono rispettivamente 8 e 255. A tal proposito, *temp\_pixel* è rappresentabile con 16 bit.



Figura n.2 : caso *cur\_pixel* = 255

| 4 | 4 | 4 | 1 | 4 | 4 | 1 | 1 | ^ | ^ |   |   | ^ | ^ | ^ | ^ |
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 1 | 1 | 1 | 1 | I | 1 | ⊥ | 1 | U | U | U | U | U | U | U | U |

Figura n.3 : caso temp\_pixel massimo (dopo shift a sinistra di 8 bit di cur\_pixel = 255)

A questo punto, si assegna a new\_pixel il valore 255 (su 8 bit: "11111111") se temp\_pixel è maggiore di 255; altrimenti new\_pixel prende il valore del numero rappresentato sugli 8 bit meno significativi di temp\_pixel.



Figura n.4: caso temp\_pixel <=255

Infine, un' ottimizzazione che si è pensato di implementare è quella di trovare in unico stato (FIND\_MIN\_MAX) il numero di righe, di colonne, il pixel minimo e il pixel massimo. Tutti questi valori sono utili nelle fasi successive di calcolo.

## 3. Test Bench

Sono stati creati dei Test Bench per testare il corretto funzionamento della macchina. In particolare, si sono effettuate prove che andassero a testare i casi limite in tre modalità di simulazione: Post-synthesis Functional, Post-synthesis Timing e Behavioural. I test effettuati sono i seguenti:

• Test con immagine da convertire formata da *1 pixel*:



Test 1

 Test con immagine da convertire formata da <u>128x128 pixel</u>:



Test 2

 Test con immagine da convertire contenente solo pixel uguali a 0:



Test 3

 Test con immagine da convertire contenente solo pixel uguali a 255:



Test 4

Test con immagine da convertire contenente <u>pixel</u>
 <u>uguali a 0 o 255</u>:



Test 5

Test con immagine da convertire contenente <u>pixel</u>
 <u>massimo in prima posizione e pixel minimo in ultima</u>
 <u>posizione</u>:



Test 6

Test con immagine da convertire contenente <u>pixel</u>
 <u>minimo in prima posizione e pixel massimo in ultima</u>
 <u>posizione</u> (simile a quello precedente).

 Test con <u>reset asincrono</u> (i\_rst=1 durante l'esecuzione):



Test 7

Test con <u>più immagini da convertire</u>
 <u>sequenzialmente</u>:



Test 8

Inoltre, sono stati eseguiti ulteriori test casuali, creati tramite l'utilizzo di un apposito programma scritto in linguaggio C.

## 4. Conclusioni

#### 4.1 Risultati

Dai report ottenuti tramite l'apposito tool di Vivado (IDE di sviluppo), si possono osservare alcuni parametri significativi. In particolare, il *Worst Negative Slack* (*WNS*), che quantifica sul tempo totale a disposizione qual è il tempo del path peggiore (espresso in *ns*).

| WNS    | TNS   | WHS   | THS   | TPWS  | Total Power | Failed Routes | LUT | FF  |
|--------|-------|-------|-------|-------|-------------|---------------|-----|-----|
|        |       |       |       |       |             |               | 288 | 110 |
| 85.308 | 0.000 | 0.160 | 0.000 | 0.000 | 0.133       | 0             | 284 | 110 |

Report 1

Altri due parametri importanti riguardano i componenti che occupano fisicamente la superficie della FPGA:

- Lookup tables (LUTs)
- Registri

Come si può notare dalla tabella *Report 2*, le percentuali di utilizzo di entrambe le categorie di componenti è molto bassa. Questo è stato possibile grazie a scelte progettuali che cercassero di ottimizzare l'area di utilizzo della FPGA.

| +                     | -+- |      | + |       | -+- |           | + |       | + |
|-----------------------|-----|------|---|-------|-----|-----------|---|-------|---|
| Site Type             | i   | Used | i | Fixed | i   | Available | i | Util% | i |
| Slice LUTs            | Ī   | 284  | ī | 0     |     | 133800    | Ī | 0.21  |   |
| LUT as Logic          | 1   | 284  | 1 | 0     | 1   | 133800    | I | 0.21  | I |
| LUT as Memory         | 1   | 0    | 1 | 0     | 1   | 46200     | Ī | 0.00  | I |
| Slice Registers       | Ī   | 110  | Ī | 0     | 1   | 267600    | Ī | 0.04  | I |
| Register as Flip Flop | Ī   | 110  | Ī | 0     | Ī   | 267600    | Ī | 0.04  | Ī |
| Register as Latch     | Ī   | 0    | Ī | 0     | Ī   | 267600    | Ī | 0.00  | Ī |

Report 2

### 4.2 Commento finale

Dopo tutte le considerazioni fatte in precedenza si può affermare che il componente è stato sintetizzato correttamente.