# Atividade 2 - Dispositivos Lógicos Programáveis II

# Daniel Tatsch, Nelson Alves, Schaiana Sonaglio

Engenharia de Telecomunicações IFSC - Instituto Federal de Santa Catarina, São José, SC Abril de 2018

## 1 Introdução

Este documento apresenta a modificação, os resultados e a análise de três exercícios propostos no capítulo sete do livro *RTL hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability* (CHU, 2006), feitos no *software* Quartus. Nestes exercícios, (*Listing* 7.13), (*Listing* 7.14) e (*Listing* 7.29), são feitas diferentes implementações de um circuito denominado *barrel shifter*, que propõe deslocar os *bits* de uma informação de entrada quantas posições fossem necessárias. Esta operação de *shift* pode ser feita deslocando os próprios *bits* da informação para direita (modo rotação - *rot\_result*), adicionando *bits* '0' no começo da informação e deslocando os *bits* restantes para a direita (modo *modo lógico - logic\_result*) ou adicionando o bit mais significativo da informação à sua frente e também deslocando os *bits* resultantes para direita (modo aritmético - *arith\_result*). No último exercício, (*Listing* 7.29), a implementado foi feita em diferentes níveis, onde em cada nível é feita uma operação de *shift* de um determinado número de *bits*, anexando ao final do nível mais alto o total de *bits* da informação já deslocados nos níveis anteriores.

Em todos os exercícios foram analisados os tempos de propagação externo e interno (desconsiderando os tempos dos pinos de I/O) e a área ocupada por cada circuito gerado, utilizando como entrada um vetor 'a' = "10100110101010100011110 00011110"(tamanho: 32 bits). Além disso, para as questões um e três, foram inseridas restrições temporais para obter um circuito com menor atraso no caminho crítico, para isso, reduziu-se gradualmente o tempo máximo de propagação "tp"até atingir o menor valor de *delay* possível.

### 2 Implementação

Utilizando o software Quartus, foram implementados códigos VHDL que viabilizassem o proposto em cada exercício. O dispositivo utilizado foi o EP4CE115F29C7 e em todas as execuções foram verificados os tempos de propagação com e sem a utilização do logic lock.

#### 2.1 Exercício 1

Neste exercício, foram modificadas as três operações do exercício 7.13: a rotacional, a lógica e a aritmética. Antes da modificação, as entradas *a* e *amt* eram de oito e cinco *bits*, respectivamente, e a saída *y* era de oito *bits*; após a modificação, a entrada *a* e a entrada *amt* passaram a ser de trinta e dois e cinco *bits*, respectivamente, e a saída *y* passou a ter também trinta e dois *bits*. Além da alteração do número de *bits*, houve um aprimoramento da operação aritmética, para que o bit mais significativo *a*(31) não precisasse ser repetido muitas vezes no código.

Na operação rotacional, alguns dos *bits* menos significativos, dependendo do valor de *amt*, foram colocados no lugar dos *bits* mais significativos, concatenando com o restante do número, que foi deslocado para a direita; por exemplo, na operação do *amt* assumindo o valor "00010", os *bits* a(1) e a(0) foram concatenados com o *bit* a(31) até o *bit* a(2).

Na operação lógica, dependendo do valor de amt, zeros foram colocados no lugar dos bits mais significativos, concatenando com o restante do número, que foi deslocado para a direita; por exemplo, na operação do amt assumindo o valor "00010", os  $bits \ a(1)$  e a(0) assumiram o valor zero e foram concatenados com o  $bit \ a(31)$  até o  $bit \ a(2)$ , pertencentes ao número original.

Na operação aritmética, considerando a um número com sinal, o bit de sinal a(31) foi repetido no início do número uma quantidade variada de vezes; por exemplo, na operação do amt assumindo o valor "00010", o bit de sinal a(31) foi repetido duas vezes, nas posições a(31) e a(30), e foi concatenado com o restante do número deslocado para a direita, ou seja, os bits (a(31)) até (a(2)), suprimindo os bits a(1) e a(0), até que o bit de sinal assumisse o número todo, como na operação "11111"ou when others do amt.

Abaixo, o código modificado e aprimorado:

```
library ieee;
use ieee.std_logic_1164.all;
entity shift3mode is
   port(
      a: in std_logic_vector(31 downto 0);
      lar: in std_logic_vector(1 downto 0);
      amt: in std_logic_vector(4 downto 0);
      y: out std_logic_vector(31 downto 0)
   );
end shift3mode;
architecture direct_arch of shift3mode is
   signal logic_result, arith_result, rot_result:
      std_logic_vector(31 downto 0);
begin
   with amt select
   rot_result<=
                                                 when "00000",
    a(0) & a(31 downto 1)
                                                when "00001",
    a(1 downto 0) & a(31 downto 2)
                                                when "00010",
    a(2 \text{ downto } 0) \& a(31 \text{ downto } 3)
                                                when "00011",
    a(3 downto 0) & a(31 downto 4)
                                                when "00100",
    a(4 \text{ downto } 0) \& a(31 \text{ downto } 5)
                                                when "00101",
    a(5 downto 0) & a(31 downto 6)
                                                when "00110",
    a(6 downto 0) & a(31 downto 7)
                                                when "00111",
    a(7 \text{ downto } 0) \& a(31 \text{ downto } 8)
                                                when "01000",
```

```
a(8 downto 0) & a(31 downto 9)
                                             when "01001",
   a(9 downto 0) & a(31 downto 10)
                                             when "01010",
    a(10 downto 0) & a(31 downto 11)
                                             when "01011",
   a(11 downto 0) & a(31 downto 12)
                                             when "01100",
   a(12 downto 0) & a(31 downto 13)
                                             when "01101",
   a(13 downto 0) & a(31 downto 14)
                                             when "01110",
    a(14 downto 0) & a(31 downto 15)
                                             when "01111",
   a(15 downto 0) & a(31 downto 16)
                                             when "10000",
   a(16 downto 0) & a(31 downto 17)
                                             when "10001".
    a(17 downto 0) & a(31 downto 18)
                                             when "10010",
   a(18 downto 0) & a(31 downto 19)
                                             when "10011",
   a(19 downto 0) & a(31 downto 20)
                                             when "10100",
   a(20 downto 0) & a(31 downto 21)
                                             when "10101",
                                             when "10110",
    a(21 downto 0) & a(31 downto 22)
   a(22 downto 0) & a(31 downto 23)
                                             when "10111",
   a(23 downto 0) & a(31 downto 24)
                                             when "11000".
   a(24 downto 0) & a(31 downto 25)
                                             when "11001",
   a(25 downto 0) & a(31 downto 26)
                                             when "11010",
   a(26 downto 0) & a(31 downto 27)
                                             when "11011",
   a(27 downto 0) & a(31 downto 28)
                                             when "11100",
   a(28 downto 0) & a(31 downto 29)
                                             when "11101",
   a(29 downto 0) & a(31 downto 30)
                                             when "11110",
   a(30 downto 0) & a(31)
                                             when others;
with amt select
   logic_result<=</pre>
     a when "00000",
     "0" & a(31 downto 1) when "00001",
     "00" & a(31 downto 2) when "00010",
     "000" & a(31 downto 3) when "00011",
     "0000" & a(31 downto 4) when "00100",
     "00000" & a(31 downto 5) when "00101",
     "000000" & a(31 downto 6) when "00110",
     "0000000" & a(31 downto 7) when "00111",
     "00000000" & a(31 downto 8) when "01000"
     "000000000" & a(31 downto 9) when "01001".
     "0000000000" & a(31 downto 10) when "01010",
     "0000000000" & a(31 downto 11) when "01011",
     "00000000000" & a(31 downto 12) when "01100".
     "000000000000" & a(31 downto 13) when "01101".
     "0000000000000" & a(31 downto 14) when "01110",
     "00000000000000" & a(31 downto 15) when "01111",
     "000000000000000" & a(31 downto 16) when "10000",
     "0000000000000000" & a(31 downto 17) when "10001",
     "000000000000000000" & a(31 downto 18) when "10010",
     "000000000000000000" & a(31 downto 19) when "10011",
     "0000000000000000000" & a(31 downto 20) when "10100",
     "000000000000000000000" & a(31 downto 21) when "10101",
     "000000000000000000000" & a(31 downto 22) when "10110",
     "0000000000000000000000" & a(31 downto 23) when "10111",
     "00000000000000000000000" & a(31 downto 24) when "11000",
     "0000000000000000000000000" & a(31 downto 25) when "11001",
```

```
"0000000000000000000000000" & a(31 downto 26) when "11010",
       "00000000000000000000000000" & a(31 downto 27) when "11011",
       "00000000000000000000000000000000" & a(31 downto 28) when "11100",
       "000000000000000000000000000000" & a(31)
                                                                           when others;
with amt select
     arith_result<=
                                                                          when "00000",
     а
                                      & a(31 downto 1)
                                                                          when "00001",
     a(31)
     (31 \text{ downto } 30 \Rightarrow a(31)) \& a(31 \text{ downto } 2)
                                                                          when "00010",
     (31 \text{ downto } 29 \Rightarrow a(31)) \& a(31 \text{ downto})
                                                          3)
                                                                          when "00011",
     (31 \text{ downto } 28 \Rightarrow a(31)) \& a(31 \text{ downto})
                                                          4)
                                                                          when "00100",
     (31 \text{ downto } 27 \Rightarrow a(31)) \& a(31 \text{ downto})
                                                          5)
                                                                          when "00101",
     (31 \text{ downto } 26 \Rightarrow a(31)) \& a(31 \text{ downto})
                                                          6)
                                                                          when "00110",
     (31 \text{ downto } 25 \Rightarrow a(31)) \& a(31 \text{ downto})
                                                                          when "00111",
                                                          7)
     (31 \text{ downto } 24 \Rightarrow a(31)) \& a(31 \text{ downto } 8)
                                                                          when "01000",
     (31 \text{ downto } 23 \Rightarrow a(31)) \& a(31 \text{ downto } 9)
                                                                          when "01001",
                                                                          when "01010",
     (31 \text{ downto } 22 \Rightarrow a(31)) \& a(31 \text{ downto } 10)
     (31 \text{ downto } 21 \Rightarrow a(31)) \& a(31 \text{ downto } 11)
                                                                          when "01011",
     (31 \text{ downto } 20 \Rightarrow a(31)) \& a(31 \text{ downto } 12)
                                                                          when "01100",
     (31 \text{ downto } 19 \Rightarrow a(31)) \& a(31 \text{ downto } 13)
                                                                          when "01101",
     (31 \text{ downto } 18 \Rightarrow a(31)) \& a(31 \text{ downto } 14)
                                                                          when "01110",
     (31 \text{ downto } 17 \Rightarrow a(31)) \& a(31 \text{ downto } 15)
                                                                          when "01111",
     (31 \text{ downto } 16 \Rightarrow a(31)) \& a(31 \text{ downto } 16)
                                                                          when "10000",
     (31 \text{ downto } 15 \Rightarrow a(31)) \& a(31 \text{ downto } 17)
                                                                          when "10001",
     (31 \text{ downto } 14 \Rightarrow a(31)) \& a(31 \text{ downto } 18)
                                                                          when "10010",
     (31 \text{ downto } 13 \Rightarrow a(31)) \& a(31 \text{ downto } 19)
                                                                          when "10011",
     (31 \text{ downto } 12 \Rightarrow a(31)) \& a(31 \text{ downto } 20)
                                                                          when "10100",
     (31 \text{ downto } 11 \Rightarrow a(31)) \& a(31 \text{ downto } 21)
                                                                          when "10101",
     (31 \text{ downto } 10 \Rightarrow a(31)) \& a(31 \text{ downto } 22)
                                                                          when "10110",
     (31 \text{ downto } 9 \Rightarrow a(31)) \& a(31 \text{ downto } 23)
                                                                          when "10111",
     (31 \text{ downto } 8 \Rightarrow a(31)) \& a(31 \text{ downto } 24)
                                                                          when "11000",
     (31 \text{ downto } 7 \Rightarrow a(31)) \& a(31 \text{ downto } 25)
                                                                          when "11001",
     (31 \text{ downto } 6 \Rightarrow a(31)) \& a(31 \text{ downto } 26)
                                                                          when "11010",
     (31 \text{ downto } 5 \Rightarrow a(31)) \& a(31 \text{ downto } 27)
                                                                          when "11011",
     (31 downto 4 \Rightarrow a(31)) & a(31 downto 28)
                                                                          when "11100",
     (31 \text{ downto } 3 \Rightarrow a(31)) \& a(31 \text{ downto } 29)
                                                                          when "11101",
     (31 \text{ downto } 2 \Rightarrow a(31)) \& a(31 \text{ downto } 30)
                                                                          when "11110",
     (31 \text{ downto } 1 \Rightarrow a(31)) \& a(31)
                                                                          when others;
           with lar select
        y <= rot_result when "00",
               logic_result when "01",
               arith_result when others;
end direct_arch;
```

Na Tabela 1, é o mostrado o número de pinos, o número de elementos lógicos, o tempo de propagação com e sem o logic lock e o tempo de propagação desconsiderando o tempo nos pinos de I/O, com e sem o logic lock.

Tabela 1 - Resultados obtidos com a Arquitetura direct\_arch

| Número de pinos                                 | 71        |
|-------------------------------------------------|-----------|
| Número de elementos lógicos - modo normal       | 295       |
| Número de elementos lógicos - modo aritmético   | 0         |
| Tempo de propagação<br>(sem logic lock)         | 20.748 ns |
| Tempo de propagação<br>(com logic lock)         | 17.064 ns |
| Tempo de propagação interno<br>(sem logic lock) | 7.373 ns  |
| Tempo de propagação interno<br>(com logic lock) | 5.792 ns  |

Na Tabela 2, são mostrados os mesmos dados da Tabela 1, após manipulação de tempo proposta. Observou-se uma melhoraria significativa para este circuito, saindo de um *delay* no caminho crítico de 5.792 ns para 3.645 ns, porém, houve aumento do número de elementos lógicos, que saiu de 295 para 303. Esta manipulação foi feita adicionando o comando *set\_max\_delay -from [get\_ports \*] -to [get\_ports \*] tp* no projeto feito no Quartus, que o instrui a fazer melhorias baseadas num tempo de propagação no caminho crítico específico.

Tabela 2 - Resultados obtidos após manipulação de tempo shared\_arch

| Número de pinos                               | 71                     |
|-----------------------------------------------|------------------------|
| Número de elementos lógicos - modo normal     | 303                    |
| Número de elementos lógicos - modo aritmético | 0                      |
| Tempo de propagação                           | 9.940 ns               |
| (com logic lock)                              | 9.940 115              |
| Tempo de propagação interno                   | 3.645 ns               |
| (com logic lock)                              | 3.0 <del>4</del> 3 118 |

Para simular o circuito implementado, foi desenvolvido um programa de teste (.vht - Figura 1) onde se variou a entrada 'amt' a cada 10 us, representando todos os valores assumidos por esta entrada, para cada valor da entrada 'lar'. Com isso, observou-se na simulação o deslocamento de todos os bits do vetor de entrada 'a', com os três diferentes tipos de deslocamento apresentados. As Figuras ??, ?? e ?? mostram todas as entradas e a saída 'y' no software ModelSIM, exibindo alguns valores resultantes na saída, deslocando a informação e adicionando os bits correspondentes ao valor de 'lar' de acordo com o valor de 'amt'.

```
a <= "10100110101001100001111000011110";
amt <= "00000", "00001" AFTER 10us, "00010" AFTER 20us, "00011" AFTER 30us, "00100" AFTER 40us,
      '00101" AFTER <mark>50us,</mark> "00110" AFTER <mark>60us,</mark> "00111" AFTER <mark>70us,</mark> "01000" AFTER <mark>80us,</mark> "01001" AFTER <mark>90us,</mark>
     "01010" AFTER 100us, "01011" AFTER 110us, "01100" AFTER 120us, "01101" AFTER 130us, "01110" AFTER 140us,
     "01111" AFTER <mark>150us,</mark> "10000" AFTER <mark>160us,</mark> "10001" AFTER <mark>170us,</mark> "10010" AFTER <mark>180us,</mark> "10011" AFTER <mark>190us,</mark>
     "10100" AFTER 200us, "10101" AFTER 210us, "10110" AFTER 220us, "10111" AFTER 230us, "11000" AFTER 240us,
     "11001" AFTER <mark>250us,</mark> "11010" AFTER <mark>260us,</mark> "11011" AFTER <mark>270us,</mark> "11100" AFTER <mark>280us,</mark> "11101" AFTER <mark>290us,</mark>
     "11110" AFTER 300us, "11111" AFTER 310us,
     "00000" AFTER <mark>320us,</mark> "00001" AFTER <mark>330us,</mark> "00010" AFTER <mark>340us,</mark> "00011" AFTER <mark>350us,</mark> "00100" AFTER <mark>360us,</mark>
     "00101" AFTER 370us, "00110" AFTER 380us, "00111" AFTER 390us, "01000" AFTER 400us, "01001" AFTER 410us,
     "01010" AFTER <mark>420us,</mark> "01011" AFTER <mark>430us,</mark> "01100" AFTER <mark>440us,</mark> "01101" AFTER <mark>450us,</mark> "01110" AFTER <mark>460us,</mark>
     "01111" AFTER <mark>470us,</mark> "10000" AFTER <mark>480us,</mark> "10001" AFTER <mark>490us,</mark> "10010" AFTER <mark>500us,</mark> "10011" AFTER <mark>510us,</mark>
     "10100" AFTER 5<mark>20us,</mark> "10101" AFTER 5<mark>30us,</mark> "10110" AFTER 5<mark>40us,</mark> "10111" AFTER <mark>550us,</mark> "11000" AFTER <mark>560us,</mark>
     "11001" AFTER <mark>570us,</mark> "11010" AFTER 580us, "11011" AFTER 590us, "11100" AFTER 600us, "11101" AFTER 610us,
     "11110" AFTER 620us, "11111" AFTER 630us,
     "00000" AFTER 640us, "00001" AFTER 650us, "00010" AFTER 660us, "00011" AFTER 670us, "00100" AFTER 680us,
     "00101" AFTER 690us, "00110" AFTER 700us, "00111" AFTER 710us, "01000" AFTER 720us, "01001" AFTER 730us,
     "01010" AFTER <mark>740us,</mark> "01011" AFTER <mark>750us,</mark> "01100" AFTER <mark>760us,</mark> "01101" AFTER <mark>770us,</mark> "01110" AFTER <mark>780us,</mark>
     "01111" AFTER <mark>790us,</mark> "10000" AFTER <mark>800us,</mark> "10001" AFTER <mark>810us,</mark> "10010" AFTER <mark>820us,</mark> "10011" AFTER <mark>830us,</mark>
     "10100" AFTER 840us, "10101" AFTER 850us, "10110" AFTER 860us, "10111" AFTER 870us, "11000" AFTER 880us,
     "11001" AFTER 890us, "11010" AFTER 900us, "11011" AFTER 910us, "11100" AFTER 920us, "11101" AFTER 930us,
    "11110" AFTER 940us, "11111" AFTER 950us;
lar <= "00", "01" AFTER 320us, "10" AFTER 640us;
```

Figura 1 - Edição dos valores de entrada do circuito. Fonte: elaboração própria.

| <b></b> → a   | 1010011010 | 1010011010 | 10011000 | 011110000 | 011110   |          |          |         |          |     |
|---------------|------------|------------|----------|-----------|----------|----------|----------|---------|----------|-----|
| 🚚 🧄 lar       | 00         | 00         |          |           |          |          |          |         |          |     |
| 🕳 🧄 amt       | 11111      | 01111      |          |           | 10000    |          |          |         | 10001    |     |
| _ <b>∓♦</b> 9 | 0000000000 | 000000000  | 00000101 | 00110     | 00000000 | 00000000 | 10100110 | 0100110 | 00000000 | 000 |
| <del></del>   |            |            |          |           |          |          |          |         |          |     |

Figura 2 - Simulação do logic\_result. Fonte: elaboração própria

| + 🔷 a 1010011010 101001   | 1010100110 | 000111100 | 00011110 |         |               |               |
|---------------------------|------------|-----------|----------|---------|---------------|---------------|
| <b></b> → lar 00 01       |            |           |          |         |               |               |
| <b></b> → amt 11111 00010 |            |           |          | 00011   |               |               |
| +                         | 0110101001 | 100001111 | 0000111  | 1111010 | 0110101001100 | 0001111000011 |

Figura 3 - Simulação do arith\_result. Fonte: elaboração própria.

| <b></b> • a    | 1010011010 | 101001 | 1010100 | 110000  | 1111000 | 011110 |  |        |         |        |         |        |
|----------------|------------|--------|---------|---------|---------|--------|--|--------|---------|--------|---------|--------|
| <b></b> → lar  | 00         | 10     |         |         |         |        |  |        |         |        |         |        |
| <b>±</b> → amt | 11111      | 00001  |         |         |         |        |  | 00010  |         |        |         |        |
| <b></b> y      | 0000000000 | 010100 | 1101010 | 0011000 | 0111100 | 001111 |  | 101010 | 0110101 | 001100 | 0011110 | 000111 |
|                |            |        |         |         |         |        |  |        |         |        |         |        |

Figura 4 - Simulação do rot result. Fonte: elaboração própria.

#### 2.2 Exercício 2

Se analisarmos as três saídas das operações de deslocamento do circuito apresentado no exercício 1, verificamos que a única diferença entre os três tipos de *shifts* representados são os *bits* que preenchem o vetor de saída. Ao invés de atribuir cada uma das opções a diferentes sinais (*rot\_result*, *logic\_result* e *arith\_result*), primeiramente verificamos qual o tipo de deslocamento que será feito, através da entrada '*lar*', e atribuirmos ao sinal *shift\_in* um vetor contendo os dados para realizar a operação selecionada. Assim, os deslocamentos são realizados através desse sinal com o vetor de entrada, atribuindo o resultado diretamente à saída 'y'.

Como esse exercício possui a mesma declaração de Entidade do exercício 1, a Arquitetura do circuito *barrel shifter* foi modificada e é apresentada no código a seguir:

```
architecture shared_arch of shift3mode_7_14 is
signal shift_in: std_logic_vector(31 downto 0);
begin
    with lar select
    shift_in <= (others=>'0')
                                   when "00",
                 (others=>a(31)) when "01",
                                   when others;
    with amt select
      y <= a
                                                        when "00000",
            shift_in(0)
                                    & a(31 downto 1) when "00001",
            shift_in(1 downto 0) & a(31 downto 2) when "00010",
            shift_in(2 \text{ downto } 0) \& a(31 \text{ downto } 3) \text{ when "00011"},
            shift_in(3 \text{ downto } 0) \& a(31 \text{ downto } 4) \text{ when "00100"},
            shift_in(4 \text{ downto } 0) \& a(31 \text{ downto } 5) \text{ when "00101"},
            shift_in(5 \text{ downto } 0) \& a(31 \text{ downto } 6) \text{ when "00110"},
            shift_in(6 \text{ downto } 0) \& a(31 \text{ downto } 7) \text{ when "00111"},
            shift_in(7 \text{ downto } 0) \& a(31 \text{ downto } 8) \text{ when "01000"},
            shift_in(8 downto 0) & a(31 downto 9) when "01001",
            shift_in(9 downto 0) & a(31 downto 10) when "01010",
            shift_in(10 downto 0) & a(31 downto 11) when "01011",
            shift_in(11 downto 0) & a(31 downto 12) when "01100",
            shift_in(12 downto 0) & a(31 downto 13) when "01101",
            shift_in(13 downto 0) & a(31 downto 14) when "01110",
            shift_in(14 downto 0) & a(31 downto 15) when "01111",
            shift_in(15 downto 0) & a(31 downto 16) when "10000",
            shift_in(16 downto 0) & a(31 downto 17) when "10001",
            shift_in(17 downto 0) & a(31 downto 18) when "10010",
            shift_in(18 downto 0) & a(31 downto 19) when "10011",
            shift_in(19 downto 0) & a(31 downto 20) when "10100",
            shift_in(20 downto 0) & a(31 downto 21) when "10101",
            shift_in(21 downto 0) & a(31 downto 22) when "10110",
            shift_in(22 downto 0) & a(31 downto 23) when "10111",
            shift_in(23 downto 0) & a(31 downto 24) when "11000",
            shift_in(24 downto 0) & a(31 downto 25) when "11001",
            shift_in(25 downto 0) & a(31 downto 26) when "11010",
            shift_in(26 downto 0) & a(31 downto 27) when "11011",
            shift_in(27 downto 0) & a(31 downto 28) when "11100",
            shift_in(28 \text{ downto } 0) \& a(31 \text{ downto } 29) \text{ when "11101"},
            shift_in(29 downto 0) & a(31 downto 30) when "11110",
            shift_in(30 downto 0) & a(31)
                                                        when others;
end shared_arch;
```

Na opção em que 'amt' = "00000" a entrada é enviada diretamente para a saída 'y', já nos valores seguintes ocorre a concatenação do valor presente no sinal shift\_in com os bits restantes de 'a'.

Com esta descrição de *hardware*, foram observados valores melhores do que os obtidos no exercício 1. Estes valores estão descritos na Tabela 3.

Tabela 3 - Resultados obtidos com a Arquitetura shared\_arch

| Número de pinos                                 | 71        |
|-------------------------------------------------|-----------|
| Número de elementos lógicos - modo normal       | 255       |
| Número de elementos lógicos - modo aritmético   | 0         |
| Tempo de propagação<br>(sem logic lock)         | 20.691 ns |
| Tempo de propagação<br>(com logic lock)         | 15.234 ns |
| Tempo de propagação interno<br>(sem logic lock) | 6.407 ns  |
| Tempo de propagação interno<br>(com logic lock) | 5.301 ns  |

Utilizando o mesmo arquivo de teste do exercício 1, foram realizadas simulações para cada operação da entrada *lar* e para cada valor de *amt*. A seguir, nas Figuras 5, 6 e 7, são apresentados alguns valores de entrada e saída nos modos *rot\_result*, *logic result* e *arith result*.

| <b></b> → a | 1010011010 | 1010011010 | 10011000 | 011110000 | 11110    |          |           |         |          |     |
|-------------|------------|------------|----------|-----------|----------|----------|-----------|---------|----------|-----|
| 🖚 🧄 lar     | 00         | 00         |          |           |          |          |           |         |          |     |
| 🕳 🧆 amt     | 11111      | 01111      |          |           | 10000    |          |           |         | 10001    |     |
| y           | 0000000000 | 0000000000 | 00000101 | 00110     | 00000000 | 00000000 | 101001101 | 0100110 | 00000000 | 000 |
|             |            |            |          |           |          |          | 17127117  |         |          |     |

Figura 5 - Simulação do logic\_result. Fonte: elaboração própria

| <b>-</b> → a  | 1010011010 | 101001101 | 010011 | 0000111 | 1000011 | 110  |  |        |         |         |         |        |
|---------------|------------|-----------|--------|---------|---------|------|--|--------|---------|---------|---------|--------|
| <b></b> → lar | 00         | 01        |        |         |         |      |  |        |         |         |         |        |
| <b></b> → amt | 11111      | 00010     |        |         |         |      |  | 00011  |         |         |         |        |
| <b></b> y     | 0000000000 | 111010011 | 010100 | 100001  | 1110000 | 1111 |  | 111101 | 0011010 | 1001100 | 0001111 | 000011 |

Figura 6 - Simulação do arith\_result. Fonte: elaboração própria

| <u>+</u> ∳ lar 00 <u>10 10 10 10 10 10 10 10 10 10 10 10 10 1</u> |              |                |
|-------------------------------------------------------------------|--------------|----------------|
|                                                                   |              |                |
| ±∳ amt 11111 00001 00001 000010                                   |              |                |
| +                                                                 | 011010100110 | 00011110000111 |

Figura 7 - Simulação do rot\_result. Fonte: elaboração própria

#### 2.3 Exercício 3

No último exercício proposto, temos um código que modifica a informação de entrada em uma rotação à direita de *n bits*. São três operações muito parecidas com a do exercício 2, porém, há uma mudança no número de rotações utilizadas. No exercício anterior, selecionávamos a quantidade de rotações dentro das condições de cada operação (*lar*), já, neste caso, cada operação combinacional possui definido quantas rotações vai realizar, fazendo com que cada condição dentro delas apenas varie quais os valores dos bits que serão adicionados, por exemplo, há rotações para 1, 2, 4, 8 e 16 bits, que são definidos conforme o valor de *amt*.

```
library ieee;
use ieee.std_logic_1164.all;
entity shift3mode is
    generic(
        n: integer:=32
    );
   port(
      a: in std_logic_vector(n-1 downto 0);
      lar: in std_logic_vector(1 downto 0);
      amt: in std_logic_vector(4 downto 0);
      y: out std_logic_vector(n-1 downto 0)
   );
end shift3mode ;
architecture multi_level_arch of shift3mode is
   signal leO_out, le1_out, le2_out,le3_out,le4_out:
      std_logic_vector(n-1 downto 0);
   signal le0_sin: std_logic;
   signal le1_sin: std_logic_vector(1 downto 0);
   signal le2_sin: std_logic_vector(3 downto 0);
    signal le3_sin: std_logic_vector(7 downto 0);
    signal le4_sin: std_logic_vector(15 downto 0);
begin
   -- level 0, shift 0 or 1 bit
   with lar select
    le0_sin <= '0'
                             when "00",
                  a(n-1) when "01",
                  a(0)
                              when others;
   le0_out \le le0_sin \& a(n-1 downto 1) when amt(0)='1' else
   -- level 1, shift 0 or 2 bits
with lar select
      le1_sin <=</pre>
         "00"
                                         when "00",
         (others \Rightarrow le0_out(n-1)) when "01",
         le0_out(1 downto 0)
                                       when others;
   le1_out <= le1_sin & le0_out(n-1 downto 2)</pre>
                 when amt(1)='1' else
              le0_out;
   -- level 2, shift 0 or 4 bits
    with lar select
```

```
le2_sin <=</pre>
         "0000"
                                          when "00",
         (others => le1_out(n-1))
                                        when "01",
         le1_out(3 downto 0)
                                          when others;
   le2_out <= le2_sin & le1_out(n-1 downto 4)</pre>
                  when amt(2)='1' else
              le1_out;
    -- level 3, shift 0 or 8 bits
    with lar select
      le3_sin <=
         "00000000"
                                      when "00",
         (others => le2_out(n-1))
                                        when "01",
         le2_out(7 downto 0)
                                          when others;
   le3\_out \le le3\_sin \& le2\_out(n-1 downto 8)
                  when amt(3)='1' else
              le2_out;
    -- level 4, shift 0 or 16 bits
    with lar select
      le4_sin <=</pre>
         "0000000000000000"
                                      when "00",
         (others => le3_out(n-1))
                                        when "01",
         le2_out(15 downto 0)
                                          when others;
   le4\_out \le le4\_sin \& le3\_out(n-1 downto 16)
                  when amt(4)='1' else
              le3_out;
   -- output
   y <= le4_out;</pre>
end multi_level_arch ;
```

Conforme visto no código, apesar de as saídas de cada operação dependerem da saída da anterior, o valor de entrada *a* é alterado por apenas uma das operações combinacionais, fazendo com que elas trabalhem de forma independente. Observa-se também que, para cada rotação, seja de 1, 2, 4, 8 ou 16 *bits*, os valores dos novos *bits* variam conforme o valor da variável *lar*. As alterações ocorrem apenas no número de bits de entrada e saída, já que o *alt* e o *amt* não variam, pois, independentemente de quantos bits tiver a entrada, a operação é sempre a mesma.

A tabela 4 possui valores dos pinos, elementos lógicos e tempo de propagação, com e sem *logic lock*, para o caminho crítico geral e interno.

Com os dados obtidos, a proposta de melhoria de tempo de delay para este exercício é idêntica à do exercício 1: Foi criado um arquivo com extensão .sdc e inserido o comando set\_max\_delay -from [get\_ports \*] -to [get\_ports \*] tp, com a intenção de otimizar o tempo de propagação das entradas e saídas e também dos componentes internos do circuito. Concluída esta etapa, observou-se que o Quartus conseguiu otimizar o circuito de forma significativa, diminuindo aproximadamente 10% do valor anterior. Os resultados obtidos podem ser observados pela Tabela 5.

Tabela 4 - Resultados obtidos com a Arquitetura multi\_level\_arch

| Número de pinos                               | 71        |
|-----------------------------------------------|-----------|
| Número de elementos lógicos - modo normal     | 197       |
| Número de elementos lógicos - modo aritmético | 0         |
| Tempo de propagação<br>(sem logic lock)       | 17.203 ns |
| Tempo de propagação<br>(com logic lock)       | 15.108 ns |
| Tempo de propagação interno (sem logic lock)  | 4.272 ns  |
| Tempo de propagação interno (com logic lock)  | 4.350 ns  |

Tabela 5 - Resultados obtidos com a Arquitetura multi\_level\_arch

| Número de pinos                               | 71         |
|-----------------------------------------------|------------|
| Número de elementos lógicos - modo normal     | 200        |
| Número de elementos lógicos - modo aritmético | 0          |
| Tempo de propagação                           | 10.435 ns  |
| (com logic lock)                              | 10.400 118 |
| Tempo de propagação interno                   | 3.281 ns   |
| (com logic lock)                              | 3.201115   |

Após as simulações, foi criado um *testbench*, onde tivemos uma noção mais clara sobre o comportamento do código, conforme mostrado nas figuras 8, 9, 10, 11 e 12

| <b>&amp;</b> i + | Msgs  |           |            |            |       |           |           |            |        |           |           |           |       |
|------------------|-------|-----------|------------|------------|-------|-----------|-----------|------------|--------|-----------|-----------|-----------|-------|
| <b></b> • a      | 10    | 101001101 | 010011000  | 011110000  | 11110 |           |           |            |        |           |           |           |       |
| ■◆ amt           | 00010 | 00001     |            |            |       |           |           |            |        |           |           |           |       |
| 🕳 🧄 lar          |       | 00        |            |            |       | 01        |           |            |        | 11        |           |           |       |
| <b></b> -♦ ⊌     | 00    | 010100110 | 1010001100 | 0001111000 | 01111 | 110100110 | 101001100 | 0001111000 | 011111 | 010100110 | 101001100 | 001111000 | 01111 |
|                  |       |           |            |            |       |           |           |            |        |           |           |           |       |

Figura 8 - Simulação do circuito no ModelSIM para amt = '00001'. Fonte: elaboração própria.

| <b>&amp;</b> • | Msgs  |            |           |            |        |              |           |           |        |          |           |           |        |
|----------------|-------|------------|-----------|------------|--------|--------------|-----------|-----------|--------|----------|-----------|-----------|--------|
| <b></b> → a    | 10    | 101001101  | 010011000 | 01111000   | 011110 |              |           |           |        |          |           |           |        |
| <b>→</b> ◆ amt | 00100 | 00010      |           |            |        |              |           |           |        |          |           |           |        |
|                |       | 00         |           |            |        | 01           |           |           |        | 111      |           |           |        |
| ±> 8           | 11    | 0010100110 |           | 1000111110 | 000111 | ************ | 010100110 | 000111100 | 000111 | 10101001 | 010100110 | 000111100 | 000111 |

Figura 9 - Simulação do circuito no ModelSIM para *amt = '00010'*. Fonte: elaboração própria.

| <b>%</b> •    | Msgs  |          |           |            |        |            |           |           |        |           |           |          |        |
|---------------|-------|----------|-----------|------------|--------|------------|-----------|-----------|--------|-----------|-----------|----------|--------|
| <b></b> → a   | 10    | 10100110 | 101001100 | 0011111000 | 011110 |            |           |           |        |           |           |          |        |
| <b></b> ◆ amt | 01000 | 00100    |           |            |        |            |           |           |        |           |           |          |        |
| 🚁 🥎 lar       | 11    | 00       |           |            |        | 101        |           |           |        | 11        |           |          |        |
| <u>+</u> -◆ ⊌ | 00    | 00001010 | 011010100 | 110000111  | 100001 | 1111110100 | 110101000 | 100001111 | 100001 | 111010100 | 140101000 | 10000111 | 100001 |

Figura 10 - Simulação do circuito no ModelSIM para amt = '00100'. Fonte: elaboração própria.

| <b>&amp;</b> i • | Msgs  |          |           |           |         |          |           |           |        |           |           |           |        |
|------------------|-------|----------|-----------|-----------|---------|----------|-----------|-----------|--------|-----------|-----------|-----------|--------|
| <b></b> - ♦ a    | 10    | 1010011  | 010100110 | 000111100 | 0011110 |          |           |           |        |           |           |           |        |
| → amt            | 10000 | 01000    |           |           |         |          |           |           |        |           |           |           |        |
|                  | 11    | 00       |           |           |         | 01       |           |           |        | 11        |           |           |        |
| <u>+</u> ◆ 8     | 00    | 00000000 | 010100110 | 101001100 | 0011110 | ******** | 010011010 | 100110000 | D11110 | 000111101 | 010011010 | 100110000 | 111110 |
|                  |       |          |           |           |         |          |           |           |        |           |           |           |        |

Figura 11 - Simulação do circuito no ModelSIM para *amt = '01000'*. Fonte: elaboração própria.

| +             | <b>&amp;</b> i <b>→</b> | Msgs  |          |           |            |        |         |             |           |       |           |           |           |       |
|---------------|-------------------------|-------|----------|-----------|------------|--------|---------|-------------|-----------|-------|-----------|-----------|-----------|-------|
|               | <b></b> - → a           | 10    | 10100110 | 101001100 | 0011111000 | 011110 |         |             |           |       |           |           |           |       |
|               | 🕳 🥎 amt                 | 10000 | 10000    |           |            |        |         |             |           |       |           |           |           |       |
| 11 00 101 111 | 🕳 🥠 lar                 | 11    | 00       |           |            |        | 01      |             |           |       | 11        |           |           |       |
| <b>→</b> ♦ 9  | <u>.</u>                | 00    | 00000000 | 000000001 | 010011010  | 100110 | ******* | 11111111111 | 100110101 | 00110 | 000111100 | 001111010 | 100110101 | 00110 |

Figura 12 - Simulação do circuito no ModelSIM para *amt = '10000'*. Fonte: elaboração própria.

#### 3 Considerações Finais

Após a resolução dos exercícios propostos, houve um maior entendimento das diferentes maneiras de implementar um mesmo circuito, priorizando um objetivo específico, como área ou delay. Mudanças simples no código deram resultados distintos, podendo ser melhorados em área ou em tempo de resposta. A resolução do exercício 1 era a menos complexa em termos de código, porém, não obteve resultados tão bons quanto às do exercício 2 e 3, que tinham códigos mais complexos. No exercício 3, apesar do código não ter o mesmo poder de número de rotações que os exercícios anteriores, a operação de rotação foi mantida, porém, com o uso das operações de condição de forma diferente, onde obtivemos uma resposta aproximadamente três vezes mais rápida em relação aos exercícios anteriores, mostrando que a mudança da topologia do circuito, diante de uma otimização no código, pode deixar a resposta muito mais ágil, podendo proporcionar uma implementação mais robusta, caso necessário em um momento futuro. Além de notar que manipulando o código podemos obter resultados melhores, observamos que a ferramenta também nos auxilia neste trabalho de melhoria, onde podemos setar um valor desejado de tempo de delay e contar com o auxílio dela para fazer modificações, tentando atender a esta exigência. Todas essas modificações em nível de código são úteis para circuitos de aplicação prática, onde, inclusive, até a disposição dos elementos influencia, não só o número deles e o tempo de resposta.

#### 4 Referências

CHU, Pong P. RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability. Cleveland: Wiley-ieee Press, 2006. 694 p.