IT-Infrastrukturen – Rechnerstrukturen

**Thema 4: Entwurf eines MIPS-Prozessors** 

Prof. Dr.-Ing. Sebastian Schlesinger Professur für Wirtschaftsinformatik (Infrastruktur & Security)

# Bisheriger Inhalt der Vorlesung



- Welche Information versteht ein Rechner?
  - Zahlendarstellung
  - Rechnerarithmetik
- Wie verarbeitet man Daten und berechnet Ergebnisse?
  - Schaltwerksentwurf, Speicherelemente, ALU
- Wie kommt man von Hochsprachen (C, C++, Java...) zur Maschinensprache?
  - Befehlssatz, MIPS Assembler
  - Maschinensprache

Frage dieser Vorlesung:

Wie wird Maschinensprache in Hardware ausgeführt?

#### Lernziele



- Nach diesem Kapitel sind Sie in der Lage
  - Einen Datenpfad zu entwerfen, der einen Teil des MIPS-Befehlssatzes implementiert.
  - Die Steuersignale anzugeben, die für die Ausführung bestimmter Befehle gebraucht werden.
  - Befehle zu dem unterstütztem Befehlssatz hinzuzufügen.
  - Zu erklären, warum Eintakt-Implementierungen ineffizient sind.
  - Die verschiedenen Ausführungsschritte von Befehlen zu erklären.
  - Befehle in Ausführungsschritte zu zerlegen und die Hardware zur Umsetzung einer Mehrzyklen-Implementierung zu entwerfen.

#### Überblick



- Einleitung
- 2. Vorbereitung: ALU-Erweiterung für slt und beq
- 3. Eintaktprozessor (führt alle Befehle in 1 Takt aus)
  - Datenpfad
  - Steuerung
  - Leistung
- 4. Mehrtaktprozessor
  - Ausführungsschritte von Befehlen auf Register-Transfer-Ebene
  - Datenpfad
  - Steuerung
- 5. Zusammenfassung

#### Überblick



- 1. Einleitung
- 2. Vorbereitung: ALU-Erweiterung für slt und beq
- 3. Eintaktprozessor (führt alle Befehle in 1 Takt aus)
  - Datenpfad
  - Steuerung
  - Leistung
- 4. Mehrtaktprozessor
  - Ausführungsschritte von Befehlen auf Register-Transfer-Ebene
  - Datenpfad
  - Steuerung
- 5. Zusammenfassung

### **Datenpfad und Steuerung**



- Datenpfad (datapath)
  - Hardwarekomponenten, die Operationen ausführen, und deren Verbindungen
  - Muskeln des Prozessors
- Steuerung (control):
  - Teil des Prozessors, der den Ablauf der Befehlsverarbeitung durch Steuersignale an den Datenpfad steuert
  - Gehirn des Prozessors



# Eine einfache MIPS-Implementierung



Zur Vereinfachung nur folgende Befehle:

Datentransport-Befehle: lw, sw

arithmetisch-logische Befehle: add, sub, and, or, slt

Kontrollfluss-Befehle: beq, j

Was ist zu tun um die Befehle auszuführen? Welche Bauteile werden benötigt?

# Eine einfache MIPS-Implementierung



- Zur Vereinfachung nur folgende Befehle:
  - Datentransport-Befehle: lw, sw
  - arithmetisch-logische Befehle: add, sub, and, or, slt
  - Kontrollfluss-Befehle: beq, j
- Was ist zu tun um die Befehle auszuführen? Welche Bauteile werden benötigt?
  - Hole Befehl aus dem Speicher
  - Dekodiere den Befehl, um zu entscheiden was zu tun ist (Multiplexer)
  - Lese Register und/oder Speicherinhalte
  - Verwende ALU zur Ausführung von arithmetisch/logischen Befehlen oder zur Berechnung von Adressen
  - Schreibe Ergebnisse (in den Speicher oder in Register)

#### Überblick



- 1. Einleitung
- 2. Vorbereitung: ALU-Erweiterung für slt und beq
- 3. Eintaktprozessor (führt alle Befehle in 1 Takt aus)
  - Datenpfad
  - Steuerung
  - Leistung
- 4. Mehrtaktprozessor
  - Ausführungsschritte von Befehlen auf Register-Transfer-Ebene
  - Datenpfad
  - Steuerung
- 5. Zusammenfassung

#### **ALU-Erweiterung**



CarryIn

Operation

• Wie muss die ALU erweitert werden, damit die Instruktionen slt und beg umgesetzt werden können?



# Erweiterung der ALU für slt und beq



- Für **slt** muss getestet werden, ob der Inhalt eines Registers kleiner als der Inhalt eines anderen Registers ist.
  - slt rd,rs,rt produziert 1, wenn rs < rt, ansonsten 0</pre>
  - verwende Subtraktion:  $(a-b) < 0 \rightarrow a < b$

berechnetes Ergebnis negativ: wenn MSB = 1 (2-Komplement)

- Für **beq** muss getestet werden, ob der Inhalt eines Registers **gleich** dem Inhalt eines anderen Registers ist.
  - beq rs,rt,offset springe zu PC + 4 + 4 · offset, wenn rd = rs
  - verwende wieder Subtraktion:  $(a-b) = 0 \rightarrow a = b$

berechnetes Ergebnis Null: wenn alle Bits O sind

### Erweiterung der ALU für slt: Less und Set



- Idee: LSB soll auf Vorzeichenbit des Ergebnisses der Subtraktion gesetzt werden, Rest O
- zusätzlicher Eingang Less, wird auf 0 gesetzt für alle 1-Bit ALUs außer ALU<sub>0</sub>

Für ALU<sub>0</sub>: Less = Set-Output von ALU<sub>31</sub>

ALU<sub>0</sub>..ALU<sub>30</sub>:



ALU<sub>31</sub>:



# Erweiterung der ALU für slt

- zusätzlicher Eingang Less, wird auf 0 gesetzt für alle 1-Bit ALUs außer ALU<sub>0</sub>
- Für ALU<sub>0</sub>: Less = Set-Output von ALU<sub>31</sub> = Vorzeichenbit des Ergebnis der Subtraktion



### Erweiterung der ALU für slt: Steuersignale



- zusätzlicher Eingang Less, wird auf 0 gesetzt für alle 1-Bit ALUs außer ALU<sub>0</sub>
- Für ALU<sub>0</sub>: Less = Set-Output von ALU<sub>31</sub> = Vorzeichenbit des Ergebnis der Subtraktion

#### ALU-Steuersignale für slt:

Ainvert: 0Binvert: 1subtrahiere b von a

Operation: 11 selektiere Less



Carryln: 1

# Erweiterung der ALU für beq



beq rs, rt, offset # if (Reg[rs] == Reg[rt]) PC += 4+4 offset

- Benutze Subtraktion:
  - Setze Zero-Ausgang falls alleResult-Bits = 0
  - Steuersignale wie Subtraktion:

```
Ainvert = 0;
Binvert = CarryIn = 1;
Operation = 10 (Adder-Output)
```



# **ALU Steuersignale**



| Gewünschte<br>ALU-Aktion | Ainvert | Binvert | CarryIn | Operation |
|--------------------------|---------|---------|---------|-----------|
| and                      | 0       | 0       | *       | 00        |
| or                       | 0       | 0       | *       | 01        |
| add                      | 0       | 0       | 0       | 10        |
| sub                      | 0       | 1       | 1       | 10        |
| slt                      | 0       | 1       | 1       | 11        |
| nor                      | 1       | 1       | *       | 00        |
| nand                     | 1       | 1       | *       | 01        |

| Gewünschte<br>ALU-Aktion | Ainvert | Bnegate | Operation |
|--------------------------|---------|---------|-----------|
| and                      | 0       | 0       | 00        |
| or                       | 0       | 0       | 01        |
| add                      | 0       | 0       | 10        |
| sub                      | 0       | 1       | 10        |
| slt                      | 0       | 1       | 11        |
| nor                      | 1       | 1       | 00        |
| nand                     | 1       | 1       | 01        |

➤ Binvert und CarryIn der ALU0 können zu einem Steuersignal Bnegate zusammengefasst werden

#### **ALU Blockschaltbild**



| Gewünschte<br>ALU-Aktion | Ainvert | Bnegate | Operation |
|--------------------------|---------|---------|-----------|
| and                      | 0       | 0       | 00        |
| or                       | 0       | 0       | 01        |
| add                      | 0       | 0       | 10        |
| sub                      | 0       | 1       | 10        |
| slt                      | 0       | 1       | 11        |
| nor                      | 1       | 1       | 00        |
| nand                     | 1       | 1       | 01        |



#### Überblick



- 1. Einleitung
- 2. Vorbereitung: ALU-Erweiterung für slt und beq
- 3. Eintaktprozessor (führt alle Befehle in 1 Takt aus)
  - Datenpfad
  - Steuerung
  - Leistung
- 4. Mehrtaktprozessor
  - Ausführungsschritte von Befehlen auf Register-Transfer-Ebene
  - Datenpfad
  - Steuerung
- 5. Zusammenfassung

### Eine einfache MIPS-Implementierung



- Zur Vereinfachung nur folgende Befehle:
  - Datentransport-Befehle: lw, sw
  - arithmetisch-logische Befehle: add, sub, and, or, slt
  - Kontrollfluss-Befehle: beq, j
- Ausführung von Befehlen:
  - Hole Befehl aus dem Speicher
  - Dekodiere den Befehl, um zu entscheiden was zu tun ist
  - Lese Register und/oder Speicherinhalte
  - Verwende ALU zur Ausführung von arithmetisch/logischen Befehlen oder zur Berechnung von Adressen
  - Schreibe Ergebnisse (in den Speicher oder in Register)

### Rückblick: Registersatz (register file)



- LeseDaten1 = Register[LeseRegister1]
- Lesedaten2 = Register[LeseRegister2]
- Register[SchreibeRegister] = SchreibeDaten
  - nur wenn RegWrite (==1)
  - am Ende des Taktzyklus (bei fallender Taktflanke)
  - Es kann das gleiche Register gelesen und geschrieben werden.
  - ➤ also z. B. Reg[5] = Reg[5]+Reg[6] wohldefiniert



# Rückblick: Speicher (memory)



- Analog zum Registersatz kann auch ein Speicher implementiert werden
- Da die Befehle **1w** und **sw** jeweils nur auf eine Adresse zugreifen und nicht gleichzeitig ausgeführt werden, genügt ein Speicher mit nur einem Adress-Eingang, einem Schreib-Eingang und einem Lese-Ausgang:



#### Rückblick: MIPS-Befehlsformate



• MIPS Befehlsformate:

|          | 6 Bit | 5 Bit               | 5 Bit | 5 Bit            | 5 Bit | 6 Bit |
|----------|-------|---------------------|-------|------------------|-------|-------|
| R-Format | ор    | rs                  | rt    | rd               | shamt | func  |
| I-Format | ор    | rs                  | rt    | 16-Bit Konstante |       |       |
| J-Format | ор    | 26-Bit Wort-Adresse |       |                  |       |       |

R-Format: add \$1,\$2,\$3; sub, and, or, slt

■ I-Format: addi \$1,\$2,100; lw \$1,40(\$2); beq \$1,\$2,100

■ J-Format: **j 100** 

#### Befehle laden



Welche Bausteine benötigen wir, um den nächsten Befehl zu laden und die nächste Befehlsadresse zu berechnen?

(hier noch ohne Berücksichtigung von Sprungbefehlen)

#### Befehle laden



Welche Bausteine benötigen wir, um den nächsten Befehl zu laden und die nächste Befehlsadresse zu berechnen?



- PC = Program Counter (Adresse der auszuführenden Programmzeile)
- Neuer PC wird zur fallenden Taktflanke gespeichert.

# **R-Typ Befehle**

| 6 Bit | 5 Bit | 5 Bit | 5 Bit<br>Hoch | 5 Bit<br>schule für | 6 Bit |
|-------|-------|-------|---------------|---------------------|-------|
| op    | rs    | rt    | rd            | shamt               | func  |

Was brauchen wir (zusätzlich) um R-Typ Befehle zu realisieren?



# **R-Typ Befehle**

6 Bit 5 Bit 5 Bit 6 Bit 6 Bit op rs rt rd shamt func

Was brauchen wir (zusätzlich) um R-Typ Befehle zu realisieren?



# **Steuersignale (bisher)**



- Registerspeicher hat das Steuersignal RegWrite
- ALU hat 4 Steuersignale, die die ALU-Operation spezifizieren



| Operation | Funktion |
|-----------|----------|
| 0000      | AND      |
| 0001      | OR       |
| 0010      | ADD      |
| 0110      | SUB      |
| 0111      | SLT      |
| 1100      | NOR      |

# **I-Typ Befehle**

| 6 Bit | 5 Bit | 5 Bit | 5 Bitochscl Likitür | 6 Bit |
|-------|-------|-------|---------------------|-------|
| ор    | rs    | rt    | 16-Bit Konsta       | nte   |

- 1w und sw verwenden die ALU um die Adresse zu berechnen.
- Was brauchen wir noch zusätzlich zum Registersatz und zur ALU?

# **I-Typ Befehle**

| 6 Bit | 5 Bit | 5 Bit | 5 Bitochscl Sullitür | 6 Bit |
|-------|-------|-------|----------------------|-------|
| ор    | rs    | rt    | 16-Bit Konstar       | nte ¹ |

- 1w und sw verwenden die ALU um die Adresse zu berechnen.
- Was brauchen wir noch zusätzlich zum Registersatz und zur ALU?



# Speicherzugriffe

| 6 Bit | 5 Bit | 5 Bit | 5 Bitochscl Likitür | 6 Bit            |
|-------|-------|-------|---------------------|------------------|
| ор    | rs    | rt    | 16-Bit Konstar      | nte <sup>1</sup> |

■ Teil des Datenpfads für Lade- und Speicherbefehle:



#### Verzweigung



Add

Sprungziel



Was brauchen wir um beq zu implementieren?



ung

PC+4



Prof. Dr. Babla Herber

#### Überblick



- 1. Einleitung
- 2. Vorbereitung: ALU-Erweiterung für slt und beq
- 3. Eintaktprozessor (führt alle Befehle in 1 Takt aus)
  - Datenpfad
  - Steuerung
  - Leistung
- 4. Mehrtaktprozessor
  - Ausführungsschritte von Befehlen auf Register-Transfer-Ebene
  - Datenpfad
  - Steuerung
- 5. Zusammenfassung

#### **Steuerung**



- Wählt die auszuführende Operation der ALU
- entscheidet, welche Register geschrieben werden
- Kontrolliert den Datenfluss (Multiplexer)
- Die Information kommt von den obersten und den untersten 6 Bit des Befehls (Opcode op und Funktionscode func)
- Beispiel: add \$8, \$17, \$18
  - Befehlsformat:

| 000000 | 10001 | 10010 | 01000 | 00000 | 100000 |
|--------|-------|-------|-------|-------|--------|
| ор     | rs    | rt    | rd    | shamt | func   |

Zuerst legen wir die ALU-Steuerung fest und dann die Hauptsteuereinheit

#### **ALU-Steuerung**



- Was muss die ALU machen für
  - Lade/Speicher-Befehle?
  - beq?
  - R-Typ Befehle?

Prof. Dr. Seba

#### **ALU-Steuerung**



- Was muss die ALU machen für
  - Lade/Speicher-Befehle?
  - beq?
  - R-Typ Befehle?

- ➤ addieren
- > subtrahieren
- ➤ hängt vom Funktionscode ab

Prof. Dr. Seba

# **ALU Steuersignale**







| ALU<br>Operation | Steuer-<br>signale |
|------------------|--------------------|
| and              | 0000               |
| or               | 0001               |
| add              | 0010               |
| sub              | 0110               |
| slt              | 0111               |
| nor              | 1100               |

### **ALU Steuereinheit**



- Die 4 ALU Steuersignale werden aus Opcode und Funktionscode berechnet.
- Achtung: beq, sw, lw haben keinen Funktioncode
- Steuereinheit Control berechnet aus den 6 Bit des Opcode ein 2-Bit Steuersignal ALUOp, ALU
   Control berechnet ALU-Operation aus ALUOp und Funktionscode
  - Addition für lw, sw
    - $\rightarrow$  ALUOp = 00
  - Subtraktion für beq
    - $\rightarrow$  ALUOp = 01
  - Bestimmt durch
    - **Funktionscode**
    - $\rightarrow$  ALUOp = 10



# **Spezifikation ALU Steuereinheit**



ALU Steuereinheit kann durch eine Wahrheitstabelle spezifiziert werden:

| opcode | funct |
|--------|-------|
| lw/sw  | -     |
| beq    | -     |
| R-type | add   |
| R-type | sub   |
| R-type | and   |
| R-type | or    |
| R-type | slt   |

| ALU    | ALUOp  |    | Funct field |    |    |    | ALU control |         |
|--------|--------|----|-------------|----|----|----|-------------|---------|
| ALUOp1 | ALUOp0 | F5 | F4          | F3 | F2 | F1 | FO          | signals |
| 0      | 0      | Χ  | Χ           | X  | X  | X  | X           | 0010    |
| 0      | 1      | Χ  | Χ           | Χ  | Χ  | Χ  | X           | 0110    |
| 1      | 0      | Χ  | Χ           | 0  | 0  | 0  | 0           | 0010    |
| 1      | 0      | Χ  | Χ           | 0  | 0  | 1  | 0           | 0110    |
| 1      | 0      | Χ  | Χ           | 0  | 1  | 0  | 0           | 0000    |
| 1      | 0      | Χ  | Χ           | 0  | 1  | 0  | 1           | 0001    |
| 1      | 0      | Χ  | Χ           | 1  | 0  | 1  | 0           | 0111    |

| Desired ALU action |
|--------------------|
| add                |
| subtract           |
| add                |
| subtract           |
| and                |
| or                 |
| slt                |

Ableitung des Schaltnetzes aus der Wahrheitstabelle: Übung für zu hause

## **Datenpfad mit Steuerung**





## **Steuersignale für R-Format**





## Steuersignale 1w





## Steuersignale sw





## Steuersignale beq





# Spezifikation der Hauptsteuereinheit



■ Belegung der Steuerleitungen wird ausschließlich durch *Opcode* bestimmt

R-Typ Befehle

-lw

SW

•beq

| 0  | rs | rt | rd               | shamt      | func |  |  |
|----|----|----|------------------|------------|------|--|--|
| 35 | rs | rt | 16-Bit Konstante |            |      |  |  |
| 43 | rs | rt | 16-l             | Bit Konsta | nte  |  |  |
| 4  | rs | rt | 16-l             | Bit Konsta | inte |  |  |

#### Steuersignale:

| Befehl   | RegDst | ALUSrc | MemtoReg | RegWrite | MemRead | MemWrite | Branch | ALUOp1 | ALUOp0 |
|----------|--------|--------|----------|----------|---------|----------|--------|--------|--------|
| R-Format | 1      | 0      | 0        | 1        | 0       | 0        | 0      | 1      | 0      |
| lw       | 0      | 1      | 1        | 1        | 1       | 0        | 0      | 0      | 0      |
| SW       | X      | 1      | X        | 0        | 0       | 1        | 0      | 0      | 0      |
| _ beq    | X      | 0      | X        | 0        | 0       | 0        | 1      | 0      | 1 .    |

# Mögliche Implementierung der Hauptsteit Recht Berlin Berlin School of Economics and Law

 Tabelle kann auf eine Programmable Logic Array (PLA, programmierbare logische Anordnung) abgebildet werden, die die Steuersignale berechnet.

| Befehl   | Opcode | RegDst | ALUSrc |   |
|----------|--------|--------|--------|---|
| R-format | 000000 | 1      | 0      | • |
| lw       | 100011 | 0      | 1      |   |
| SW       | 101011 | X      | 1      |   |
| beq      | 000100 | X      |        |   |

- Beispiele:
- RegDst=1 gdw Opcode=000000 (R-format)
- ALUSrc=1 gdw Opcode=100011 (lw) or 101011 (sw)



## Sprungbefehl (j)

Hochschule für 2 **26-Bit Adresse** 





- Wie kann der Eintaktprozessor erweitert werden, um den Sprungbefehl (j) zu implementieren?
- Sprung-Befehlsformat:
- Zieladresse ist eine Verknüpfung von:
  - Höchstwertigsten 4 Bits von PC+4
  - 26-Bit Adresse im Befehl
  - die Bits 00 (da Wortadresse)
- Was müssen wir können?
  - Zieladresse berechnen: (PC+4)[31-28] # (Instr[25-0] << 2)</p>
  - Selektieren zwischen nächstem PC und Zieladresse
  - wird gesteuert von einem neuen Steuersignal



Prof. Dr. Sebastian Schlesinger

48

## **Eintaktprozessor mit Jump**



Hochschule für

Wirtschaft und Recht Berlin

## **Eintaktprozessor mit Jump**



Hochschule für

Wirtschaft und Recht Berlin

## Steuersignale für Jump



- RegDst=\*; da j nicht in den Registerspeicher schreibt, kann RegDst=\* sein
- Branch=★; für j wird der obere Eingang des neuen MUX verwendet
- RegWrite=0; j schreibt nicht in den Registerspeicher
- Jump=1; selbstverständlich
- MemRead=0; selbst wenn die geladenen Daten verworfen werden, soll kein cache miss oder page fault provoziert werden
- Mem2Reg= ★; j schreibt nicht in den Registerspeicher
- ALUOp= ★ ★; Ergebnis der ALU wird verworfen, Operation unerheblich
- MemWrite=0; Befehl sollte nicht in den Speicher schreiben (Achtung: auch wenn die ALU-Operation außer Acht gelassen wird, wird von ihr ein Ergebnis produziert)
- ALUSrc= \*; Ergebnis der ALU wird verworfen, ALU Operation und Input irrelevant
- RegWrite=0; j schreibt nicht in den Registerspeicher

## Überblick



- 1. Einleitung
- 2. Vorbereitung: ALU-Erweiterung für slt und beq
- 3. Eintaktprozessor (führt alle Befehle in 1 Takt aus)
  - Datenpfad
  - Steuerung
  - Leistung
- 4. Mehrtaktprozessor
  - Ausführungsschritte von Befehlen auf Register-Transfer-Ebene
  - Datenpfad
  - Steuerung
- 5. Zusammenfassung

## Zeitverhalten des Eintaktprozessors



- alle kombinatorischen Schaltungen (Steuerung, ALU, Vorzeichenerweiterung, ...)
   brauchen Zeit, bis sich das Ergebnis am Ausgang stabilisiert hat
- Schreib-Signale bestimmen, ob geschrieben wird
- Taktsignal (*Clock*) bestimmt, wann geschrieben wird
- Taktzeit wird durch den längsten Pfad der kombinatorischen Logik bestimmt
- wir vernachlässigen setup time t<sub>su</sub>, hold time t<sub>h</sub> und propagation delay t<sub>pd</sub>





# Taktzeit der Eintakt-Implementierung





# Taktzeit der Eintakt-Implementierung



Speicher (200ps), ALU & Addierer (100ps), Registerspeicher (50ps)



■ langsamster Befehl ist **1w** mit 600 ps

## Leistung des Eintaktprozessors



- Bewertung der Leistung: Gedankenexperiment
- Wenn eine variable Taktzeit möglich wäre, würden die Instruktionen folgende Zeiten benötigen:
  - R-type: 400 ps, Load: 600 ps, Store: 550 ps, Branch: 350 ps, Jump: 200 ps
- Gegeben sei der folgende Instruktionsmix:
  - 25% loads, 10% stores, 45% R-type, 15% branches, 5% jumps
- Wie hoch ist die "durchschnittliche Befehlszeit" mit a) fester oder b) variabler Taktzeit?

## Leistung des Eintaktprozessors



- Bewertung der Leistung: Gedankenexperiment
- Wenn eine variable Taktzeit möglich wäre, würden die Instruktionen folgende Zeiten benötigen:
  - R-type: 400 ps, Load: 600 ps, Store: 550 ps, Branch: 350 ps, Jump: 200 ps
- Gegeben sei der folgende Instruktionsmix:
  - 25% loads, 10% stores, 45% R-type, 15% branches, 5% jumps
- Wie hoch ist die "durchschnittliche Befehlszeit" mit a) fester oder b) variabler Taktzeit?
  - a)  $DB_{fest} = 600 ps$
- b)  $DB_{var} = 0.25 \cdot 600 + 0.1 \cdot 550 + 0.45 \cdot 400 + 0.15 \cdot 350 + 0.05 \cdot 200 = 447.5 \text{ ps}$
- Implementierung mit variabler Taktzeit wäre 600/447.5 = 1.34 Mal schneller
- > theoretischer (!) Performanzverlust von 34 % durch die Eintakt-Implementierung

# Nachteile der Eintaktausführung



- Probleme des Eintaktprozessors
  - Komplexere Befehle wie Gleitkomma-Instruktionen würden Taktzeit noch weiter erhöhen
  - Verschwendung von Chipfläche: Hardware-Ressourcen (z. B. ALU + Addierer) müssten repliziert werden
- Mögliche Lösung
  - Kürzere Taktzeit (<u>aber wie?</u>)
  - Unterschiedliche Befehle dauern unterschiedliche Anzahl von Taktzyklen

## Eine mögliche Lösungsidee



- kürzere Taktzeit wählen
- verschiedene Befehle mit unterschiedlicher Anzahl von "Schritten"
  - jeder Schritt 1 Takt.
- Beispiel:
  - Schritt 1: Lese Befehl aus dem Speicher und ALU inkrementiert PC
  - Schritt 2: Lese Registerdatei und ALU berechnet Sprungadresse
  - Schritt 3: . . .
- Eine Einheit kann mehrmals pro Befehl benutzt werden, jedoch zu verschiedenen Takten.



## Überblick



- 1. Einleitung
- 2. Vorbereitung: ALU-Erweiterung für slt und beq
- 3. Eintaktprozessor (führt alle Befehle in 1 Takt aus)
  - Datenpfad
  - Steuerung
  - Leistung
- 4. Mehrtaktprozessor
  - Ausführungsschritte von Befehlen auf Register-Transfer-Ebene
  - Datenpfad
  - Steuerung
- 5. Zusammenfassung

## Was sind die Schritte?



### Was sind die Schritte?

Welche Schritte werd en vjeweils für einen Befehl benötigt? Was geschieht genau in den einzelnen Schritten?

Ausführung auf Eintaktprozessor:

| R-type | IM           | RF            | ALU                   | RF     |               |                    |
|--------|--------------|---------------|-----------------------|--------|---------------|--------------------|
| lw     | IM           | RF            | ALU                   |        | DM            | RF                 |
| SW     | IM           | RF            | ALU                   |        | DM            |                    |
| beq    | IM           | RF            | ALU                   |        |               |                    |
| j      | IM           |               |                       |        |               |                    |
| R-Type |              |               | Ausführung            | Regist | ter schreiben |                    |
| lw,sw  | Befehl Holen | Reg.<br>lesen | Adress-<br>berechnung | Speich | nerzugriff    | Register schreiben |
| beq    |              |               | Sprung                |        |               |                    |

## Register-Transfer-Ebene



- Register-Transfer-Ebene (Register Transfer Level, RTL)
  - sehr wichtige Abstraktionsebene in der Modellierung von integrierten Schaltkreisen.
  - Beim Entwurf auf dieser Ebene wird das System durch die Transfers zwischen den Registern spezifiziert.
  - Register können i. Allg. sowohl für (Assembly)-Programmierer sichtbare Register (wie \$0,\$1,...) als auch Prozessor-interne Register (PC, ALUOut, ...) sein
  - Schreibweise (Mikrobefehle):

```
PC <= PC + 4
A <= Reg[Addr]
B <= Memory[Addr]</pre>
```

#### Befehl holen und dekodieren



#### 1. Instruction Fetch

- PC als Speicheradresse um n\u00e4chsten Befehl zu holen
- wichtig: den Befehl müssen wir jetzt zwischenspeichern, um ihn im nächsten Takt weiter verwenden zu können ⇒ Instruktionsregister IR
- außerdem können wir jetzt schon PC mit 4 inkrementieren

```
IR <= Memory[PC];
PC <= PC + 4;</pre>
```

#### 2. Instruction Decode / Register Fetch

Lese Register rs und rt, falls benötigt

```
A <= Reg[IR[25:21]]; B <= Reg[IR[20:16]];
```

Berechne Sprungadresse, falls benötigt

```
ALUOut <= PC + (sign-extend(IR[15:0])<<2);
```

## Befehl ausführen

| R-Type |              |               | Ausführung            | Register schreiben |                    |  |
|--------|--------------|---------------|-----------------------|--------------------|--------------------|--|
| lw,sw  | Befehl Holen | Reg.<br>lesen | Adress-<br>berechnung | Speicherzugriff    | Register schreiben |  |
| beq    |              |               | Sprung                |                    |                    |  |

#### 3. Execute

Berechnung der Speicheradresse für Lade- und Speicherbefehle:

```
ALUOut <= A + sign-extend(IR[15:0]);
```

R-type:

Branch:

```
if (A==B) PC <= ALUOut;</pre>
```

- Sprungzieladresse in ALUOut wurde im vorigen Schritt berechnet
- Jump: PC <= {PC[31:28], (IR[25:0]<<2)}</pre>

# Speicherzugriffe und Ergebnisse schreibe Wirtschaft und Recht Berlin Berlin School of Economics and Law

#### 4. Memory Access / Write Back

Register für 1w um geladene Daten zwischenzuspeichern: MDR (Memory Data Register)

```
lw: MDR <= Memory[ALUOut];

sw: Memory[ALUOut] <= B;</pre>
```

■ R-Befehle werden abgeschlossen: Reg[IR[15-11]] <= ALUOut;

#### 5. Write Back

■ Ladebefehle werden abgeschlossen: Reg[IR[20-16]] <= MDR;

## Überblick



- 1. Einleitung
- 2. Vorbereitung: ALU-Erweiterung für slt und beq
- 3. Eintaktprozessor (führt alle Befehle in 1 Takt aus)
  - Datenpfad
  - Steuerung
  - Leistung
- 4. Mehrtaktprozessor
  - Ausführungsschritte von Befehlen auf Register-Transfer-Ebene
  - Datenpfad
  - Steuerung
- 5. Zusammenfassung

## **Entwurf des Datenpfades**



- Datenpfad: Umsetzung der Mikrobefehle in Hardware
- Blockschaltbild: benötigte Hardware (Register, Speicher, ALU, ...) und deren Verbindungen
- Multiplexer fügen die Teile des Datenpfades zusammen und ermöglichen Steuerung, welcher Teil ausgeführt werden soll

#### Entwerfen Sie den Datenpfad für den Mehrzyklenprozessor!

#### Hinweise:

- 1. Blättern Sie in den Folien gern noch mal zurück, um sich die einzelnen Schritte (und ggf. den Datenpfad des Eintaktprozessors) nochmal anzuschauen.
- 2. Setzen Sie zunächst den 1. Schritt (Instruction Fetch) um und erweitern Sie das Blockschaltbild schrittweise.
- 3. Setzen Sie Hardware sparsam ein! Insbesondere soll hier nur ein Speicher für Befehle und Daten sowie nur eine ALU (und keine zusätzlichen Addierer) verwendet werden.

### Befehl holen



#### 1. Instruction Fetch

- PC am Speicher anlegen, um Befehl ins Instruktionsregister zu speichern
- Inkrementiere PC mit 4 und speichere Ergebnis zurück in den PC

```
IR <= Memory[PC];
PC <= PC + 4;</pre>
```

### Befehl holen und PC erhöhen



1. Instruction Fetch: Befehl holen: IR <= Memory[PC];
PC erhöhen: PC <= PC + 4;



## Befehl holen und PC erhöhen



1. Instruction Fetch: Befehl holen: IR <= Memory[PC];
PC erhöhen: PC <= PC + 4;



## Befehl dekodieren und Register lesen



#### 2. Instruction Decode

Lese Register rs und rt, falls benötigt

```
A <= Reg[IR[25:21]]; B <= Reg[IR[20:16]];
```

Berechne Sprungadresse, falls benötigt

```
ALUOut <= PC + (sign-extend(IR[15:0])<<2);
```

# Befehl dekodieren und Register lesen



#### 2. Instruction Decode:

Register lesen:  $A \le Reg[IR[25:21]]; B \le Reg[IR[20:16]];$ 

Sprungziel berechnen: ALUOut <= PC + (sign-extend(IR[15:0]) << 2);</pre>



# Befehl dekodieren und Register lesen



#### 2. Instruction Decode (beq):

Register lesen:

 $A \le Reg[IR[25:21]]; B \le Reg[IR[20:16]];$ 

Sprungziel berechnen: ALUOut <= PC + (sign-extend(IR[15:0])<<2);</pre>



#### Befehl ausführen

| 2 | Hochschule für<br>Wirtschaft und Recht Berlin |
|---|-----------------------------------------------|
| 5 | Berlin School of Economics and Law            |

| R-Typ |              |               | Ausführung            | Register schreiben |                    |  |
|-------|--------------|---------------|-----------------------|--------------------|--------------------|--|
| lw,sw | Befehl Holen | Reg.<br>lesen | Adress-<br>berechnung | Speicherzugriff    | Register schreiben |  |
| beq   |              |               | Sprung                |                    |                    |  |

#### 3. Execute

R-Typ Befehle:

Berechnung der Speicheradresse für Lade- und Speicherbefehle:

Branch:

- Sprungzieladresse in ALUOut wurde im vorigen Schritt berechnet
- Jump: PC <= PC[31:28]#(IR[25:0]<<2);</pre>

# Ausführung (R-Befehle)



■ 3. Execute (R-Typ): Ergebnis berechnen: ALUOut <= A op B;



# Ausführung (Lade- und Speicherbefehle)



■ 3. Execute (**1w**, **sw**):

Speicheradresse berechnen: ALUOut <= A + sign-extend(IR[15:0]);



# Ausführung (Sprungbefehle)



■ 3. Execute (beq): PC auf Sprungziel setzen: if (A==B) PC <= ALUOut;



# Ausführung (Sprungbefehle)



■ 3. Execute (j): PC auf Sprungziel setzen: PC <= PC[31:28]#(IR[25:0]<<2);



# Speicherzugriffe und Ergebnisse schreibe Wirtschaft und Recht Berlin Berlin School of Economics and Law

| R-Type |              |               | Ausführung            | Register schreiben |                    |
|--------|--------------|---------------|-----------------------|--------------------|--------------------|
| lw,sw  | Befehl Holen | Reg.<br>lesen | Adress-<br>berechnung | Speicherzugriff    | Register schreiben |
| beq    |              |               | Sprung                |                    |                    |

#### 4. Memory Access / Write Back

■ Register für **1w** um geladene Daten zwischenzuspeichern: **MDR** (Memory Data Register)

```
• lw: MDR <= Memory[ALUOut];</pre>
```

- sw: Memory[ALUOut] <= B;</pre>
- R-Befehle werden abgeschlossen: Reg[IR[15-11]] <= ALUOut;

# Speicherzugriff (Ladebefehle)



#### 4. Memory Access / Write Back (1w):

Wert aus den Speicher laden: MDR <= Memory[ALUOut];



# Speicherzugriff (Speicherbefehle)



#### 4. Memory Access / Write Back (sw):

Ergebnis in den Speicher schreiben: Memory [ALUOut] <= B;</pre>



#### Befehlsabschluss für R-Befehle



4. Memory Access / Write Back (R-Type):

Ergebnisse schreiben: Reg[IR[15-11]] <= ALUOut;</pre>



83

#### Befehlsabschluss für Ladebefehle



■ 5. Write Back: Ladebefehle werden abgeschlossen: Reg[IR[20-16]] <= MDR;



# Mehrtaktprozessor: Datenpfad





#### Überblick



- 1. Einleitung
- 2. Vorbereitung: ALU-Erweiterung für slt und beq
- 3. Eintaktprozessor (führt alle Befehle in 1 Takt aus)
  - Datenpfad
  - Steuerung
  - Leistung
- 4. Mehrtaktprozessor
  - Ausführungsschritte von Befehlen auf Register-Transfer-Ebene
  - Datenpfad
  - Steuerung
- 5. Zusammenfassung

## Steuerung des Mehrtaktprozessors



#### Welche Steuersignale brauchen wir?



## Steuersignale



- alle Multiplexer brauchen Steuersignale
- Register Steuersignale
  - PC braucht Steuersignal PCWrite
  - Nur schreiben am Ende des 1. Takt (PC+4) und bei Branch oder Jump Ausführung
  - IR braucht Steuersignal IRWrite
  - Soll nur am Ende des 1.Takt geschrieben werden
  - Registersatz braucht Steuersignal RegWrite
  - wie im Eintaktprozessor
  - MDR, A, B, ALUOut brauchen keine Steuersignale
  - Sollen Daten nur zwischen aufeinanderfolgenden Taktzyklen halten
- Übrige Steuersignale
  - MemRead, MemWrite, ALUOp kennen wir vom Eintaktprozessor

## Mehrtaktprozessor





#### Mikrobefehle



Mikrobefehle für die Ausführung aller Befehlsklassen:

| Schritt                                                      | R-Typ<br>Befehle                                                                    | Speicher-<br>befehle                              | Verzwei-<br>gungen            | Sprünge                            |  |  |
|--------------------------------------------------------------|-------------------------------------------------------------------------------------|---------------------------------------------------|-------------------------------|------------------------------------|--|--|
| Befehlsholschritt                                            | IR = Memory[PC] PC = PC+4                                                           |                                                   |                               |                                    |  |  |
| Befehlsentschlüsselungs-<br>und Registerholschritt           | A = Reg[IR[25-21]] $B = Reg[IR[20-16]$ $ALUOut = PC + (sign-extend(IR[15-0]) << 2)$ |                                                   |                               |                                    |  |  |
| Ausführung oder<br>Adressberechnung oder<br>Sprungausführung | ALUOut = A op B                                                                     | ALUOut = A + sign-extend(IR[15-0])                | if (A==B) then<br>PC = ALUOut | PC = PC[31-28]   <br>(IR[25-0]<<2) |  |  |
| Speicherzugriff oder R-<br>Befehlabschlussschritt            | Reg[IR[15-11]] =<br>ALUOut                                                          | Load: MDR = Mem[ALUOut]<br>Store: Mem[ALUOut] = B |                               |                                    |  |  |
| Speicherleseabschluss                                        |                                                                                     | Load: Reg[IR[20-16]] = MDR                        |                               |                                    |  |  |

# Eintakt vs. Mehrzyklen



- Eintaktprozessor
  - Alle Instruktionen dauern 1 Takt
  - Längerer Takt
  - Separater Befehls- und Datenspeicher
  - Steuersignale nur abhängig vom Befehl
  - Separate ALU, Addierer um PC+4 zu berechnen, Addierer um Sprungzieladresse zu berechnen

- Mehrzyklenprozessor
  - Instruktionen dauern 3-5 Takte
  - Kürzerer Takt
  - Ein Speicher für Befehle sowie für Daten
  - Steuersignale hängen auch ab vom aktuellen Ausführungstakt
  - Die ALU
    - führt Operationen aus
    - berechnet Speicheradresse
    - inkrementiert Programmzähler
    - berechnet Sprungzieladresse
    - jedoch in verschiedenen Schritten/Takten

#### Was findet wann statt?



Wie viele Taktzyklen dauert es, diesen Code auszuführen?

```
lw $t2,0($t3)
lw $t3,4($t3)
beq $t2,$t3,L1# nehme an, nicht genommen
add $t5,$t2,$t3
sw $t5,8($t3)
L1: ...
```

- Was passiert im 8. Ausführungszyklus?
- In welchem Zyklus findet die eigentliche Addition von \$t2 und \$t3 statt?

#### Was findet wann statt?



Wie viele Taktzyklen dauert es, diesen Code auszuführen?

```
lw $t2,0($t3)
lw $t3,4($t3)
beq $t2,$t3,L1# nehme an, nicht genommen
add $t5,$t2,$t3
sw $t5,8($t3)
L1: ...
```

- 1w 5 Takte, beq 3 Takte, add und sw 4 Takte: 5 + 5 + 3 + 4 + 4 = 21 Taktzyklen
- Was passiert im 8. Ausführungszyklus?
  - 3. Ausführungszyklus des 2.  $\mathbf{lw} \rightarrow \mathsf{ALU}$  berechnet die Adresse
- In welchem Zyklus findet die eigentliche Addition von \$t2 und \$t3 statt?
  - 3. Zyklus von add = 16. Ausführungzyklus insgesamt

## Steuerung des Mehrzyklenprozessors



- Steuersignale hängen ab von:
  - Welcher Befehl wird ausgeführt
  - Aktueller Ausführungsschritt der Instruktion
- Benutze die vorhandene Information um einen endlichen Zustandsautomaten (finite state machine, FSM) zu spezifizieren:
  - Spezifiziere FSM graphisch, oder
  - Benutze Mikroprogrammierung

Implementierung kann von der Spezifikation abgeleitet werden.

# **Steuerung als FSM**

- 1. Instruction fetch
- Instruction decode/ Register fetch
- 3. Execution
- 4. Memory access/ R-type completion
- 5. Write-Back



#### Überblick



- 1. Einleitung
- 2. Vorbereitung: ALU-Erweiterung für slt und beq
- 3. Eintaktprozessor (führt alle Befehle in 1 Takt aus)
  - Datenpfad
  - Steuerung
  - Leistung
- 4. Mehrtaktprozessor
  - Ausführungsschritte von Befehlen auf Register-Transfer-Ebene
  - Datenpfad
  - Steuerung
- 5. Zusammenfassung

## Zusammenfassung



- Wir können einen Eintaktprozessor bauen!
  - Datenpfad: ALU, Register, Speicher, Multiplexer
  - Steuersignale wählen die Operation aus und kontrollieren den Datenfluss (Multiplexer, ALU-Operation, Lese-/Schreibzugriffe)
  - Steuersignale werden aus dem Opcode und ggf. dem Funktionsfeld berechnet
- ⇒ Eintaktprozessor ist voll funktionstüchtig aber ineffizient
- Mehrzyklenprozessor
  - kürzerer Takt und Wiederverwendung von Hardware zur Effizienzsteigerung
  - komplexere Steuerung (FSM oder Mikroprogrammierung)

#### CISC vs. RISC



- MIPS Designphilosophie: Reduced Instruction Set Computer (RISC)
  - nur einfach zu dekodierende und schnell auszuführende Befehle
- Alternative Designphilosophie: Complex Instruction Set Computer (CISC)
  - komplexere und umfangreichere Befehlssätze
  - um auch komplexere Rechenschritte mit einem Maschinenbefehl ausführen zu können
  - um dadurch schneller und leistungsfähiger zu werden
- Steuerung implementiert mittels Mikroprogrammierung (Mikrobefehle auf Register-Transfer-Ebene)
- Intels Befehlssatz (x86, IA32) kann man als CISC bezeichnen
  - wird jedoch während Ausführung zu RISC-ähnlichen Mikrooperationen übersetzt, die dann ausgeführt werden

# Intel Nehalem Mikroarchitektur

- 1. Einsatz: Core i7 (2008)
- 45 nm
- Kombiniert festverdrahtete (FSM)
   Steuerung für einfache Befehle mit mikrokodierter Steuerung für komplexe Befehle (seit 80486)
- Bis zu vier Befehle werden pro Takt übersetzt in Mikro-Operationen
- Komplexe x86 Instruktionen werden durch ein Mikroprogramm abgewickelt (Register-Transfer-Befehle)

