

## **FITkit**

#### a principy návrhu obvodů pro FPGA v jazyku VHDL

Přednáška INP Michal Bidlo



#### Obsah

- Úvod: struktura FITkitu, ovladače a pomocné vybavení
- FITkit v příkladech demonstrace vybraných zařízení a jejich HW podpora s využitím jazyka VHDL
  - Návrh jednoduchého čítače
  - Výpis řetězce na LCD displej
  - Klávesnice + LCD: jednoduchý "psací stroj"

#### Struktura FITkitu

- FITkit = MCU + FPGA + periferie
- Interakce s uživatelem prostřednictvím SW nástrojů speciálně vyvinutých pro FITkit (terminál, překladový systém, fkflash, MSP430-Bootstrap Loader + další knihovny)



#### Princip funkce FITkitu

- Centrální řízení je prováděno z MCU. Ten typicky provádí:
  - Přenos dat mezi externí FLASH pamětí, MCU a FPGA
  - Programování FPGA (zápis do konfigurační SRAM paměti FPGA z externí FLASH paměti)
  - Komunikace s FITkitem z PC přes terminál (MCU zpracovává a vykonává příkazy zadané z terminálu uživatelem)
- Většina periferií FITkitu je připojena k FPGA, které též poskytuje řadu IO portů pro všeobecné použití.

### Ovladače a pomocné vybavení

 Základem je knihovna libfitkit (sada funkcí pro komunikaci MCU s terminálem, FPGA a FLASH pamětí)

 Př.: Hello World! na FITkitu s využitím knihovny libfitkit

Program pro MCU



Ukázka kódu pro set led d5

```
/* nastavit bit jako vystup */ \
/* vyznam parametru on: 0 - sviti, 1 - nesviti */
     = (on) ? (P10UT & ~LED0) : (P10UT | LED0):
```

void print user help(void) { } unsigned char decode user cmd(char \*cmd ucase, char \*cmd) return (CMD UNKNOWN); void fpga initialized() { } void main(void) initialize hardware(): WDG stop(): // zastav watchdog term send str("Hello World!\n"); set led d5(1): set led d6(1); while (1) { terminal idle(): // obsluha terminalu

Více o programování MSP430 v C i ASM viz např.



#### Ovladače a pomocné vybavení

Sekce MCU: ovladače periferních zařízení v C



Implementace funkcí specifických pro jednotlivé periferie, obecné komunikační operace

- Sekce FPGA: komponenty k zajištění propojení periferních zařízení s MCU
- Návrh systému jako "ze stavebnice"



#### Základy návrhu obvodů na FPGA FITkitu

- Přístup preferující obvodové realizace systémů ve VHDL
- Proč?
  - Aplikačně-specifický HW
  - Možnost optimalizace výkonu a zdrojů při realizaci obvodů v FPGA
  - Plná kontrola návrhu od samého počátku
- Metodika návrhu
  - Návrh probíhá s ohledem na možnosti FPGA, veškeré prvky systému jsou od počátku navrhovány jako HW řešení a popsány ve VHDL
  - Program v MCU realizuje pouze nezbytně nutné funkce pro správnou činnost FITkitu jako celku

## Příklad 1 (krok za krokem): návrh jednoduchého čítače pro FPGA

- Samostatný čítač, který bliká s LED D4
- Co budeme potřebovat a muset vytvořit
  - Vytvoříme strukturu projektu s potřebnými soubory

```
    FITkit
    ⊢ apps
    ⊢ audio
    ⊢ communication
    ⊢ demo
    ⊢ demo_inp
    ⊢ hello_world
    ⊢ sa_counter/project.xml
    ⊢ fpga /counter.vhd, .ucf
    mcu /main.c
```

 Vytvoříme popis v XML pro překladový systém fcmake (soubor project.xml) - viz dokumentace na http://merlin.fit.vutbr.cz/FITkit/docs/navody/kompilacev2.html

 Pro tento projekt potřebujeme specifikovat vlastní tzv. toplevel entitu, user constraits file (.ucf) a skutečnost, že nepoužijeme žádnou předdefinovanou architekturu

```
<?xml version="1.0" encoding="utf-8"?>
oject>
   <!-- Project description -->
   <name>Jednoduchý čítač v FPGA</name>
   <author>Michal Bidlo</author>
   <authoremail>bidlom@fit.vutbr.cz</authoremail>
   <description>Samostatný čítač v FPGA, který bliká s LED D4</description>
    <!-- MCU part -->
       <file>main.c</file>
   </mcu>
   <!-- FPGA part -->
   <fpga toplevelentity="counter" ucffile="fpga/counter.ucf" architecture="none">
       <file>counter.vhd</file>
   </fpga>
</project>
```

Identifikujeme porty FPGA, které v našem návrhu využijeme. Pro nejjednodušší
 cyklický čítač potřebujeme:

Hodinový signál (SMCLK)

Výstup čítače připojený na D4 (LEDF)

 Vytvoříme popis mapování pinů pro syntezátor (soubor counter.ucf)

```
NET "SMCLK" LOC = "P80" | PERIOD=8 MHz HIGH 50%;
NET "LEDF" LOC = "P81" ; #yellow D4
```

 SMCLK je hodinový signál generovaný z MCU, který má frekvenci 7.3728 Mhz

LED D4 svítí při LEDF = '0' a nesvítí při LEDF = '1'



AFBUS <

→ LEDF

**←→** X

Vytvoříme popis obvodu ve VHDL (counter.vhd)

```
library IEEE;
use IEEE.std logic 1164.all;
use IEEE.std logic arith.all;
use IEEE.std logic unsigned.all;
entity counter is
port (
   SMCLK : in std logic;
  LEDF : out std logic
 end counter:
architecture main of counter is
  signal cnt : std logic vector(23 downto 0) := (others ⇒ '0');
   LEDF \leftarrow cnt(23):
   process (SMCLK)
      if SMCLK'event and SMCLK = '1' then
         cnt ← cnt + 1;
      end if:
   end process;
  d main:
```

Vytvoříme inicializační program pro MCU (nezbytné)

```
include <fitkitlib.h>
void print_user_help(void) { }
unsigned char decode user cmd(char *cmd ucase, char *cmd) {
    return (CMD UNKNOWN);
void fpga initialized() { }
int main(void)
   initialize_hardware();
   while (1)
       terminal idle(); // obsluha terminalu
```

Nyní přistoupíme k překladu projektu (lze též přes QDevKit)

 V adresáři se souborem project.xml spustíme příkaz fcmake; vytvoříme tak soubory pro překlad a syntézu

Dále přeložíme projekt příkazem make

 Některé zajímavé statistiky syntézy (viz build/fpga/project.srp)

```
Device utilization summary:
Selected Device : 3s50pq208-4
Number of Slices:
                                         13 out of
                                                       768
Number of Slice Flip Flops:
                                         23 out of
                                                      1536
Number of 4 input LUTs:
                                         23 out of
                                                      1536
                                                               1%
Number of IOs:
Number of bonded IOBs:
                                             out of
 Number of GCLKs:
                                             out of
```

```
Timing Summary:
------
Speed Grade: -4

Minimum period: 5.298ns (Maximum Frequency: 188.751MHz)

Minimum input arrival time before clock: No path found
Maximum output required time after clock: 7.241ns

Maximum combinational path delay: No path found
```



- Hlavní výstupy překladu
  - build/project.bin (bitstream pro FPGA)
  - build/project\_f1xx.hex
  - build/project\_f2xx.hex (program pro MCU)
- Po úspěšném překladu spustíme QDevKit, zadáme naprogramování FITkitu (možno též pomocí make load), připojíme se přes terminál k FITkitu a můžeme sledovat výstup čítače (jeho nejvyšší bit) v podobě blikající LED D4

#### Příklad 2: ovládání displeje z FPGA

- Jednoduchá aplikace, která na LCD zobrazí textový řetězec
- LCD vyžaduje dodržení předepsaného časování instrukcí, zejména dostatečnou periodu signálu LE. Frekvence SMCLK je pro LCD příliš vysoká.
  - Využijeme čítač jako dělič kmitočtu
- Před zápisem znaků do LCD je třeba provést jeho inicializaci, případně vymazání (přesně definované instrukce v podobě kombinace hodnot signálů LRS, LRW, LD)
  - Použijeme ROM k uchování inicializačních a znakových instrukcí
  - Pomocí čítače vygenerujeme postupně všechny adresy ROM, čímž dosáhneme zaslání požadované sekvence instrukcí do LCD a vypsání řetězce

#### Ovládání displeje z FPGA

- Definice signálu instrukce LCD, paměti ROM a jejího obsahu
  - Pevně zvolená posloupnost instrukcí, která provede inicializaci displeje, vypíše textový řetězec a "skončí"

```
subtype lcd inst is std logic vector(9 downto 0);
signal lcd_ifc: lcd_inst := "00000000000";
type ROM is array(0 to 10) of lcd inst;
constant rom_instr: ROM := (
    -- LRS, LRW, LD(7 downto 0) <-- toto je instrukcni rozhrani LCD displeje
    "0000111000", -- set to 8bit operation, 2-line display, 5x8 dot font
    "0000001110", -- turn on display and cursor
    "0000000110", -- incr addr mode by 1, shift cursor right, no display shift
    "0000000001", -- clear display, set DDRAM addr to 00H from AC
    "1001000110", -- F
    "1001001001", -- I
    "1001010100", -- T
    "1001101011", -- k
    "1001101001". -- i
    "1001110100", -- t
    "0000000000" -- output in the idle state
);
```

#### Ovládání displeje z FPGA – popis chování

```
-- vygenerujeme vnitrni reset pro nstaveni pocatecni 'l' na LE
-- (tim se s jeho prvni sestupnu hranou vykona prvni instrukce LCD)
reset <= '0' when reset cnt = X"F" else '1';
rst gen: process(SMCLK)
                                                                 FPGA
begin
    if SMCLK'event and SMCLK = '1' then
                                                                                               LCD
                                                                   lcd str
        if reset = '1' then
                                                                          reset
            reset cnt <= reset cnt + 1;
        end if:
    end if:
                                                          SMCLK
end process rst gen;
                                                                                    lcd ifc
-- citac pro snizeni frekvence zasilani instrukci do LCD
                                                                                    rom_
                                                                                    instr
ce gen: process(SMCLK)
                        -- (odvozena od SMCLK)
begin
    if SMCLK'event and SMCLK = '1' then
        ce cnt <= ce cnt + 1;
    end if:
end process ce gen;
```

ce <= '1' when ce cnt = X"3FFF" else '0';

#### Ovládání displeje z FPGA – popis chování

```
-- citac adresy ROM, ze ktere se ctou instrukce pro LCD
addr cnt: process(SMCLK)
begin
    if SMCLK'event and SMCLK = '1' then
                                                     FPGA
        if ce = '1' then
                                                                                  LCD
                                                       lcd str
             if addr < 10 then
                  addr \le addr + 1;
             end if
        end if;
                                              SMCLK
    end if:
                                                                       lcd_ifc
end process addr cnt;
                                                                addr
                                                                       rom_
                                                                       instr
lcd ifc <= rom instr(addr);</pre>
```

rom\_instr je definován jako pole konstant reprezentujících instrukce pro LCD.

### Ovládání displeje z FPGA – popis chování

FPGA

```
LCD
                                                                 lcd str
-- tento registr ridi prechody signalu LE displeje,
                                                                  rst_
                                                                               reg
                                                                  gen
-- jehoz setupne hrany vzorkuji dodavane instrukce
le_register: process(SMCLK, reset)
                                                        SMCLK
begin
                                                                                 lcd_ifc
    if reset = 'l' then
                                                                         addr
                                                                                 rom
        le reg <= '1';
                                                                                 instr
    elsif SMCLK'event and SMCLK = '1' then
        if ce cnt = X"3000" or ce cnt = X"0FFF" the
             le reg <= not le reg;
         end if:
    end if:
end process le register;
LE <= le reg;
LRS <= lcd ifc(9);
LRW <= lcd ifc(8);
LD <= lcd_ifc(7 downto 0);
                                                          Valid data
```

#### Ovládání displeje z FPGA – ukázka simulace

Inicializace obvodu (reset)



Hlavní činnost obvodu



#### Příklad 3: interakce s klávesnicí FITkitu

Jednoduchý "psací stroj" využívající klávesnici a LCD



#### Interakce s klávesnicí FITkitu

```
col scan: process(SMCLK, reset)
                 begin
                     if reset = '1' then
                         col req <= "1110";
                     elsif SMCLK'event and SMCLK = '1' then
                         if ce = '1' then
                             -- neni-li stisknuta klavesa, provadime sken sloupcu
                             if KOUT = "11111" then
Scan kláves
                                 col reg <= col reg(2 downto 0) & col reg(3);
                             end if:
a dekodér
                             -- (jinak podrzime aktivni sloupec se stisknutou klavesou)
                         end if:
                     end if:
                 end process col scan;
                 KIN <= col reg;
                 -- dekoder znaku ve sloupci aktivovanem signalem col_reg
                 key decoder: process(col_reg, KOUT)
                 begin
                     case (col reg & KOUT) is
                         -- 1. sloupec
                         when "11101110" => key <= key 1;
                         when "11101101" => key <= key 4;
                         when "11101011" => key <= key 7;
                         when "11100111" => key <= key krat;
                         -- 2. sloupec
                         when "11011110" => key <= key 2;
                         when others => key <= (others => '0');
                     end case:
                 end process key decoder;
```

znaků

#### Interakce s klávesnicí FITkitu

# Kombinační logika FSM:

inicializace LCD

detekce stisku klávesy, ošetření držení klávesy

časování vystavení znaku na LCD

```
LE <= '1';
LRS <= '0':
LRW <= '0'; -- nevyuzito => trvale do '0'
LD <= "00000000";
case estate is
    when SInit => nstate <= SIlphasel;</pre>
             LD <= "00111000"; -- 8-bit, 2-line, 5x8-font
    when SIlphasel => nstate <= SIlphase2;</pre>
             LE <= '0';
    when SIlphase2 => nstate <= SI2phasel;</pre>
             LD <= "00001110"; -- turn on display and cursor
    when SI2phasel => nstate <= SI2phase2;</pre>
             LE <= '0';
    when SI2phase2 => nstate <= SI3phase1;</pre>
             LD <= "000000110"; -- incr addr. mode 1, shift right
    when SI3phasel => nstate <= SI3phase2;</pre>
             LE <= '0';
    when SI3phase2 => nstate <= SI4phase1;</pre>
             LD <= "000000001"; -- clear, DDRAM addr. 00H
    when SI4phasel => nstate <= SI4phase2;</pre>
             LE <= '0';
    when SI4phase2 => nstate <= SIdle;</pre>
    when SIdle => -- KOUT 1111 = zadna klavesa neni stisknuta
         if KOUT /= "1111" then nstate <= SKeyDown;</pre>
             LRS <= 'l'; LD <= key;
         else nstate <= SIdle; end if;</pre>
    when SKeyDown => nstate <= SHold;</pre>
             LE <= '0';
    when SHold => -- osetrime, aby se znak nevypisoval opakovane
         if KOUT /= "1111" then nstate <= SHold;</pre>
         else nstate <= SIdle; end if;</pre>
    when others => nstate <= SIdle;</pre>
end case:
```

# Konstrukce grafu FSM dle výše uvedené VHDL specifikace je ponechána na samostatné cvičení.

# Taktování obvodů s využitím DCM vestavěného v FPGA

Příklad 4: Čítač blikající s LED D4, který využívá hodinový signál

o vyšší frekvenci z generátoru hodin

Využijeme komponentu Xilinx clkgen

- Vstup: hodiny SMCLK
- Výstup: hodiny CLKFX\_OUT (násobené či dělené SMCLK dle specifikace)
- CLK1X\_OUT jsou původní SMCLK zarovnané vůči CLKFX\_OUT
- LOCKED\_OUT je aktivní (v log. 0)
   před náběhem generátoru, kdy ještě nejsou hodinové výstupy k dispozici
- Balíček clkgen\_cfg definuje možné konstanty pro specifikaci frekvence



```
- FITkit
- apps
- base
- fpga
- chips
- architecture_bare
- architecture_ide
- architecture_ide
- architecture_top
- architecture_top
- ctrls
- models
- units/clkgen/clkgen.vhd,
- mcu clkgen_config.vhd
```

# Čítač pracující na vyšší frekvenci

 K popisu projektu (soubor project.xml) přidáme informaci o generátoru hodin pro FPGA

```
<?xml version="1.0" encoding="utf-8"?>
oject>
   <!-- Project description -->
   <name>Zrychlený čítač v FPGA</name>
   <author>Michal Bidlo</author>
   <authoremail>bidlom@fit.vutbr.cz</authoremail>
   <description>Čítač, který je taktován zrychlenými hodinami z clkgen a bliká s D4</description>
   <!-- MCU part -->
   <mcu>
       <file>main.c</file>
   </mcu>
   <!-- FPGA part -->
   <fpga toplevelentity="counter" ucffile="fpga/counter.ucf" architecture="none">
       <include>fpga/units/clkgen/package.xml</include>
       <file>counter.vhd</file>
   </fpga>
</project>
```

# Čítač pracující na vyšší frekvenci

VHDL popis modifikovaného obvodu

```
ibrary IEEE:
use IEEE.std logic 1164.all;
use IEEE.std logic arith.all;
use IEEE.std logic unsigned.all;
use work.clkgen cfg.all;
                                                  generic map (
entity counter is
port (
                                                      FREQ -> DCM 40MHz
   SMCLK : in std logic:
  LEDF : out std logic
                                                  port map (
                                                      CLK => SMCLK.
                                                      RST ⇒ '0'.
 nd counter:
architecture main of counter is
                                                      CLK1X OUT -> open.
                                                      CLKFX OUT -> miclk.
                                                      LOCKED OUT -> open
   component clkgen is
                                                  ):
        generic (
                        : dcm freq
           FRE0
                                                  LEDF <= cnt(23);
        );
        port (
                                                  process(miclk)
                        : in
                                std logic:
            CLK
                                std logic:
                        : in
            RST
                                                          cnt <= cnt + 1;
                                std logic:
            CLK1X OUT
                        : out
                                                      end if:
            CLKFX OUT
                                std logic;
                        : out
                                                  end process:
            LOCKED OUT : out
                                std logic
                                               end main:
     nd component:
```

```
signal cnt : std logic vector(23 downto 0) := (others ⇒ '0')
signal miclk : std logic:
clkgen inst : entity work.clkgen
   if miclk'event and miclk = '1' then
```

# Čítač pracující na vyšší frekvenci

 Projekt přeložíme a spustíme stejným způsobem jako v předcházejícím příkladu

 Po naprogramování FITkitu můžeme pozorovat LED D4, jejíž blikání vykazuje vyšší frekvenci

Výsledek syntézy

```
Device utilization summary:
Selected Device : 3s50pq208-4
                                         15 out of
 Number of Slices:
                                                       768
Number of Slice Flip Flops:
                                         24 out of
                                                       1536
Number of 4 input LUTs:
                                         24 out of
                                                      1536
 Number of IOs:
 Number of bonded IOBs:
                                                       124
                                             out of
 Number of GCLKs:
                                             out of
                                                               12%
 Number of DCMs:
                                             out of
```

Timing Summary:
-----Speed Grade: -4

Minimum period: 28.955ns (Maximum Frequency: 34.537MHz)

Minimum input arrival time before clock: No path found

Maximum output required time after clock: 7.241ns

Maximum combinational path delay: No path found

