# 数字电路与逻辑设计( A卷)

| 班级                 | 学号                 |                                                                | 成绩                |
|--------------------|--------------------|----------------------------------------------------------------|-------------------|
|                    |                    |                                                                |                   |
| 一.单项选择题            | (每题 1分,共           | 10分)                                                           |                   |
| 1.表示任意两位           | 无符号十进制数需           | 要(  )二进制数                                                      | <b>汝</b> 。        |
| A.6 B              | .7 C .8            | B D . 9                                                        |                   |
| 2.余3码1000          | 1000对应的 2421       | 码为 ( )。                                                        |                   |
| A . 0101010        | D1 B.10000101      | C.10111011 D.1                                                 | 1101011           |
| 3.补码 1.100         | 0 的真值是 (           | <mark>አ</mark>                                                 |                   |
| A . +1.011         | 1 B1.0111          | C0.1001 D0.                                                    | 1000              |
| 4.标准或-与式           | 是由()构成             | 的逻辑表达式。                                                        |                   |
| A . 与项相或           | 成 B. 最小项标          | 目或 C. 最大项相                                                     | l与 D. 或项相与        |
| 5. 根据反演规则          | F = (A + C)(C + C) | <sup>DE</sup>                                                  | )。                |
| $A, \bar{F} = [A]$ | C+C(D+E)] E        | B. $\overline{F} = A\overline{C} + \overline{C}(\overline{C})$ | _ + <u>E</u> ) +E |
| $\bar{F} = (A)$    | C +CD +E) E        | $ \overline{F} = \overline{A}C + C($                           | D +E) =           |
| 0.                 |                    | 、<br>以用(   )实现三和                                               | •                 |
|                    |                    | いっしょう デスパー1<br>一                                               | T全个之并。            |
| C. 非ì              | -                  |                                                                |                   |
|                    |                    | ,图 1 所示电路中的剧                                                   | 虚线框内应是 ( )。       |
| 15 – 732/2 88      |                    | , — • • • • • • • • • • • • • • • • • •                        |                   |
|                    | т <u></u> г        |                                                                |                   |
|                    |                    | 图 1                                                            |                   |
| A. 或非ì             | 〕 B. 与非ì           | 了 C. 异或门                                                       | D. 同或门            |
| 8 实现两个四位           | ,一讲制数相乘的组          | 1合电路,应有(                                                       | )个输出承数            |
|                    | B. 9 C. 10         |                                                                | / 1 100 LL LL XX0 |
|                    |                    | 次态与现态相反 ,                                                      | JK 端取值应为(  )      |
|                    |                    | C. JK=10 D. JK=                                                | • •               |
| 10.设计一个四           | 位二进制码的奇偶           | 位发生器(假定采用偏                                                     | 禺检验码) ,需要( )      |
| 个异或门。              |                    |                                                                | ,                 |
| A. 2               | B. 3 C. 4          | D. 5                                                           |                   |
|                    |                    |                                                                |                   |
|                    |                    |                                                                |                   |
| 二.判断题(判            | 断各题正误 ,正确          | 的在括号内记""                                                       | ,错误的在括号内记 " × ",  |
| 并在划线外2             | 女正。每题 2 分 <i>,</i> | 共 10 分 )                                                       |                   |
|                    |                    |                                                                |                   |
| 1.尿吗似作哟?           | 烂头现付似太冱异           | <b>〔转化为加法运算。</b>                                               | ( )               |

2.逻辑函数  $F(A, B, C) = \prod M(1,3,4,6,7), \bigcup \bar{F}(A, B, C) = \sum m(0,2,5)$  ( ) 3.化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。( 4.并行加法器采用先行进位(并行进位)的目的是简化电路结构。\_\_\_ 5. 图 2 所示是一个具有两条反馈回路的电平异步时序逻辑电路。 三. 多项选择题 (从各题的四个备选答案中选出两个或两个以上正确答案,并将 其代号填写在题后的括号内,每题 2分,共 10分) 1.小数"0"的反码形式有( A. 0. 0.....0; B . 1. 0.....0; C. 0. 1.....1; D . 1. 1.....1 2. 逻辑函数 F=A B和 G=A B满足关系()。 A.  $F = \overline{G}$  B. F' = G C.  $F' = \overline{G}$  D.  $F = G \oplus 1$ 3. 若逻辑函数  $F(A,B,C) = \sum m(1,2,3,6), G(A,B,C) = \sum m(0,2,3,45,7),$ 则 F和 G相"与"的结果 是()  $m_2 + m_3$  B . 1 C .  $\overline{A}B$  D . AB 4.设两输入或非门的输入为 x和y,输出为z,当z为低电平时,有( A. x 和 y 同为高电平 ; B . x 为高电平 , y 为低电平 ; C. x 为低电平, y 为高电平; D. x 和 y 同为低电平. 5.组合逻辑电路的输出与输入的关系可用( )描述。 A. 真值表 流程表 B. C. 逻辑表达式 D. 状态图 四. 函数化简题 (10分) 1.用代数法求函数 F(A, B, C) = AB + AC + B C + A B 的最简 "与 - 或 "表达式。(4 分) 2.用卡诺图化简逻辑函数 F(A , B, C, D) = m(2, 3, 9, 11, 12) + d(5, 6, 7, 8, 10, 13)

求出最简"与-或"表达式和最简"或-与"表达式。(6分)



五.设计一个将一位十进制数的余 3 码转换成二进制数的组合电路, 电路框图如图 3 所示。(15分)



#### 要求:

1. 填写表 1 所示真值表;

表 1

| ABCD | WXYZ | ABCD | WXYZ |
|------|------|------|------|
| 0000 |      | 1000 |      |
| 0001 |      | 1001 |      |
| 0010 |      | 1010 |      |
| 0011 |      | 1011 |      |
| 0100 |      | 1100 |      |
| 0101 |      | 1101 |      |
| 0110 |      | 1110 |      |
| 0111 |      | 1111 |      |

2. 利用图 4 所示卡诺图, 求出输出函数最简与 - 或表达式;



图 4

3. 画出用 PLA实现给定功能的阵列逻辑图。

#### 4. 若采用 PROM实现给定功能,要求 PROM的容量为多大?

## 六、分析与设计 (15分)

某同步时序逻辑电路如图 5 所示。



(1) 写出该电路激励函数和输出函数;

#### (2) 填写表 2 所示次态真值表;

表 2

| 输入<br>X | 现态<br>Q Q | 激励函数<br>J <sub>2</sub> K <sub>2</sub> J <sub>1</sub> K <sub>1</sub> | 次态<br>Q <sup>(n+1)</sup> Q <sup>(n+1)</sup> | 输<br>出<br>Z |
|---------|-----------|---------------------------------------------------------------------|---------------------------------------------|-------------|
|         |           |                                                                     |                                             |             |
|         |           |                                                                     |                                             |             |
|         |           |                                                                     |                                             |             |

#### (3) 填写表 3 所示电路状态表;

表 3

| 现态                            | 次态 Q <sub>2</sub> ( | 输出  |   |
|-------------------------------|---------------------|-----|---|
| Q <sub>2</sub> Q <sub>1</sub> | X=0                 | X=1 | Z |
| 00                            |                     |     |   |
| 01                            |                     |     |   |
| 10                            |                     |     |   |
| 11                            |                     |     |   |

(4)设各触发器的初态均为 0,试画出图 6中Q、Q和Z的输出波形。



图 6

(5)改用 T 触发器作为存储元件,填写图 7 中激励函数 T₂、T₁卡诺图,求出最简表达式。



七.分析与设计 (15分)

某电平异步时序逻辑电路的结构框图 如图 8 所示。图中:

$$Y_2 = x_1y_2 + x_2y_2 + x_2x_1y_1$$
  
 $Y_1 = x_1y_2y_1 + x_2x_1 + x_2x_1y_2$   
 $Z = x_2x_1y_2$ 



#### 要求:

1.根据给出的激励函数和输出函数表达式,填写表 4所录

4 所示流程表;

表 4

| 二次状态                          | 激励状态 Y₂Y₁/ 输出 Z                   |                                   |                                   |                                   |  |
|-------------------------------|-----------------------------------|-----------------------------------|-----------------------------------|-----------------------------------|--|
| y <sub>2</sub> y <sub>1</sub> | X <sub>2</sub> X <sub>1</sub> =00 | x <sub>2</sub> x <sub>1</sub> =01 | X <sub>2</sub> X <sub>1</sub> =11 | X <sub>2</sub> X <sub>1</sub> =10 |  |
| 0 0                           |                                   |                                   |                                   |                                   |  |
| 0 1                           |                                   |                                   |                                   |                                   |  |
| 1 1                           |                                   |                                   |                                   |                                   |  |
| 1 0                           |                                   |                                   |                                   |                                   |  |

2. 判断以下结论是否正确,并说明理由。

#### 该电路中存在非临界竞争;

#### 该电路中存在临界竞争;

3.将所得流程表 4中的 00 和 01 互换,填写出新的流程表 5,试问新流程表对应的电路是否存在非临界竞争或临界竞争?

表 5

| 二次状态                                        | 激励状态 Y <sub>2</sub> Y <sub>1</sub> / 输出 Z |                                   |                                   |                                   |  |
|---------------------------------------------|-------------------------------------------|-----------------------------------|-----------------------------------|-----------------------------------|--|
| <b>y</b> <sub>2</sub> <b>y</b> <sub>1</sub> | X <sub>2</sub> X <sub>1</sub> =00         | x <sub>2</sub> x <sub>1</sub> =01 | X <sub>2</sub> X <sub>1</sub> =11 | X <sub>2</sub> X <sub>1</sub> =10 |  |
| 0 0                                         |                                           |                                   |                                   |                                   |  |
| 0 1                                         |                                           |                                   |                                   |                                   |  |
| 1 1                                         |                                           |                                   |                                   |                                   |  |
| 1 0                                         |                                           |                                   |                                   |                                   |  |

### 八.分析与设计 (15分)



1.分析图 9 所示电路,写出输出函数  $F_1$ 、 $F_2$ 的逻辑表达式,并说明该电路功能。

2.假定用四路数据选择器实现图 9 所示电路的逻辑功能,请确定图 10 所示逻辑电路中各数据输入端的值,完善逻辑电路。



3. 假定用 EPRO实现图 9 所示电路的逻辑功能,请画出阵列逻辑图。

# 《数字电路与逻辑设计》试卷 A参考答案

- 一.单项选择题 (每题 1分,共 10分)
  - 1.B; 2.C; 3.D; 4.B; 5.A;
  - 6.D; 7 .D; 8 .A; 9 .D; 10 .B.
- 二.判断题 (判断各题正误,正确的在括号内记""",错误的在括号内记"×",并在划线处改正。

每题 2分,共 10分)

- 1. 反码 和补码均可实现将减法运算转化为加法运算。 (×)
- 2. 逻辑函数  $F(A, B, C) = \prod M(1,3,4,6,7),$   $\overline{F}(A, B, C) = \sum m(1,3,4,6,7)$  。 (×)
- 3. 化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。 ()
- 4. 并行加法器采用先行进位(并行进位)的目的是 提高运算速度 。(×)
- 5. 图 2 所示是一个具有 一条反馈回路的电平异步时序逻辑电路。 (x)
- 三. 多项选择题 (从各题的四个备选答案中选出两个或两个以上正确答案,并将其代号填写在题后的括号内,每题 2分,共 10分)
  - 1. AD; 2. ABD; 3. AC; 4. ABC; 5. AC.
- 四. 函数化简题 (10分)
  - 1.代数化简(4分)

$$F(A, B, C) = AB + AC + \overline{B} \cdot \overline{C} + \overline{A} \cdot \overline{B}$$

$$= AB + AC + \overline{B}(\overline{C} + \overline{A})$$

$$= AB + AC + \overline{B}AC$$

$$= AB + AC + \overline{B}$$

$$= A + AC + \overline{B}$$

$$= A + AC + \overline{B}$$

$$= A + \overline{B}$$

2. 卡诺图化简(共 6分)



最简 " 与 - 或 " 表达式为 : F = AC + BC (3分

最简"或-与"表达式为: F=(A+C)·(B+C) (3分)

- 五.设计(共15分)
  - 1. 填写表 1所示真值表;(4分)

|      | 表 1  | 真值表  |      |
|------|------|------|------|
| ABCD | WXY7 | ABCD | WXY7 |

| 0000 | dddd | 1000 | 0101 |
|------|------|------|------|
| 0001 | dddd | 1001 | 0110 |
| 0010 | dddd | 1010 | 0111 |
| 0011 | 0000 | 1011 | 1000 |
| 0100 | 0001 | 1100 | 1001 |
| 0101 | 0010 | 1101 | dddd |
| 0110 | 0011 | 1110 | dddd |
| 0111 | 0100 | 1111 | dddd |

2.利用卡诺图,求出输出函数最简与 -或表达式如下:(4分)



3. 画出用 PLA实现给定功能的阵列逻辑图如下: (5分)

Z = D



4. 若采用 PRON实现给定功能,要求 PRON的容量为:(2分)

## 六、分析与设计 (15分)

(1) 写出该电路激励函数和输出函数; (3分)

$$J_1 = X$$
,  $K_1 = \overline{X}$ ,  $J_2 = Q_1$ ,  $K_2 = \overline{Q}_1$ ,  $Z = \overline{Q}_2Q_1$ 

(2) 填写次态真值表;(3分)

| 输入 | 现态 | 激励函数              | 次态                                     | 输出 |
|----|----|-------------------|----------------------------------------|----|
| X  | QQ | $J_2 K_2 J_1 K_1$ | $\mathbf{Q}^{(n+1)}\mathbf{Q}^{(n+1)}$ | Z  |
| 0  | 00 | 0 1 0 1           | 0 0                                    | 0  |
| 0  | 01 | 1001              | 1 0                                    | 1  |
| 0  | 10 | 0101              | 0 0                                    | 0  |
| 0  | 11 | 1001              | 1 0                                    | 0  |
| 1  | 00 | 0110              | 0 1                                    | 0  |
| 1  | 01 | 1010              | 1 1                                    | 1  |
| 1  | 10 | 0110              | 0 1                                    | 0  |
| 1  | 11 | 1010              | 1 1                                    | 0  |

## (3)填写如下所示电路状态表; (3分)

| 现态                            | 次态 Q₂ <sup>(n</sup> | 输出  |   |
|-------------------------------|---------------------|-----|---|
| Q <sub>2</sub> Q <sub>1</sub> | X=0                 | X=1 | Z |
| 00                            | 00                  | 01  | 0 |
| 01                            | 10                  | 11  | 1 |
| 10                            | 00                  | 01  | 0 |
| 11                            | 10                  | 11  | 0 |

(4)设各触发器的初态均为 0,根据给定波形画出 Q、Q和 Z的输出波形。 (3分)



(5) 改用 T 触发器作为存储元件,填写激励函数  $T_2$ 、 $T_1$  卡诺图,求出最简表达式。(3分)



七.分析与设计 (15分)

1. 根据给出的激励函数和输出函数表达式,填流程表; (5分)

| 二次状态                          | 激励状态 Y <sub>2</sub> Y <sub>1</sub> / 输出 Z |                                   |                                   |                                   |
|-------------------------------|-------------------------------------------|-----------------------------------|-----------------------------------|-----------------------------------|
| y <sub>2</sub> y <sub>1</sub> | X <sub>2</sub> X <sub>1</sub> =00         | X <sub>2</sub> X <sub>1</sub> =01 | X <sub>2</sub> X <sub>1</sub> =11 | x <sub>2</sub> x <sub>1</sub> =10 |
| 0 0                           | 00/0                                      | 00/0                              | 01/0                              | 00/0                              |
| 0 1                           | 00/0                                      | 00/0                              | 01/0                              | 10/0                              |
| 1 1                           | 11/0                                      | 00/0                              | 11/1                              | 10/0                              |
| 1 0                           | 11/0                                      | 01/0                              | 11/1                              | 10/0                              |

2. 判断以下结论是否正确,并说明理由。 (6分) 该电路中存在非临界竞争;

正确。因为处在稳定总态(00,11),输入由00变为01或者处在稳定总态(11,11),输入由11变为01时,均引起两个状态变量同时改变,会发生反馈回路间的竞争,但由于所到达的列只有一个稳定总态,所以属于非临界竞争。

该电路中存在临界竞争;

正确。因为处在稳定总态(11,01),输入由11变为10时,引起两个状态

变量同时改变,会发生反馈回路间的竞争,且由于所到达的列有两个稳定总态,所以属于非临界竞争。

3.将所得流程表 3中的 00 和 01 互换,填写出新的流程表,试问新流程表对应的电路是否存在非临界竞争或临界竞争?(4分)新的流程表如下:

| 二次状态                          | 激励状态 Y <sub>2</sub> Y <sub>1</sub> / 输出 Z |         |         |         |  |
|-------------------------------|-------------------------------------------|---------|---------|---------|--|
| y <sub>2</sub> y <sub>1</sub> | X2X1=00                                   | X2X1=01 | X2X1=11 | X2X1=10 |  |
| 0 0                           | 01/0                                      | 01/0    | 00/0    | 10/0    |  |
| 0 1                           | 01/0                                      | 01/0    | 00/0    | 01/0    |  |
| 1 1                           | 11/0                                      | 01/0    | 11/1    | 10/0    |  |
| 1 0                           | 11/0                                      | 00/0    | 11/1    | 10/0    |  |

新流程表对应的电路不存在非临界竞争或临界竞争。

#### 八.分析与设计 (15分)

1.写出电路输出函数 F1、F2的逻辑表达式,并说明该电路功能。 (4分)

$$F_1 = A \oplus B \oplus C = \overline{ABC} + \overline{ABC} + \overline{ABC} + \overline{ABC} + \overline{ABC}$$

$$= \overline{BC} = \overline{ABC} + \overline{ABC} +$$

该电路实现全减器的功能功能。 (1分)

2. 假定用四路数据选择器实现该电路的逻辑功能,请确定给定逻辑电路中各数据输入端的值,完善逻辑电路。(5分)

$$F_1: D_0 = C, D_1 = \overline{C}, D_2 = \overline{C}, D_3 = C$$
  
 $F_2: D_0 = 0, D_1 = \overline{A}, D_2 = \overline{A}, D_3 = 1$ 



3. 假定用 EPRO实现原电路的逻辑功能,可画出阵列逻辑图如下: (5分)

