# 《数字电路与逻辑设计》试题 3

#### 参考答案

| <u> </u>                                                                                                                                |
|-----------------------------------------------------------------------------------------------------------------------------------------|
| 一. 填空题 (10)                                                                                                                             |
| 1. 一个触发器有 Q 和 Q 两个互补的输出引脚,通常所说的触发器的输出端是指Q,所谓置位就是将输出端置成1_电平,复位就是将输出端置成0电平。                                                               |
| 2. 我们可以用逻辑函数来表示逻辑关系, 任何一个逻辑关系都可以表示为逻辑函数的与或表达式, 也                                                                                        |
| 可表示为逻辑函数的  或与  表达式。                                                                                                                     |
| 3. 计数器和定时器的内部结构是一样的,当对不规则的事件脉冲计数时,称为                                                                                                    |
| 4. 当我们在计算机键盘上按一个标为"3"的按键时,键盘向主机送出一个 ASCII 码,这个 ASCII 码的值 为33H。                                                                          |
| 5.在 5V 供电的数字系统里,所谓的高电平并不是一定是 5V,而是有一个电压范围,我们把这个电压范围称为高电平噪声 容限;同样所谓的低电平并不是一定是 0V,而也是有一个电压范围,我们把这个电压范围称为低电平噪声 容限。                         |
| 二. 选择题 (10)                                                                                                                             |
| 1.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有b 结构,否则会产生数据冲突。                                                                             |
| a. 集电极开路; b. 三态门; c. 灌电流; d. 拉电流 2.TTL 集成电路采用的是                                                                                         |
| a. 电压; b.电流; c. 灌电流; d. 拉电流 3. 欲将二进制代码翻译成输出信号选用b,欲将输入信号编成二进制代码选用a,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用c,欲实现两个相同                        |
| 位二进制数和低位进位数的相加运算选用 e。                                                                                                                   |
| a. 编码器; b. 译码器; c. 多路选择器; d. 数值比较器;                                                                                                     |
| e. 加法器; f. 触发器; g. 计数器; h. 寄存器                                                                                                          |
| 4. 卡诺图上变量的取值顺序是采用 <u>b</u> 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。<br>a. 二进制码; b. 循环码; c. ASCII 码; d. 十进制码                                           |
| 5. 根据最小项与最大项的性质,任意两个不同的最小项之积为0_,任意两个不同的最大项之和为 $$                                                                                        |
| <u>1</u> 。<br>a. 不确定; b.0 ; c.1                                                                                                         |
| 三. 简答题 (50)                                                                                                                             |
| 1.分别写出(或画出) JK、D、T和T四个触发器的特征方程、真值表和状态转换图。<br>2.请分别完成下面逻辑函数的化简。                                                                          |
| 1). $F = (\overline{A} + \overline{B} + \overline{C})(\overline{D} + \overline{E}) * (\overline{A} + \overline{B} + \overline{C} + DE)$ |
| 答:原式 = [(A +B +C) +(D +E)] * (A +B +C +DE)                                                                                              |
| = ((A + B + C) + DE)) * ((A + B + C) + DE) = (A + B + C)(A + B + C) + DE + DE((A + B + C) + (A + B + C))                                |

2). 
$$F = (A + B + \overline{C})(A + C)(A + \overline{B})(A + B + D + EH)$$

=DE

答:原式的对偶式为:

$$F' = ABC + AC + AB + ABD (E + H)$$

$$= A(BC + C + B + BD(E + H)) = A[C + B + B + BD(E + H)] = A$$

- 3. 请分别说明 A/D 与 D/A 转换器的作用,说明它们的主要技术指标,并进一步说明在什么情况下必须在 A/D 转换器前加采样·保持电路。
- 答: A/D 与 D/A 转换器分别能够将模拟量转换成数字量与数字量转换成模拟量,通过这样的转换电路,能够将模拟系统和数字系统联系起来,实现对模拟系统的检测、监视和控制。 A/D 与 D/A 转换器的主要技术指标分别为转换进度和转换时间。因为 A/D 转换需要一定的时间,当在这段时间里,被转换的信号发生改变,将使转换结果不准确,必须将要转换时刻的模拟量保持下来,确保转换期间该值的稳定。
- 4.分析下图所示电路的逻辑功能(写出表达式,列真值表描述功能)



答:列出其中 间函数。  $F_1 = ABC$  ,  $F_2 = A + B + C$  ,  $F_3 = AB$  ,  $F_4 = AC$  ,  $F_5 = BC$  ,

$$F_6 = X2$$
  $F2 = \overline{(F3 + F4 + F5)}$   $(A + B + C)$ 

$$y_2 = AB + AC + BC$$

(2)列出真 值表

| A | В | С | <b>Y</b> 1 | <b>Y</b> 2 |
|---|---|---|------------|------------|
| 0 | 0 | 0 | 0          | 0          |
| 0 | 0 | 1 | 1          | 0          |
| 0 | 1 | 0 | 1          | 0          |
| 0 | 1 | 1 | 0          | 1          |
| 1 | 0 | 0 | 1          | 0          |
| 1 | 0 | 1 | 0          | 1          |
| 1 | 1 | 0 | 0          | 1          |



#### (3) 逻辑 功能

输出为 Y1 的电路的逻辑功能是电路实现了输入奇数个有效时输出是为 1 即全加器的 Si。输出为 Y2 的电路的逻辑功能是电路实现了输入的两个或两个以上有效时输出为了,即全加器的

Ci.

5. 请分析并回答下图的时序逻辑电路的功能。



答:1)根据图可写出电路的驱动方程:

$$\begin{cases} J_1 = \overline{Q_2}^n Q_3^n , & K_1 = 1 \\ J_2 = Q_1^n , & K_2 = \overline{Q_1}^n \overline{Q_3}^n \\ J_3 = Q_1^n Q_2^n , & K_3 = Q_2^n \end{cases}$$

2) 将驱动方程代入 JK 触发器的特征方程 Qn+1=JQn + KQn 中,得状态方程为:

$$Q_1^{n+1} = Q_2Q_3Q_1$$
  
 $Q_2^{n+1} = Q_1Q_2 + Q_1Q_3Q_2$   
 $Q_3^{n+1} = Q_1Q_2Q_3 + Q_2Q_3$ 

- 3) 写出输出方程为: Y=Q2Q3
- 4) 每经过七个时钟触发脉冲以后输出端 Y 从高电平跳 电平,且电路的状态循环一次。

所以此电路具有对时钟信号进行计数的功能,且计数容七,称为七进制计数器。

四. 分析设计题 (30)



- 1.请用与非门组成全加器,画出逻辑图。
- 解: (1)列出真值表。

根据 题意,要 实现 全加器功能,所以其 输入 变量 应含有两个相加位 Ai , Bi 和低位来的 进位 Ci-1。

其输出应含有位的相加 结果 Si 与本次相加是否向高位的 进位 Ci。

(3)将逻辑函数化为与非门的形式。

|    | 输入 | 斩                | 油  |    |
|----|----|------------------|----|----|
| Ai | Bi | C <sub>i-1</sub> | Si | Ci |
| 0  | 0  | 0                | 0  | 0  |
| 0  | 0  | 1                | 1  | 0  |
| 0  | 1  | 0                | 1  | 0  |
| 0  | 1  | 1                | 0  | 1  |
| 1  | 0  | 0                | 1  | 0  |
| 1  | 0  | 1                | 0  | 1  |
| 1  | 1  | 0                | 0  | 1  |
| 1  | 1  | 1                | 1  | 1  |



1.分别画出 JK 和 D 触发器的电路符号图 , 并分别画出将 JK 触发器转换成 D 触发器以及将 D 触发器转换 成 JK 触发器的电路连接图。 答: JK 和 D 触发器的电路符号图如下图所示 , JK 触发器转换成 D 触发器



#### 以及将

触发器转换成 JK 触发器的电路连接图也如下图所示。

2.三个人在做翻手掌游戏,当有一位出掌信息(掌心、掌背)与其他两位不同时,该位出局。请按组合逻辑电路设计的步骤,写出表示所有出局可能的函数表达式,并画出其电路图。

答:三人命名为 A、B、C,掌心为 1,掌背为 0,F是输出函数,为 1表示有人出局。则有如下真值表。

| А | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 0 |

由真值表可得输出函数 F = (A + B + C)(A + B + C)。

- 3. 请分别说明 A/D 与 D/A 转换器的作用,说明它们的主要技术指标,并进一步说明在什么情况下必须在 A/D 转换器前加采样·保持电路。
- 4.用 ROM 构成能实现函数  $y = x^2$  的运算表电路(注:输入 x 为 3 位二进制数 B2、B1、B0,输出 y 为 5 位二进制数 Y5、Y4、Y3、Y2、Y1、Y0)。

答:根据题意,实现这种运算的真值表如下:

| B2 | B1 | В0 | Y5 | Y4 | Y3 | Y2 | Y1 | Y0 |
|----|----|----|----|----|----|----|----|----|
| 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |

| 0 | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 1 |
|---|---|---|---|---|---|---|---|---|
| 0 | 1 | 0 | 0 | 0 | 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 0 | 0 | 1 | 0 | 0 | 1 |
| 1 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 0 |
| 1 | 0 | 1 | 0 | 1 | 1 | 0 | 0 | 1 |
| 1 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 1 |

$$Y0 = \overline{B}_{2}\overline{B}_{1}B_{0} + \overline{B}_{2}B_{1}B_{0} + B_{2}\overline{B}_{1}B_{0} + B_{2}B_{1}B_{0}$$

Y1 = 0

 $Y2 = \overline{B}_2 B_1 \overline{B}_0 + B_2 B_1 \overline{B}_0$ 

由上表可得函数如下:

$$Y3 = \overline{B}_2 B_1 B_0 + B_2 \overline{B}_1 B_0$$

$$Y4 = \overline{B}_2 B_1 B_0 + B_2 \overline{B}_1 B_0 + B_2 B_1 B_0$$

$$Y5 = B_2 B_1 \overline{B}_0 + B_2 B_1 B_0$$

5. 请分别写出图 5.1 和图 5.2 的表达式。

答: 图 5.1 的表达式为 F = ABCD + ABCD ,

图 5.2 的表达式为  $F = (A + \overline{B} + C + D)(\overline{A} + \overline{B} + C + D)$ ,

### 八. 分析设计题 (30)

1. 请设计一个两位二进制比较电路(进行比较的两个两位二进制数分别为 A1、A0 和 B1、B0)。 解:由题意,其输出有 F1、F2、F3 三个函数, F1表示 Ai>Bi、F1表示 Ai = Bi、F1表示 Ai<Bi。则有如下 真值表:

| A1 | A0 | B1 | В0 | F1 | F2 | F3 |
|----|----|----|----|----|----|----|
| 0  | 0  | 0  | 0  | 0  | 1  | 0  |
| 0  | 0  | 0  | 1  | 0  | 0  | 1  |
| 0  | 0  | 1  | 0  | 0  | 0  | 1  |
| 0  | 0  | 1  | 1  | 0  | 0  | 1  |
| 0  | 1  | 0  | 0  | 1  | 0  | 0  |
| 0  | 1  | 0  | 1  | 0  | 1  | 0  |
| 0  | 1  | 1  | 0  | 0  | 0  | 1  |
| 0  | 1  | 1  | 1  | 0  | 0  | 1  |
| 1  | 0  | 0  | 0  | 1  | 0  | 0  |
| 1  | 0  | 0  | 1  | 1  | 0  | 0  |
| 1  | 0  | 1  | 0  | 0  | 1  | 0  |
| 1  | 0  | 1  | 1  | 0  | 0  | 1  |
| 1  | 1  | 0  | 0  | 1  | 0  | 0  |
| 1  | 1  | 0  | 1  | 1  | 0  | 0  |
| 1  | 1  | 1  | 0  | 1  | 0  | 0  |
| 1  | 1  | 1  | 1  | 0  | 1  | 0  |

可得各自的表达式如下:

 $F1 = \overline{A}_1 A_0 \overline{B}_1 \overline{B}_0 + A_1 \overline{A}_0 \overline{B}_1 \overline{B}_0 + A_1 \overline{A}_0 \overline{B}_1 B_0 + A_1 \overline{A}_0 \overline{B}_1 \overline{B}_0 + A_1 \overline{A}_0 \overline{B}_1 \overline{B}_0 + A_1 \overline{A}_0 \overline{B}_1 \overline{B}_0$ 

 $F2 = \overline{A}_{1}\overline{A}_{0}\overline{B}_{1}\overline{B}_{0} + \overline{A}_{1}A_{0}\overline{B}_{1}B_{0} + A_{1}\overline{A}_{0}B_{1}\overline{B}_{0} + A_{1}A_{0}B_{1}B_{0}$ 

 $F3 = \overline{A}_1 \overline{A}_0 \overline{B}_1 B_0 + \overline{A}_1 \overline{A}_0 B_1 \overline{B}_0 + \overline{A}_1 \overline{A}_0 B_1 B_0 + \overline{A}_1 A_0 B_1 B_0 + \overline{A}_1 \overline{A}_0 B_1 B_0$ 

#### 由此可得各自的实现电路图如下:

2.用 J-K 触发器设计一个七进制可逆计数器, 要求当 X=1 时,进行加 1计数;当 X=0 时,进行减 1计数, 并判定它们能否自启动。 解:根据题意,三个 JK 触发器分别为 Q2Q1Q0 ,可得实现上述功能的状态转



### 换图为:

# 由状态转换图可得总的卡偌图为:

| XQ2/Q1Q0/Y1Y2 | 00     | 01     | 11     | 10     |
|---------------|--------|--------|--------|--------|
| 00            | 001/00 | 010/00 | 100/00 | 011/00 |
| 01            | 101/00 | 110/00 | ***/** | 000/10 |
| 11            | 011/00 | 100/00 | ***/** | 101/00 |
| 10            | 110/01 | 000/00 | 010/00 | 001/00 |

## 由此可得各自的卡偌图。 Q0 的卡偌图为:

| XQ2/Q1Q0 | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 1  | 0  | 0  | 1  |
| 01       | 1  | 0  | *  | 0  |
| 11       | 1  | 0  | *  | 1  |
| 10       | 0  | 0  | 0  | 1  |

## Q0 的表达式为:

## Q1 的卡偌图为:

| XQ2/Q1Q0 | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 1  | 0  | 1  |
| 01       | 0  | 1  | *  | 0  |
| 11       | 1  | 0  | *  | 0  |
| 10       | 1  | 0  | 1  | 0  |

Y2 的表达式为:  $Y2 = XQ_2Q_1Q_0$ 

由 Q2Q1Q0 组成的状态方程,根据 JK 触发器的特征方程  $Q_n = J\overline{Q}_n + \overline{K}Q_n$ ,可得 J0、K0,J1、K1,J2、K2 的驱动方程,由触动方程及输出方程 Y1、Y2 可画出其电路图,同时非有效状态 111 可以进入计数器循环体,因此可自启动。

#### 三. 简答题答案;

- 1. 简述用 TTL 与非门、或非门、异或 门实现 反相器功能. 多余 输入端的 连接方法。
  TTL 与非门的余 输入端 应接高 电平,或非门的余 输入端 应接低 电平,异或门实现 反相器功能是 应将余 输入端和 输入信号并在一起。
- 1. 当晶体三极管 \_\_\_\_\_b\_\_\_时处于导通状态。
  a. 发射结和集电结均属于反向偏置; b. 发射结正向偏置,集 电结反向偏置; c. 发射结和集电给均属于正向偏置
- 2. 与晶体三极管相比, MO管具有的特点是 a,c,d 。
  - a. 输入电阻高; b. 受温度影响大; c. 便于集成; d. 电压控制元件;
  - e.极间电 容影响小
- 3. 欲将二 进制代 码翻译成输出信号 选用\_\_\_\_b\_\_\_, 欲将 输入信号 编成二进制代 码选 用\_\_\_a\_\_\_, 欲将数字系 统中多条 传输线 上的不同数字信号按需要 选择一个送到公共数据 线上选用\_\_\_c\_\_\_, 欲 实现 两个相同位二 进制数和低位 进位数的相加运算 选用\_\_\_\_e\_\_。
  - a.编码器; b.译码器; c.多路选择器; d.数值比较器;
  - e. 加法器; f.触发器; g.计数器; h.寄存器