# PROTARCH Conception d'un processeur

Josselin SCOUARNEC

Lycée La Pérouse-Kerichen Brest

2021-2022

## Table des matières

| ın | troau                                   | CTION                                                                                                                                                     |
|----|-----------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1  | Arch<br>1.1<br>1.2<br>1.3<br>1.4<br>1.5 | Philosophie                                                                                                                                               |
| 2  | 2.1<br>2.2                              | Le module REG Le module CPU Exécution                                                                                                                     |
| 3  |                                         | grammation  Le module ASM  Grammaire de l'assembleur  Directives de l'assembleur  Fonctionnement du compilateur  Le module BNF  Un langage de haut niveau |
| 4  | 4.1<br>4.2<br>4.3<br>4.4                | Le module LOG Implémentation logique Le module ELOG Simulation électronique                                                                               |
| 5  |                                         | <b>émentation Électronique</b> Portes logiques et transistors                                                                                             |
| Co | onclus                                  | ion                                                                                                                                                       |
| Bi | bliogr                                  | raphie                                                                                                                                                    |
| Dé | clarat                                  | ions préliminaires :                                                                                                                                      |
|    | let                                     | t1 = [ 2;4;5;0;4;4;4 ];; (* /!\ confusion : l'élu est 4 avec 4 voix *) t2 = [ 1;2;3;4;6;2;3;3 ];; t len tab = Array.length tab;; (*0(1)*)                 |

## Introduction

#### Architecture

- 1.1 Philosophie
- 1.2 Schéma général
- 1.3 Instructions et encodage

| MOV/ALU | Source |   |   | Dest |   |   | Condition |   |   |
|---------|--------|---|---|------|---|---|-----------|---|---|
| 9       | 8      | 7 | 6 | 5    | 4 | 3 | 2         | 1 | 0 |

|      | 1        |               | ı               |
|------|----------|---------------|-----------------|
| Code | Fonction | Source / Dest | Condition       |
| 000  | ADD      | NIL           | Vrai            |
| 001  | SUB      | A             | A = 0           |
| 010  | INC      | В             | A < 0           |
| 011  | DEC      | С             | A > 0           |
| 100  | AND      | PC            | Faux            |
| 101  | OR       | ADR           | $A \neq 0$      |
| 110  | XOR      | MEM           | $A \geqslant 0$ |
| 111  | SHT      | IMM           | $A \leqslant 0$ |

#### 1.4 Exécution et flux des données

#### 1.5 Extensions éventuelles

-Condition de comparaison A-B au lieu de A-0 -Remplacer C par un stack -Interruptions -Version 12bits -Version 16bits

# Émulation

- 2.1 Le module REG
- 2.2 Le module CPU
- 2.3 Exécution

## Programmation

- 3.1 Le module ASM
- 3.2 Grammaire de l'assembleur
- 3.3 Directives de l'assembleur
- 3.4 Fonctionnement du compilateur
- 3.5 Le module BNF
- 3.6 Un langage de haut niveau

## Simulation

- 4.1 Le module LOG
- 4.2 Implémentation logique
- 4.3 Le module ELOG
- 4.4 Simulation électronique

# Implémentation Électronique

5.1 Portes logiques et transistors

## Conclusion

## Bibliographie

 $[1] \ \ Robert\ BARUCH.\ Building\ a\ RISC-V\ processor\ out\ of\ LSI\ logic.\ https://github.com/RobertBaruch/Imarv.$