## 1 Lezione del 03-12-24

# 1.1 Interfacce parallele

#### 1.1.1 Interfacce di ingresso senza handshake

Iniziamo a vedere le interfacce parallele di **ingresso** senza handshake. Queste scambiano interi byte col processore, attraverso un solo registro. Non c'è quindi nessuna linea di indirizzo, l'intero registro va direttamente al processore su una linea dati. Abbiamo poi la linea di select /s e la linea di I/O read /ior.

Il registro in uscita è forchettato da una tri-state in modo da mantenere ad alta impedenza l'uscita del registro RBR quando il processore non sta leggendo dall'interfaccia. Inoltre, non vorremo nemmeno che il registro RBR si trovi a leggere dati quando il processore non sta leggendo.

Possiamo quindi ricavare, dal select e l'I/O read attraverso una porta NOR, un segnale di enable sia per la porta tri state che per il registro: quando entrambi sono bassi, si legge dal lato dispositivo dell'interfaccia all'interno del registro, e si restituisce l'uscita del registro al processore.

Notiamo che l'aggiornamento dell'RBR avviene al *fronte di salita* dell'enabler (quindi di /ior), quindi una volta sola per ogni lettura.

#### 1.1.2 Interfacce di uscita senza handshake

L'interfaccia parallela di **uscita** senza handshake è simile: si ha sempre un solo registro, TBR, che memorizza le linee dati in entrata qundo sono entrambi bassi il select e l'I/O write (/iow), cosa ricavata attraverso un'altra porta NOR. Notiamo che in questo caso TBR campiona sul *fronte di discesa* dell'enabler (quindi di /iow), anziché di salita.

Vediamo la descrizione Verilog:

```
// un'interfaccia parallela di ingresso senza handshake su 8 bit
module parallel_in(s_, ior_, d7_d0, byte_in);
input s_, ior_;
output[7:0] d7_d0;
input[7:0] byte_in;

reg[7:0] RBR;

wire e;
assign e = {s_, ior_} == 2'B00;

assign d7_d0 = e ? RBR : 8'BX;

always @(posedge e) RBR <= byte_in;;
endmodule</pre>
```

### 1.1.3 Interfacce di ingresso/uscita senza handshake

Le intefacce di ingresso/uscita senza handshake si costruiscono unendo due interfacce, una di ingresso e una di uscita (e appunto dette **sottointerfacce** di ingresso e uscita), e selezionando l'interfaccia giusta attraverso un bit di indirizzo (a0). Il select per la selezione viene generato da una semplice rete combinatoria che prende in ingresso il /s globale e il bit di indirizzo, con tabella di verità: Dove /si è il select della sottointerfaccia di ingresso, e /so il select della sottointerfaccia di uscita. Come vediamo dall'esempio,

| /s | /a0 | /si | /so |
|----|-----|-----|-----|
| 1  | -   | 1   | 1   |
| 0  | 0   | 0   | 1   |
| 0  | 1   | 1   | 0   |

solitamente si mette a indirizzo **pari** la porta di *ingresso*, e a indirizzo **dispari** la porta di *uscita*.

Notiamo che un montaggio alternativo si ottiene ignorando il bit di indirizzo e accedendo direttamente alle due sottointerfacce con un unico select. A questo punto sarà compito del processore discriminare fra /ior e /iow per selezionare la sottointerfaccia desiderata.

Vediamo la descrizione Verilog:

```
// un'interfaccia parallela di ingresso senza handshake su 8 bit
module parallel_in(s_, ior_, d7_d0, byte_in);
input s_, ior_;
output [7:0] d7_d0;
input [7:0] byte_in;

reg[7:0] RBR;

wire e;
assign e = {s_, ior_} == 2'B00;

assign d7_d0 = e ? RBR : 8'BX;

always @(posedge e) RBR <= byte_in;;
endmodule</pre>
```

## 1.1.4 Interfacce di ingresso/uscita

Possiamo combinare le interfacce senza handshake viste finora in un unica interfaccia di ingresso/uscita. In questo caso i registri RBR e TBR verranno unificati, a quanto visto dal processore, in un unico registro RTBR, mentre i registri di stato RSR e TSR verranno unificati in un unico RTSR.

In Verilog, mostrando un esempio con calcolo esplicito dei select (sulla base dell'LSB dell'offset) e uno a connessione diretta:

```
1 // un'interfaccia parallela di ingresso e uscita senza handshake su
2 // 8 bit
4 // a due buffer
5 module parallel_inout_2buf(s_, ior_, iow_, a0, d7_d0, byte_in,
                                                                byte_out);
    input s_, ior_, iow_;
   input a0;
   inout [7:0] d7_d0;
   input [7:0] byte_in;
10
   output [7:0] byte_out;
11
12
   wire sr_;
13
14
   assign sr_ = !({s_, a0} == 2'B00);
   wire sw_;
  assign sw_{=} = !({s_{-}, a0} == 2'B01);
```

```
parallel_in in (
19
     .s_(sr_), .ior_(ior_), .d7_d0(d7_d0), .byte_in(byte_in)
20
21
22
    parallel_out out (
23
     .s_{s}(sw_{s}), .iow_{s}(iow_{s}), .d7_{d0}(d7_{d0}), .byte_{out}(byte_{s})
24
25
26 endmodule
27
28 // a buffer singolo
29 module parallel_inout_1buf(s_, ior_, iow_, d7_d0, byte_in, byte_out);
   input s_, ior_, iow_;
   inout [7:0] d7_d0;
31
   input [7:0] byte_in;
   output [7:0] byte_out;
33
34
35
   parallel_in in (
     .s_(s_), .ior_(ior_), .d7_d0(d7_d0), .byte_in(byte_in)
36
37
38
    parallel_out out (
39
     .s_{s}, .iow_{iow}, .d7_{d0}(d7_{d0}), .byte_{out}(byte_out)
40
41
42 endmodule
```

### 1.1.5 Interfacce di ingresso con handshake

Ricordiamo la visione funzionale delle interfacce di ingresso con handshake: dovremo avere i registri RBR e RSR, da cui ricaviamo il flag FI lato processore, mentre lato dispositivo dovremo avere sia le linee di ingresso dati che le linee di handshake, che assumiamo essere in forma /dav e rfd.

L'interfaccia si implementa quindi come una combinazione di una rete combinatoria, come avevamo visto per le interfacce senza handshake, per la generazione degli enable, e una rete sequenziale per la gestione degli handshake.

Il processore potrà accedere in lettura sia al RBR che al RSR: questo si discrimina attraeverso un bit di indirizzo (a0). Si ha quindi la rete combinatoria per la generazione degli enable, dove eb è l'enable del buffer e es è l'enable del registro di stato:

| /s | /ior | /a0 | /es | /eb |
|----|------|-----|-----|-----|
| 0  | 0    | 0   | 1   | 0   |
| 0  | 0    | 1   | 0   | 1   |
|    |      |     | 0   | 0   |

Vediamo la descrizione Verilog:

```
input [7:0] byte_in;
13
14
    wire e_b, e_s;
15
    hs_parallel_in_comb comb (
17
      .s_(s_), .ior_(ior_), .a0(a0),
      .e_b(e_b), .e_s(e_s)
18
    );
19
20
    wire[7:0] rbr;
21
    wire fi;
22
23
24
    hs_parallel_in_seq seq (
     .clock(clock), .reset_(reset_),
25
      .dav_(dav_), .rfd(rfd), .e_b(e_b),
27
      .byte_in(byte_in), .fi(fi), .rbr(rbr)
    );
28
29
    assign d7_d0 = e_b ? rbr:
30
                    e_s ? {7'BZ, fi}:
31
                    /*dc*/8'BZ;
32
33 endmodule
34
35 module hs_parallel_in_seq(clock, reset_,
                              e_b, dav_, rfd, byte_in, fi, rbr);
    input clock, reset_;
38
    input e_b;
39
40
    input dav_;
41
    output rfd;
42
43
    reg RFD;
44
    assign rfd = RFD;
45
46
47
    input [7:0] byte_in;
48
49
    output fi;
50
51
    reg FI;
    assign fi = FI;
52
53
    output[7:0] rbr;
54
55
    reg[7:0] RBR;
56
57
    assign rbr = RBR;
    reg[1:0] STAR;
60
    localparam
      s0 = 2'B00,
61
      s1 = 2'B01,
62
     s2 = 2'B10,
63
     s3 = 2'B11;
64
65
    always @(reset_) if(reset_ == 0) #1 begin
66
     RFD <= 1;
67
      FI <= 0;
      STAR <= s0;
69
70
    end
always @(posedge clock) if(reset_ == 1) #3 begin
```

```
casex (STAR)
73
         s0: begin
74
           RFD <= 1;
75
           RBR <= byte_in;</pre>
           FI <= 0;
77
           STAR <= (dav_ == 0) ? s1 : s0;
78
79
         end
         s1: begin
80
          RFD <= 0:
81
          STAR <= (dav_ == 1) ? s2: s1;
82
        end
83
84
        s2: begin
          FI <= 1;
85
          STAR \leftarrow (e_b == 1) ? s3 : s2;
         end
         s3: begin
          STAR \leftarrow (e_b == 0) ? s0 : s3;
89
90
         end
       endcase
91
92
     end
93 endmodule
94
95 module hs_parallel_in_comb(s_, ior_, a0, e_b, e_s);
    input s_, ior_, a0;
    output e_b, e_s;
     assign {e_b, e_s} = ({s_, ior_, a0} == 3'B000) ? 'B01:
99
                           ({s_, ior_, a0} = 3'B001) ? 'B10:
100
                                     don't care
101
102 endmodule
```

Notiamo che, nella sintesi, si ritarda il clock dell'interfaccia rispetto a quello del processore per evitare condizioni di *corsa* all'interfaccia.

#### 1.1.6 Interfacce di uscita con handhsake

L'interfaccia di uscita è realizzata in modo analogo: includiamo un registro TSR che contiene il flag FO lato processore, il registro TBR, e lato dispositivo le linee /dav e rfd, dove però è l'interfaccia, e non più il processore, a fare da produttore.

La struttura interna sarà del tutto simile a l'interfaccia di ingresso, con una parte combinatoria che si occupa degli enable e una parte sequenziale che si occupa degli handshake. La parte combinatoria obbedirà alla tabella di verità:

| /s | /ior | /iow | /a0 | /es | /eb |
|----|------|------|-----|-----|-----|
| 0  | 0    | 1    | 0   | 1   | 0   |
| 0  | 1    | 0    | 1   | 0   | 1   |
|    |      |      |     | 0   | 0   |

Notiamo che compare comunque la linea di uscita in quanto vogliamo leggere lo stato del TSR.

Vediamo la descrizione Verilog:

```
input a0;
7
    output dav_;
9
10
    input rfd;
    inout [7:0] d7_d0;
12
    output[7:0] byte_out;
13
14
    wire e_b, e_s;
15
    hs_parallel_out_comb comb (
16
     .s_(s_), .ior_(ior_), .iow_(iow_), .a0(a0),
17
      .e_b(e_b), .e_s(e_s)
18
19
20
21
    wire fo;
22
   hs_parallel_out_seq seq (
23
     .clock(clock), .reset_(reset_),
24
     .dav_(dav_), .rfd(rfd), .e_b(e_b),
25
      .byte_out(byte_out), .fo(fo), .d7_d0(d7_d0)
26
    );
27
28
    assign d7_d0 = e_s ? {3'BZ, fo, 4'BZ}:
                    /*dc*/8'BZ;
31 endmodule
module hs_parallel_out_seq(clock, reset_,
                               e_b, dav_, rfd, byte_out, fo, d7_d0);
34
   input clock, reset_;
35
36
   input e_b;
37
38
    output dav_;
39
   input rfd;
40
41
42
    reg DAV;
43
    assign dav_ = DAV;
44
    output[7:0] byte_out;
45
46
    input [7:0] d7_d0;
47
48
    output fo;
49
50
    reg FO;
51
    assign fo = F0;
    reg[7:0] TBR;
54
    assign byte_out = TBR;
55
56
    reg[1:0] STAR;
57
    localparam
58
     s0 = 2'B00,
59
     s1 = 2'B01,
60
     s2 = 2'B10,
61
      s3 = 2'B11;
   always @(reset_) if(reset_ == 0) #1 begin
    DAV <= 1;
  FO <= 1;
66
```

```
STAR <= s0;
67
68
69
     always @(posedge clock) if(reset_ == 1) #3 begin
70
71
      casex(STAR)
         s0: begin
72
          TBR <= d7_d0;
73
          FO <= 1;
74
           STAR \leftarrow (e_b == 1) ? s1 : s0;
75
        end
76
        s1: begin
77
          FO <= 0;
78
           STAR \leftarrow (e_b == 0) ? s2 : s1;
79
81
        s2: begin
         DAV \le 0;
           STAR <= (rfd == 0) ? s3 : s2;
83
        end
84
        s3: begin
85
          DAV <= 1;
86
           STAR <= (rfd == 1) ? s0 : s3;
87
88
       endcase
     end
91 endmodule
module hs_parallel_out_comb(s_, ior_, iow_, a0, e_b, e_s);
    input s_, ior_, iow_, a0;
    output e_b, e_s;
95
96
     assign \{e_b, e_s\} = (\{s_1, ior_1, iow_1, a0\} == 4'B0010)? 'B01:
97
                           ({s_{,} ior_{,} iow_{,} a0} == 4'B0101) ? 'B10:
                                         don't care
100 endmodule
```

#### 1.1.7 Interfacce di ingresso/uscita con handshake

Possiamo combinare le interfacce con handhshake viste finora in un unica interfaccia di ingresso/uscita. Combineremo il registro di stato in un unico registro RTSR dotato dei flag FO e FI, e useremo un bit di indirizzo (a0) per distinguere fra le porte di ingresso e uscita.

In Verilog:

```
1 // un'interfaccia parallela di ingresso e uscita con handshake su 8
3 module hs_parallel_inout(clock, reset_,
                            s_, ior_, iow_, a0, d7_d0,
5
                            dav_in_, rfd_in,
                            dav_out_, rfd_out
6
                            byte_in, byte_out);
    input clock, reset_;
8
   input s_, a0, ior_, iow_;
9
10
   input dav_in_;
11
12
   output rfd_in;
13
   output dav_out_;
   input rfd_out;
```

```
inout [7:0] d7_d0;
17
    input [7:0] byte_in;
18
    output [7:0] byte_out;
19
20
    hs_parallel_in hs_in (
21
      .clock(clock), .reset_(reset_),
22
      .s_(s_), .ior_(ior_), .a0(a0),
23
      .dav_(dav_in_), .rfd(rfd_in),
24
      .d7_d0(d7_d0), .byte_in(byte_in)
25
26
27
28
    hs_parallel_out hs_out (
      .clock(clock), .reset_(reset_),
29
      .s_(s_), .ior_(ior_), .iow_(iow_), .a0(a0),
      .dav_(dav_out_), .rfd(rfd_out),
31
      .d7_d0(d7_d0), .byte_out(byte_out)
    );
33
34 endmodule
```

#### 1.2 Interfacce seriali

Le interfacce seriali trasmettono informazioni un bit a volta. Noi ne consideriamo una versione semplificata, l'interfaccia seriale start/stop.

Dal punto di vista fisico, un interfaccia seriale trasporta informazioni su due linee:

- La linea di massa, che funge da riferimento;
- La linea **segnale**, che porta appunto il segnale riferito a massa.

Dal punto di vista logico, invece, a interessarci sarà solo la linea segnale. Questa trasporta informazioni *half duplex*, cioè da un trasmettitore a un ricevitore (la comunicazione nelle due direzioni richiede quindi due linee).

Ora, se il segnale è rappresentato da una sequenza di **marking** (1, linea in tensione) e **spacing** (0, linea a massa) trasmessi con un periodo T, il problema diventerà sincronizzare trasmettitore e ricevitore in modo che possano comunicare efficientemente.

Quello che ci interesserà stabilire sarà quindi il **tempo di bit** *T* e la **trama** del segnale. Definiamo trama una sequenza di bit che rappresenta un frammento di comunicazione: iniziamo la trama con uno spacing (**bit di start**), e seguiamo poi con un numero che va da 5 a 8, stabilito in precedenza, di **bit utili** (solitamente LSB). Infine, trasmettiamo un marking per segnalare la fine della trama (**bit di stop**).

I bit di start e di stop rappresentano un **overhead**: una trama di n bit utili è lunga almeno n+2 per segnalare inizio e fine della trama. Avremo quindi che la velocità netta della linea è  $\frac{n}{n+2}$ , che è comunque più efficiente di usare un clock secondario o effettuare un handshake per ogni bit.

Converrebbe quindi usare n arbitrariamente lunghi: purtroppo questo è fattibile fino ad un certo limite superiore, in quanto i clock di trasmettitore e ricevitore saranno necessariamente leggermente differenti in frequenza, ergo sul lungo termine si andrebbe ad accumulare un'errore troppo grande.

Infatti, l'impedenza dalla linea di trasmissione determinerà uno "smussamento" del segnale, motivo per cui preferiremo campionare ogni bit trasmesso nella posizione più centrale possibile rispetto alla sua forma d'onda. Questo significherà che, posto T il periodo del clock del trasmettitore, e  $T+\Delta T$  il periodo del clock del ricevitore, vorremo:

$$n \cdot \Delta T \le \frac{T}{2} \implies \frac{\Delta T}{T} \le \frac{1}{2n}$$

Uno standard di *interoperabilità* per le trasmissioni seriali è l EIA-RS232C, che fissa lo 0 logico a tensioni da 3V a 25V, e l'1 logico a tensione negativa da -25V a -3V.

Vediamo quindi un implementazione Verilog, usando un clock al ricevitore con periodo  $T + \Delta T = \frac{T}{16}$  per trasmissioni di trame da 10 bit (8 bit utili).

Il trasmettitore sarà il seguente:

```
1 // un trasmettitore seriale
2 module serial_transmitter(clock, reset_, dav_, rfd, byte, txd);
   input clock, reset_;
   input dav_;
   output rfd;
   output [7:0] byte;
    output txd;
    reg[9:0] BUFFER;
9
10
11
    reg RFD;
12
    assign rfd = RFD;
13
14
    reg TXD;
15
    assign txd = TXD;
16
    reg[3:0] COUNT;
17
18
    reg[1:0] STAR;
19
20
    localparam
21
    s0 = 2'B00,
     s1 = 2'B01,
22
     s2 = 2'B10;
23
24
25
   parameter mark = 1'B1, start_bit = 1'B0, stop_bit = 1'B1;
26
27
   always @(reset_ == 0) #1 begin
     RFD <= 1;
29
     TXD = mark;
30
     STAR <= s0;
31
32
   always @(posedge clock) if(reset_ == 1) #3 begin
33
     casex(STAR)
34
       s0 : begin
35
36
          RFD <= 1;
37
          COUNT <= 10;
38
          TXD <= mark;
          BUFFER <= {stop_bit, byte, start_bit};</pre>
          STAR \leftarrow (dav_ == 0) ? s1 : s0;
        end
        s1 : begin
42
         RFD <= 0;
43
         BUFFER <= {mark, BUFFER[9:1]};</pre>
44
         TXD <= BUFFER[0];
45
         COUNT <= COUNT - 1;
46
         STAR \leftarrow (COUNT == 1) ? s2 : s1;
47
        s2 : begin
         STAR \le (dav_ == 1) ? s0 : s2;
51
        end
52
      endcase
   end
54 endmodule
```

Il ricevitore, invece, sarà il seguente:

```
1 // un ricevitore seriale
2 module serial_receiver(clock, reset_, dav_, /*rfd,*/ byte, rxd);
    input clock, reset_;
    output dav_;
    // input rfd;
    output [7:0] byte;
    input rxd;
    reg[7:0] BUFFER;
9
    assign byte = BUFFER;
10
11
12
   reg DAV;
13
   assign dav_ = DAV;
15
    reg[4:0] WAIT;
   reg[3:0] COUNT;
17
18
    reg[1:0] STAR;
19
    localparam
     s0 = 2'B00,
20
      s1 = 2'B01,
21
      s2 = 2'B10,
22
23
      s3 = 2'B11;
24
   parameter start_bit = 1'B0;
25
    always @(reset_ == 0) #1 begin
27
     DAV <= 1;
28
     STAR <= s0;
29
    end
30
31
    always @(posedge clock) if(reset_ == 1) #0 begin
32
     casex(STAR)
33
        s0 : begin
         DAV <= 1;
          COUNT <= 8;
37
          WAIT <= 23;
          STAR <= (rxd == start_bit) ? s2 : s0;
38
39
       end
       s1 : begin
40
         BUFFER <= {rxd, BUFFER[7:1]};</pre>
41
          COUNT <= COUNT - 1;
42
43
          WAIT <= 15;
          STAR <= (COUNT == 1) ? s3 : s2;
45
        s2 : begin
          WAIT <= WAIT - 1;
47
          STAR <= (WAIT == 1) ? s1 : s2;
48
49
        end
        s3 : begin
50
         DAV <= 0;
51
          WAIT <= WAIT - 1;
52
          STAR <= (WAIT == 1) ? s0 : s3;
53
        end
54
      endcase
    end
57 endmodule
```

E l'intera interfaccia, ricavata a partire da un interfaccia di ingresso uscita parallela

con handshake (che approvigiona un trasmettitore e un ricevitore seriali):

```
1 // un'interfaccia seriale di ingresso e uscita
2 module serial_interface(clock, reset_,
                            s_{-}, ior_{-}, iow_{-}, a0, d7_{-}d0,
                            rxd, txd);
    input clock, reset_;
    input s_, a0, ior_, iow_;
    wire dav_in_;
8
    wire rfd_in;
9
10
    wire dav_out_;
11
12
   wire rfd_out;
13
    inout [7:0] d7_d0;
15
    wire[7:0] byte_in;
    wire[7:0] byte_out;
17
18
    input rxd;
19
    output txd;
20
    reg rec_clock;
21
22
   reg tra_clock;
23
24
    initial begin
     rec_clock = 0;
25
26
      tra_clock = 0;
27
28
    always #1 rec_clock = ~rec_clock;
29
    always #16 tra_clock = ~tra_clock;
30
31
   hs_parallel_inout parallel (
32
     .clock(clock), .reset_(reset_),
33
34
     .s_{s_{1}}, .ior_{ior_{1}}, .iow_{iow_{1}}, .a0(a0), .d7_{d0}(d7_{d0}),
     .dav_in_(dav_in_), .rfd_in(rfd_in),
      .dav_out_(dav_out_), .rfd_out(rfd_out),
37
      .byte_in(byte_in), .byte_out(byte_out)
    );
38
39
    serial_receiver receiver (
40
     .clock(rec_clock), .reset_(reset_),
41
      .dav_(dav_in_), .byte(byte_in),
42
      .rxd(rxd)
43
    );
44
45
    serial_transmitter transmitter (
47
      .clock(tra_clock), .reset_(reset_),
      .dav_(dav_out_), .rfd(rfd_out), .byte(byte_out),
48
49
      .txd(txd)
   );
50
51 endmodule
```