## Trabalho Prático OC2:

## 1202

Segunda entrega : Pipeline & Multiplicação.

Lucas Starling, Semar Augusto, Pedro Militão, Igor Marques.

## Introdução:

Para a segunda entrega do trabalho prático foi pedido a implementação em verilog do processador I2O2 com pipeline e operação de multiplicação em quatro ciclos.

## Desenvolvimento:

Para alterar o I2O2 básico, sem memória de instruções ou pipeline, a estrutura do código principal foi alterada. Para essa entrega o código não mais conta com uma máquina de estados que controla os estágios do processamento, visto que devido ao pipeline todos os estágios ocorrem ao mesmo tempo para instruções diferentes. O código final foi feito a partir do *Pipeline.v*, disponibilizado no pacote de arquivos para o trabalho, com alterações para incluir as demais operações: *Slti, And, Andl, Or, Orl, Xor, Xorl, Addl, Subl e Multiplicação*. As alterações para as operações *Slti, And, Andl, Or, Orl, Xor, Xorl, Addl e Subl* são simplesmente adição de testes condicionais dos bits 15 a 12 da instrução e atribuição em *saida\_alu* da operação correta.

Por fim foi implementada a multiplicação, devido a essa ser uma operação que dura quatro ciclos, em um módulo diferente de *Execute*. Quando uma multiplicação é detectada o Decode atualiza a nova variável *IRMO* e uma *flag "mult"*, e quando isso ocorre uma série de quatro novos *always* são ativados. Os novos laços rodam quando o clock está em posedge e o estágio anterior da multiplicação foi concluído. No último estágio *saida\_ulaW* recebe o valor da multiplicação entre os operandos. Esse valor segue para a o writeback normalmente como modelado no projeto base.

```
122
123
124 □ begin
125
126 | mult <= 1;
127
128 | end
129 □ begin
130
131 | IRE <= IRD;
131
132
133 - end
134
135
```

```
always@(posedge clk[25]) // YO
185
186
      ⊟begin
187
            if(START == 1 && KEY[0] == 1 && mult == 1)
188
            begin
      189
                 mult1 <= 1;
190
                 IRM1 <= IRM0;</pre>
191
            end
192
            else if(START == 1 \&\& KEY[0] == 1 \&\& mult == 0)
193
      ڧ
            begin
194
                mult1 <= 0;
            end
195
       end
196
197
198
        always@(posedge clk[25]) // y1
199
      ⊟begin
200
201
            if(START == 1 && KEY[0] == 1 && mult1 == 1)
      \dot{\Box}
            begin
202
                 mult2 <= 1;
203
                 IRM2 <= IRM1;</pre>
204
            end
205
            else if(START == 1 \&\& KEY[0] == 1 \&\& mult1 == 0)
206
      begin
207
                 mult2 <= 0;
208
            end
209
       end
210
211
        always@(posedge clk[25]) // y2
212
      □begin
213
            if(START == 1 && KEY[0] == 1 && mult2 == 1)
      214
            begin
215
                 mult3 <= 1;
216
                 IRM3 <= IRM2;
217
            end
            else if(START == 1 && KEY[0] == 1 && mult2 == 0)
218
219
220
      Ė
            begin
                 mult3 <= 0;
            end
221
222
       end
223
224
        always@(posedge clk[25]) // y3
225
      □begin
226
            if(START == 1 && KEY[0] == 1 && mult3 == 1)
227
            begin
      Θ
228
                 IRW <= IRM3;
229
                 saida_ulaW <= R1E * R2E;
            end
230
231
       end
232
```

Simulação em ModelSim:

