Спецификация приемника SLканала

========

# Оглавление

| писание1                  |
|---------------------------|
| писание SL-канала 1       |
| писание верхнего уровня   |
| Входные сигналы           |
| Выходные сигналы          |
| Двунаправленные сигналы   |
| рограммная модель         |
| Регистр конфигурации      |
| Регистр состояния         |
| Регистр полученных данных |

#### Описание

Данный проект подразумевает реализацию RTL-описания на языке Verilog одноканального приемника SL-канала.

### Описание SL-канала

SL - канал - последовательный однонаправленный канал обмена данными, разработанный для внутриплатного и межплатного обмена информацией. Обмен данными типа "точка-сточкой". Канал состоит из двух линий: линии единиц и линии нулей. Пассивный уровень на линиях - единица. В случае передачи данных каждый разряд кодируется отрицательным импульсом на соответствующей линии. Информация передается словами произвольной разрядности младшими разрядами вперед. Предпоследний разряд - четность. Передатчик вычисляет четность таким образом, чтобы количество импульсов на линии единиц с учетом разряда четности было нечетным, а на линии нулей - четным. Приемник контролирует четность индивидуально по каждой линии. Последним импульсом является синхроимпульс, представляющий собой отрицательные импульсы по обоим линиям одновременно. Синхроимпульс означает, что передача закончена. Не допускается перекрытия информационных импульсов во время передачи.



Рисунок 1. Временная диаграмма SL-канала

Типичная рабочая частота передатчика, спроектированного в синхронном стиле, составляет от 500кГц до 1МГц. Пауза между информационными битами равна длительности отрицательного импульса.

# Описание верхнего уровня

### Входные сигналы

Общие сигналы

- rst\_n асинхронный общий сигнал сброса
- clk сигнал тактовой частоты
- serial\_line\_zeroes\_a асинхронный вход линии нулей SL-канала
- serial\_line\_ones\_a асинхронный вход линии единий SL-канала
- [15:0]wr\_config\_w

### Выходные сигналы

- [15:0]status\_w,
- [31:0]data\_w,
- [15:0]r\_config\_w;

## Двунаправленные сигналы

Отсутствуют.

# Программная модель

Пользователю для работы доступно несколько регистров: . Конфигурационный . Статусный . Полученных данных

## Регистр конфигурации

Таблица 1. Назначение разрядов регистра config\_r

| 0   | 1       | 2 | 3 | 4 | 5        | 6        | 7    | 8    | 9    | 10   | 11   | 12   | 13   | 14   | 15 |
|-----|---------|---|---|---|----------|----------|------|------|------|------|------|------|------|------|----|
| PCE | BC[5:0] |   |   |   | MOD<br>E | IRQ<br>M | Res* |    |

Описание разрядов регистра config\_r

- 1. PCE parity check enable, разрешение контроля четности(PCE = 1), или запрещение(PCE = 0)
- 2. BC bit count, количество бит в слове
- 3. MODE выбор режима работы модуля в качестве применика(MODE = 0), или передатчика(MODE = 1)
- 4. IRQM interrupt request mode, разрешение(IRQM = 1) или запрещение(IRQM = 0) работы прерываний модуля

## Регистр состояния

Таблица 2. Назначение разрядов регистра status\_r

| 0   | 1   | 2    | 3   | 4   | 5   | 6    | 7    | 8    | 9    | 10   | 11   | 12   | 13   | 14   | 15   |
|-----|-----|------|-----|-----|-----|------|------|------|------|------|------|------|------|------|------|
| WLC | WRP | Res* | WRF | PEF | LEF | Res* |

Описание разрядов регистра status\_r

- 1. WLC word length check, результат проверки длины полученного слова на равенство значению BC регистра config\_r, WLC = 1, если значения не равны
- 2. WRP word receiving process, флаг идущего процесса приема слова по SL-каналу
- 3. Res\* Зарезервированно

- 4. WRF word received flag, флаг успешно завершенного приема слова
- 5. PEF parity error flag, флаг наличия(PEF = 1) ошибки четности принятого слова
- 6. LEF level error on line flag, флаг наличия ошибки уровня напряжения на линии SLканала

# Регистр полученных данных

buffered\_data\_r[31:0]