# PROCESADORES VECTORIALES SEGMENTADOS

Víctor Viñals Yúfera y Jesús Alastruey Benedé

# Multiprocesadores

Curso 2019-20

3º Grado en Ingeniería Informática

Especialidad Ingeniería de Computadores

- □ Basado en los apuntes de la asignatura "Procesadors Vectorials" de la profesora Montserrat Peirón Guardia, Facultat d'Informàtica de Barcelona (FIB), UPC.
- ☐ Algunas transparencias tomadas de cursos de los profesores José María LLabería y Mateo Valero Cortés, FIB, UPC.
- □ Basada en la asignatura "Fundamentos de Arquitecturas Paralelas", de Ingeniería informática, impartida desde el Curso 1995-96 hasta el 2012-13.



#### **OBJETIVOS**

- (1) ↓ tiempo de ejecución de una aplicación
- (2) ↑ productividad múltiples usuarios
- (3) ↑ productividad aplicaciones multihilo
  - servidores web, bases de datos, ...
- Consecuencias
- Hardware
- Compilación
- Software
- (4) Tolerancia a fallos: p.ej. sistemas navegación de un avión
- (5) Simplificar componentes y especializar función. Por ejemplo: sistemas empotrados en-chip (teléfono móvil)



#### CONSECUENCIAS

# HARDWARE para (1, 2, 3)

- □ Combinación de:
  - $\checkmark$  ejecutar varias instrucciones por ciclo  $\rightarrow$  ILP
  - ✓ la misma instrucción opera sobre varios datos → SIMD
  - $\checkmark$  un procesador ejecuta varios hilos (*threads*)  $\rightarrow$  MT
  - ✓ muchos procesadores interconectados → MIMD
- ☐ Mucha memoria accesible desde los procesadores con gran ancho de banda
- ☐ Mucho disco accesible desde la memoria con gran ancho de banda (entrada/salida)

#### AMD EPYC Rome



Figura: Linley Gwennap. AMD Rome Ruins Intel Hegemony. Microprocessor Report. Agosto 2019.

#### **CONSECUENCIAS**

# **COMPILACIÓN**

- Extracción automática de paralelismo a partir de códigos secuenciales
  - √ vectorización → SIMD
  - ✓ paralelización → MIMD

Por ejemplo: <a href="https://godbolt.org/z/B67Rxu">https://godbolt.org/z/B67Rxu</a>

SOFTWARE: modelos de Programación Paralela

- ☐ Paralelismo vectorial: FORTRAN 90
- ☐ Paralelismo de datos: p.ej. High Performance FORTRAN
- ☐ Single-program, multiple-data (SPMD): Co-Array FORTRAN
- ☐ Memoria compartida:
  - ✓ OpenMP <http://www.openmp.org>
  - ✓ Pthreads (ANSI/IEEE POSIX std. 1003.1)
  - ✓ Java
  - ✓ Intel Threading Building Blocks (TBB) en C++
  - ✓ C11, C++11, ...
- ☐ Paso de mensajes:
  - ✓ MPI
  - **√** ...

# OBJETIVO (1): ↓ Tex de una aplicación Supercomputación

- Aplicaciones numéricas
  - ✓ predicción meteorológica, dinámica de fluidos, dinámica molecular, alineamiento genético
  - ✓ simulación aerodinámica ala, estacionario: 10<sup>18</sup> operaciones doble precisión ala, turbulencia: 10<sup>20</sup> DP FLOPs avión, turbulencia: 10<sup>23</sup> DP FLOPs
  - ✓ ¡Y muchas más!, ver p.ej. <a href="http://www.bsc.es/index.php">http://www.bsc.es/index.php</a>
    computer, earth and life sciences
- ☐ Estructuras de datos: grandes matrices densas o dispersas
- ☐ Tipos de datos: generalmente números reales (coma flotante), 32/64 bits, IEEE 754
- ☐ "Pocos" bucles con muchas iteraciones
- ☐ Tiempo de ejecución limitado por el cálculo *compute-bound* o por el acceso a memoria *memory-bound*
- □ Paralelismo de datos
  - = Supercomputadores numéricos

# 1.2 RENDIMIENTO DE UNA SUMA DE VECTORES EN PROCESADORES ESCALARES

### CÓDIGO

DO I = 
$$1$$
, max

$$C(I) = A(I) + B(I)$$

**ENDDO** 

### **S**EGMENTACIÓN

@ dst. salto

instrucciones enteros (alu, mem)

| F | D/L | ALU | MEM | ERi |
|---|-----|-----|-----|-----|

$$T_c = 0.5 \text{ ns} \rightarrow F = 2 \text{ GHz}$$

instrucciones coma flotante

Saltos no retardados

U1 U2 ERf

Todos los cortos necesarios

F: fetch

D/L: decod. y lect. operandos en Rx

Riesgos en D/L ALU: operaciones enteras

MEM: acceso a memoria

ERx: escritura en registros

U1, U2: operaciones coma flotante

1. INTRO.

# 1.2 RENDIMIENTO DE UNA SUMA DE VECTORES EN PROCESADORES ESCALARES

#### PROCESADOR SEGMENTADO

Rcont =  $\max$ ; Ra, Rb, Rc = &A, &B, &C



# CÓDIGO Y DATOS cargados en caches

- ☐ Ciclos / iteración =
- $\Box$  CPF(ciclos/flop) =
- $\Box$  TPF(ns/flop) =
- $\Box$  R(MFLOPS) =

# 1.2 RENDIMIENTO DE UNA SUMA DE VECTORES EN PROCESADORES ESCALARES

### REORDENANDO CÓDIGO

- O bu: LD F1, M[Ra]
- □ 2: ADD Ra, #8
- O 3: LD F2, M[Rb]
- □ 4: ADD Rb, #8
- → 5: **ADDF** F3, F1, F2
- O 6: ST M[Rc], F3
- □ 7: ADD Rc, #8
- □ 8: DEC Rcont
- □ 9: BNE bu
  [--]



☐ Un flop/iteración (instr. →)

$$TPF = 5 \text{ ns}, R = 200 \text{ MFLOPS}$$

rendimiento máximo: 2 GFLOPS

☐ Sobrecarga (overhead) del bucle:

lectura y escritura de operandos (instr. 0)

control de bucle y punteros (instr. □)

# 1.2 RENDIMIENTO DE UNA SUMA DE VECTORES EN PROCESADORES ESCALARES

### DESENROLLANDO D = 4

- O bu: LD F10, M[Ra]
- O 2: LD F11, M[Ra+8]
- O 3: LD F12, M[Ra+16]
- O 4: LD F13, M[Ra+24]
- O 5: LD F20, M[Rb]
- O 6: LD F21, M[Rb+8]
- O 7: LD F22, M[Rb+16]
- O 8: LD F23, M[Rb+24]
- → 9: **ADDF** F30, F10, F20
- → 10:**ADDF** F31, F11, F21
- → 11:**ADDF** F32, F12, F22
- → 12:**ADDF** F33, F13, F23
- O 13: ST M[Rc], F30
- O 14: ST M[Rc+8], F31
- O 15: ST M[Rc+16], F32
- O 16: ST M[Rc+24], F33
- □ 17: ADD Ra, #32
- □ 18: ADD Rb, #32
- □ 19: ADD Rc, #32
- □ 20: SUB Rcont, #4
- □ 21: BNE bu

[--]

- ☐ Ciclos / iteración =
- $\Box$  CPF(ciclos/flop) =
- $\Box$  TPF(ns/flop) =
- $\Box$  R(MFLOPS) =

# 1.2 RENDIMIENTO DE UNA SUMA DE VECTORES EN PROCESADORES ESCALARES

#### Desenrollando $D = \infty$

- O LD F1n, M[Ra+n\*8]
- O LD F2n, M[Rb+n\*8]

[---]

**→ ADDF** F3n, F1n, F2n

[----]

O ST M[Rc+n\*8], F3n



# ¡ IRREALIZABLE! → 3 x max registros

- $\Box$  CPF(ciclos/flop) =
- $\Box$  TPF(ns/flop) =
- $\Box$  R(MFLOPS) =

# 1.2 RENDIMIENTO DE UNA SUMA DE VECTORES EN PROCESADORES ESCALARES

#### PROCESADOR SUPERSEGMENTADO



 $Tc = 0.25 \text{ ns} \rightarrow 4 \text{ GHz}$ 

### coma flotante:

| F1 | F2 | D1 | D2 | U1 | U2 | U3 | U4 | ER |
|----|----|----|----|----|----|----|----|----|
|----|----|----|----|----|----|----|----|----|



- 8: ST M[Rc], F3; inicializamos
- 9: BNE bu ; Rc con 8 menos!

[--]

11

# 1.2 RENDIMIENTO DE UNA SUMA DE VECTORES EN PROCESADORES ESCALARES

#### PROCESADOR SUPERESCALAR

□ Cambiamos el control

Mantenemos rutas de datos (≈ coste)

$$T_c = 0.5 \text{ ns} \rightarrow 2 \text{ GHz}$$

- ☐ Suponemos grado 2: se buscan dos instrucciones por ciclo
- ☐ Pero sólo se ejecutan en paralelo si utilizan las dos rutas de datos: entera y coma flotante
- ☐ Hay que planificar para formar parejas de instrucciones sin dependencias entera-coma flotante
- ☐ El efecto es "esconder" los ciclos de ejecución de ADDF
- □ Ciclos/FLOP

|                 | d = 1 | d = 4 | $d = \infty$ |
|-----------------|-------|-------|--------------|
| Ciclos/<br>FLOP | 9     | 4.5   | 3            |

# 1.2 RENDIMIENTO DE UNA SUMA DE VECTORES EN PROCESADORES ESCALARES

# RESUMEN

☐ TPF obtenidos en los diferentes casos en ns (entre paréntesis, la velocidad R en MFLOPS)

|                             | d = 1   | d = 4   | <b>d</b> = ∞ | Tc<br>ns |
|-----------------------------|---------|---------|--------------|----------|
| <b>Segmentado</b>           | 5       | 2.75    | 2            | 0.5      |
| R <sub>max</sub> = 2 GFLOPS | (200)   | (363.6) | (500)        |          |
| <b>Supersegmentado</b>      | 2.75    | 1.4375  | 1            | 0.25     |
| R <sub>max</sub> = 4 GFLOPS | (363.6) | (695)   | (1000)       |          |
| Superescalar                | 4.5     | 2.25    | 1.5          | 0.5      |
| R <sub>max</sub> = 2 GFLOPS | (222)   | (444)   | (666)        |          |

# 1.3 VERSIÓN VECTORIAL DE LA SUMA DE VECTORES

bu: LD **F11**, M[Ra] F12, M[Ra+8] LD LV **V1**, M[Ra] F1N, M[Ra+(N-1)\*8]LD LD **F21**, M[Rb] **V2**, M[Rb] LV LD F22, M[Rb+8] LD F2N, M[Rb+(N-1)\*8]**ADDV V3, V1, V2 ADDF F31, F11, F21** SV **V3**, M[Rc] **ADDF** F32, F12, F22 ADDF F3N, F1N, F2N Ra, #N\*8 ADD Rb, #N\*8 ADD ST M[Rc], **F31** ADD Rc. #N\*8 ST M[Rc + (N-1)\*8], F3NRa, #N\*8 ADD Rb. #N\*8 ADD max/N iteraciones Rc, #N\*8 **ADD** cuerpo-N SUB Rcont, #N desenrollado **BNE** bu

- ☐ 1 instrucción vectorial corresponde a N instrucciones del bucle N-desenrollado
  - ✓ Instrucciones por Iteración =
  - ✓ Ancho de Banda con Memoria =
  - ✓ Tiempo de ejecución =

# 2. EXTENSIÓN VECTORIAL DE UNA ARQUITECTURA LD/ST

# 2.1 ARQUITECTURA Y ORGANIZACIÓN

- ☐ Primeros supercomputadores tipo CISC (M-M)
  - ✓ instrucción compleja: ADDV @md, @mf1, @mf2
     lee dos flujos desde memoria
     calcula
     escribe el flujo resultado hacia memoria
  - ✓ Organización segmentada



- Latencia de obtención de operandos muy grande, sobre todo para paso no secuencial.
   Es difícil encadenar
- CDC Star 100 ('72), TI ASC ('72)
- ☐ Después, y en la actualidad, filosofía RISC (R-R), o sea, desacoplar instrucciones de cálculo y de acceso a memoria:
  - ✓ Instr. vectoriales de acceso a memoria para carga/descarga de registros vectoriales: LV, SV
  - ✓ Instr. vectoriales de cálculo sobre los registros vectoriales: ADDV
  - ✓ VLR: Vector Length Register
     n° de elementos a procesar
     p.ej. para vectores de 64 elementos necesito 6 + 1 bits
  - ✓ VMR: Vector Mask Register impide que algunas operaciones se realicen

→ Ventajas de un repertorio vectorial:

# Compacto

✓ Una instrucción pequeña codifica N operaciones

### Expresivo:

La instrucción indica al hardware

- ✓ que las operaciones son independientes
- ✓ el número de operaciones
- el "patrón" de acceso a memoria:
   en secuencia (stride = 1 elemento)
   o
   a saltos (stride > 1 elemento)

#### Escalable

 ✓ el mismo binario puede ejecutarse en una o varias "pistas" segmentadas (parallel pipelines or lanes)

# Bajo consumo de energía

- ✓ Ahorramos energía en el acceso a la memoria de instrucciones y en la decodificación (1/N)
- Cuando se ejecutan las operaciones de una instrucción vectorial no hay que gastar energía en comprobar dependencias

# 2.2 REPERTORIO BÁSICO DE INSTRUCCIONES

 $\Box$  Ejemplo: DLX $\underline{V}^1$  Diagrama de flujo de la ALMa<sup>2</sup>



Simple precisión: addv. F doble precisión: addv. D

<sup>1. [</sup>HePa12]: Appendix G

<sup>2.</sup> ALMa: Arquitectura de Lenguaje Máquina (en inglés ISA, Instruction Set Architecture)

# 2.2 REPERTORIO BÁSICO DE INSTRUCCIONES

#### **EJEMPLOS**

; 
$$VLR = r2_{6:0} \in \{0:64\}$$



$$\forall 0, [r3]$$
;  $\forall 0.i = mem [r3 + i*8]$ 

[r5], 
$$V4$$
; mem [r5 +  $i*8$ ] =  $V4.i$ 

**addv** 
$$V1, V2, V3$$
 ;  $V1.i = V2.i + V3.i$ 

# addsv

**subsv** V1, f0, V3 ; V1.
$$i = f0 - V3.i$$

**subvs** 
$$V1, V3, f5$$
 ;  $V1.i = V3.i - f5$ 

| VLR   | acción <sup>a</sup> |             |
|-------|---------------------|-------------|
| 0     | NOP                 |             |
| 1     | i = 0:0             |             |
| 2     | i = 0:1             | i = 0:VLR-1 |
| • • • |                     | 1 O.VERT    |
| 64    | i = 0.63            |             |
| 65    |                     |             |
| • • • | i = 0.63            |             |
| 127   |                     |             |

a. nº elementos a procesar = max (VLR mod 64, 64 x VLR div 64)

```
integer i, max

parameter (max = multiplo de 64)

real*8 C(max), A(max), B(max)

do i= 1, max

    C(i) = A(i) + B(i)

enddo
```

Suponemos registros enteros inicializados:

$$R_A = &A(0), R_B = &B(0), R_C = &C(0), R_{cont} = max, R_{64} = 64$$

#### 2.3. ORGANIZACIÓN Y SEGMENTACIÓN

# **SIMD: Single Instruction Multiple Data**



- □ Extensiones Multimedia: Intel *MMX* (1982), luego Intel *SSE* 
  - ✓ Vectores cortos
  - ✓ No hay registro VLR: la longitud vectorial va en el CO



- ✓ Freescale/Apple/IBM *Altivec*, SPARC *VIS*, ARM *Neon*
- □ Extensiones Vectoriales: Intel AVX (4 real\*8, 8 real\*4, ...)
  - ✓ Soporte hw: ALUs replicadas y BR vectorial (BRV)
  - ✓ BRV de AVX  $\rightarrow$  8 registros de 256 bits (YMM $\theta$ -7)

# ☐ Procesadores Matriciales (Array Processors)

Históricamente fueron los primeros:

- ✓ Solomon computers
   (Westinghouse Electric Corporation, 1960-62)
   → ILLIAC IV (8x8) en 1968-74
- ✓ Soporte hw: Nodos (mem+regs+ALU) +
  Red Interconexión Directa entre nodos
- ✓ STARAN (74), BSP (82) Connection Machines:
  - CM1 CM2 CM5 (1985 87 93)
- ✓ Actualidad: procesado de imagen y de señal





# □ Procesadores Vectoriales Segmentados (pipelined)

#### Memoria-memoria

- ✓ ADDV @md, @mf1, @mf2
- ✓ CDC Star 100 (72), TI ASC (72)

Memoria-registros (Seymour Cray, 1975)

- ✓ Vectores de tamaño grande, hasta 4K elementos
- ✓ Soporte hw: Banco Registros Vectorial + Memoria Multibanco +

ALUs + segmentación

✓ Cray 1 (76), Cray2, Cray X-MP y Cray Y-MP

CDC Eta y Cyber

**IBM 3090 VF** 

Fujitsu VP200

Hitachi S-810

Convex

Alliant

NEC SX/2 - ... - SX/9 - SX/ACE (85 - 07 -13)



# otro punto de vista:



# ☐ BRV con 2 buses L, 1 bus E y Reg Vec de 1 puerto (1L⊕1E)





# 2.3.1 BANCO DE REGISTROS VECTORIAL

# ☐ BRV con 2 buses L, 1 bus E y Reg Vec de 1 puerto (1L⊕1E)





 $\square$  BRV con p buses L, q buses E y Reg Vec de 1 puerto



- □ 1 flujo por registro
  - ✓ o bien lectura desde un bus L (L1..Lp)
  - ✓ o bien escritura desde un bus E (E1..Eq)
- ☐ Globalmente max. 8 flujos
- ☐ Ejemplo: 5 buses L y 3 buses E permiten a la vez
  - ✓ dos operaciones de dos operandos, y
  - ✓ una operación de un operando

### 2.3.1 BANCO DE REGISTROS VECTORIAL

☐ Mejora: 2 puertos por Vi: lectura y escritura (1L+1E)



- ☐ Ya es posible addv v1, v5,v1
- □ Solapar dependencias?

□ Solapar antidependencias?



También, y usa un control similar

- □ Podemos
  - ✓ añadir puertos de lectura en cada Vi
  - $\checkmark$  tener un BRV con p buses L y q buses E

# 2.3.1 BANCO DE REGISTROS VECTORIAL

# REG VEC CON 2 PUERTOS SEPARADOS: LECTURA Y ESCRITURA



#### 2.3.2 Unidades Funcionales

- ☐ Descripción temporal:
  - ✓ Latencia (ciclos): tiempo desde que entran los operandos hasta que sale el resultado.
  - ✓ Lat. iniciación (LI) = lat. finalización (ciclos/operación)¹: nº min. ciclos entre entradas consecutivas de operandos
- □ Sumadores, Multiplicadores

 $L = n^{\circ}$  de etapas, LI = 1 ciclo/op



División, Raíces, Exponenciación, Trigonométricas

L > nº etapas, por reutilización

... A3\_\_A2\_\_A1 \_\_\_\_\_\_\_ ... C3\_\_C2\_\_C1
... B3\_\_B2\_\_B1 \_\_\_\_\_\_ L ciclos

□ Modelo de ejecución:



<sup>1.</sup> La inversa se llama tasa iniciación = tasa finalización (operaciones/ciclo)

#### 2.3.3 MEMORIA MULTIBANCO

- ☐ Ejemplo de memoria:
  - 4 GiB con 1 puerto compartido de lec/escr
  - 4 bancos<sup>1</sup> de 4 ciclos de latencia



Queremos este comportamiento en lectura:



- □ ¿CÓMO?
  - Multibanco: nº bancos = latencia memoria
  - Entrelazado "por palabras":
    - "palabras consecutivas en bancos consecutivos", asumimos números de 8 bytes **alineados**
  - $L = 4 \text{ ciclos} \rightarrow M = 4 \text{ bancos de } 1 \text{GiB}$
  - Acceso síncrono o acceso desfasado

<sup>1.</sup> También podemos decir "módulos"



- $\square$  @<sub>32bits</sub>  $\rightarrow$  n° banco = (@<sub>32bits</sub>/8) mod 4  $\rightarrow$  {0, 1, 2, 3}
- ☐ Parte del control:
  - Cargar MAR\_H cada cuatro ciclos (ojo primer acceso!)
  - Cargar todos los Di cada cuatro ciclos
  - Multiplexar Di en out cada ciclo

Ej1.  $@=32 \rightarrow fila 1$ , columna 0 (e4, e5, e6, ...)

| MAR        | mar_in     | 1 |   |   |   |   |   |   |   |   |    |    |        |
|------------|------------|---|---|---|---|---|---|---|---|---|----|----|--------|
| WIAK       | MAR_H      |   |   |   |   |   |   |   |   |   |    |    |        |
| B0         | <b>D0</b>  |   |   |   |   |   |   |   |   |   |    |    |        |
| <b>B</b> 1 | <b>D</b> 1 |   |   |   |   |   |   |   |   |   |    |    |        |
| <b>B2</b>  | <b>D2</b>  |   |   |   |   |   |   |   |   |   |    |    |        |
| B3         | <b>D3</b>  |   |   |   |   |   |   |   |   |   |    |    |        |
|            |            | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | ciclos |
|            |            |   | • | • | • | • | • | • | • |   |    | •  | •      |
| OUT        |            |   |   |   |   |   |   |   |   |   |    |    |        |

Ej2.  $@=48 \rightarrow fila 1$ , columna 2 (e6, e7, e8, ...)

| MAR                         | mar_in     | 1 |   |   |   |   |   |   |   |   |    |    |        |
|-----------------------------|------------|---|---|---|---|---|---|---|---|---|----|----|--------|
| MAR<br>B0<br>B1<br>B2<br>B3 | MAR_H      |   |   |   |   |   |   |   |   |   |    |    |        |
| <b>B</b> 0                  | <b>D</b> 0 |   |   |   |   |   |   |   |   |   |    |    |        |
| <b>B</b> 1                  | <b>D1</b>  |   |   |   |   |   |   |   |   |   |    |    |        |
| <b>B2</b>                   | <b>D2</b>  |   |   |   |   |   |   |   |   |   |    |    |        |
| В3                          | <b>D3</b>  |   |   |   |   |   |   |   |   |   |    |    |        |
|                             |            | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | ciclos |
|                             |            |   |   |   |   |   | ı | ı | 1 | ı | ı  | 1  | 1      |
| OUT                         |            |   |   |   |   |   |   |   |   |   |    |    |        |

Ej1.  $@=32 \rightarrow fila 1$ , columna 0 (e4, e5, e6, ...)

| MAR        | mar_in     | 1 | 2 | 2  | 2   | 2 | 3          | 3         | 3         | 3         | 4         | 4         |        |
|------------|------------|---|---|----|-----|---|------------|-----------|-----------|-----------|-----------|-----------|--------|
| WIAK       | MAR_H      |   | 1 |    |     |   | 2          |           |           |           | 3         |           |        |
| <b>B</b> 0 | <b>D</b> 0 |   |   |    |     |   | e4         |           |           |           | <b>e8</b> |           |        |
| <b>B</b> 1 | <b>D1</b>  |   |   |    |     |   | e5         |           |           |           | <b>e9</b> |           |        |
| <b>B2</b>  | <b>D2</b>  |   |   |    |     |   | <b>e6</b>  |           |           |           | e10       |           |        |
| <b>B3</b>  | <b>D3</b>  |   |   |    |     |   | <b>e</b> 7 |           |           |           | e11       |           |        |
|            |            | 1 | 2 | 3  | 4   | 5 | 6          | 7         | 8         | 9         | 10        | 11        | ciclos |
|            |            |   |   | •  |     |   | •          |           |           |           |           | •         |        |
| OUT        |            |   |   | L: | = 4 |   | e4         | <b>e5</b> | <b>e6</b> | <b>e7</b> | <b>e8</b> | <b>e9</b> |        |

Ej2.  $@=48 \rightarrow fila 1$ , columna 2 (e6, e7, e8, ...)

| MAR        | mar_in     | 1 | 2 | 2  | 2   | 2 | 3          | 3 | 3         | 3  | 4         | 4         |        |
|------------|------------|---|---|----|-----|---|------------|---|-----------|----|-----------|-----------|--------|
| WIAK       | MAR_H      |   |   | -  | 1   |   |            | 4 | 2         |    |           | 3         |        |
| <b>B</b> 0 | <b>D</b> 0 |   |   |    |     |   | e4         |   |           |    | e8        |           |        |
| <b>B</b> 1 | <b>D1</b>  |   |   |    |     |   | <b>e5</b>  |   |           |    | <b>e9</b> |           |        |
| <b>B2</b>  | <b>D2</b>  |   |   |    |     |   | <b>e6</b>  |   |           |    | e10       |           |        |
| В3         | <b>D3</b>  |   |   |    |     |   | <b>e</b> 7 |   |           |    | e11       |           |        |
|            |            | 1 | 2 | 3  | 4   | 5 | 6          | 7 | 8         | 9  | 10        | 11        | ciclos |
|            |            |   | • | 1  | 1   | 1 | •          | 1 |           |    | •         |           | 1      |
| OUT        |            |   |   | L: | = 4 |   | -          | - | <b>e6</b> | e7 | <b>e8</b> | <b>e9</b> |        |

#### 2.3.3 MEMORIA: SÍNCRONO VS. DESFASADO

- ☐ Problemas con acceso **Síncrono**:
  - ✓ lectura: latencia variable o irregular
  - ✓ escritura
    - un registro MDRin para cada banco
    - es lenta: (1 1 1 1 4) ( 1 1 1 1 4) ...
- ☐ Una solución: acceso desfasado los bancos son más independientes
  - ✓ un registro MAR para cada banco
  - ✓ control más complejo
  - ✓ resultado:

### LECTURA

4 ciclos 1 c ••••

# **ESCRITURA**



Veamos cómo se implementa -->



# □ Control ?:

mar\_h, mar\_l, mar\_h\_mux, d<sub>i</sub>,
outmux, ? ? ?

# MEMORIA: ACCESO DESFASADO. EJEMPLOS

Ej1.  $@=32 \rightarrow fila 1$ , columna 0 (e4, e5, e6, ...)

| MAR  | mar_in   | 1 |   |   |   | 2 |   |   |   | 3 |    |    |        |
|------|----------|---|---|---|---|---|---|---|---|---|----|----|--------|
| MAK  | MAR_H    |   | 1 |   |   |   | 2 |   |   |   | 3  |    |        |
| M    | IAR_0    |   |   |   |   |   |   |   |   |   |    |    |        |
| M    | IAR_1    |   |   |   |   |   |   |   |   |   |    |    |        |
| M    | IAR_2    |   |   |   |   |   |   |   |   |   |    |    |        |
| M    | IAR_3    |   |   |   |   |   |   |   |   |   |    |    |        |
| Acti | vidad B0 |   |   |   |   |   |   |   |   |   |    |    |        |
| Acti | vidad B1 |   |   |   |   |   |   |   |   |   |    |    |        |
| Acti | vidad B2 |   |   |   |   |   |   |   |   |   |    |    |        |
| Acti | vidad B3 |   |   |   |   |   |   |   |   |   |    |    |        |
|      |          | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | ciclos |
|      |          |   | • | • | • | • | • | • | • |   | •  | •  | •      |
|      | OUT      |   |   |   |   |   |   |   |   |   |    |    |        |

Ej2.  $@=48 \rightarrow fila 1$ , columna 2 (e6, e7, e8, ...)

| MAR   | mar_in   | 1 |   |   |   | 2 |   |   |   | 3 |    |    |        |
|-------|----------|---|---|---|---|---|---|---|---|---|----|----|--------|
| WIAK  | MAR_H    |   | 1 |   |   |   | 2 |   |   |   | 3  |    |        |
| M     | AR_0     |   |   |   |   |   |   |   |   |   |    |    |        |
| M     | AR_1     |   |   |   |   |   |   |   |   |   |    |    |        |
| M     | AR_2     |   |   |   |   |   |   |   |   |   |    |    |        |
| M     | AR_3     |   |   |   |   |   |   |   |   |   |    |    |        |
| Activ | vidad B0 |   |   |   |   |   |   |   |   |   |    |    |        |
| Activ | vidad B1 |   |   |   |   |   |   |   |   |   |    |    |        |
| Activ | vidad B2 |   |   |   |   |   |   |   |   |   |    |    |        |
| Activ | vidad B3 |   |   |   |   |   |   |   |   |   |    |    |        |
| -     |          | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | ciclos |
|       |          |   | • | • | • | - |   |   | • | - |    |    | •      |
|       | OUT      |   |   |   |   |   |   |   |   |   |    |    |        |

Ej1.  $@=32 \rightarrow fila 1$ , columna 0 (e4, e5, e6, ...)

| MAR   | mar_in   | 1 | 1 | 1 | 1     |   | 2 | 2   |    |           | 3         |           |           |
|-------|----------|---|---|---|-------|---|---|-----|----|-----------|-----------|-----------|-----------|
| WIAK  | MAR_H    |   | 1 | 1 | 1     | 1 |   | 2   | 2  | •         |           | 3         |           |
| M     | AR_0     |   |   |   | -     | 1 |   |     | 2  | 2         |           | 3         |           |
| M     | AR_1     |   |   |   |       | - | 1 |     |    | 4         | 2         |           |           |
| M     | AR_2     |   |   |   |       |   | ] | 1   |    |           | 2         |           |           |
| M     | AR_3     |   |   |   |       |   |   | 1   | 1  |           |           | 2         |           |
| Activ | ridad B0 |   |   |   | e     | 4 |   |     |    | e8        |           |           |           |
| Activ | idad B1  |   |   |   |       | e | 5 |     |    |           | <b>e9</b> |           |           |
| Activ | idad B2  |   |   |   |       |   | e | 6   |    |           | e10       |           |           |
| Activ | idad B3  |   |   |   |       |   |   | e   | 7  |           | e.        | 11        |           |
|       |          | 1 | 2 | 3 | 4     | 5 | 6 | 7   | 8  | 9         | 10        | 11        | ciclos    |
|       |          | ' |   |   |       |   | , | , , |    |           |           |           | •         |
| (     | OUT      |   |   | L | = 1 + | 4 |   | e4  | e5 | <b>e6</b> | <b>e7</b> | <b>e8</b> | <b>e9</b> |

### □ Síncrono

Ej2. @ = 48 
$$\rightarrow$$
 fila 1, columna 2 (e6, e7, e8, ...)

| MAR   | mar_in   | 1 |   |                  |     | 2  |    |    |           | 3         |           |           |        |
|-------|----------|---|---|------------------|-----|----|----|----|-----------|-----------|-----------|-----------|--------|
| MAK   | MAR_H    |   | 1 |                  |     |    | 2  |    |           |           | 3         |           |        |
| Activ | ridad B0 |   |   |                  |     | e4 |    |    |           | e8        |           |           |        |
| Activ | ridad B1 |   |   |                  |     | e5 |    |    |           | <b>e9</b> |           |           |        |
| Activ | idad B2  |   |   |                  |     | e6 |    |    |           | e10       |           |           |        |
| Activ | ridad B3 |   |   |                  |     | e7 |    |    |           | e11       |           |           |        |
|       |          | 1 | 2 | 3                | 4   | 5  | 6  | 7  | 8         | 9         | 10        | 11        | ciclos |
|       |          |   | • |                  | •   | •  | •  |    |           | •         | •         | •         |        |
|       | OUT      |   |   | $\mathbf{L} = 2$ | 1 + |    | •• | •• | <b>e6</b> | e7        | <b>e8</b> | <b>e9</b> | e10    |

### □ Desfasado

Ej2. @ = 
$$48 \rightarrow \text{fila 1, columna 2 (e6, e7, e8, ...)}$$

| MAD   | mar_in   | 1 |   | 2 |       |   |   | 3         |    |    |           |     |        |
|-------|----------|---|---|---|-------|---|---|-----------|----|----|-----------|-----|--------|
| MAR   | MAR_H    |   | 1 |   | 2     |   |   |           | 3  |    |           |     |        |
| M     | AR_0     |   |   |   |       | 2 |   |           |    | 3  |           |     |        |
| M     | AR_1     |   |   |   |       |   | 2 |           |    |    |           |     |        |
| M     | AR_2     |   |   | 1 |       |   |   | 2         |    |    |           |     |        |
| M     | AR_3     |   |   |   | 1     |   |   |           | 2  |    |           |     |        |
| Activ | vidad B0 |   |   |   |       |   |   | e8        |    |    | e12       |     |        |
| Activ | idad B1  |   |   |   |       |   |   | e         | 9  |    | e.        | 13  |        |
| Activ | vidad B2 |   |   |   | e     | 6 |   |           | e. | 10 |           |     |        |
| Activ | vidad B3 |   |   |   |       | e | 7 |           |    | e. | 11        |     |        |
|       |          | 1 | 2 | 3 | 4     | 5 | 6 | 7         | 8  | 9  | 10        | 11  | ciclos |
|       |          |   |   | • |       | 1 | • | •         | •  | •  | •         | •   | •      |
| (     | OUT      |   |   | L | = 1 + | 4 |   | <b>e6</b> | e7 | e8 | <b>e9</b> | e10 |        |

- ☐ BRV con 2L + 1E (y reg. vec. mínimos)
  - ✓ 2 buses L: BRV  $\rightarrow$  {M  $\oplus$  ALU}
  - ✓ 1 bus E:  $\{M \oplus ALU\} \rightarrow BRV$
- $\square$  Memoria de 1 puerto  $\{L \oplus E\}$ . Sólo 1 UF



□ Segmentación. Ejemplo.



- $\square$  3 buses lectura: BRV  $\rightarrow$  {M, ALU}
- $\square$  2 buses escritura:  $\{M, ALU\} \rightarrow BRV$



☐ Instrucciones independientes y sin riesgos estructurales

| В | $D^1$ | R     |   | L | W <sup>VLR</sup> |  |
|---|-------|-------|---|---|------------------|--|
|   | В     | $D^1$ | R | L | W <sup>VLR</sup> |  |

☐ Instrucciones dependientes o con riesgos estructurales



- □ 2 UFs
  - ✓ ALU para sumar
  - ✓ ALU para sumar/multiplicar
- □ 3 buses de Escritura y 5 de Lectura



- □ Dos ALUs dedicadas
- □ **Dos** puertos de lectura y **uno** de escritura por reg. vectorial. La Unidad de Control permite dos flujos de lectura y uno de escritura en cada registro vectorial

*Encadenamiento general* → solapar *dependencias* datos



- ☐ Las *antidependencias* tampoco bloquean !!
- ☐ Temporización riesgos de datos productor-consumidor:

☐ Instrucciones dependientes

| В | $\mathbf{D}^1$ | R     |       | L     |       |   | $\mathbf{W}^{\mathbf{V}}$ | LR |     | <u> </u> |     |
|---|----------------|-------|-------|-------|-------|---|---------------------------|----|-----|----------|-----|
|   | В              | $D^1$ | $D^2$ | $D^3$ | $D^4$ | R | L                         | ,  |     | W        | /LR |
|   |                | В     | $B^2$ | $B^3$ | $B^4$ | D |                           | ·  | ••• |          |     |

Encadenamiento \

☐ "Primera lectura de registros bajo primera producción"

o bien,

Regla: último D = último L

- □ **Ejercicio**. Para el siguiente código:
  - √ dibujar el diagrama de ciclos
  - ✓ en el primer ciclo de encadenamiento
    - dibujar flechas verticales de productor a consumidor
    - determinar las posiciones de los punteros de escritura y lectura de los registros V1 y V4

☐ Para casa: cambiar addv V5, V4, V1 por mulv V5, V4, V1

☐ Replicar los caminos de proceso y memoria. Ejemplo: el Processador 4 con *2 parallel lanes* 



- ☐ El Banco de Registros Vectorial (BRV) y la memoria se *particionan*: pares en una partición e impares en la otra.
- □ Cada una de las dos ALUs (FP add, FP mul) se *duplican*.
- ☐ En el primer ciclo de ejecución entran en paralelo a las dos pistas los elementos (0, 1) de los registros vectoriales fuente. En el segundo ciclo entran los elementos (2, 3), y así sucesivamente ...
- □ Comparando con el Procesador 4 de una pista, el número de ciclos por elemento, Ce, se divide por el número de pistas.

código ejemplo

**GFLOPS**?

□ El rendimiento depende de n, el tamaño del vector supongamos  $n \le MVL^1$ 

$$\checkmark$$
  $\mathbf{C}_{n \ (n \le \text{MVL})} = \mathbf{C}_{\text{fijos}} + n \cdot \mathbf{C}_{\mathbf{e}} \text{ ciclos}$ 

 $C_{fijos}$  = latencia UFs + penalizaciones penal. = riesgos estructurales y dependencias  $C_e$  = ciclos por elemento

$$\checkmark$$
  $\mathbf{T}_{n \ (n \le \text{MVL})} = \mathbf{C}_n \cdot \mathbf{T}\mathbf{c}$ 

 $\square$  R = velocidad en FLOPS; se aplican k FLOPs a cada elemento

$$\sim \mathbf{R}_{n \ (n \le \text{MVL})} = n \cdot k / T_n = n \cdot k \cdot F / C_n$$

R en  $GFLOPS \rightarrow Tc$  en ns o F en GHz



1. MVL: Maximum Vector Length, número de elementos de un Registro Vectorial.

### $\square$ $N_{1/2}$

longitud de vector que consigue MITAD del rendimiento máximo

$$R_{N1/2} = R_{\infty}(MVL\infty)/2 \rightarrow N_{1/2} = C_{fijos}/C_e = T_{fijos}/T_e$$



- ✓ Da idea de la sobrecarga vectorial (latencias y penalizaciones)
- ✓ es independiente de T<sub>c</sub>
   sólo depende de la arquitectura y del algoritmo

### $\square$ $N_v$

Longitud mínima de vector que consigue igual velocidad en las versiones escalar y vectorial

$$R_{Nv} = R_{esc} \rightarrow N_v = C_{fijos} / (C_{esc} - C_e) = T_{fijos} / (T_{esc} - T_e)$$

✓ mide la *sobrecarga* vectorial y la velocidad relativa entre los procesadores vectorial y escalar

- ☐ Supongamos los siguientes parámetros para los cinco procesadores anteriores:
  - $\checkmark$   $T_c = 1 \text{ ns}$
  - $\checkmark$  Lat  $\{+, *, mem\} = 6, 7, 12 ciclos$
  - ✓ LI = 1 ciclo
  - ✓ Segmentación página 39:
    - aritméticas, loads: B, D<sup>n</sup>, R, Lat, W<sup>VLR</sup>
    - stores: B, D<sup>n</sup>, R, W<sup>VLR</sup>, Lat
    - $n = 1 \underline{si}$  no hay riesgo estructural ni dependencia;
    - n > 1 en caso contrario
    - VLR = valor del registro  $VLR \in \{0..64\}$
- □ Vamos a calcular

$$C_{n (n \leq MVL)}$$

$$R_{64 \text{ (MVL} = 64)}$$

$$R_{\infty \, (MVL \, \infty)}$$

R<sub>pico</sub>

**C***n* se calcula con reg. vect de *n* elem.

 $\mathbf{R_{64}} \operatorname{con} n = 64$ 

 $\mathbf{R}_{\infty} \operatorname{con} n = \infty \rightarrow \mathbf{R}_{\infty \, (MVL \, \infty)}$ 

Proc i (Rpico, GFLOPS)

 $C_n$  ciclos Código

R<sub>64</sub> GFLOPS

 $R_{\infty}$  GFLOPS

Cód 1 Cód 2 Cód 3 Cód 4

V0, Ra lv mulv V1, V2, V3 addv V4, V5, V6 mulv V1, V2, V3 addv V4, V5, V2

V0, Ra lv mulsv V1, F0, V0 V2, V2, V1 addv

V0, Ry lv V1, Rx lv mulsv V2, Fa,V1 addv V3, V0, V2 Ry, V3 SV

|       | Proc1 (1)               | Proc2 (1)            | Proc3 (2)           | Proc4 (2)               | Proc5 (4) |
|-------|-------------------------|----------------------|---------------------|-------------------------|-----------|
| Cód 1 | 30 + 3n<br>0.58<br>0.66 | 18 + 2n<br>0.88<br>1 | 15 + n<br>1.62<br>2 | =                       | ?         |
| Cód 2 | 17 + 2n<br>0.88<br>1    | =                    | =                   | 10 + n<br>1.73<br>2     | ?         |
| Cód 3 | no                      | no                   | no                  | 30 + n<br>1.36<br>2     | ?         |
| Cód 4 | 56 + 5n<br>0.34<br>0.4  | =                    | =                   | 41 + 3n<br>0.55<br>0.66 | ?         |

### https://www.desmos.com/calculator/lcvokcya7s



(página en blanco)

### 2.6 ZV: Organización de un procesador vectorial segmentado con ALMa tipo DLXV

Un procesador vectorial de una arquitectura tipo DLXV se segmenta en 8 etapas para las instrucciones vectoriales básicas: aluV, LV, SV. El trabajo en cada etapa para cada instrucción se muestra en la tabla:

|             |                                                                                      | aluV                       | LV                                   | SV                                            |
|-------------|--------------------------------------------------------------------------------------|----------------------------|--------------------------------------|-----------------------------------------------|
| В           | búsqueda instrucción                                                                 |                            |                                      |                                               |
| <b>D</b> 1  | deco 1/ @dst salto                                                                   |                            | lectura                              | BRint                                         |
| <b>D2</b>   | deco 2                                                                               |                            | cálculo                              | @ base                                        |
| L           | ¿riesgos en recursos?<br>¿riesgos en registros?<br>lanzamiento y<br>reserva recursos | lectura reg<br>vectoriales | nada                                 | lectura reg<br>vectoriales                    |
| X1          | red ida                                                                              | paso crossbar 1            | genera                               | paso crossbar 1<br>ción @                     |
| alu/<br>mem | operación o acceso a memoria                                                         | op                         | mem_rd                               | mem_wr<br>liberar recursos<br>en último ciclo |
| <b>X2</b>   | red vuelta                                                                           | paso cro                   | ossbar 2                             |                                               |
| W           | escritura                                                                            | _                          | vectorial destino<br>en último ciclo |                                               |

La ruta de datos se muestra en la siguiente hoja. La parte izquierda corresponde a un trozo del procesador escalar. Su operación y su relación con la parte vectorial puede deducirse observando la ruta de datos.

Hay dos unidades de cálculo multioperación (UF1 y UF2) y una memoria *multibanco de dos puertos*, uno de escritura y otro de lectura. O sea, cada banco de memoria soporta una lectura y una escritura simultáneas, con la misma latencia que una lectura o una escritura por separado. La latencia de la primera lectura no depende del banco de inicio porque el *acceso es desfasado*.

No hay control hardware de colisión entre lectura y escritura en memoria. Se solapan los flujos y el compilador ya se preocupará de no generar código vectorial si las dependencias en memoria pueden dar lugar a riesgos (RAW, WAR o WAW).

Cada registro vectorial tiene dos puertos de lectura y uno de escritura. La unidad de control permite ejecutar de forma solapada y segura a instrucciones dependientes en cualquier caso:

- Dependencia prod-cons. Encadenamiento general.
- Antidependencia. Flujo de escritura por detrás del de lectura.



En una instrucción vectorial de tamaño mínimo (VLR = 1) se ocupa cada etapa un ciclo, salvo alu/mem, que se ocupan un número de ciclos igual a la latencia de las unidades funcionales o de memoria. Para VLR>1 todas las etapas por debajo de L pueden ser multiciclo. Los siguientes ejemplos muestran la ocupación de las etapas para VLR=6:

Ejemplo 1: ADDV, Lat\_sum = 2, Tasa iniciación = 1

| В  | X |   |   |   |   |      |     |   |   |   |   |   |   |   |
|----|---|---|---|---|---|------|-----|---|---|---|---|---|---|---|
| D1 |   | X |   |   |   |      |     |   |   |   |   |   |   |   |
| D2 |   |   | X |   |   |      |     |   |   |   |   |   |   |   |
| L  |   |   |   | X | X | X    | X   | X | X |   |   |   |   |   |
| X1 |   |   |   |   | X | X    | X   | X | X | X |   |   |   |   |
| +  |   |   |   |   |   | X    | X   | X | X | X | X | X |   |   |
| X2 |   |   |   |   |   |      |     | X | X | X | X | X | X |   |
| W  |   |   |   |   |   | Lat_ | sum |   | X | X | X | X | X | X |

B D1 D2 L X1 + 2c X2 resumen: W 6c

Ejemplo 2: LV, Lmem = 4, sin conflictos de banco

| В   | X |   |   |   |   |   |      |     |   |   |   |   |   |   |   |   |
|-----|---|---|---|---|---|---|------|-----|---|---|---|---|---|---|---|---|
| D1  |   | X |   |   |   |   |      |     |   |   |   |   |   |   |   |   |
| D2  |   |   | X |   |   |   |      |     |   |   |   |   |   |   |   |   |
| L   |   |   |   | X |   |   |      |     |   |   |   |   |   |   |   |   |
| X1  |   |   |   |   | X | X | X    | X   | X | X |   |   |   |   |   |   |
| mem |   |   |   |   |   | X | X    | X   | X | X | X | X | X | X |   |   |
| X2  |   |   |   |   |   |   |      |     |   | X | X | X | X | X | X |   |
| W   |   |   |   |   |   |   | Lat_ | mem |   |   | X | X | X | X | X | X |

resumen:

D1 D2 L X1

mem 4c

**X2** 

W 6c

Ejemplo 3: SV, Lmem = 4, sin conflictos de banco

| В   | X |   |   |   |   |   |   |   |   |   |   |      |     |   |
|-----|---|---|---|---|---|---|---|---|---|---|---|------|-----|---|
| D1  |   | X |   |   |   |   |   |   |   |   |   |      |     |   |
| D2  |   |   | X |   |   |   |   |   |   |   |   |      |     |   |
| L   |   |   |   | X | X | X | X | X | X |   |   | Lat_ | mem |   |
| X1  |   |   |   |   | X | X | X | X | X | X |   |      |     |   |
| mem |   |   |   |   |   | X | X | X | X | X | X | X    | X   | X |
| X2  |   |   |   |   |   |   |   |   |   |   |   |      |     |   |
| W   |   |   |   |   |   |   |   |   |   |   |   |      |     |   |

resumen:

B D1 D2 L

X1 6c

mem 4c

Este procesador lanza en orden hasta 1 instrucción vectorial o escalar por ciclo. Instrucciones escalares y vectoriales independientes pueden solaparse. Pueden ejecutarse a la vez hasta cuatro instrucciones vectoriales (1 LV, 1 SV y 2 aluV)

La etapa **L** se encarga de controlar los riesgos en las instrucciones vectoriales por dependencias de datos (en registros o memoria) y por falta de recursos:

• RECURSOS (UFs, puertos de memoria, puertos de registros, ...). Se reservan en la etapa **L** y se liberan en el *último* ciclo de ejecución. En caso de bloqueo por recurso, el último ciclo de detención coincide con el ciclo de liberación. Ver dibujo.



• DEPENDENCIAS prod/cons en REGISTROS. Existe encadenamiento **general**. No existen restricciones, incluso Loads y Stores encadenan.

Puede solaparse la primera lectura de una instrucción consumidora (etapa **L**) con la primera escritura de una instrucción productora (etapa **W**). Ver dibujo.



El procesador ZV de referencia tiene las siguientes características:

| MVL             | 64                                     | tamaño registros vectoriales |
|-----------------|----------------------------------------|------------------------------|
| +               | Lsum = $2c$ , $TI = 1c$                | Latencia, Tasa de Iniciación |
| *               | Lmul = 3c, TI = 1c                     | Latenera, rasa de iniciación |
| mem             | 8 bancos, Lmem = 4c                    | sistema sobrado              |
| Tc ( <i>f</i> ) | 1ns (1000 Mhz = 1GHz)                  |                              |
| Coherencia      | entre <b>Mcd</b> y <b>Mp</b> asegurada | a por hardware (ya veremos)  |

### 3. Dos Aspectos de Programación: VECTOR LENGTH Y VECTOR STRIDE

### 3.1 VECTOR LENGTH

Vectores de *n* elementos, pero Registros vectoriales de MVL elementos:

**SOLUCIONES:** 

- $\square$  n > 64

Técnica de Seccionado o Strip-Mining

|                      | ej. <b>220</b> ele   | mentos con MVL = 64 – | → 11 011100                 |
|----------------------|----------------------|-----------------------|-----------------------------|
| 28                   | 64                   | 64                    | 64                          |
|                      |                      |                       |                             |
| iteració<br>al princ | ón residual<br>cipio |                       |                             |
|                      | 64                   | 64                    | 64 28                       |
|                      |                      |                       |                             |
|                      | 3 secci              | ones y pico           | iteración residual al final |

- ☐ Módulo y división entera por MVL (potencia de dos):
  - Operaciones con máscara, desplazamientos
  - Soporte especial: p.e. repertorio de Convex<sup>1</sup>

Paqui Quintana, R. Espasa y M. Valero. "An ISA comparison between Superscalar and Vector Processors". En Proc. of the Int. Conf. on Vector and Parallel Processing (VECPAR98). Lecture Notes in Computer Science, issue 1573, pp. 548-560, 1999. Springer Verlag publisher.

STRIDE

### 3.2 GENERACIÓN DE CÓDIGO "SECCIONADO"

Código AXPY

(SAXPY o DAXPY: simple o doble prec.)



DO 
$$i = 1$$
, n  

$$y(i) = a \cdot x(i) + y(i)$$

**ENDDO** 



IND = 1

 $VL = n \mod MVL$ 

DO ii = 1, 
$$\lceil n/MVL \rceil$$

DO i = IND, IND+VL-1ENDDO vect.

 $y(i) = a \cdot x(i) + y(i)$ 



ENDDO

iteración residual al principio





64



ENDDO

DO 
$$i = \lfloor n/MVL \rfloor \cdot MVL + 1, n$$

$$y(i) = a \cdot x(i) + y(i)$$



iteración residual al final

Víctor Viñals, Jesús Alastruey

### 3.3 RENDIMIENTO CON SECCCIONADO

### Bucle ejecutado en modo vectorial (3 secciones y pico)



### Código AXPY seccionado con MVL = 64

28

64

- 1 and Rmod, Rn, R<sub>3F</sub>
- 2 srl Rent, Rn, #6
- 3 movi2s VLR, Rmod

- Rx = &X[0];
- Fa = a
- Ry = &Y[0];
- Rn = n;
- $R_{3F} = 0x3F$

- **buc:** LV V0, Rx
  - 5 MULSV V1, Fa, V0
  - 6 LV V2, Ry
  - 7 ADDV V3, V2, V1
  - 8 SV Ry, V3



- 10 bz out, Rent
- 11 nop
- 12 sll Rsize, Rn, #3
- 13 add Rx, Rx, Rsize
- 14 add Ry, Ry, Rsize
- 15 movi2s VLR, #64
- 16 jmp buc

out: dec Rent



Rendimiento de ZV en función de *n* ?

### 3.3 RENDIMIENTO CON SECCCIONADO

### Modelo de ejecución

□ C<sub>base</sub> ciclos del prólogo y del epílogo:

instr. escalares {1:3} tiempo desde último bloque n hasta final

 $\Box$  C<sub>fij</sub> costes fijos (incluso con VLR = 1)

Latencias + Penalizaciones

☐ C<sub>bucle</sub> ciclos de control de bucle

instr. escalares {9:17} en paralelo con las vectoriales anteriores

- ✓ ciclos
   desde que se lanza la última instr. vect. de una sección
   hasta que se lanza la primera de la sección siguiente.
- ✓ a veces, C<sub>bucle</sub> = 0,
   porque la primera instr. vect. de la sección siguiente está detenida por recursos o dependencias.

$$C_n = C_{\text{base}} + \lceil n/\text{MVL} \rceil \cdot (C_{\text{fij}} + C_{\text{bucle}}) + n \cdot C_{\text{e}}$$

 $\Box$  A partir de  $C_n$ , podemos derivar

$$R_n, R_{64}, R_{\infty}, \dots$$

$$N_{1/2}, N_v$$

 $Rn(GFLOPS) = \frac{FLOPn}{Cn} \times F(GHz)$ 

### **Ejercicio**

obtener fórmulas para  $N_{1/2}$  y  $N_{\rm v}$ 

Hipótesis: son menores que MVL

# Ejecución detallada de AXPY de 220 elementos en ZV



Cn, n >> 64 = ?

 $R_{\infty} =$ ? Gflops

Cn,  $n \le 64 = ?$ 

 $N_{1/2} = ?$  con Cn = ?

jmp buc

Cn,  $\forall$ n = ?

# STRIDE

Ejecución detallada de AXPY de 220 elementos en ZV



09

Cn,  $\forall n = ?$ 

# STRIDE

Ejecución detallada de AXPY de 220 elementos en ZV



Cn,  $n >> 64 = \lceil n/64 \rceil 12 + 2n$ 

 $R_{\infty} = 0.914 \text{ GFLOPS}$ 

 $N_{1/2} = 12.2$  con Cn = 29 + 2nCn ,  $n \le 64 = 29 + 2n$ 

Cn,  $\forall n = 7 + \lceil n/64 \rceil 12 + 2n + 10$ 

 $Cn, n \le 64 =$ 

Cn, n>>64 =

Д

jmp buc

### 3.3 Rendimiento y Secccionado: AXPY 4 de 4



### permalink:

64%29\*12%282\*x%29&x0=&x1=&x2=&x3=&x4=&px0=&px1=&px2=&px3=&px4=&py0=&py1=&py2=&py2=&py4=&py4=&smin0=0&smin1=0&smin3=0 & smin4 = 0 & smax0 = 2pi & smax2 = 2pi & smax3 = 2pi & smax3 = 2pi & smax4 = 2pi & thetamin0 = 0 & thetamin1 = 0 & thetamin2 = 0 & thetamin3 = 0 & thetamin4 = 0 & thetamin4 = 0 & thetamin4 = 0 & thetamin3 = 0 & thetamin3 = 0 & thetamin4 = 0 & thetam0 & the tamax 0 = 2pi & the tamax 1 = 2pi & the tamax 2 = 2pi & the tamax 3 = 2pi & the tamax 4 = 2pi & ipw = 1 & ixmin = 0 & ixmax = 220 & iymin = 0 & iymax = 1 & igx = 10 & iymax = 10 & iymax = 1 & igx = 10 & iymax = 10 & $\texttt{http://fooplot.com/index.php?\&type0=0\&type1=0\&type2=0\&type3=0\&type4=0\&y0=2*x/\$28cei1\$28x/828cei1\$28x/828cei1\$28x/828cei1\$28x/828cei1\$28x/828cei1\$28x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/828cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei182x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei1828x/80cei18$ &igy=0.1&igl=1&igs=0&iax=1&ila=1&xmin=0&xmax=220&ymin=0&ymax=1 ☐ Procesado de elementos no contiguos a separación constante ( *stride* = paso )

- □ B[i][k]\*C[k][j] es vectorizable en K si cargamos

  C[0:n-1][j] en un reg. vectorial (si n>64 secc.)
- $\square$  s = n\*8 bytes = separación en un registro **R**

```
LVWS V1, (R1,R2) \longrightarrow for (i=0; i<VLR; i++)
V1.i = mem (R1 + i*R2);
SVWS (R1,R2), V1 \longrightarrow DLXV
```

□ Vectorización de la multiplicación de matrices en forma *ijk*:

LV V0, 
$$R_B$$
 LVWS V1,  $(R_C, R_{n*8})$  MULV V2, V0, V1 
$$RED\_SUM \quad R_{tmp}, \quad V2 \qquad \qquad ; \quad R_{tmp} = R_{tmp} + \sum_{i=0}^{VLR} V2.i$$
 st  $R_A$ ,  $R_{tmp}$ 

### 4. CONFLICTOS EN EL ACCESO A BANCOS DE MEMORIA

- 4.1 Introducción
- 4.2 SISTEMAS AJUSTADOS
- 4.3 SISTEMAS SOBRADOS

### 4.1 Introducción

Memoria = carga y descarga de registros vectoriales



LV V1, R@ 
$$\rightarrow$$
 Ce<sub>mem</sub> = 1 ciclo/dato  
LVWS V1, (R@,Rs)  $\rightarrow$  Ce<sub>mem</sub> = ?

### **ALMACENAMIENTO**

Palabras consecutivos en bancos consecutivos<sup>1</sup>

"bancos entrelazados por palabras ó entrelazado de menos peso"

### Suponemos:

ancho banco = ancho BUS memoria/registros vect. = tamaño palabra

Ejemplo: M = 8 bancos, S = 3

| (        | )  | 1  | 2    |   | 3   | _ | 4    | - | 5    | 6    | _ | 7    | _        |
|----------|----|----|------|---|-----|---|------|---|------|------|---|------|----------|
|          |    | 1  | 2    | ( | 3   |   | 4    |   | 5    | 6    |   | 7    | D        |
| <b>S</b> | 3  | 9  | 10   |   | 11  |   | (12) |   | 13   | 14   |   | (15) | <b>)</b> |
| 1        | 6  | 17 | (18) |   | 19  |   | 20   |   | (21) | 22   |   | 23   | )<br>)   |
| (2       | 4) | 25 | 26   | ( | 27) |   | 28   |   | 29   | (30) |   | 31   | _<br>D   |
|          |    |    |      |   |     |   |      |   |      | )    |   |      |          |
|          |    |    |      |   |     |   |      |   |      |      |   |      |          |

### PROPIEDAD FUNDAMENTAL

Una secuencia de accesos con separación *S* bancos visita un subconjunto de *P* bancos del total de *M* 

$$P = \frac{M}{mcd(S, M)}$$

<sup>1)</sup> En otros sistemas, p.e. en un multiprocesador, las palabras que forman un bloque de cache pueden residir consecutivas en el mismo banco de memoria principal. Se dice entonces que los bancos están entrelazados por bloques (no por palabras).

### 4.2 SISTEMAS AJUSTADOS: M = L

Ejemplo: L = 4 ciclos y M = 4 bancos

 $\Box$  Acceso sin conflicto S = 5 módulos

- $\checkmark \quad P = \frac{4}{mcd(5,4)} = 4$
- ✓ Cada banco diferente visitado aporta 1 dato / *L* ciclos
- ✓ Visitamos P bancos Flujo = BW = P datos / L ciclos
- $\checkmark$  Ce<sub>mem</sub> = Flujo<sup>-1</sup> = L/P ciclos/dato = 1 cpe



- $\Box$  Acceso con conflicto S = 4 módulos
  - ✓ únicamente visitamos el banco 0:  $P = \frac{4}{mcd(4, 4)} = 1$
  - $\checkmark$  Ce<sub>mem</sub> = L/P = 4 cpe

### 4.2 SISTEMAS AJUSTADOS: M = L

$$Ce = \frac{L}{P} = \frac{L \cdot mcd(M,S)}{M} = mcd(M,S)$$

□ Strides IMPARES  $\rightarrow$  sin conflicto  $\rightarrow$  Ce<sub>mem</sub> = 1

$$S = \sigma \cdot 2^0$$
, con  $\sigma$  impar

DEMO, suponiendo nº de bancos es potencia de 2,  $M = 2^m$ 

$$Ce = mcd(M,S) = mcd(2^{m}, \sigma \bullet 2^{0}) = 2^{0} = 1$$

□ Strides PARES  $\rightarrow$  con conflicto  $\rightarrow$  Ce<sub>mem</sub> > 1

$$S = \sigma \cdot 2^k$$
, con  $\sigma$  impar y  $k \ge 1$ 

DEMO 
$$(M = 2^m)$$
  
Conflicto  $\rightarrow$   $Ce_{mem} > 1$   
 $Ce = mcd(M,S) = mcd(\sigma \cdot 2^k, 2^m) = 2^{min(k,m)}$ 

### 4.3 SISTEMAS SOBRADOS: M > L

Ejemplo: M = 8, L = 4

 $\Box$  Acceso sin conflicto S = 2

| 0        | 1  | 2    | 3  | 4    | 5  | 6    | 7  |
|----------|----|------|----|------|----|------|----|
| 0        | 1  | 2    | 3  | 4    | 5  | 6    | 7  |
| 8        | 9  | (10) | 11 | (12) | 13 | (14) | 15 |
| (16)     | 17 | (18) | 19 | 20   | 21 | 22   | 23 |
| 24       | 25 | 26   | 27 | 28   | 29 | 30   | 31 |
| <u> </u> |    |      |    |      |    |      |    |

Flujo = BW = 
$$\frac{Pelementos}{Lciclos}\Big|_{P=L=4}$$
 = 1 elemento/ciclo

permitimos más strides libres de conflicto



### 4.3 SISTEMAS SOBRADOS: M > L

Suponemos  $L = 2^l$  (irreal)

☐ Strides sin conflicto: IMPARES y algunos PARES

$$S = \sigma \cdot 2^k$$
, con  $\sigma$  impar y  $0 \le k \le m-l$ 

DEMO 
$$(M = 2^m > L = 2^l)$$
  
Sin conflicto  $\rightarrow P \ge L$   

$$P = \frac{2^m}{mcd(S, 2^m)} \ge 2^l \rightarrow 2^{m-l} \ge mcd(S, 2^m) = 2^{min(k, m)}$$

$$\rightarrow m - l \ge min(k, m) \rightarrow m - l \ge k$$

No hay conflicto con PARES si tienen "pocas" potencias de dos.

☐ *Strides* con conflicto: parte de los PARES

$$S = \sigma \cdot 2^k$$
, con  $\sigma$  impar y  $k > m-l$ 

DEMO (M = 
$$2^{m}$$
)

Conflicto  $\rightarrow$  Ce<sub>mem</sub> > 1

mcd ( $2^{m}$ ,  $S$ ) > 1

$$Ce_{mem} = \frac{L}{P} = \frac{L \cdot mcd(S, M)}{M} = \frac{2^{l} \cdot 2^{min(k, m)}}{2^{m}} = 2^{l + min(k, m) - m}$$

Ejemplo: Ce (sistema L, M, S) = Ce(8, 16, 30) =

# 5. ARQUITECTURA DLXV

# Repertorio completo de instrucciones

#### DLXV - VMIPS: CÓDIGOS DE OPERACIÓN

F-8 Appendix F Vector Processors (4th edition)

| Instruction                  | Operands                         | Function                                                                                                                                                                                                                                                                                    |
|------------------------------|----------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ADDV.D<br>ADDVS.D            | V1,V2,V3<br>V1,V2,F0             | Add elements of V2 and V3, then put each result in V1.  Add F0 to each element of V2, then put each result in V1.                                                                                                                                                                           |
| SUBV.D<br>SUBVS.D<br>SUBSV.D | V1,V2,V3<br>V1,V2,F0<br>V1,F0,V2 | Subtract elements of V3 from V2, then put each result in V1. Subtract F0 from elements of V2, then put each result in V1. Subtract elements of V2 from F0, then put each result in V1.                                                                                                      |
| MULV.D<br>MULVS.D            | V1,V2,V3<br>V1,V2,F0             | Multiply elements of V2 and V3, then put each result in V1.  Multiply each element of V2 by F0, then put each result in V1.                                                                                                                                                                 |
| DIVV.D<br>DIVVS.D<br>DIVSV.D | V1,V2,V3<br>V1,V2,F0<br>V1,F0,V2 | Divide elements of V2 by V3, then put each result in V1. Divide elements of V2 by F0, then put each result in V1. Divide F0 by elements of V2, then put each result in V1.                                                                                                                  |
| LV                           | V1,R1                            | Load vector register V1 from memory starting at address R1.                                                                                                                                                                                                                                 |
| SV                           | R1,V1                            | Store vector register V1 into memory starting at address R1.                                                                                                                                                                                                                                |
| LVWS                         | V1,(R1,R2)                       | Load V1 from address at R1 with stride in R2, i.e., R1+i × R2.                                                                                                                                                                                                                              |
| SVWS                         | (R1,R2),V1                       | Store V1 from address at R1 with stride in R2, i.e., R1+i × R2.                                                                                                                                                                                                                             |
| LVI                          | V1,(R1+V2)                       | Load V1 with vector whose elements are at R1+V2(i), i.e., V2 is an index.                                                                                                                                                                                                                   |
| SVI                          | (R1+V2),V1                       | Store V1 to vector whose elements are at R1+V2(i), i.e., V2 is an index.                                                                                                                                                                                                                    |
| CVI                          | V1,R1                            | Create an index vector by storing the values 0, $1 \times R1$ , $2 \times R1$ ,, $63 \times R1$ into V1.                                                                                                                                                                                    |
| SV.D<br>SVS.D                | V1,V2<br>V1,F0                   | Compare the elements (EQ, NE, GT, LT, GE, LE) in V1 and V2. If condition is true, put a 1 in the corresponding bit vector; otherwise put 0. Put resulting bit vector in vector-mask register (VM). The instruction SVS.D performs the same compare but using a scalar value as one operand. |
| POP                          | R1,VM                            | Count the 1s in the vector-mask register and store count in R1.                                                                                                                                                                                                                             |
| CVM                          |                                  | Set the vector-mask register to all 1s.                                                                                                                                                                                                                                                     |
| MTC1<br>MFC1                 | VLR,R1<br>R1,VLR                 | Move contents of R1 to the vector-length register.  Move the contents of the vector-length register to R1.                                                                                                                                                                                  |
| MVTM<br>MVFM                 | VM,FO<br>FO,VM                   | Move contents of F0 to the vector-mask register.  Move contents of vector-mask register to F0.                                                                                                                                                                                              |

Figure F.3 The VMIPS vector instructions. Only the double-precision FP operations are shown. In addition to the vector registers, there are two special registers, VLR (discussed in Section F.3) and VM (discussed in Section F.4). These special registers are assumed to live in the MIPS coprocessor 1 space along with the FPU registers. The operations with stride are explained in Section F.3, and the uses of the index creation and indexed load-store operations are explained in Section F.4.

- ☐ [HePa12] J. HENNESSY and D. PATTERSON, Computer Architecture: a quantitative approach. 5th Edition, Morgan Kaufmann, 2012.
  - Chapter 4 and Appendix G: Vector Processors in More Depth

□ DLXV completo: diagrama de flujo de la ALMa



Víctor Viñals, Jesús Alastruey

# 6. COMPILACIÓN

- 6.1 Introducción.

  Fases en el *back-end* del compilador:
  extracción automática de paralelismo
  vectorial
- 6.2 Transformaciones previas que simplifican el análisis de dependencias
- 6.3 Análisis y grafo de dependencias. Tests aproximados
- 6.4 Optimizaciones independientes de la arquitectura: renombrar, expansión escalar, copia de vectores
- 6.5 Vectorización
  - Procedimiento básico
  - Vectorización parcial vs. total: distribución e intercambio de bucles
  - Reducción

#### 6.1 FASES EN EL BACK-END DEL COMPILADOR

Front-end: análisis léxico y sintáctico

#### Programa escalar representado en lenguaje intermedio

 $\prod$ 

**Transformaciones** que simplifican el análisis de las dependencias

- Propagación y evaluación de expres. constantes
- Extracción de invariantes
- Normalización de bucles

Grafo y análisis de dependencias

- Construcción del grafo
- Tipos y distancia de las dependencias
- Análisis de dependencias. Test MCD

**Optimizaciones** independientes de la arquitectura vect/par

- Eliminar antidependencias y dep. de salida
  - renombrar
  - expansión escalar
  - copia de vectores

 $\prod$ 

Vectorización

- Vectorización total y parcial
  - distribución e intercambio de bucles
- Reducción, punteros en C

Generación de código. Optimización

- Asignación de registros vectoriales
- Selección de instrucciones vectoriales
- Seccionado

**Programa** vectorial optimizado EJEC(progr. escalar) = EJEC (prog. vectorial) f estática vect 11

# 6.2 TRANSFORMACIONES QUE SIMPLIFICAN EL ANÁLISIS DE LAS DEPENDENCIAS

☐ Propagación y evaluación de expresiones constantes + Extracción de invariantes

Otro ejemplo de invariantes

- □ Normalización de bucles:
  - normalizar el paso de la variable de control
  - eliminar variables de inducción, o sea, indexar vectores únicamente con las variables de control del bucle

3\*nj-2, 3\*nj-3,  $2*nj+i \Rightarrow$  combinación lineal de las variables de control de bucle

# 6.3 ANÁLISIS Y GRAFO DE DEPENDENCIAS



- Ejemplo de reordenación:  $C[2] <_p B[3]$ , pero  $B[3] <_m C[2]$ !
- que pasa si el store rojo escribe donde lee el load verde? Es necesario analizar las dependencias con cuidado:

C[i] = C[i-1] + $\uparrow$ 

# Dependencias en memoria entre sentencias<sup>1</sup>



• Las dependencias establecen relaciones de orden parcial que cualquier ejecución "legal" debe respetar.

| Tres tipos                                                          |                                  |       |
|---------------------------------------------------------------------|----------------------------------|-------|
| R escribe y S lee Dependencia verdadera flow dependence, RAW hazard | R δ S                            | R → S |
| R lee y S escribe<br>Antidependencia<br>antidependence, WAR hazard  | <b>R</b> δ <sup>-</sup> <b>S</b> | R → S |
| R y S escriben Dependencia de salida output dependence, WAW hazard  | R δ <sup>o</sup> S               | R → S |

Si **R** y **S** están en un bucle, **R**<sub>i</sub> y **S**<sub>i</sub> indican la ejecución de la iteración i-ésima

<sup>1)</sup> La investigación en vectorización automática se inicia en los años 70, y el siguiente trabajo de la Universidad de Illinois se considera uno de los mas importantes para su herramienta básica, el análisis de dependencias.

Kuck, Kuhn, Padua, Leasure, and Wolfe. "Dependence graphs and compiler optimizations". In Proc. of the 8th ACM Symposium on Principles of Programming Languages, pp. 207-218. 1981.

#### - Ejemplo 1 -

$$\begin{bmatrix}
i = 1,64 \\
S1: A(i) = B(i) *C \\
S2: B(i) = B(i-1) + A(i)
\end{bmatrix}$$

por inspección: 
$$S1_{i}$$
  $\delta$   $S2_{i}$  posición A(i)  $S1_{i}$   $\delta^{-}$   $S2_{i}$  posición B(i)

#### Pero ...

| S1 <sub>1</sub> | A(1) = B(1) *C     | ¡ Dependencias entre iteraciones !          |
|-----------------|--------------------|---------------------------------------------|
| S2 <sub>1</sub> | B(1) = B(0) + A(1) | $C_{i}$ $S_{i}$ $C_{i}$ on $pos_{i}$ $D(i)$ |
| S1 <sub>2</sub> | A(2) = B(2) *C     | $-S2_{i}$ $\delta$ $S2_{i+1}$ en pos $B(i)$ |
| S2 <sub>2</sub> | B(2) = B(1) + A(2) | loop carried dependence, LCD                |
|                 | _                  | 1 1 ' 1                                     |

o sea, dependencias generadas por el bucle

 $\lambda$  = distancia de la dependencia:

$$R_i \delta S_j \rightarrow \lambda = j-i \ge 0$$

número de iteraciones que separa el uso de las mismas posiciones de memoria

☐ Grafo de dependencias: grafo dirigido, anotado con distancias:



#### - Ejemplo 2 -

$$i = 1,64$$
  
S1:  $A(i+1) = A(i) + B(i)$   
S2:  $B(i+1) = B(i) - A(i)$ 

|                 | ejecución |
|-----------------|-----------|
| S1 <sub>1</sub> |           |
| $S2_1$          |           |
| S1 <sub>2</sub> |           |
| S2 <sub>2</sub> |           |
|                 | •         |

S1 S2

□ O sea: NO es vectorizable!

| A(2:65) = A(1:64) + B(1:64) | LV B(1:64)      |
|-----------------------------|-----------------|
| B(2:65) = B(1:64) - A(1:64) | LV A(1:64)      |
|                             | ADDV +          |
|                             | SV $I.(2:65) =$ |
|                             | A(1:64)         |
|                             | B(1:64)         |
|                             | _/              |
|                             | B(2:65)=        |

#### - Ejemplo 3: AXPY -

$$\begin{bmatrix} i = 1,64 \\ S: Y(i) = a*X(i) + Y(i) \end{bmatrix}$$



S

... o simplemente

Autociclos de antidep. a distancia 0, pueden obviarse: Vectorizable

#### - Ejemplo 4 -



Autociclos dependencias verdaderas distancia > 0, No Vectorizable

#### - Ejemplo 5 -

$$-i = 1,64$$
  
S: A(i) = A(i+3) + A(i)

secuencia de cálculos:

| $S_1$          |  |  |  |
|----------------|--|--|--|
| S <sub>2</sub> |  |  |  |
| S <sub>3</sub> |  |  |  |
| S <sub>4</sub> |  |  |  |
| S <sub>5</sub> |  |  |  |



Vectorizable:

$$A(1:64) = A(4:67) + A(1:64)^{a}$$

a. Esta notación corresponde a un lenguaje real y en uso: FORTRAN 90, el sucesor directo de FORTRAN 77

Vectorizable:

$$A(1:64) = A(4:67) + A(1:64)^{1}$$

- Ejemplo 6: escalado -

S

VECT, PAR

- Ejemplo 7: progresión geométrica-

$$\begin{bmatrix} i = 1,64 \\ S: A(i+1) = k*A(i) \end{bmatrix}$$

S

no VECT, no PAR

- Ejemplo 8: escalado con desplazamiento a laizquierda -

$$\begin{bmatrix} i = 1,64 \\ S: A(i) = k*A(i+1) \end{bmatrix}$$

S

si VECT, no PAR

- Ejemplo 9 -

$$-i = 1,64$$

S1

$$\begin{bmatrix}
i = 1,64 \\
S1: A(i) = B(i+2) \\
S2: B(i) = A(i-1)
\end{bmatrix}$$

$$S2: B(i) = A(i-1)$$

**S2** 

si VECT, no PAR

Escribir el código vectorial

<sup>1)</sup> Esta notación corresponde a un lenguaje real y en uso: FORTRAN 90, el sucesor directo de FORTRAN 77

#### - Ejemplo 10 -

$$i = 1,64$$
 S1  
S1:  $A(i+2) = B(i)$   
S2:  $B(i+2) = A(i+1)$  S2  
no VECT, no PAR

#### ANÁLISIS DE DEPENDENCIAS

Caso bastante general:

- conjunto de bucles anidados normalizados
- código en el bucle mas interno y sin sentencias condicionales
- espacio de iteraciones conocido en compilación

En cada iteración del código S1 S2, las variables de control forman una k-tupla  $(i_1, ... i_k)$  diferente. La unión de todas ellas se llama *Espacio de Iteraciones* (EspIt). EspIt es el producto cartesiano de los k conjuntos de números naturales que recorre cada variable de control.

Puede establecerse un *orden de programa total* entre k-tuplas (<<sub>p</sub>)

Las funciones  $\mathbf{f}$  y  $\mathbf{g}$  son *funciones de indexación*. Calculan un índice a partir de los valores  $(i_1, ... i_k)$  de las variables de control

#### PREGUNTAS ...

```
\exists P, Q \in EspIt \mid escr en S1_P \delta lect en S2_Q para <math>P \leq_p Q; ?
```

$$\exists T, Z \in EspIt \mid lect en S2_T \delta^- escr en S1_Z para T <_p Z;$$
 ?

- a. P.e. para  $P = (i_1, i_2, i_3) = (2, 3, 4)$ , en S1 se escribe el elemento A(1,2) y para Q = (4, 1, 1), en S2 se lee *el mismo* elemento.
- b. P.e. para T = (3, 3, 3), en S2 se lee el elemento A(9,1) y para Z = (4, 1, 1), en S1 se escribe *el mismo* elemento.

#### Caso sencillo:

- K = 1 variable de control
- m = 1 dimensión

$$S1: A(f(i)) = ...$$
  
 $S2: ... = A(g(i))...$ 

 $\exists$  dependencia prod/cons a distancia  $\lambda \underline{sii}^a$ 

$$\mathbf{S1}_{\mathbf{p}}$$

$$\downarrow^{\lambda} \qquad \exists \ p, \ q \in EspIt \ | \ f(p) = g(q) \ para \ p \le q$$
 $\mathbf{S2}_{\mathbf{q}} \qquad \lambda = q - p$ 

a. P.e. para p = 6 en S1 se escribe el elemento A(19) y para q = 6, en S2 se lee *el mismo* elemento.



a. P.e. para t = 10, en S2 se lee el elemento A(31) y para z = 12, en S1 se escribe *el mismo* elemento.

#### - Ejemplo 11 - f y g son lineales

$$-i = 1,100$$

S1

S1: 
$$A(2i+7) = B(i)-3$$
  
S2:  $C(i) = A(3i+1)$ 

S2: 
$$C(i) = A(3i+1)$$

**S2** 

secuencia de cálculos:

VECT?, PAR?

| i  | escr +2 lect +3 |
|----|-----------------|
| 1  | 9 4             |
| 2  |                 |
| 3  |                 |
| 4  |                 |
| 5  |                 |
| 6  |                 |
| 7  |                 |
| 8  |                 |
| 9  |                 |
| 10 |                 |
| 11 |                 |
| 12 |                 |

# Eqn. dependencias prod/cons: S1 $\delta$ S2

$$\exists p, q \in [1..100] \mid f(p) = g(q) \text{ para } p \le q$$
  
  $2p+7 = 3q+1 \quad (\lambda = q - p)$ 

Despejamos q y enumeramos p; q = 2p/3+2

| _ | p   | 1  | 2  | 3 | 4  | 5  | 6 | 7  | 8  | 9  | 10 |  |
|---|-----|----|----|---|----|----|---|----|----|----|----|--|
|   | q   | no | no | 4 | no | no | 6 | no | no | 8  | no |  |
| _ | λ≥0 |    |    | 1 |    |    | 0 |    |    | -1 |    |  |

#### Eqn. antidependencias: S2 $\delta^-$ S1

$$\exists t, z \in [1..100] \mid g(t) = f(z) \text{ para } t < z$$

$$3t+1 = 2z+7 \quad (\lambda = z - t)$$

Despejamos z y enumeramos t; z = 3t/2-3

| t   | 1  | 2  | 3  | 4  | 5  | 6 | 7  | 8 | 9  | 10 | 68 |
|-----|----|----|----|----|----|---|----|---|----|----|----|
| Z   | no | 0  | no | 3  | no | 6 | no | 9 | no | 12 | 99 |
| λ>0 |    | -2 |    | -1 |    | 0 |    | 1 |    | 2  | 31 |

Este tipo de ecuación se llama ecuación Diofántica 

## - Ejemplo 12 - f y g son lineales

$$-i = 1,100$$

S1

S1: 
$$C(i) = A(3i+1)$$

S1: 
$$C(i) = A(3i+1)$$
  
S2:  $A(2i+7) = B(i) -3$ 

**S2** 

VECT?, PAR?

| i  | escr +2 |
|----|---------|
| 1  |         |
| 2  |         |
| 3  |         |
| 4  |         |
| 5  |         |
| 6  |         |
| 7  |         |
| 8  |         |
| 9  |         |
| 10 |         |
| 11 |         |
| 12 |         |

| E | Eqn. dependencias prod/cons: S2 δ S1       |  |  |  |  |  |  |  |  |  |  |  |  |
|---|--------------------------------------------|--|--|--|--|--|--|--|--|--|--|--|--|
|   |                                            |  |  |  |  |  |  |  |  |  |  |  |  |
| D | Despejamos q y enumeramos p;               |  |  |  |  |  |  |  |  |  |  |  |  |
|   | p   1   2   3   4   5   6   7   8   9   10 |  |  |  |  |  |  |  |  |  |  |  |  |
| - | q                                          |  |  |  |  |  |  |  |  |  |  |  |  |
| - | λ                                          |  |  |  |  |  |  |  |  |  |  |  |  |

| Equ. antidependencias: S1 0 S2 |                              |   |   |   |   |   |   |   |   |    |  |  |  |
|--------------------------------|------------------------------|---|---|---|---|---|---|---|---|----|--|--|--|
|                                |                              |   |   |   |   |   |   |   |   |    |  |  |  |
|                                |                              |   |   |   |   |   |   |   |   |    |  |  |  |
| Desp                           | Despejamos z y enumeramos t; |   |   |   |   |   |   |   |   |    |  |  |  |
| t                              | 1                            | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 |  |  |  |
| Z                              |                              |   |   |   |   |   |   |   |   |    |  |  |  |
| λ                              |                              |   |   |   |   |   |   |   |   |    |  |  |  |

6. Compilación Tests aproximados

#### **TESTS APROXIMADOS**

Resolver las ecuaciones directamente es costoso en tiempo

Los límites inferior y superior a veces no son constantes

- ☐ Tests aproximados, fáciles de calcular:
  - ✓ condición necesaria para que existan ciclos de dependencias
    - se cumple ?  $\rightarrow$  no vectorizamos
    - muy conservador ...
  - ✓ condición suficiente para la independencia
    - se cumple ?  $\rightarrow$  vectorizamos
    - muy exigente
- ☐ Test MCD para funciones de indexación lineales (cond. necesaria)

$$f \rightarrow a \cdot i + b$$
  $g \rightarrow c \cdot i + d$ 

Asumimos posible ciclo de dependencias si mcd(a, c) divide (d-b)

- ejemplos 11 y 12 -

$$\left. \begin{array}{l}
 a = 3, b = 1 \\
 c = 2, d = 7
 \end{array} \right\} \text{ mcd}(3, 2) = 1 \text{ divide a } (6) \rightarrow \text{SI}$$

... pues asumimos dependencias cíclicas y no vectorizamos

#### **Ejercicios:**

- ✓ demostración test MCD
- ✓ buscar un ejemplo vectorizable que no pase el test MCD

6. Compilación Ejercicio E5

## EJERCICIO E5

En bucles con un solo nivel de anidación pueden aparecer varios tipos de dependencias.

En la tabla siguiente se resumen todas las posibilidades.



6. Compilación Ejercicio E5

## Por ejemplo:

```
R: var(r) = \dots rys son funciones lineales de i

S: var(s) = \dots \lambda \in \mathbb{N} es la distancia de la dependencia
```

Podemos formular las tres ecuaciones de dependencias:

$$\checkmark$$
 **R**  $\delta^{O}$  **S**  $\underline{sii}$   $\exists \lambda | r(i) = s(i + \lambda); \ \lambda \geq 0; \ i, i + \lambda \in rango$ 

✓ **S** 
$$\delta^{O}$$
 **R**  $\underline{sii}$   $\exists \lambda | s(i) = r(i + \lambda); \lambda \ge 1; i, i + \lambda \in rango$ 

✓ R ind S <u>caso contrario</u> ejemplos de este caso:

# Ejercicio. Se pide lo siguiente:

Repetir el análisis anterior para el caso

"var(r) es Lectura y var(s) es Escritura"

- ✓ las tres ecuaciones de dependencias
- ✓ un ejemplo de cada caso, con funciones de indexación diferentes de las empleadas en los ejemplos anteriores.

# 6.4 OPTIMIZACIONES NO LIGADAS A LA ARQUITECTURA

 $\downarrow \downarrow$ 

Grafo y análisis de dependencias

 $\downarrow \downarrow$ 

Optimizaciones independientes de la arquitectura vect/par

 $\downarrow \downarrow$ 

Vectorización

- Eliminar antidependencias y dep. de salida
  - renombrar
  - expansión escalar
  - copia de vectores

#### Renombrar

Problema: reutilizar vectores o escalares para ahorrar memoria o variables

#### Transformación:

- ✓ nombre diferente a cada asignación (parte izquierda)
- propagar nombres nuevos a las sentencias posteriores (partes derechas)



- Ejemplo 13 - no vect

#### Transformación:

- $U(i) \rightarrow T(i)$  en S1
- propagar T(i) en S2



✓ ¿ Aumentan las necesidades de almacenamiento ?

# Expansión Escalar

**Problema**: variables escalares que se utilizan en iteraciones sucesivas para almacenar valores diferentes

#### Transformación:

- ✓ promocionar el escalar a vector (parte izquierda)
- propagar nombres nuevos a las sentencias posteriores (partes derechas)



- Ejemplo 14 - no vect

#### Transformación:

- $U \rightarrow U(i)$  en S1
- propagar U(i) en S2



✓ ¿ Aumentan las necesidades de almacenamiento ?

# Copia de vectores<sup>1</sup>

Problema: pre-uso y post-definición de los elementos de un vector



#### Transformación:

- ✓ crear una copia del vector de solo-lectura
- propagar nombre copia a las sentencias posteriores (partes derechas)

DO i= 1, N  
S1: 
$$A(i) = B(i) * 2$$
  
S2:  $B(i) = A(i+1) + 3$   
ENDDO

$$\Rightarrow \begin{cases} 1 + \\ S2 \end{cases}$$

- Ejemplo 15 - no vect

#### Transformación:

 $-A \rightarrow \text{tmpA en S2}$ 



✓ ¿ Aumentan las necesidades de almacenamiento ?

<sup>1)</sup> También llamado node splitting, particionado de nodos

## 6.5 VECTORIZACIÓN

Optimizaciones independientes de la arquitectura vect/par



Vectorización

• Vectorización total y parcial

- distribución e intercambio de bucles
- Reducción
- Punteros en C

 $\prod$ 

Generación de código.

Optimización

#### Vectorización total

#### No existen ciclos de dependencias

#### Transformación:

- ✓ cambiar el orden de las sentencias para que todos los arcos vayan hacia abajo¹
- ✓ generar código vectorial sentencia a sentencia, empezando por cualquiera que sea independiente



- Ejemplo 16 -

- algoritmo de "flotación": peso proporcional al nº de arcos entrantes

✓ con varios niveles de anidación, una sentencia puede vectorizarse
con respecto a un bucle si no está en un ciclo de dependencias
generadas por ese bucle → veremos ejemplos

<sup>1)</sup> Comrobad que este nuevo orden de jecución secuencial es correcto

# Vectorización parcial, distribución de bucles<sup>1</sup>

Problema 1 de 2: existen ciclos de dependencias

Transformación: extraer las sentencias sin ciclos de dependencias

- Particionar el grafo en subgrafos nodo-disjuntos relacionados entre sí de forma acíclica ( $\pi$  bloques)
- reordenar con las dependencias hacia abajo
- Distribuir/cortar en varios bucles



<sup>1)</sup> También llamado loop fision, corte de bucles



#### - Ejemplo 17 -



S1(1:N)

S3(1:N)

D0 i = 1, N

S2: 
$$C(i) = A(i) + B(i-1)$$

S4: $B(i) = C(i) + 2$ 

ENDDO

S1

O

S3

V

S2

S2

S3

V

S4

S2

S3

V

S4

S4

S5

S4

# Vectorización parcial, distribución de bucles<sup>1</sup>

Problema 2 de 2: dos niveles de anidación de bucles no perfectos

#### Transformación:

- si es legal, distribuir el bucle mas externo
- vectorizar el bucle mas interno, si es posible, aplicando lo anterior
- paralelizar el bucle mas externo, si es posible



no tocamos los espacios de iteración

<sup>1)</sup> También llamado loop fision, corte de bucles

do j= 1, maxcols

S1: 
$$a(j) = 0.0$$

do i= 1, maxrows

S2:  $b(i,j) = 0.0$ 

enddo

enddo

S1

S2

S2

#### - Ejemplo 18 -

#### Transformación:

- distribuir el bucle exterior



# Vectorización parcial/total: intercambio de bucles

#### Problema:

- ✓ en bucles anidados el recorrido del espacio de iteraciones impide:
- 1. una fracción vectorial elevada
- 2. un acceso eficiente a memoria
- 3. vectorización

#### Transformación:

✓ intercambiar el orden de anidación de los bucles, si es legal

do j= 1, 64  
do i=1, 8  

$$A(i,j) = B(i,j) *C(i)$$
  $\Rightarrow$   $A = B = C$   
enddo  
enddo  
- Ejemplo 19 -

1. Intercambiar para aumentar la fracción vectorial

do i= 1, 8
$$A(i,1:64) = B(i,1:64) *C(i)$$
enddo
$$A = \begin{bmatrix} A & B & C \end{bmatrix}$$

```
integer maxlen
parameter (maxlen = 64)
real A(maxlen, maxlen)
do i=1, maxlen
                           ! intercambiar para mejorar el
                           ! acceso a la memoria multibanco<sup>a</sup>
 do j=1, maxlen
   A(i,j) = 0.0
 enddo
enddo
do i = 1, 8
                           ! no intercambiamos para
 do j=1, maxlen
                           ! preservar vectores largos
   A(i,j) = float(i+j)
 enddo
enddo
```

#### - Ejemplo 20 -

#### 2. Intercambiar para mejorar el acceso a memoria

a. En FORTRAN las matrices se almacenan por columnas:  $a_{fila\ columna} \rightarrow a_{11}, a_{21}, a_{31}, \dots a_{12}, a_{22}, a_{32}, \dots$ En C, se almacenan por filas.

```
real A(64,64)
do j= 2, 63
  do i= 1, 64
S: A(i,j) = (A(i,j-1) + 2*A(i,j) + A(i,j+1))*0.25
  enddo
enddo
```

#### - Ejemplo 21 -

#### 3. No es necesario intercambiar para poder vectorizar

En este ejemplo el bucle j genera ciclos de dependencias, pero el bucle i no, y por tanto la sentencia es vectorizable en i

```
do j= 2, 63  \texttt{A(1:64,j)} = (\texttt{A(1:64,j-1)} + 2*\texttt{A(1:64,j)} + \texttt{A(1:64,j+1)})*0.25 \\ \texttt{enddo}
```

# ¿ Como lo hemos sabido?

El bucle i tiene una recurrencia a distancia 1 que impide vectorizar

#### - Ejemplo 22 -

#### 3. Intercambiar para poder vectorizar

En este ejemplo

- 1. el intercambio es legal, y
- 2. posibilita la vectorización del bucle interno

do i= 1, 64
$$A(i+1,1:64) = A(i,1:64) * B(i)$$
enddo

# ¿ Como lo hemos sabido?

#### **DIAGRAMA DE DEPENDENCIAS CON ANIDACIONES**

**EspIter**  $\rightarrow$  { j=1:64 × i =1:64} ={1·1, 1·2, 1·3, ... 2·1, 2·2, 2·3, ... 3·1, ...}



☐ Al recorrer EspIt en el orden de programa, camino a trazos, los accesos a memoria determinan las dependencias. Cualquier otro orden que las respete, *es legal* 



¿ Como representar las dependencias ?



Es una recurrencia en (i), y por tanto no es vectorizable!!

☐ Intercambiar los bucles es recorrer EspIt en otro orden:



 $\leq_{m}$ : E(A<sub>21</sub>), E(A<sub>22</sub>), E(A<sub>23</sub>), ... L(A<sub>21</sub>), E(A<sub>31</sub>), L(A<sub>22</sub>), E(A<sub>32</sub>)...

- ☐ El nuevo recorrido, respeta las dependencias ?
  - $\checkmark$  SI  $\rightarrow$  el intercambio es legal
  - $\checkmark$  NO  $\rightarrow$  no es legal
- Ahora el bucle interno (j) ejecuta los cálculos en otro orden. En este nuevo orden NO hay dependencias entre cálculos consecutivos Es posible vectorizar en (j)!!

#### RESUMEN DEL PROCEDIMIENTO MANUAL

- desplegar EspIt, anotando referencias a memoria y dependencias
- 2) grafo de dependencias
- 3) ¿ se puede vectorizar y paralelizar?
- 4) ¿es legal el intercambio? en caso afirmativo, repetir (3)
- 5) escoger la opción mejor

```
do i= 2, 64
  do j= 2, 32
S1: A(i,j) = B(i,j)
S2: B(i-1, j-1) = A(i-1,j)
  enddo
enddo
```

#### - Ejemplo 23 -

Estudiar las posibilidades de codificación y valorar su rendimiento

| _i PAR<br>_j SEC | sí/no | PASO | (3) | j PAR<br>_i SEC | sí/no |
|------------------|-------|------|-----|-----------------|-------|
| _i SEC<br>_j VEC | sí/no |      |     | j SEC<br>_i VEC | sí/no |
| _i PAR<br>_j VEC | sí/no |      |     | j PAR<br>_i VEC | sí/no |

```
void calc_array (int** a)
{
  for (i=1; i<N; ++i)
  for (j=1; j<N; ++j)
    a[i][j] = a[i-1][j] + a[i][j-1]
)</pre>
```

#### - Ejemplo 24 -

#### Leer el texto y reflexionar

"This code shows a nested loop operating on a 2D array with crossiteration dependencies over both loops, making it appear serial. From the dependence graph it can be shown that iterations can be grouped into independent sets, allowing parallel execution if *loop skewing* and *interchange* are used. Techniques relying on dependence testing would overlook this parallelism. Furthermore, the 2D array in (a) is represented as an array of pointers to arrays, thwarting a parallelizing compiler's attempt to statically analyze this section of code."

Garcia, S.; Donghwan Jeon; Louie, C.; Taylor, M.B.; , "The Kremlin Oracle for Sequential Code Parallelization," IEEE Micro, vol.32, no.4, pp. 42-53, July-Aug. 2012

IEEE Micro Special Issue on Parallelization of Sequential Code

#### Reducción

En este contexto *reducir* es una operación matemática que quita una dimensión a una estructura de datos:

matriz  $\rightarrow$  vector, vector  $\rightarrow$  escalar, ...

Es una operación frecuente en cálculo científico.

Los repertorios vectoriales tienen instrucciones para operadores de reducción *asociativos*:

- ✓ máximo, mínimo, OR, AND, suma, producto
- ✓ ojo con el problema asociatividad / precisión finita

#### Transformación:

- ✓ detectar los autociclos de dependencias debidos al reuso de la variable escalar de reducción
- ✓ sustituir el bucle de reducción por la instrucción apropiada



- **Ejemplo 25** -

- vectorizar usando las instrucciones de lenguaje máquina apropiadas, y en este caso seccionar

```
 \begin{array}{l} s=\ 0 \\ p=\ 1 \\ do\ i=1,2 \\ S1:\ A(64(i-1)+1:64i)=\ B(64(i-1)+1:64i)\ +\ C(64(i-1)+1:64i) \\ S2:\ s=\ s\ +\ SUM(64(i-1)+1:64i) \\ S3:\ s=\ p\ *\ PROD(64(i-1)+1:64i) \\ enddo \\ \end{array}
```

# Bucles con condicionales: operaciones con máscara

Códigos con muchos saltos, por ejemplo, un bucle con una sentencia condicional en su cuerpo, pueden ser vectorizados usando máscaras vectoriales que bloquean las operaciones para las cuales la condición no es cierta



# Punteros en C<sup>1</sup>

The following loop may not get vectorized because of a potential aliasing problem between pointers a, b and c

```
void add (float *a, float *b, float *c) {
  for (int i=0; i<SIZE; i++)
    c[i] += a[i-1] + b[i];
}</pre>
```

If the **restrict** keyword is added to the parameters, the compiler will trust you, that you will not access the memory in question with any other pointer and vectorize the code properly

The downside of using restrict is that not all compilers support this keyword, so your source code may lose portability.

restrict es un cualificador complicado, que puede ayudar al compilador a generar ejecutables mas rápidos en contextos no relacionados con vectorizar. Para mas información:

How to Use the restrict Qualifier in C, Douglas Walls, Sun ONE Tools Group, Sun Microsystems, July 2003 (revised March 2006)

http://web.archive.org/web/20120225055041/http://developers.sun.com/solaris/articles/cc\_restrict.html

<sup>1)</sup> http://software.intel.com/sites/products/documentation/studio/composer/en-us/2011Update/compiler\_c/optaps/common/optaps\_vec\_use.htm

# 7. LEY DE AMDHAL

- Modelo matemático sencillo que calcula la mejora en rendimiento al ejecutar parte de las operaciones de un programa en menos tiempo:
  - un modo lento (escalar)
  - un modo rápido (vectorial)
- Sea N el número de operaciones en coma flotante de un programa y  $\mathbf{f_v}$  el porcentaje que puede realizarse en modo vectorial
  - $TPF_{(s,v)}$ : tiempo por FLOP en modo (escalar, vectorial)
  - $G = TPF_{v}/TPF_{v}$

Speed\_up = 
$$T_{\text{escalar}} / T_{\text{vectorial}} = \frac{N \cdot TPF_s}{N \cdot f_v \cdot TPF_v + N \cdot (1 - f_v) \cdot TPF_s} = \frac{1}{f_v \cdot \frac{TPF_v}{TPF_s} + (1 - f_v)} = \frac{1}{(1 - f_v) + f_v \cdot \frac{1}{G}} = \frac{1}{f_s + f_v / G}$$

- Speed up  $(f_v \rightarrow 1) \rightarrow G$
- $G \rightarrow \infty \implies Speed\_up \rightarrow 1/fs$ fs  $\uparrow \uparrow \Rightarrow$  Speed up  $\downarrow \downarrow$

"El modo lento va a limitar, aunque el modo rápido sea fantástico"



□ Valor habitual de  $f_v$  entre 0,4 y 0,75 para programas compilados

Un buen computador vectorial debe tener un buen procesador escalar

- ☐ Caso de estudio:
  - Computador A:  $TPF_s = 3.3 \text{ns}$ ;  $TPF_v = 1 \text{ns}$  (G= 3.3)
  - Computador B:  $TPF_s = 6.6$ ns;  $TPF_v = 0.5$  ns (G= 13.2)
  - Computador C:  $TPF_s = 6.6$ ns;  $TPF_v = 1$  ns (G=6.6)

$$R_{v} = R_{s} \cdot Sup = R_{s} \cdot \frac{1}{f_{s} + f_{v}/G}$$



Permalink to this graph:

http://fooplot.com/plot/2hqbw5aoc7