Bartın Üniversitesi, Bilgisayar Mühendisliği Bölümü BSM301 Bilgisayar Mimarisi ve Organizasyonu, 2024-2025 Güz Dönemi Programlama Ödevi (**Genel Nota 15 puan etki edecektir.**)

Ödevi Sisteme Yükleme için Son Tarih ve Saat = 11/12/2024 Çarşamba 23:00

Geç gönderimler ve ilgili kurallara uymayan gönderimler KESİNLİKLE kabul edilmeyecektir! Tüm kuralları dikkatli bir şekilde okuyunuz.

<u>Diğer Kurallar:</u>

- Her öğrenci ödevi kendisi yapmalıdır. Birlikte yapılan ödevler veya internetten alınan hazır kodlar (dosya okuma)
  kopya olarak değerlendirilecektir. Kontrol sonucu kopya tespit edilen ödevlere ödev notu olarak 0 verilecektir. Dersin öğretim elemanları kopya ödev gönderen öğrenciler hakkında disiplin sürecini başlatma hakkını saklı tutar.
- Dersin öğretim elemanları ödevi gönderen öğrencileri çağırıp (veya zoom üzerinden) çözümleri hakkında soru sorma ve anlattırma hakkını saklı tutar.
- Ödevler, UBYS (Eders Değil!) BSM301 Bilgisayar Mimarisi ve Organizasyonu sayfasındaki Ödevler sekmesinden sisteme yüklenmelidir. Mail yolu ile gönderilen ödevler kabul edilmeyecektir ve değerlendirmeye alınmaz.
- Uygulamanızın çalışıp çalışmadığı ve uygulamanızdaki eksik kısımlar vb. hakkında bilgi veren 1-2 satırlık kısa bir açıklama içeren .txt uzantılı metin dosyası (açıklama.txt) oluşturup, bunu proje klasörü ile birlikte sisteme yüklemeniz gerekmektedir.
- Proje klasörünü (açıklama içeren "açıklama.txt" dosyasıyla birlikte) sıkıştırıp (\*.zip) uzantılı tek bir dosya sisteme yükleyiniz. ( (\*.rar) uzantılı dosyaların sisteme yüklenmesinde sıkıntı yaşanmaktadır ve ödeviniz değerlendirmeye alınmaz!)
- Proje klasörü yerine, sisteme tek bir class dosyası, tek bir java dosyası vb. farklı şekillerde yükleme yapanların ödevleri değerlendirilmeyecek ve 0 ile notlandırılacaktır.
- Projenizi "\_ÖğrenciNo\_Ad\_Soyad" (örn. \_2013510001\_Ali\_Bilir) şeklinde isimlendiriniz. Birden fazla ismi olan öğrenciler sadece ilk ismini yazmalıdır. Ayrıca, projede tanımladığınız her bir sınıfın ismi de öğrenci numaranız ile başlamalıdır (örn. \_2013510001\_RAM gibi).
- Kodunuza KESİNLİKLE yorum satırları eklemeyiniz.
- Son teslim tarihi ve saatine kadar ödevini sisteme yüklemeyenlerin ödevleri değerlendirmeye alınmayacaktır ve 0 ile notlandırılacaktır.

Başarılar.

#### Ödev Açıklaması:

Bu ödevde, Eclipse (Netbeans DEĞİL!) ve Java dilini kullanarak, Temel Bilgisayar'ın Kontrol (Denetim) Ünitesinin kontrol mantık kapıları ve bazı bileşenler için bir simülatör tasarlamanız beklenmektedir. Simülatör **dinamik** bir **konsol uygulaması** şeklinde olacaktır ve aşağıdaki özelliklere sahip olmalıdır:

- 1. Sistemdeki tüm bileşenler (AR, PC, DR ve IR Register'ları, S ve IEN bayrakları, kontrol mantık kapıları, kontrol sinyalleri) nesneye yönelik programlama tekniğine uygun şekilde tasarlanmalıdır. S bayrağının D tipi IEN bayrağının ise JK tipi flip-flop olduğunu varsayınız. Kontrol mantık kapılarını oluştururken VE, VEYA, DEĞİL kapılarını kullanınız. Sınıflarınızı tasarlarken register'ların ve bayrakların iç yapılarını (lojik kapılar, flip-floplar vb.) dikkate almayınız. (Projenizde belirli sayıda ve uygun şekilde sınıflar ve metotlar tanımlanmalıdır.)
- 2. Uygulama çalıştığında ilk olarak denetim\_fonksiyonlari.txt isimli dosyayı okumalı ve dosyadaki her bir denetim fonksiyonuna karşılık gelen mikro işlemin veya mikro işlemlerin çalışması için hangi bileşenlerin hangi kontrol girişlerinin (Load, Clear vb.) aktif edildiğini ekrana yazmalıdır. denetim\_fonksiyonlari.txt dosyasının her bir satırında farklı bir denetim fonksiyonu yer almaktadır. Örnek bir denetim\_fonksiyonlari.txt dosyasının ekran görüntüsü aşağıda verilmiştir. Ödevle birlikte örnek bir dosya sisteme yüklenecektir. Kendinizin de formata uygun farklı dosyalar oluşturup uygulamanızı test etmenizde yarar vardır. Ayrıca, denetim\_fonksiyonlari.txt dosyasındaki denetim fonksiyonlarının sayısı değişebilir.
- 3. denetim\_fonksiyonlari.txt dosyasının her bir satırında birbirinden boşluk karakteriyle ayrılmış ve denetim fonksiyonunu oluşturan sinyaller (R, T0-T15, D0-D7, I ve B0-B11) bulunmaktadır. Bu sinyallerden bazıları normal

formda veya tümleyen formda bulunabilir. (Temel bilgisayarın denetim fonksiyonu ve mikro işlemler tablosunda bulunan if'li kısımlar ve bunlara bağlı olan mikro işlemler göz ardı edilecektir. Örneğin, "D7 I' T3 B1" denetim fonksiyonunun karşısında if'li ifade olduğu için o satır komple göz ardı edilecektir ve denetim\_fonksiyonlari.txt dosyasında "D7 I' T3 B1" denetim fonksiyonu yer almaz.)

4. Örnek bir ekran görüntüsü aşağıda verilmiştir. Sonuçlar, örnek ekran görüntüsündeki formata uygun şekilde ekrana yazılmalıdır.

## Örnek bir ekran görüntüsü aşağıda verilmiştir:

denetim\_fonksiyonlari.txt dosyası okundu.

Denetim fonksiyonu: D0 T4

DR register'ının Load girişi aktif edilir.

Denetim fonksiyonu: R' T1

IR register'ının Load girişi aktif edilir. PC register'ının Increment girişi aktif edilir.

Denetim fonksiyonu: D5 T4

AR register'ının Increment girişi aktif edilir.

Denetim fonksiyonu: D7 I' T3 B0

S bayrağının D girişine 0 uygulanır.

#### Temel Bilgisayar kontrol (denetim) ünitesinin kontrol mantık kapılarına ilişkin görsel aşağıda verilmiştir:



## Örnek bir denetim\_fonksiyonlari.txt dosyasının ekran görüntüsü aşağıda verilmiştir:



# Temel Bilgisayar için Denetim Fonksiyonu ve Mikro işlemler Tablosu aşağıda verilmiştir:

|                                  |                                   |                                                                                    | Register-Refer | ence               |                                                                 |
|----------------------------------|-----------------------------------|------------------------------------------------------------------------------------|----------------|--------------------|-----------------------------------------------------------------|
| Fetch                            | R'T <sub>0</sub> :                | AR ← PC                                                                            | •              | $D_7 I' T_3 = r$   | (Common to all register-reference instr)                        |
|                                  | R′T₁:                             | IR ← M[AR], PC ← PC + 1                                                            |                | $IR(i) = B_i$      | (i = 0,1,2,, 11)                                                |
| Decode                           | R′T₂:                             | D0,, D7 ← Decode IR(12 ~ 14),                                                      |                | r:                 | SC ← 0                                                          |
|                                  |                                   | $AR \leftarrow IR(0 \sim 11), I \leftarrow IR(15)$                                 | CLA            | rB <sub>11</sub> : | AC ← 0                                                          |
| Indirect                         | D <sub>7</sub> 'IT <sub>3</sub> : | AR ← M[AR]                                                                         | CLE            | rB <sub>10</sub> : | <b>E</b> ← 0                                                    |
| Interrupt                        | -7                                |                                                                                    | CMA            | rB <sub>9</sub> :  | AC ← AC'                                                        |
| $T_0'T_1'T_2'(IEN)(FGI + FGO)$ : |                                   | R ← 1                                                                              | CME            | rB <sub>8</sub> :  | E ← E′                                                          |
| -0 -1 -21                        | RT <sub>0</sub> :                 | AR ← 0, TR ← PC                                                                    | CIR            | rB <sub>7</sub> :  | $AC \leftarrow shr AC, AC(15) \leftarrow E, E \leftarrow AC(0)$ |
|                                  | RT₁:                              | $M[AR] \leftarrow TR, PC \leftarrow 0$                                             | CIL            | rB <sub>6</sub> :  | $AC \leftarrow Shi AC, AC(0) \leftarrow E, E \leftarrow AC(15)$ |
|                                  | RT <sub>2</sub> :                 | $PC \leftarrow PC + 1$ , $IEN \leftarrow 0$ , $R \leftarrow 0$ , $SC \leftarrow 0$ | INC            | rB <sub>5</sub> :  | AC ← AC + 1                                                     |
| Memory-Reference                 |                                   |                                                                                    | SPA            | rB₄:               | If(AC(15) =0) then (PC ← PC + 1)                                |
| AND                              | D <sub>0</sub> T <sub>4</sub> :   | $DR \leftarrow M[AR]$                                                              | SNA            | rB <sub>3</sub> :  | If(AC(15) =1) then (PC ← PC + 1)                                |
|                                  | $D_0T_5$ :                        | $AC \leftarrow AC \land DR, SC \leftarrow 0$                                       | SZA            | rB <sub>2</sub> :  | If(AC = 0) then (PC ← PC + 1)                                   |
| ADD                              | D <sub>1</sub> T <sub>4</sub> :   | DR ← M[AR]                                                                         | SZE            | rB <sub>1</sub> :  | If(E=0) then (PC ← PC + 1)                                      |
|                                  | D <sub>1</sub> T <sub>5</sub> :   | $AC \leftarrow AC + DR, E \leftarrow C_{out}, SC \leftarrow 0$                     | HLT            | rB <sub>0</sub> :  | S ← 0                                                           |
| LDA                              | D <sub>2</sub> T <sub>4</sub> :   | DR ← M[AR]                                                                         |                |                    |                                                                 |
|                                  | $D_2^{-1}T_5$ :                   | AC ← DR. SC ← 0                                                                    | Input-Output   | $D_7IT_3 = p$      | (Common to all input-output instructions)                       |
| STA                              | $D_3T_4$ :                        | $M[AR] \leftarrow AC, SC \leftarrow 0$                                             |                | $IR(i) = B_i$      | (i = 6,7,8,9,10,11)                                             |
| BUN                              | $D_4^{\circ}T_4^{\circ}$ :        | PC ← AR, SC ← 0                                                                    |                | p:                 | <b>SC</b> ← 0                                                   |
| BSA                              | $D_5T_4$ :                        | M[AR] ← PC, AR ← AR + 1                                                            | INP            | рВ <sub>11</sub> : | $AC(0-7) \leftarrow INPR, FGI \leftarrow 0$                     |
|                                  | $D_5^{\circ}T_5^{\circ}$ :        | $PC \leftarrow AR, SC \leftarrow 0$                                                | OUT            | рВ <sub>10</sub> : | OUTR $\leftarrow$ AC(0-7), FGO $\leftarrow$ 0                   |
| ISZ                              | $D_6T_4$ :                        | DR ← M[ÁR]                                                                         | SKI            | pB₀:               | If(FGI=1) then (PC ← PC + 1)                                    |
|                                  | $D_6^{\circ}T_5^{\circ}$ :        | DR ← DR + 1                                                                        | SKO            | pB <sub>8</sub> :  | If(FGO=1) then (PC ← PC + 1)                                    |
|                                  | $D_6^{\circ}T_6^{\circ}$ :        | $M[AR] \leftarrow DR$ , if(DR=0) then (PC $\leftarrow$ PC + 1),                    | ION            | pB <sub>7</sub> :  | IEN ← 1                                                         |
|                                  | 0 0-                              | SC ← 0                                                                             | IOF            | pB <sub>6</sub> :  | IEN ← 0                                                         |