# **FIR Report**

## **Protocol introduction:**

- 1. AXI-Lite Read transaction:
  - a. Arvalid: master put address on the read access channel
  - b. Rready: master is ready to receive data from slave
  - c. Arready: slave is ready to receive the address
  - d. Rvalid: slave's data channel is valid

When a,c happens, handshake occurs. When b,d happens, finish the transaction.



圖一 AXI-Lite Read protocol

- 2. AXI-Lite Write transaction:
  - a. Awvalid, wvalid: Master the address/data is valid.
  - b. Awready, wready: slave asserts.

handshake occurs and finish the transaction.

#### **AXI4-Lite Write Transaction**



圖二 AXI-Lite Write protocol

#### 3. AXI-Stream Transfer:

- a. Tready is driven by slave side
- b. Tvalid is driven by master side
- c. Send the last data, tlast=1

When a,b happens, handshake occurs.



圖三 AXI-Stream protocol

# **Block diagram:**

### 1. Datapath:



圖四 block diagram

#### 2. Control signals:

控制信號主要可以分為兩類:

- a. 對 RAM 的控制: 透過控制訊號 data\_EN, data\_WE, tap\_EN, tap\_WE 來進 行 RAM 的操作,決定此時的 RAM 要進行讀取或者寫入,並且給他地址 或資料進行判斷。
- b. 對輸入/輸出的控制: 透過控制訊號 ss\_tready, ss\_tvalid, sm\_tready, sm tvalid 來控制何時輸入資料和輸出資料。
- c. 對係數和 congfiguration register 的控制: 透過控制訊號 awready, wready, awvaild, wvalid, arready, arvalid, rvalid, rready 控制何時寫入資料和讀取資料。

### **Describe Operation:**

1. How to receive data-in and tap parameters and place into SRAM:

首先,Tap parameters 採用 AXI-Lite interface 寫入,透過 tb 的 for(k=0; k< Tape\_Num; k=k+1) begin config\_write(12'h20+k\*4, coef[k]); end 來執行, AXI-Lite Write 的方式是當 awvalid 和 awready 為 1 且 wvalid 也為 1,此時 awaddr 和 wdata 也準備好,等到 wready 為 1 時,此時就能寫入 SRAM。

Data\_in 是透過 AXI-Stream interface 寫入,透過 tb 的 task ss 來執行,當 ss\_tvalid=1 時,data 會透過 ss\_tdata 傳遞,當 ss\_tready=1 時才開始傳入資料,傳至最後一筆時,ss tlast 會等於 1。

2. How to access shiftram and tapRAM to do computation:

Shiftram 的完成方式可以參考下圖,首先會透過 33 個 CLK 寫入資料和 shift data,再者,由於 tapRAM 資料由新到舊的地址為  $0x28 \rightarrow 0x00$ ,而 dataRAM 資料由新到舊  $0x00 \rightarrow 0x28$ ,根據 FIR 公式可以發現 tapRAM 和 dataRAM 相同地址取出資料即可相乘,存在暫存器後,把相乘的值相加即是 結果。



圖五 shiftram 實作方法

3. How ap\_done is generated.

透過 counter 紀錄運算到第幾筆資料,到達寫入的 data length,便紀錄 ap\_done。

# **Resource Usage:**

下圖為合成後的電路示意圖:



圖六 合成後電路圖

| Report Cell Usage: |         |     |  |  |  |  |
|--------------------|---------|-----|--|--|--|--|
| i                  | Cell    |     |  |  |  |  |
| +                  | +       | ++  |  |  |  |  |
| 1                  | BUFG    | 9   |  |  |  |  |
| 2                  | CARRY4  | 29  |  |  |  |  |
| '   3              | DSP48E1 | 3   |  |  |  |  |
| 4                  | LUT1    | 5   |  |  |  |  |
| 15                 | LUT2    | 48  |  |  |  |  |
| 16                 | LUT3    | 71  |  |  |  |  |
| . j 7              | LUT4    | 46  |  |  |  |  |
| 18                 | LUT5    | 62  |  |  |  |  |
| 9                  | LUT6    | 80  |  |  |  |  |
| 10                 | FDCE    | 15  |  |  |  |  |
| 111                | LD      | 240 |  |  |  |  |
| 12                 | LDC     | 64  |  |  |  |  |
| 1 13               | LDP     | j 1 |  |  |  |  |
| 114                | IBUF    | 161 |  |  |  |  |
| 115                | OBUF    | 169 |  |  |  |  |
| . :                | :       | : : |  |  |  |  |

圖七 Cell Usage

#### Slice Logic

| 2. Memory         |      |       |            |           |       |
|-------------------|------|-------|------------|-----------|-------|
| ,                 |      |       |            |           |       |
| •                 |      |       |            |           |       |
| +                 | +    | +     | +          | +         | +     |
| Site Type         | Used | Fixed | Prohibited | Available | Util% |
| ) +               | +    | +     | +          | ++-       | +     |
| .  Block RAM Tile | 0    | 0     | 0          | 140       | 0.00  |
| :  RAMB36/FIFO*   | 0    | 0     | 0          | 140       | 0.00  |
| RAMB18            | 0    | 0     | 0          | 280       | 0.00  |
| 1 +               |      |       |            |           |       |

圖八 Logic and memory

#### **Timing Report:**

1. Slack & Max delay path

根據 timing report 報告中顯示,可以發現 Data Path Delay 時間為 15.307ns,為我的 Data arrival time,而根據我所設置的 Input delay, Output Delay, Clock Uncertainty 時間分別為 2ns, 1ns, 0.035ns,我給定 clock cycle time 是 20ns,因此我的 Data required time 為 16.965ns(20-2-1-0.035),因此我整個電路最長路徑的 slack 約為 1.657ns。



圖十一 slack 計算

#### 2. 最大頻率

尋找最大操作頻率時,需要先找到最長延遲路徑,從 Timing report 可以發現,FIR 運算會造成相當大的 Delay 且與其他比對後,發現他是最長路徑,因此我們需要把 clock cycle time 提高,從報告可以發現,我的 Data path delay 為 15.307ns,因此最高操作頻率,大概可以落在 62.5MHz。

### **Simulation Waveform:**

#### 1. Coefficient Program and read back:

當 awready, awvalid, wready, wvalid 等於 1 的時候,寫入地址 awaddr 和資料 wdata,可以看下圖的 tap\_RAM 裡有存好的資料,擁有完整的 11 個係數在裡面。

當 arvalid, rrready 等於 1 的時候,先讀出地址 araddr 等到下一個 clk 在讀出資料 rdata。



圖十二 寫入係數



圖十三 讀出係數

### 2. Data\_in, Stream in

如下圖,可以看到對應的位置有對應的資料,當 ss\_tready=1,便傳送資料。



圖十四 寫入資料

寫入最後一筆資料時,ss\_tlast=1。



圖十五 寫入最後一筆資料

### 3. Data\_out, Stream out

如下圖,可以發現相對應的位置有相對應的輸出,並且最後一筆 data 時, sm tlast =1 。



圖十六 輸出最後一筆資料

#### 4. RAM access control

寫入資料的時候 data\_WE=4'b1111, data\_EN=1, tap\_WE=4'b1111, tap\_EN=1 讀取資料的時候 data\_WE=4'b0000, data\_EN=1, tap\_WE=4'b0000, tap\_EN=1



圖十七 寫入係數和讀取係數



圖十八 寫入 data 和讀取 data

5. Measure # of clock cycles from ap\_start to ap\_done 如下圖可知, clock cycle 為(330725-595)/10 = 33013, 需花費 33013clock cycle 來完成。



圖十九 ap\_start 和 ap\_done time

#### 6. FSM

FSM 我主要分成 11 個狀態:

axilite w: 寫入係數。

axilite\_addr\_r: 讀取係數地址。

axilite data r: 讀取係數。

start: 等待 ap\_start。

stream init:初始化 dataRAM,存放 8 個 0。

stream addr r: 讀取寫入資料地址和進行 shift 資料地址。

stream data r: 讀取資料。

stream\_data\_w: 寫入 0x00 地址資料和進行 shift。

result addr: fir 運算地址。

result data: fir 累計乘加和結果。

final\_stage: fir 執行結束,處理 ap\_idle 和 ap\_done。

parameter axilite\_w = 0;
parameter axilite\_addr\_r = 1;
parameter axilite\_data\_r = 2;
parameter start = 3;
parameter stream\_init = 4;
parameter stream\_addr\_r = 5;
parameter stream\_data\_r = 6;
parameter stream\_data\_w = 7;
parameter result\_addr = 8;
parameter result\_data = 9;
parameter final stage = 10; 圖二十 State code





圖二十一 axilite\_w, axilite\_r, axilite\_data\_r 狀態



圖二十二 start, stream\_init, stream\_addr\_r, stream\_data\_r, stream\_data\_w, result\_addr, result\_data 狀



圖二十三 final\_stage 狀態