#### はじめに

この文章は RISC-V の外部デバッグサポートマニュアルを @shibatchii が RISC-V アーキテクチャ勉強のためメモしながら訳しているものです。

原文は https://riscv.org/specifications/ にある riscv-debug-release.pdf です。

## 原文のライセンス表示

ですが、

"The RISC-V Instruction Set Manual, Volume I: User-Level ISA, Document Version 2.2", Editors Andrew Waterman and Krste Asanovic, RISC-V Foundation, May 2017.

"The RISC-V Instruction Set Manual, Volume II: Privileged Architecture, Version 1.10", Editors Andrew Waterman and Krste Asanovic, RISC-V Foundation, May 2017. のように

Creative Commons Attribution 4.0 International License 表示がありません。

#### 本文中に

1.1.1 C ontext

This document is written to work with:

- 1. The RISC-V Instruction Set Manual, Volume I: User-Level ISA, Document Version 2.2 (the ISA Spec)
- 2. The RISC-V Instruction Set Manual, Volume II: Privileged Architecture, Version 1.10 (the Privileged Spec) とあるのでそれを引き継いでいるとも(ちょっと強引かもしれませんが)考えられます。

なのでまずは「RISC-V 外部デバッグサポート バージョン 0.13.2」 日本語訳 @shibatchii ということで進めますが、まずいよー となったら速攻削除します。 RISC-V のメーリングリストで聞いてみれば良いのかな。

#### https://github.com/shibatchii/RISC-V

に置いてあります。

英語は得意でないので誤訳等あるかもしれません。ご指摘歓迎です。

Twitter: @shibatchii

Google 翻訳、Bing 翻訳、Mirai 翻訳、Webilo 翻訳、Exclite 翻訳 を併用しながら翻訳し、勉強しています。

まずは意味が分からないところもあるかもしれませんが、ざっくり訳して2周位回ればまともになるかなと。 体裁とかは後で整えようと思います。

文章は以下の様に色分けしてます。

黒文字:翻訳した文書。

赤文字:@shibatchii コメント。わからないところとか、こう解釈したとか。

青文字: RISC-V にあまり関係なし。訳した日付とか、集中力が切れた時に書くヨタ話とか。

2019/04/14 @shibatchii

## RISC-V 外部デバッグサポート バージョン 0.13.2 d5029366d59e8563c08b6b9435f82573b603e48e

## 編集者:

ティム・マンション <tim@sifie.com>、SiFive、Inc. ミーガン ワッツ <<u>megan@sifie.com</u>>、SiFive、Inc.

3月22日(金)09:06:04 2019 -0700

アルファベット順の仕様全バージョン貢献者。(修正を提案するには編集者に連絡してください)。

ブルース・アビディンガー、クレステ・アサノビッチ、アレン・バウム、マーク・ビール、アレックス・ブラッドベリー、チャンハー・チャン、ジョンホー・チェン、モンテ・ダーリンプル、ヴャチェスラフ・ディアチェンコ、ピーター・ イゴールド、マルクス・ゴエール、ロバート・ゴッラ、ジョン・ハウザー、リチャード・ ハーベイユ、ヨンチン・ シャオ、ポウエイ・フアング、スコット・ジョンソン、ジャンリュック・ナーゲル、アラム・ナヒディプール、リジール・ニシール、ガジンダー・パンザー、ディーパック・パンワル、アントニー・パヴロフ、クラウス・クルーゼ・ペダーセン、ケン・ペティット、ジョー・ラーメ、ギャヴィン・スターク、ウェズリー・ターレット、ヤン・ウィレム・ヴァン・ド・ヴェールト、ステファン・ウォーレントイッツ、レイ・ヴァン・デ・ウォーカー、アンドリュー・ウォーターマン、アンディ・ライト、そして、ブライアン・ワイアット。

## 内容

| 1はじめに 1                                                     |   |
|-------------------------------------------------------------|---|
| 1.1用語。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                   |   |
| 1.1.1文脈。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                 |   |
| 1.1.2 バージョン。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。             | 2 |
| 1.2 この文書について。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。            | 2 |
| 1.2.1 構造。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                | , |
| 1.2.2 レジスタ定義フォーマット。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。      |   |
| 1.2.2.1 ロングネーム(ショートネーム、0x123)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。2 |   |
| 1.3背景。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                   |   |
| 1.4 サポートされている機能。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。         |   |
|                                                             |   |
| 2 システム概要 5                                                  |   |
|                                                             |   |
| 3 デバッグモジュール(DM) 7                                           |   |
| 3.1 デバッグモジュールインタフェース(DMI)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。   |   |
| 3.2 リセット制御。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。              |   |
| 3.3八一トの選択。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。               |   |
| 3.3.1 シングルハートの選択。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。        | į |
| 3.3.2 複数の八一トの選択。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。        |   |
| 3.4八一卜状態。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                | ) |
| 3.5 実行制御。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                |   |
| 3.6 抽象コマンド。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。              |   |

| 3.6.1 抽象コマンド一覧。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 2                      |
|-------------------------------------------------------------------------|
| 3.6.1.1 アクセスレジスタ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 12                     |
| 3.6.1.2 クイックアクセス。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 13                    |
| 3.6.1.3 アクセスメモリ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                     |
| 3.7プログラムバッファ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                        |
| 3.8 常体の概要。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                          |
| 3.9システムバスアクセス。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                        |
| 3.10 最小限の侵入型デバッグ。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                   |
| 3.11 セキュリティ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                         |
| 3.12 デバッグモジュールレジスタ。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                 |
| 3.12.1 デバッグモジュールステータス(dmstatus、0x11)。。。。。。。。。。。。。。。。。。。。。。。。 20         |
| 3.12.2 デバッグモジュール制御(dmcontrol、0x10)。。。。。。。。。。。。。。。。。。。。。。。。。。22          |
| 3.12.3 八一ト情報(hartinfo、0x12)。。。。。。。。。。。。。。。。。。。。。。。。。。。。 25              |
| 3.12.4 ハート アレイ ウィンドウ 選択(hawindowsel、0x14)。。。。。。。。。。。。。。。。。。。26          |
| 3.12.5 ハート アレイ ウィンドウ(hawindow、0x15)。。。。。。。。。。。。。。。。。。。。。。27             |
| 3.12.6 抽象制御と常体(abstractcs、0x16)。。。。。。。。。。。。。。。。。。。。。。。。。。。 27           |
| 3.12.7抽象コマンド(command、0x17)。。。。。。。。。。。。。。。。。。。。。。。。。。28                  |
| 3.12.8 抽象コマンド Autoexec(abstractauto、0x18)。。。。。。。。。。。。。。。。。。。。29         |
| 3.12.9 設定文字列ポインタ 0(confstrptr0、0x19)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。      |
| 3.12.10 次のデバッグモジュール(nextdm、0x1d)。。。。。。。。。。。。。。。。。。。。。。。。。。。 30          |
| 3.12.11 要約データ 0(data0、0x04)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 30          |
| 3.12.12プログラムバッファ 0(progbuf0、0x20)。。。。。。。。。。。。。。。。。。。。。。。。。。。30          |
| 3.12.13 認証データ(authdata、0x30)。。。。。。。。。。。。。。。。。。。。。。。。。。 31               |
| 3.12.14 停止概要 0(haltsum0、0x40)。。。。。。。。。。。。。。。。。。。。。。。。。。 31              |
| 3.12.15 停止概要 1(haltsum1、0x13)。。。。。。。。。。。。。。。。。。。。。。。。。 31               |
| 3.12.16 停止概要 2(haltsum2、0x34)。。。。。。。。。。。。。。。。。。。。。。。。。。。。 32            |
| 3.12.17 停止概要 3(haltsum3、0x35)。。。。。。。。。。。。。。。。。。。。。。。。。。。。 32            |
| 3.12.18システハバスのアクセス制御と状態(shcs. 0x38)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 |

| 3.12.19 システムバスアドレス 31: 0 (sbaddress0、0x39)。。。。。。。。。。。。。。。。。。。。。3 3.12.20 システムバスアドレス 63:32 (sbaddress1、0x3a)。。。。。。。。。。。。。。。。。。。。。。3 3.12.21 システムバスアドレス 95:64 (sbaddress2、0x3b)。。。。。。。。。。。。。。。。。。。。。。。。。。3 3.12.22 システムバスアドレス 127:96 (sbaddress3、0x37)。。。。。。。。。。。。。。。。。。。。。。。3 3.12.23 システムバスデータ 31: 0 (sbdata0、0x3c)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 | 35<br>5<br>6 |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------|
| 3.12.24 システムバスデータ 63:32(sbdata1、0x3d)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                           |              |
| 3.12.25 システムバスデータ 95:64(sbdata2、0x3e)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                           |              |
| 3.12.26 システムバスデータ 127:96 (sbdata3、0x3f) 。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                           |              |
| 4 RISC-V デバッグ                                                                                                                                                                                                                                                                                                                                       | 39           |
| + KISC-V ナバック<br>4.1 デバッグモード。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                    |              |
| 4.2 ロード予約/ストアコンディショナル命令。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                         |              |
| 4.3割り込み命令を待つ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                                    |              |
| 4.4 シングルステップ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                                    |              |
|                                                                                                                                                                                                                                                                                                                                                     |              |
| 4.5 U t y h                                                                                                                                                                                                                                                                                                                                         |              |
| 4.6 dret インストラクション。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 41                                                                                                                                                                                                                                                                                            |              |
| 4.7 XLEN                                                                                                                                                                                                                                                                                                                                            |              |
| 4.8 コアデバッグレジスタ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 41                                                                                                                                                                                                                                                                                                     |              |
| 4.8.1 デバッグ制御とステータス(dcsr、0x7b0) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                                                                                                                                                                                                                                                                                |              |
| 4.8.2 PC のデバッグ(dpc、0x7b1)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                             |              |
| 4.8.3 デバッグスクラッチレジスタ 0(dscratch0、0x7b2) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                                                                                                                                                                                                                                                                        | 15           |
| 4.8.4 デバッグスクラッチレジスタ 1(dscratch1、0x7b3)。。。。。。。。。。。。。。。。。。。。。。。。。45                                                                                                                                                                                                                                                                                   | 5            |
| 4.9 仮想デバッグレジスタ。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                                                                                                                                                                                                                                                                                                 | 5            |
| 4.9.1 特権レベル(priv、仮想時) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                                                                                                                                                                                                                                                                                         | 45           |
| 5 トリガーモジュール                                                                                                                                                                                                                                                                                                                                         | 47           |
| 5.1 ネイティブ M モードトリガ。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                                                                                                                                                                                                                                                                                             | 48           |
| 5.2 トリガレジスタ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                                     |              |
|                                                                                                                                                                                                                                                                                                                                                     | 10           |

| 5.2.2 トリガデータ1(tdata1、0x7a1)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。5.2.3 トリガデータ2(tdata2、0x7a2)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 | 50<br>51<br>51<br>52<br>52<br>53<br>58<br>59<br>60 |
|------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------|
| 6 デバッグトランスポートモジュール(DTM) 6.1 JTAG デバッグトランスポートモジュール。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                        | 62<br>63<br>64<br>65<br>66                         |
| A ハードウェアの実装<br>A.1 抽象コマンドベース。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                             |                                                    |
| Bデバッガの実装                                                                                                                     | 71                                                 |

| B.1 デバッグモジュールインタフェースアクセス。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 71            |
|----------------------------------------------------------------------|
| B.2 停止中のハートの確認。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                   |
| B.3 停止。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                           |
| B.4 ランニング。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                       |
| B.5 シングルステップ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                     |
| B.6 レジスタへのアクセス。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 72                 |
| B.6.1 抽象コマンドの使用。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                  |
| B.6.2 プログラムバッファの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| B.7メモリーの読み取り。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                     |
| B.7.1 システムバスアクセスの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。             |
| B.7.2 プログラムバッファの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| B.7.3 抽象メモリアクセスの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| B.8メモリの書き込み。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                      |
| B.8.1 システムバスアクセスの使用。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。6               |
| B.8.2 プログラムバッファの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| B.8.3 抽象メモリアクセスの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| B.9 トリガー。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                         |
| B.10 例外処理。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                        |
| B.11 クイックアクセス。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                     |
|                                                                      |
| Cバグ修正80                                                              |
| C.1 0.13.1                                                           |
| C.1.1 再開再開ビットは再開後に設定されます。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。        |
| C.1.2 aamsize は引数の幅には影響しません。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。80       |
| C.1.3 sbdata0 は操作順序を読み取ります。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。      |
| C.1.4 haltreq が設定されている場合のハートリセットの動作 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 81 |
| C.1.5 mte は action = 0 の場合にのみ適用されます。。。。。。。。。。。。。。。。。。。。。。。。。。81      |
| C.1.6 sselect は svalue に適用されます。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。       |

| C.1.7 最後のトリガー | -の例 | 列。 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 81 |
|---------------|-----|----|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|----|
| C.2 0.13.2    | 0 0 | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | o | 0 | 0 | 8 | 1  |
| インデックス        |     |    |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   | 82 |

| RISC-V 外部デバッグサポート バージョン 0.13.2 |  |
|--------------------------------|--|
|                                |  |

## 図の一覧

| 2.1 RISC-V デバッグシステムの概要。 。 | 0 | o | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0  | 6 |
|---------------------------|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|----|---|
| 3.1 デバッグステートマシンの実行/停止.    |   |   |   |   | • |   |   |   |   |   | • |   |   | • |   |   |   |   |   | • |   |   |   |   |   | • |   | 17 | 7 |

# テーブル一覧

| 1.2 アクセス略語の登録。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。        | 3                                 |
|-----------------------------------------------------------|-----------------------------------|
| 3.1 データレジスタの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。       | 12<br>13<br>18                    |
| 4.1 コアデバッグレジスタ。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。       | <ul><li> 44</li><li> 45</li></ul> |
| 5.1 アクションエンコーディング。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。    | 。。。49                             |
| 6.1 JTAG DTM TAP レジスタ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 | 。。。67<br>。。。67                    |

#### 前書き

設計がシミュレーションからハードウェア実装に進むと、ユーザーの制御とシステムの現在の状態の理解は劇的に低下します。 低レベルのソフトウェアやハードウェアを起動してデバッグするためには、ハードウェアに優れたデバッグサポートを組み込むこと が重要です。

堅牢な OS がコア上で実行されている場合、ソフトウェアは多くのデバッグタスクを処理できます。 ただし、多くの場合、ハードウェアサポートは不可欠です。

この資料はRISC-V プラットフォームの外部デバッグサポートのための標準的なアーキテクチャを概説したものです。 このアーキテクチャは、さまざまなRISC-V 実装を補完する、さまざまな実装やトレードオフを可能にします。 同時に、この仕様では、デバッグツールやコンポーネントがRISC-V ISAをベースにしたさまざまなプラットフォームを対象にできるように、共通のインタフェースを定義しています。

システム設計者はハードウェアデバッグサポートを追加することを選択するかもしれませんが、この仕様は一般的な機能のための標準インタフェースを定義します。

## -- 2019/04/14

### 1.1 用語

プラットフォームは、1つ以上のコンポーネントで構成される単一の集積回路です。 一部のコンポーネントはRISC-Vコアですが、その他のコンポーネントは異なる機能を持つ場合があります。 通常、それらはすべて単一のシステムバスに接続されます。 単一のRISC-Vコアには、ハートと呼ばれる1つ以上のハードウェアスレッドが含まれています。 ハートのDXLENは、misaのMXLの現在の値を無視して、その最も広くサポートされているXLENです。

#### 1.1.1 コンテキスト

この文書は以下のものを扱うように書かれています。

1. RISC-V 命令セットマニュアル第1巻: ユーザーレベルの ISA、文書バージョン 2.2 (ISA 規格)

## 2. RISC-V 命令セットマニュアル第2巻: 特権アーキテクチャ、バージョン1.10 (特権仕様)

## 1.1.2 バージョン

この文書のバージョン 0.13 は RISC-V 財団の理事会によって承認されました。 バージョン 0.13 x はその批准された仕様へのバグ修正リリースです。 バージョン 0.14 はバージョン 0.13 との互換性があります。

## 1.2 この文書について

## 1.2.1 構造

この文書は2部構成です。

この文書の主要部分は仕様であり、それは番号付きセクションに示されています。

この文書の2番目の部分は一連の付録です。

付録の情報は、例を明確にして提供することを目的としていますが、実際の仕様の一部ではありません。

#### 1.2.2 レジスタ定義形式

この文書内のすべてのレジスタ定義は以下に示すフォーマットに従います。 単純なグラフィックは、どのフィールドがレジスターにあるかを示します。 上位および下位のビットインデックスは、各フィールドの左上と右上に表示されます。 フィールドの合計ビット数はその下に表示されます。

グラフィックの後に、各フィールドの名前、説明、許可されたアクセス、およびリセット値をリストした表が続きます。 許可されているアクセスを表 1.2 に示します。

リセット値は定数または「プリセット」です。

後者は、それが実装固有の有効な値であることを意味します。

レジスタ名とそのフィールドはそれらの定義へのハイパーリンクであり、82ページのインデックスにもリストされています。

## 1.2.2.1 ロングネーム(ショートネーム、0x123)

| 3 | 1 8 | 7 0 |
|---|-----|-----|
|   | 0   | ор  |
|   | 24  | 8   |

| フィールド | 説明                       | アクセス | リセット |
|-------|--------------------------|------|------|
| フィールド | このフィールドが何のために使われているかの説明。 | R/W  | 15   |

## 表 1.2: レジスタアクセスの略語

| R     | 読み出しのみ。                                                                          |
|-------|----------------------------------------------------------------------------------|
| R/W   | 読み出し/書き込み。                                                                       |
| R/W1C | 読み出し/書き込み。フィールドの各ビットについて、1 を書き込むとそのビットが<br>クリアされます。 0 を書き込んでも効果はありません。           |
| W     | 書き込み専用。このフィールドを読むと0が返されます。                                                       |
| W1    | 書き込み専用 1 を書くだけで効果があります。                                                          |
| WARL  | 任意の書き込み、正規読みだし。 デバッガは任意の値を書くことができます。 値が<br>サポートされていない場合、実装はその値をサポートされている値に変換します。 |

→legalってどう訳すのがいいのだろう。法的 は違うよね。

#### 1.3 背景

専用デバッグハードウェアには、CPU コアの内部と外部接続の両方の使用例がいくつかあります。 この仕様は、下記のユースケースを扱います。

実装は、すべての機能を実装しないことを選択できます。つまり、一部のユースケースはサポートされていない可能性があります。

- OSや他のソフトウェアがない状態で低レベルのソフトウェアをデバッグする。
- OS 自体の問題をデバッグする。
- システムに実行可能コードパスが存在する前に、システムをブートストラップしてコンポーネントをテスト、構成、およびプログラムします。
- 動作している CPU なしでシステム上のハードウェアにアクセスする。

さらに、ハードウェアデバッグインタフェースがなくても、RISC-V CPUのアーキテクチャサポートは、ハードウェアトリガとブレークポイントを可能にすることによってソフトウェアデバッグとパフォーマンス分析を支援することができます。

## 1.4 サポートされている機能

この仕様で説明されているデバッグインタフェースは、次の機能をサポートしています。

- 1.すべてのハートレジスタ (CSR を含む) は読み書き可能です。
- 2.メモリは、ハートの観点から、システムバスを介して直接、またはその両方からアクセスすることができます。
- 3. RV32、RV64、および将来のRV128がすべてサポートされています。
- 4.プラットフォーム内の任意のハートは独立して(個別に)デバッグできます。
- 5.デバッガは、ユーザ設定なしで、自分自身を知るために必要なほとんど1すべてを発見できます。

<sup>1</sup> 注目すべき例外には、メモリマップと周辺機器に関する情報が含まれます。

- 6.各ハートは、実行された最初の命令からデバッグできます。
- 7.ソフトウェアブレークポイント命令を実行すると、RISC-V ハートを停止できます。
- 8.ハードウェアシングルステップは一度に1つの命令を実行できます。
- 9.デバッグ機能は、使用されるデバッグ転送とは無関係です。
- 10.デバッガは、デバッグしているハートのマイクロアーキテクチャについて何も知る必要はありません。
- 11.ハートの任意のサブセットを同時に停止して再開することができます。 (オプション)
- 12.停止したハートに対して任意の命令を実行できます。
- つまり、コアに追加の命令やカスタムの命令や状態がある場合、その状態を GPR に移行できるプログラムが存在する限り、新しいデバッグ機能は不要です。 (オプション)
- 13.停止することなくレジスタにアクセスできます。 (オプション)
- 14.実行中のハートは、わずかなオーバーヘッドで、短い一連の命令を実行するように指示されることができます。 (オプション)
- 15.システムバスマスタは、ハードを使わずにメモリアクセスを可能にします。 (オプション)
- 16.トリガが PC、読み出し/書き込みアドレス/データ、または命令オペコードに一致すると、RISC-V ハートを停止することができます。 (オプション)
- 17.この資料はハードウェアテスト、デバッグまたはエラー検出技術のための戦略か実装を提案しません。 スキャン、BIST などはこの仕様の範囲外ですが、この仕様は RISC-V システムでの使用を制限する意図はありません。
- 18.ソフトウェアスレッドを使用するコードをデバッグすることは可能ですが、それに対する特別なデバッグサポートはありません。

#### 第2章

#### システム概要

図 2.1 は、外部デバッグサポートの主要コンポーネントを示しています。 点線で示されているブロックはオプションです。

ユーザはデバッガ(例えば、gdb)を実行しているデバッグホスト(例えば、ラップトップ)と対話する。 デバッガはデバッグ転送ハードウェア(例えば Olimex USB-JTAG アダプタ)と通信するためにデバッグトランスレータ(例えば ハードウェアドライバを含むことができる OpenOCD)と通信します。

デバッグ転送ハードウェアはデバッグホストをプラットフォームのデバッグ転送モジュール(DTM)に接続します。
DTM は、デバッグモジュールインタフェース(DMI)を使用して1つ以上のデバッグモジュール(DMs)へのアクセスを提供します。

プラットフォーム内の各ハートは、厳密に1つのDMによって制御されます。

ハーツは不均質であるかもしれません。

ハート DM のマッピングにこれ以上の制限はありませんが、通常、単一コア内のすべてのハートは同じ DM によって制御されます。ほとんどのプラットフォームでは、プラットフォーム内のすべてのハートを制御する DM は 1 つだけです。

DM はプラットフォームで自分のハートの実行制御を提供します。

抽象コマンドは GPR へのアクセスを提供します。

追加のレジスタは、抽象コマンドを介して、またはオプションのプログラムバッファにプログラムを書き込むことによってアクセスできます。

プログラムバッファはデバッガがハート上で任意の命令を実行することを可能にします。 このメカニズムはメモリへのアクセスにも使用できます。 オプションのシステムバスアクセスブロックを使用すると、RISC-V ハートを使用せずにアクセスを実行できます。

各RISC - Vハートはトリガモジュールを実装してもよいです。

トリガ条件が満たされると、ハートは停止し、デバッグモジュールにそれらが停止したことを通知します。



図 2.1: RISC-V デバッグシステムの概要

## 第3章

デバッグモジュール (DM)

デバッグモジュールは、抽象デバッグ操作とそれらの特定の実装との間の変換インタフェースを実装します。 以下の操作をサポートします。

- 1.実装に関する必要な情報をデバッガに渡します。 (必須)
- 2.個々のハートを停止して再開することを許可します。 (必須)
- 3.どのハートが停止しているかのステータスを入力します。 (必須)
- 4.停止したハートの GPR への抽象的な読み取りおよび書き込みアクセスを提供します。 (必須)
- 5.リセット後の最初の命令からデバッグを可能にするリセット信号へのアクセスを提供します。 (必須)
- 6. (リセットの原因に関係なく) デバッグハートをリセットからすぐに解除できるようにするメカニズムを提供します。 (オプション)
- 7.非 GPR ハートレジスタへの抽象アクセスを提供します。 (オプション)
- 8.ハートに任意の命令を実行させるためのプログラムバッファを用意します。 (オプション)
- 9.複数のハートを同時に停止、再開、またはリセットすることができます。 (オプション)
- 10.ハートの観点からメモリアクセスを許可します。 (オプション)
- 11.システムバスへの直接アクセスを許可します。 (オプション)

この仕様に準拠するために、以下の実装を行わなければなりません。:

- 1.上記の必須機能をすべて実装します。
- 2.プログラムバッファ、システムバスアクセス、または抽象アクセスメモリのコマンドメカニズムのうち少なくとも1つを実装します。
- 3.少なくとも次のいずれかを行います。
- (a) プログラムバッファを実装します。
- (b) ハート上に存在し、表 3.3 に記載されているすべてのレジスタを含む、ハート上で実行されているソフトウェアに見えるすべてのレジスタへの抽象アクセスを実装する。
- (c)少なくともすべての GPR、dcsr、および dpc への抽象アクセスを実装し、「RISC-V デバッグ仕様 0.13.2」ではなく「最小 RISC-V デバッグ仕様 0.13.2」に準拠していることを宣伝します。
- 1つのDMで最大220ハートをデバッグできます。

#### 3.1 デバッグモジュールインタフェース(DMI)

デバッグモジュールは、デバッグモジュールインタフェース(DMI)と呼ばれるバスへのスレーブです。

バスのマスタはデバッグトランスポートモジュールです。

デバッグ モジュール インターフェースは、1 つのマスターと 1 つのスレーブを持つ簡単なバスでも、TileLink や AMBA アドバンスド ペリフェラル バスのようなよりフル機能のバスを使用することもできます。

詳細はシステム設計者に任されています。

DMI は7~32のアドレスビットを使用します。

読み書き操作をサポートします。

アドレス空間の下部は、最初の(そして通常は唯一の) DM に使用されます。

カスタムデバッグデバイス、他のコア、追加の DM などに追加(余分の)のスペースを使用できます。

この DMI に追加の DMs がある場合は、DMI アドレス空間内の次の DM のベースアドレスが nextdm に示されます。

デバッグモジュールは、その DMI アドレス空間へのレジスタアクセスを介して制御されます。

#### -- 2019/05/01

#### 3.2 リセット制御

デバッグモジュールはグローバルリセット信号 ndmreset(非デバッグモジュールリセット)を制御します。これは、デバッグモジュールとデバッグトランスポートモジュールを除く、プラットフォーム内のすべてのコンポーネントをリセットするか、リセットを保持します。

実行された最初の命令からプログラムをデバッグすることが可能である限り、正確にこのリセットによって影響を受けるものは実装依存です。

デバッグモジュール自身の状態とレジスタは、電源投入時および dmcontrol の dmactive が 0 の間にのみリセットする必要があります。

トリガー CSRs はクリアされますが、dmactive が1であれば、ハートの停止状態はシステムリセットの間中維持されるべきです。

クロックドメインと電源ドメインの交差問題により、システムリセットの間に任意の DMI アクセスを実行することは不可能かもしれません。

ndmreset または(任意の)外部リセットがアサートされている間、サポートされている唯一の DM 操作は dmcontrol へのアクセスです。

他のアクセスの動作は定義されていません。

ndmreset のアサーションの継続期間に関する要件はありません。

実装は、1 への ndmreset の書き込みとそれに続く 0 への ndmreset の書き込みがシステムリセットを引き起こすことを保証しなければなりません。

allunavail、anyunavailが報告しているように、システムがリセットから抜け出すまでには、かなり長い時間がかかることがあります。

個々のハート(または一度に複数のハート)は、それらを選択し、設定してからハートリセットをクリアすることでリセットできます。

この場合、実装は選択されたものより多くのハートをリセットするかもしれません。

デバッガは、他のどのハートがリセットされているか(存在する場合)、それらを選択して anyhavereset と allhavereset をチェックすることによって、発見することができます。

ハートがリセットされると、スティッキーな hasreset 状態ビットを設定する必要があります。

概念的な havereset 状態ビットは、anyhavereset 内の選択されたハートおよび dmstatus 内の allhavereset について読み取ることができます。

これらのビットはリセットの原因に関係なく設定する必要があります。

dmcontrolのackhaveresetに1を書き込むことにより、選択したハートのリセットビットをクリアすることができます。dmactiveがローのとき、hasresetビットはクリアされる場合とされない場合があります。

ハートがリセットから出て、haltreq または resethaltreq が設定されると、ハートは直ちにデバッグモードに入ります。 それ以外の場合は正常に実行されます。

#### 3.3 ハートの選択

1 つの DM に最大 2<sup>20</sup> ハートを接続できます。

デバッガはハートを選択し、その後の停止、再開、リセット、およびデバッグコマンドはそのハートに固有のものになります。

すべてのハートを列挙するには、デバッガは最初にすべてのものを hartsel に書き込み(最大サイズを想定)、その値を読み戻して 実際にどのビットが設定されているかを確認することによって HARTSELLEN を決定する必要があります。

次に、 dmstatus の anynonexistent が 1 になるまで、または(HARTSELLEN に応じて)最も高いインデックスに達するまで、0 から始まる各ハートを選択します。

デバッガは、インタフェースを使用して mhartid を読み取るか、またはシステムの構成文字列を読み取ることによって、ハートイン デックスと mhartid の間のマッピングを検出できます。

## 3.3.1 単一ハートの選択

すべてのデバッグモジュールは単一ハートの選択をサポートしなければなりません。 デバッガは "hartsel"にインデックスを書くことでハートを選択することができます。 ハートインデックスは 0 から始まり、最後のインデックスまで連続しています。

## 3.3.2 複数のハートを選択する

デバッグモジュールは、一度に複数のハートを選択できるようにハートアレイマスクレジスタを実装することができます。

ハートアレイマスクレジスタのn番目のビットは、インデックスnのハートに適用されます。

ビットが1の場合、ハートが選択されます。

通常、DM には、サポートするすべてのハートを選択するのに十分な幅の Hart Array Mask レジスタがありますが、これらのビットのいずれかを 0 に固定することもできます。

デバッガは、 hawindowsel および hawindow を使用してハート配列マスクレジスタのビットを設定し、次に hasel を設定することによって選択したすべてのハートにアクションを適用できます。

この機能がサポートされている場合は、複数のハートを同時に停止、再開、およびリセットできます。

ハートアレイマスクレジスタの状態は、 hasel の設定またはクリアによる影響を受けません。

dmcontrol によって開始されたアクションのみが一度に複数のハートに適用できます。抽象コマンドは、hartsel によって選択された ハートにのみ適用されます。

## 3.4 ハート状態

選択できるハートはすべて4つの状態のうちの1つに属します。

選択されたハートがどの状態にあるかは、

allnonexistent、anynonexistent、allunavail、anyunavail、allrunning、anyrunning、allhalted、およびanyhalted によって反映されます。

ユーザーがどれだけ長く待っても、ハートがこのシステムの一部にならない場合、ハートは存在しません。

例えば。 単純なシングルハートシステムでは、ハートは1つだけ存在し、それ以外は存在しません。

デバッガは、システムに、最初に存在しないインデックスよりも高いインデックスを持つハートがないと仮定することができます。

ハートが存在する、または後で利用可能になる可能性がある場合、またはこれよりも高いインデックスを持つ他のハートがある場合は、ハートは使用できません。

リセット、一時的な電源切断、システムに接続されていないなど、さまざまな理由でハートが使用できない場合があります。

非常に多数のハートを有するシステムは、製造中に永久的にいくつかを無効にし、そうでなければ連続的なハートインデックススペースに穴を残す可能性がある。

デバッガにすべてのハートを検出させるには、それらが利用可能になる可能性がなくても、それらを利用不可として表示する必要があります。

デバッガが接続されていない場合と同様に、ハートは通常の実行時に実行されています。

これには、停止要求によってハートが停止される限り、低電力モードであること、または割り込みを待つことが含まれます。

デバッグモードにあるとき、ハートは停止され、デバッガに代わってタスクを実行するだけです。

リセットされるハートがどの状態を通過するかは実装に依存します。

リセットがアサートされている間、およびリセット後しばらくしてからハートが使用できなくなる可能性があります。

リセットが解除されてからしばらくの間、実行に移行する可能性があります。

最後に、それらは haltreq と resethaltreq に応じて実行中または停止します。

## 3.5 実行制御

デバッグモジュールは、ハートごとに4つの概念的な状態ビットを追跡します。要求の停止、確認応答の再開、リセットの停止要求、 およびハートリセットです。

(ハートトリセットおよびホールトオンリセット要求ビットはオプションです。)

これらの4ビットは、0または1にリセットされる可能性がある resume ACK を除いて0にリセットされます。

DMは各ハートから停止信号、走行信号、リセット信号を受信します。

デバッガは、 "allresumeack"および "anyresumeack"で resume ack の状態を確認し、 "allhalted"、 "anyhalted"、

"allrunning"、 "anyrunning"、 "allhavereset"、そして「anyhavereset」で停止、実行中、およびリセット信号を確認できます。 他のビットの状態は直接観察することはできません。

デバッガが "haltreg"に1を書き込むと、選択された各ハートの停止要求ビットがセットされます。

実行中のハート、またはリセットから出たばかりのハートが停止要求ビットをハイレベルにすると、停止、実行中信号のアサート解除、および停止信号のアサートによって応答します。

停止ハートは停止要求ビットを無視します。

デバッガが "resumereq"に 1 を書き込むと、選択された各ハートの再開 ACK ビットがクリアされ、選択された各停止ハートに再開要求が送信されます。

ハートは、再開し、停止したシグナルをクリアし、実行中のシグナルをアサートすることによって応答します。

このプロセスの終わりに再開確認ビットが設定されます。

選択されたすべてのハートのこれらのステータス信号は、「allresumeack」、「anyresumeack」、「allrunning」、および「anyrunning」に反映されます。

再開要求は、実行注のhartsによって無視されます。

停止または再開が要求された場合、ハートは、利用できない場合を除き、1 秒以内に応答しなければなりません。

(これがどのように実装されているかは、さらに詳しく規定されていない。

数クロックサイクルがより典型的な待ち時間になるでしょう)。

DM はハートごとにオプションの halt-on-reset ビットを実装できます。これは、hasresethaltreq を 1 に設定することによって示されます。

これは DM が setresethaltreg と clrresethaltreg ビットを実装することを意味します。

setresethaltreg に1を書き込むと、選択したハートごとにリセット停止要求ビットがセットされます。

ハートのリセット停止要求ビットがセットされると、ハートは次のリセット解除時に直ちにデバッグモードに入ります。

これはリセットの原因に関係なく当てはまります。

ハートが選択されている間に clrresethaltreq に 1 を書き込むデバッガによってクリアされるか、または DM リセットによってクリアされるまで、ハートのリセット停止要求ビットはセットされたままになります。

## -- 2019/05/06

これ以降翻訳未、次回更新