#### はじめに

この文章は RISC-V の外部デバッグサポートマニュアルを @shibatchii が RISC-V アーキテクチャ勉強のためメモしながら訳しているものです。

原文は https://riscv.org/specifications/ にある riscv-debug-release.pdf です。

## 原文のライセンス表示

ですが、

"The RISC-V Instruction Set Manual, Volume I: User-Level ISA, Document Version 2.2", Editors Andrew Waterman and Krste Asanovic, RISC-V Foundation, May 2017.

"The RISC-V Instruction Set Manual, Volume II: Privileged Architecture, Version 1.10", Editors Andrew Waterman and Krste Asanovic, RISC-V Foundation, May 2017. のように

Creative Commons Attribution 4.0 International License 表示がありません。

#### 本文中に

1.1.1 C ontext

This document is written to work with:

- 1. The RISC-V Instruction Set Manual, Volume I: User-Level ISA, Document Version 2.2 (the ISA Spec)
- 2. The RISC-V Instruction Set Manual, Volume II: Privileged Architecture, Version 1.10 (the Privileged Spec) とあるのでそれを引き継いでいるとも(ちょっと強引かもしれませんが)考えられます。

なのでまずは「RISC-V 外部デバッグサポート バージョン 0.13.2」 日本語訳 @shibatchii ということで進めますが、まずいよー となったら速攻削除します。 RISC-V のメーリングリストで聞いてみれば良いのかな。

#### https://github.com/shibatchii/RISC-V

に置いてあります。

英語は得意でないので誤訳等あるかもしれません。ご指摘歓迎です。

Twitter: @shibatchii

Google 翻訳、Bing 翻訳、Mirai 翻訳、Webilo 翻訳、Exclite 翻訳 を併用しながら翻訳し、勉強しています。

まずは意味が分からないところもあるかもしれませんが、ざっくり訳して2周位回ればまともになるかなと。 体裁とかは後で整えようと思います。

文章は以下の様に色分けしてます。

黒文字:翻訳した文書。

赤文字:@shibatchii コメント。わからないところとか、こう解釈したとか。

青文字: RISC-V にあまり関係なし。訳した日付とか、集中力が切れた時に書くヨタ話とか。

2019/04/14 @shibatchii

## RISC-V 外部デバッグサポート バージョン 0.13.2 d5029366d59e8563c08b6b9435f82573b603e48e

## 編集者:

ティム・マンション <tim@sifie.com>、SiFive、Inc. ミーガン ワッツ <<u>megan@sifie.com</u>>、SiFive、Inc.

3月22日(金)09:06:04 2019 -0700

アルファベット順の仕様全バージョン貢献者。(修正を提案するには編集者に連絡してください)。

ブルース・アビディンガー、クレステ・アサノビッチ、アレン・バウム、マーク・ビール、アレックス・ブラッドベリー、チャンハー・チャン、ジョンホー・チェン、モンテ・ダーリンプル、ヴャチェスラフ・ディアチェンコ、ピーター・ イゴールド、マルクス・ゴエール、ロバート・ゴッラ、ジョン・ハウザー、リチャード・ ハーベイユ、ヨンチン・ シャオ、ポウエイ・フアング、スコット・ジョンソン、ジャンリュック・ナーゲル、アラム・ナヒディプール、リジール・ニシール、ガジンダー・パンザー、ディーパック・パンワル、アントニー・パヴロフ、クラウス・クルーゼ・ペダーセン、ケン・ペティット、ジョー・ラーメ、ギャヴィン・スターク、ウェズリー・ターレット、ヤン・ウィレム・ヴァン・ド・ヴェールト、ステファン・ウォーレントイッツ、レイ・ヴァン・デ・ウォーカー、アンドリュー・ウォーターマン、アンディ・ライト、そして、ブライアン・ワイアット。

## 内容

| 1はじめに 1                                                     |   |
|-------------------------------------------------------------|---|
| 1.1用語。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                   |   |
| 1.1.1文脈。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                 |   |
| 1.1.2 バージョン。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。             | 2 |
| 1.2 この文書について。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。            | 2 |
| 1.2.1 構造。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                | , |
| 1.2.2 レジスタ定義フォーマット。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。      |   |
| 1.2.2.1 ロングネーム(ショートネーム、0x123)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。2 |   |
| 1.3背景。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                   |   |
| 1.4 サポートされている機能。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。         |   |
|                                                             |   |
| 2 システム概要 5                                                  |   |
|                                                             |   |
| 3 デバッグモジュール(DM) 7                                           |   |
| 3.1 デバッグモジュールインタフェース(DMI)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。   |   |
| 3.2 リセット制御。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。              |   |
| 3.3八一トの選択。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。               |   |
| 3.3.1 シングルハートの選択。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。        | į |
| 3.3.2 複数の八一トの選択。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。        |   |
| 3.4八一卜状態。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                | ) |
| 3.5 実行制御。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                |   |
| 3.6 抽象コマンド。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。              |   |

| 3.6.1 抽象コマンド一覧。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 2                   |
|----------------------------------------------------------------------|
| 3.6.1.1 アクセスレジスタ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 12                   |
| 3.6.1.2 クイックアクセス。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 13                 |
| 3.6.1.3 アクセスメモリ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                  |
| 3.7プログラムバッファ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                     |
| 3.8 常体の概要。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                       |
| 3.9システムバスアクセス。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                     |
| 3.10 最小限の侵入型デバッグ。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                |
| 3.11 セキュリティ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                      |
| 3.12 デバッグモジュールレジスタ。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| 3.12.1 デバッグモジュールステータス(dmstatus、0x11)。。。。。。。。。。。。。。。。。。。。。。。。 20      |
| 3.12.2 デバッグモジュール制御(dmcontrol、0x10)。。。。。。。。。。。。。。。。。。。。。。。。。。22       |
| 3.12.3 八一ト情報(hartinfo、0x12)。。。。。。。。。。。。。。。。。。。。。。。。。。。。 25           |
| 3.12.4 ハート アレイ ウィンドウ 選択(hawindowsel、0x14)。。。。。。。。。。。。。。。。。。。26       |
| 3.12.5 ハート アレイ ウィンドウ(hawindow、0x15)。。。。。。。。。。。。。。。。。。。。。。27          |
| 3.12.6 抽象制御と常体(abstractcs、0x16)。。。。。。。。。。。。。。。。。。。。。。。。。。。 27        |
| 3.12.7抽象コマンド(command、0x17)。。。。。。。。。。。。。。。。。。。。。。。。。。28               |
| 3.12.8 抽象コマンド Autoexec(abstractauto、0x18)。。。。。。。。。。。。。。。。。。。29       |
| 3.12.9 設定文字列ポインタ 0(confstrptr0、0x19)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。   |
| 3.12.10 次のデバッグモジュール(nextdm、0x1d)。。。。。。。。。。。。。。。。。。。。。。。。。。。 30       |
| 3.12.11 要約データ 0(data0、0x04)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 30       |
| 3.12.12プログラムバッファ 0(progbuf0、0x20)。。。。。。。。。。。。。。。。。。。。。。。。。。。30       |
| 3.12.13 認証データ(authdata、0x30)。。。。。。。。。。。。。。。。。。。。。。。。。。 31            |
| 3.12.14 停止概要 0(haltsum0、0x40)。。。。。。。。。。。。。。。。。。。。。。。。。。 31           |
| 3.12.15 停止概要 1(haltsum1、0x13)。。。。。。。。。。。。。。。。。。。。。。。。。 31            |
| 3.12.16 停止概要 2(haltsum2、0x34)。。。。。。。。。。。。。。。。。。。。。。。。。。。。 32         |
| 3.12.17 停止概要 3(haltsum3、0x35)。。。。。。。。。。。。。。。。。。。。。。。。。。。。 32         |
| 3.12.18システハバスのアクセス制御と状態(shcs. 0x38)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。32 |

| 3.12.19 システムバスアドレス 31: 0 (sbaddress0、0x39)。。。。。。。。。。。。。。。。。。。。。3 3.12.20 システムバスアドレス 63:32 (sbaddress1、0x3a)。。。。。。。。。。。。。。。。。。。。。。3 3.12.21 システムバスアドレス 95:64 (sbaddress2、0x3b)。。。。。。。。。。。。。。。。。。。。。。。。。。3 3.12.22 システムバスアドレス 127:96 (sbaddress3、0x37)。。。。。。。。。。。。。。。。。。。。。。。3 3.12.23 システムバスデータ 31: 0 (sbdata0、0x3c)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 | 35<br>5<br>6 |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------|
| 3.12.24 システムバスデータ 63:32(sbdata1、0x3d)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                           |              |
| 3.12.25 システムバスデータ 95:64(sbdata2、0x3e)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                           |              |
| 3.12.26 システムバスデータ 127:96 (sbdata3、0x3f) 。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                           |              |
| 4 RISC-V デバッグ                                                                                                                                                                                                                                                                                                                                       | 39           |
| + KISC-V ナバック<br>4.1 デバッグモード。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                    |              |
| 4.2 ロード予約/ストアコンディショナル命令。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                         |              |
| 4.3割り込み命令を待つ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                                    |              |
| 4.4 シングルステップ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                                    |              |
|                                                                                                                                                                                                                                                                                                                                                     |              |
| 4.5 U t y h                                                                                                                                                                                                                                                                                                                                         |              |
| 4.6 dret インストラクション。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 41                                                                                                                                                                                                                                                                                            |              |
| 4.7 XLEN                                                                                                                                                                                                                                                                                                                                            |              |
| 4.8 コアデバッグレジスタ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 41                                                                                                                                                                                                                                                                                                     |              |
| 4.8.1 デバッグ制御とステータス(dcsr、0x7b0) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                                                                                                                                                                                                                                                                                |              |
| 4.8.2 PC のデバッグ(dpc、0x7b1)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                             |              |
| 4.8.3 デバッグスクラッチレジスタ 0(dscratch0、0x7b2) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                                                                                                                                                                                                                                                                        | 15           |
| 4.8.4 デバッグスクラッチレジスタ 1(dscratch1、0x7b3)。。。。。。。。。。。。。。。。。。。。。。。。。45                                                                                                                                                                                                                                                                                   | 5            |
| 4.9 仮想デバッグレジスタ。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                                                                                                                                                                                                                                                                                                 | 5            |
| 4.9.1 特権レベル(priv、仮想時) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                                                                                                                                                                                                                                                                                         | 45           |
| 5 トリガーモジュール                                                                                                                                                                                                                                                                                                                                         | 47           |
| 5.1 ネイティブ M モードトリガ。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                                                                                                                                                                                                                                                                                             | 48           |
| 5.2 トリガレジスタ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                                                                                                                                                                                                                                                                     |              |
|                                                                                                                                                                                                                                                                                                                                                     | 10           |

| 5.2.2 トリガデータ1(tdata1、0x7a1)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。5.2.3 トリガデータ2(tdata2、0x7a2)。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 | 50<br>51<br>51<br>52<br>52<br>53<br>58<br>59<br>60 |
|------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------|
| 6 デバッグトランスポートモジュール(DTM) 6.1 JTAG デバッグトランスポートモジュール。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                        | 62<br>63<br>64<br>65<br>66                         |
| A ハードウェアの実装<br>A.1 抽象コマンドベース。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                                                             |                                                    |
| Bデバッガの実装                                                                                                                     | 71                                                 |

| B.1 デバッグモジュールインタフェースアクセス。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 71            |
|----------------------------------------------------------------------|
| B.2 停止中のハートの確認。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                   |
| B.3 停止。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                           |
| B.4 ランニング。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。                       |
| B.5 シングルステップ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                     |
| B.6 レジスタへのアクセス。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                   |
| B.6.1 抽象コマンドの使用。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                  |
| B.6.2 プログラムバッファの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| B.7メモリーの読み取り。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                     |
| B.7.1 システムバスアクセスの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。             |
| B.7.2 プログラムバッファの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| B.7.3 抽象メモリアクセスの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| B.8メモリの書き込み。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                      |
| B.8.1 システムバスアクセスの使用。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。6               |
| B.8.2 プログラムバッファの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| B.8.3 抽象メモリアクセスの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。              |
| B.9 トリガー。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                         |
| B.10 例外処理。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                        |
| B.11 クイックアクセス。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。                     |
|                                                                      |
| Cバグ修正80                                                              |
| C.1 0.13.1                                                           |
| C.1.1 再開再開ビットは再開後に設定されます。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。        |
| C.1.2 aamsize は引数の幅には影響しません。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。80       |
| C.1.3 sbdata0 は操作順序を読み取ります。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。      |
| C.1.4 haltreq が設定されている場合のハートリセットの動作 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 81 |
| C.1.5 mte は action = 0 の場合にのみ適用されます。。。。。。。。。。。。。。。。。。。。。。。。。。81      |
| C.1.6 sselect は svalue に適用されます。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。       |

| C.1.7 最後のトリガー | -の例 | 列。 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 81 |
|---------------|-----|----|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|----|
| C.2 0.13.2    | 0 0 | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | o | 0 | 0 | 8 | 1  |
| インデックス        |     |    |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   | 82 |

| RISC-V 外部デバッグサポート バージョン 0.13.2 |  |
|--------------------------------|--|
|                                |  |

## 図の一覧

| 2.1 RISC-V デバッグシステムの概要。 。 | 0 | o | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0  | 6 |
|---------------------------|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|----|---|
| 3.1 デバッグステートマシンの実行/停止.    |   |   |   |   | • |   |   |   |   |   | • |   |   | • |   |   |   |   |   | • |   |   |   |   |   | • |   | 17 | 7 |

# テーブル一覧

| 1.2 アクセス略語の登録。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。        | 3                                 |
|-----------------------------------------------------------|-----------------------------------|
| 3.1 データレジスタの使用。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。       | 12<br>13<br>18                    |
| 4.1 コアデバッグレジスタ。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。       | <ul><li> 44</li><li> 45</li></ul> |
| 5.1 アクションエンコーディング。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。    | 。。。49                             |
| 6.1 JTAG DTM TAP レジスタ。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 | 。。。67<br>。。。67                    |

#### 前書き

設計がシミュレーションからハードウェア実装に進むと、ユーザーの制御とシステムの現在の状態の理解は劇的に低下します。 低レベルのソフトウェアやハードウェアを起動してデバッグするためには、ハードウェアに優れたデバッグサポートを組み込むこと が重要です。

堅牢な OS がコア上で実行されている場合、ソフトウェアは多くのデバッグタスクを処理できます。 ただし、多くの場合、ハードウェアサポートは不可欠です。

この資料はRISC-V プラットフォームの外部デバッグサポートのための標準的なアーキテクチャを概説したものです。 このアーキテクチャは、さまざまなRISC-V 実装を補完する、さまざまな実装やトレードオフを可能にします。 同時に、この仕様では、デバッグツールやコンポーネントがRISC-V ISAをベースにしたさまざまなプラットフォームを対象にできるように、共通のインタフェースを定義しています。

システム設計者はハードウェアデバッグサポートを追加することを選択するかもしれませんが、この仕様は一般的な機能のための標準インタフェースを定義します。

## -- 2019/04/14

### 1.1 用語

プラットフォームは、1つ以上のコンポーネントで構成される単一の集積回路です。 一部のコンポーネントはRISC-Vコアですが、その他のコンポーネントは異なる機能を持つ場合があります。 通常、それらはすべて単一のシステムバスに接続されます。 単一のRISC-Vコアには、ハートと呼ばれる1つ以上のハードウェアスレッドが含まれています。 ハートのDXLENは、misaのMXLの現在の値を無視して、その最も広くサポートされているXLENです。

#### 1.1.1 コンテキスト

この文書は以下のものを扱うように書かれています。

1. RISC-V 命令セットマニュアル第1巻: ユーザーレベルの ISA、文書バージョン 2.2 (ISA 規格)

## 2. RISC-V 命令セットマニュアル第2巻: 特権アーキテクチャ、バージョン1.10 (特権仕様)

## 1.1.2 バージョン

この文書のバージョン 0.13 は RISC-V 財団の理事会によって承認されました。 バージョン 0.13 x はその批准された仕様へのバグ修正リリースです。 バージョン 0.14 はバージョン 0.13 との互換性があります。

## 1.2 この文書について

## 1.2.1 構造

この文書は2部構成です。

この文書の主要部分は仕様であり、それは番号付きセクションに示されています。

この文書の2番目の部分は一連の付録です。

付録の情報は、例を明確にして提供することを目的としていますが、実際の仕様の一部ではありません。

#### 1.2.2 レジスタ定義形式

この文書内のすべてのレジスタ定義は以下に示すフォーマットに従います。 単純なグラフィックは、どのフィールドがレジスターにあるかを示します。 上位および下位のビットインデックスは、各フィールドの左上と右上に表示されます。 フィールドの合計ビット数はその下に表示されます。

グラフィックの後に、各フィールドの名前、説明、許可されたアクセス、およびリセット値をリストした表が続きます。 許可されているアクセスを表 1.2 に示します。

リセット値は定数または「プリセット」です。

後者は、それが実装固有の有効な値であることを意味します。

レジスタ名とそのフィールドはそれらの定義へのハイパーリンクであり、82ページのインデックスにもリストされています。

## 1.2.2.1 ロングネーム(ショートネーム、0x123)

| 3 | 1 8 | 7 0 |
|---|-----|-----|
|   | 0   | ор  |
|   | 24  | 8   |

| フィールド | 説明                       | アクセス | リセット |
|-------|--------------------------|------|------|
| フィールド | このフィールドが何のために使われているかの説明。 | R/W  | 15   |

## 表 1.2: レジスタアクセスの略語

| R     | 読み出しのみ。                                                                          |
|-------|----------------------------------------------------------------------------------|
| R/W   | 読み出し/書き込み。                                                                       |
| R/W1C | 読み出し/書き込み。フィールドの各ビットについて、1 を書き込むとそのビットが<br>クリアされます。 0 を書き込んでも効果はありません。           |
| W     | 書き込み専用。このフィールドを読むと0が返されます。                                                       |
| W1    | 書き込み専用 1 を書くだけで効果があります。                                                          |
| WARL  | 任意の書き込み、正規読みだし。 デバッガは任意の値を書くことができます。 値が<br>サポートされていない場合、実装はその値をサポートされている値に変換します。 |

→legalってどう訳すのがいいのだろう。法的 は違うよね。

#### 1.3 背景

専用デバッグハードウェアには、CPU コアの内部と外部接続の両方の使用例がいくつかあります。 この仕様は、下記のユースケースを扱います。

実装は、すべての機能を実装しないことを選択できます。つまり、一部のユースケースはサポートされていない可能性があります。

- OS や他のソフトウェアがない状態で低レベルのソフトウェアをデバッグする。
- OS 自体の問題をデバッグする。
- システムに実行可能コードパスが存在する前に、システムをブートストラップしてコンポーネントをテスト、構成、およびプログラムします。
- 動作している CPU なしでシステム上のハードウェアにアクセスする。

さらに、ハードウェアデバッグインタフェースがなくても、RISC-V CPUのアーキテクチャサポートは、ハードウェアトリガとブレークポイントを可能にすることによってソフトウェアデバッグとパフォーマンス分析を支援することができます。

## 1.4 サポートされている機能

この仕様で説明されているデバッグインタフェースは、次の機能をサポートしています。

- 1.すべてのハートレジスタ (CSR を含む) は読み書き可能です。
- 2.メモリは、ハートの観点から、システムバスを介して直接、またはその両方からアクセスすることができます。
- 3. RV32、RV64、および将来のRV128がすべてサポートされています。
- 4.プラットフォーム内の任意のハートは独立して(個別に)デバッグできます。
- 5.デバッガは、ユーザ設定なしで、自分自身を知るために必要なほとんど1すべてを発見できます。

<sup>1</sup> 注目すべき例外には、メモリマップと周辺機器に関する情報が含まれます。

- 6.各ハートは、実行された最初の命令からデバッグできます。
- 7.ソフトウェアブレークポイント命令を実行すると、RISC-V ハートを停止できます。
- 8.ハードウェアシングルステップは一度に1つの命令を実行できます。
- 9.デバッグ機能は、使用されるデバッグ転送とは無関係です。
- 10.デバッガは、デバッグしているハートのマイクロアーキテクチャについて何も知る必要はありません。
- 11.ハートの任意のサブセットを同時に停止して再開することができます。 (オプション)
- 12.停止したハートに対して任意の命令を実行できます。
- つまり、コアに追加の命令やカスタムの命令や状態がある場合、その状態を GPR に移行できるプログラムが存在する限り、新しいデバッグ機能は不要です。 (オプション)
- 13.停止することなくレジスタにアクセスできます。 (オプション)
- 14.実行中のハートは、わずかなオーバーヘッドで、短い一連の命令を実行するように指示されることができます。 (オプション)
- 15.システムバスマスタは、ハードを使わずにメモリアクセスを可能にします。 (オプション)
- 16.トリガが PC、読み出し/書き込みアドレス/データ、または命令オペコードに一致すると、RISC-V ハートを停止することができます。 (オプション)
- 17.この資料はハードウェアテスト、デバッグまたはエラー検出技術のための戦略か実装を提案しません。 スキャン、BIST などはこの仕様の範囲外ですが、この仕様は RISC-V システムでの使用を制限する意図はありません。
- 18.ソフトウェアスレッドを使用するコードをデバッグすることは可能ですが、それに対する特別なデバッグサポートはありません。

#### 第2章

#### システム概要

図 2.1 は、外部デバッグサポートの主要コンポーネントを示しています。 点線で示されているブロックはオプションです。

ユーザはデバッガ(例えば、gdb)を実行しているデバッグホスト(例えば、ラップトップ)と対話する。 デバッガはデバッグ転送ハードウェア(例えば Olimex USB-JTAG アダプタ)と通信するためにデバッグトランスレータ(例えば ハードウェアドライバを含むことができる OpenOCD)と通信します。

デバッグ転送ハードウェアはデバッグホストをプラットフォームのデバッグ転送モジュール(DTM)に接続します。
DTM は、デバッグモジュールインタフェース(DMI)を使用して1つ以上のデバッグモジュール(DMs)へのアクセスを提供します。

プラットフォーム内の各ハートは、厳密に1つのDMによって制御されます。

ハーツは不均質であるかもしれません。

ハート DM のマッピングにこれ以上の制限はありませんが、通常、単一コア内のすべてのハートは同じ DM によって制御されます。ほとんどのプラットフォームでは、プラットフォーム内のすべてのハートを制御する DM は 1 つだけです。

DM はプラットフォームで自分のハートの実行制御を提供します。

抽象コマンドは GPR へのアクセスを提供します。

追加のレジスタは、抽象コマンドを介して、またはオプションのプログラムバッファにプログラムを書き込むことによってアクセスできます。

プログラムバッファはデバッガがハート上で任意の命令を実行することを可能にします。 このメカニズムはメモリへのアクセスにも使用できます。 オプションのシステムバスアクセスブロックを使用すると、RISC-V ハートを使用せずにアクセスを実行できます。

各RISC - Vハートはトリガモジュールを実装してもよいです。

トリガ条件が満たされると、ハートは停止し、デバッグモジュールにそれらが停止したことを通知します。



図 2.1: RISC-V デバッグシステムの概要

## 第3章

デバッグモジュール (DM)

デバッグモジュールは、抽象デバッグ操作とそれらの特定の実装との間の変換インタフェースを実装します。 以下の操作をサポートします。

- 1.実装に関する必要な情報をデバッガに渡します。 (必須)
- 2.個々のハートを停止して再開することを許可します。 (必須)
- 3.どのハートが停止しているかのステータスを入力します。 (必須)
- 4.停止したハートの GPR への抽象的な読み取りおよび書き込みアクセスを提供します。 (必須)
- 5.リセット後の最初の命令からデバッグを可能にするリセット信号へのアクセスを提供します。 (必須)
- 6. (リセットの原因に関係なく) デバッグハートをリセットからすぐに解除できるようにするメカニズムを提供します。 (オプション)
- 7.非 GPR ハートレジスタへの抽象アクセスを提供します。 (オプション)
- 8.ハートに任意の命令を実行させるためのプログラムバッファを用意します。 (オプション)
- 9.複数のハートを同時に停止、再開、またはリセットすることができます。 (オプション)
- 10.ハートの観点からメモリアクセスを許可します。 (オプション)
- 11.システムバスへの直接アクセスを許可します。 (オプション)

この仕様に準拠するために、以下の実装を行わなければなりません。:

- 1.上記の必須機能をすべて実装します。
- 2.プログラムバッファ、システムバスアクセス、または抽象アクセスメモリのコマンドメカニズムのうち少なくとも1つを実装します。
- 3.少なくとも次のいずれかを行います。
- (a) プログラムバッファを実装します。
- (b) ハート上に存在し、表 3.3 に記載されているすべてのレジスタを含む、ハート上で実行されているソフトウェアに見えるすべてのレジスタへの抽象アクセスを実装する。
- (c)少なくともすべての GPR、dcsr、および dpc への抽象アクセスを実装し、「RISC-V デバッグ仕様 0.13.2」ではなく「最小 RISC-V デバッグ仕様 0.13.2」に準拠していることを宣伝します。
- 1つのDMで最大220ハートをデバッグできます。

#### 3.1 デバッグモジュールインタフェース(DMI)

デバッグモジュールは、デバッグモジュールインタフェース(DMI)と呼ばれるバスへのスレーブです。

バスのマスタはデバッグトランスポートモジュールです。

デバッグ モジュール インターフェースは、1 つのマスターと 1 つのスレーブを持つ簡単なバスでも、TileLink や AMBA アドバンスド ペリフェラル バスのようなよりフル機能のバスを使用することもできます。

詳細はシステム設計者に任されています。

DMI は 7~32 のアドレスビットを使用します。

読み書き操作をサポートします。

アドレス空間の下部は、最初の(そして通常は唯一の) DM に使用されます。

カスタムデバッグデバイス、他のコア、追加の DM などに追加(余分の)のスペースを使用できます。

この DMI に追加の DMs がある場合は、DMI アドレス空間内の次の DM のベースアドレスが nextdm に示されます。

デバッグモジュールは、その DMI アドレス空間へのレジスタアクセスを介して制御されます。

#### -- 2019/05/01

#### 3.2 リセット制御

デバッグモジュールはグローバルリセット信号 ndmreset(非デバッグモジュールリセット)を制御します。これは、デバッグモジュールとデバッグトランスポートモジュールを除く、プラットフォーム内のすべてのコンポーネントをリセットするか、リセットを保持します。

実行された最初の命令からプログラムをデバッグすることが可能である限り、正確にこのリセットによって影響を受けるものは実装依存です。

デバッグモジュール自身の状態とレジスタは、電源投入時および dmcontrol の dmactive が 0 の間にのみリセットする必要があります。

トリガー CSRs はクリアされますが、dmactive が1であれば、ハートの停止状態はシステムリセットの間中維持されるべきです。

クロックドメインと電源ドメインの交差問題により、システムリセットの間に任意の DMI アクセスを実行することは不可能かもしれません。

ndmreset または(任意の)外部リセットがアサートされている間、サポートされている唯一の DM 操作は dmcontrol へのアクセスです。

他のアクセスの動作は定義されていません。

ndmreset のアサーションの継続期間に関する要件はありません。

実装は、1 への ndmreset の書き込みとそれに続く 0 への ndmreset の書き込みがシステムリセットを引き起こすことを保証しなければなりません。

allunavail、anyunavailが報告しているように、システムがリセットから抜け出すまでには、かなり長い時間がかかることがあります。

個々のハート(または一度に複数のハート)は、それらを選択し、設定してからハートリセットをクリアすることでリセットできます。

この場合、実装は選択されたものより多くのハートをリセットするかもしれません。

デバッガは、他のどのハートがリセットされているか(存在する場合)、それらを選択して anyhavereset と allhavereset をチェックすることによって、発見することができます。

ハートがリセットされると、スティッキーな hasreset 状態ビットを設定する必要があります。

概念的な havereset 状態ビットは、anyhavereset 内の選択されたハートおよび dmstatus 内の allhavereset について読み取ることができます。

これらのビットはリセットの原因に関係なく設定する必要があります。

dmcontrolのackhaveresetに1を書き込むことにより、選択したハートのリセットビットをクリアすることができます。dmactiveがローのとき、hasresetビットはクリアされる場合とされない場合があります。

ハートがリセットから出て、haltreq または resethaltreq が設定されると、ハートは直ちにデバッグモードに入ります。 それ以外の場合は正常に実行されます。

#### 3.3 ハートの選択

1 つの DM に最大 2<sup>20</sup> ハートを接続できます。

デバッガはハートを選択し、その後の停止、再開、リセット、およびデバッグコマンドはそのハートに固有のものになります。

すべてのハートを列挙するには、デバッガは最初にすべてのものを hartsel に書き込み(最大サイズを想定)、その値を読み戻して 実際にどのビットが設定されているかを確認することによって HARTSELLEN を決定する必要があります。

次に、 dmstatus の anynonexistent が 1 になるまで、または(HARTSELLEN に応じて)最も高いインデックスに達するまで、0 から始まる各ハートを選択します。

デバッガは、インタフェースを使用して mhartid を読み取るか、またはシステムの構成文字列を読み取ることによって、ハートイン デックスと mhartid の間のマッピングを検出できます。

## 3.3.1 単一ハートの選択

すべてのデバッグモジュールは単一ハートの選択をサポートしなければなりません。 デバッガは "hartsel"にインデックスを書くことでハートを選択することができます。 ハートインデックスは 0 から始まり、最後のインデックスまで連続しています。

## 3.3.2 複数のハートを選択する

デバッグモジュールは、一度に複数のハートを選択できるようにハートアレイマスクレジスタを実装することができます。

ハートアレイマスクレジスタのn番目のビットは、インデックスnのハートに適用されます。

ビットが1の場合、ハートが選択されます。

通常、DM には、サポートするすべてのハートを選択するのに十分な幅の Hart Array Mask レジスタがありますが、これらのビットのいずれかを 0 に固定することもできます。

デバッガは、 hawindowsel および hawindow を使用してハート配列マスクレジスタのビットを設定し、次に hasel を設定することによって選択したすべてのハートにアクションを適用できます。

この機能がサポートされている場合は、複数のハートを同時に停止、再開、およびリセットできます。

ハートアレイマスクレジスタの状態は、 hasel の設定またはクリアによる影響を受けません。

dmcontrol によって開始されたアクションのみが一度に複数のハートに適用できます。抽象コマンドは、hartsel によって選択された ハートにのみ適用されます。

## 3.4 ハート状態

選択できるハートはすべて4つの状態のうちの1つに属します。

選択されたハートがどの状態にあるかは、

allnonexistent、anynonexistent、allunavail、anyunavail、allrunning、anyrunning、allhalted、およびanyhalted によって反映されます。

ユーザーがどれだけ長く待っても、ハートがこのシステムの一部にならない場合、ハートは存在しません。

例えば。 単純なシングルハートシステムでは、ハートは1つだけ存在し、それ以外は存在しません。

デバッガは、システムに、最初に存在しないインデックスよりも高いインデックスを持つハートがないと仮定することができます。

ハートが存在する、または後で利用可能になる可能性がある場合、またはこれよりも高いインデックスを持つ他のハートがある場合は、ハートは使用できません。

リセット、一時的な電源切断、システムに接続されていないなど、さまざまな理由でハートが使用できない場合があります。

非常に多数のハートを有するシステムは、製造中に永久的にいくつかを無効にし、そうでなければ連続的なハートインデックススペースに穴を残す可能性がある。

デバッガにすべてのハートを検出させるには、それらが利用可能になる可能性がなくても、それらを利用不可として表示する必要があります。

デバッガが接続されていない場合と同様に、ハートは通常の実行時に実行されています。

これには、停止要求によってハートが停止される限り、低電力モードであること、または割り込みを待つことが含まれます。

デバッグモードにあるとき、ハートは停止され、デバッガに代わってタスクを実行するだけです。

リセットされるハートがどの状態を通過するかは実装に依存します。

リセットがアサートされている間、およびリセット後しばらくしてからハートが使用できなくなる可能性があります。

リセットが解除されてからしばらくの間、実行に移行する可能性があります。

最後に、それらは haltreq と resethaltreq に応じて実行中または停止します。

## 3.5 実行制御

デバッグモジュールは、ハートごとに4つの概念的な状態ビットを追跡します。要求の停止、確認応答の再開、リセットの停止要求、 およびハートリセットです。

(ハートトリセットおよびホールトオンリセット要求ビットはオプションです。)

これらの4ビットは、0または1にリセットされる可能性がある resume ACK を除いて0にリセットされます。

DMは各ハートから停止信号、走行信号、リセット信号を受信します。

デバッガは、 "allresumeack"および "anyresumeack"で resume ack の状態を確認し、 "allhalted"、 "anyhalted"、

"allrunning"、 "anyrunning"、 "allhavereset"、そして「anyhavereset」で停止、実行中、およびリセット信号を確認できます。 他のビットの状態は直接観察することはできません。

デバッガが "haltreg"に1を書き込むと、選択された各ハートの停止要求ビットがセットされます。

実行中のハート、またはリセットから出たばかりのハートが停止要求ビットをハイレベルにすると、停止、実行中信号のアサート解除、および停止信号のアサートによって応答します。

停止ハートは停止要求ビットを無視します。

デバッガが "resumereq"に 1 を書き込むと、選択された各ハートの再開 ACK ビットがクリアされ、選択された各停止ハートに再開要求が送信されます。

ハートは、再開し、停止したシグナルをクリアし、実行中のシグナルをアサートすることによって応答します。

このプロセスの終わりに再開確認ビットが設定されます。

選択されたすべてのハートのこれらのステータス信号は、「allresumeack」、「anyresumeack」、「allrunning」、および「anyrunning」に反映されます。

再開要求は、実行注のhartsによって無視されます。

停止または再開が要求された場合、ハートは、利用できない場合を除き、1 秒以内に応答しなければなりません。

(これがどのように実装されているかは、さらに詳しく規定されていない。

数クロックサイクルがより典型的な待ち時間になるでしょう)。

DM はハートごとにオプションの halt-on-reset ビットを実装できます。これは、hasresethaltreq を 1 に設定することによって示されます。

これは DM が setresethaltreg と clrresethaltreg ビットを実装することを意味します。

setresethaltreg に1を書き込むと、選択したハートごとにリセット停止要求ビットがセットされます。

ハートのリセット停止要求ビットがセットされると、ハートは次のリセット解除時に直ちにデバッグモードに入ります。

これはリセットの原因に関係なく当てはまります。

ハートが選択されている間に clrresethaltreq に 1 を書き込むデバッガによってクリアされるか、または DM リセットによってクリアされるまで、ハートのリセット停止要求ビットはセットされたままになります。

-- 2019/05/06

#### 3.6 抽象コマンド

DM は一連の抽象コマンドをサポートしていますが、そのほとんどはオプション(省略可能)です。

実装によっては、選択したハートが停止していなくても、デバッガは抽象コマンドを実行できる場合があります。

デバッガは、それらを試行してから abstractcs 内の cmderr を調べて、それらが成功したかどうかを確認することによってのみ、特定の状態で特定のハートによってサポートされている抽象コマンドを特定できます。

--とりあえずコマンド投げてみてうまくいったかを cmderr を見て判断 といったところか。

コマンドはいくつかのオプションセットではサポートされていますが、他のオプションセットではサポートされていません。

コマンドにサポートされていないオプションが設定されている場合、DMはcmderrを2(サポートされていない(サポート対象外)) に設定する必要があります。

------

#### 例:

すべてのシステムがアクセス登録コマンドをサポートする必要がありますが、CSR へのアクセスをサポートしていない場合があります。

その場合にデバッガが CSR の読み取りを要求した場合、コマンドは "not supported"「サポートされていません」を返します。

デバッガは抽象コマンドをcommand(コマンド)に書き込むことによって実行します。

abstractcs の busy を読むことで、抽象コマンドが完了したかどうかを判断できます。

完了後、cmderr はコマンドが成功したかどうかを示します。

ハートが停止していない、実行されていない、使用できない、または実行中にエラーが発生したためにコマンドが失敗する可能性があります。

コマンドが引数を取る場合、デバッガは command(コマンド)に書き込む前にそれらをデータレジスタに書き込まなければなりません。

コマンドが結果を返す場合、デバッグモジュールはビジーがクリアされる前にそれらがデータレジスタに配置されていることを確認する必要があります。

引数に使用されるデータレジスタは表3.1で説明されています。

すべての場合において、最下位ワードは最も小さい番号のデータレジスタに配置されます。

引数の width(幅)は、実行されているコマンドによって異なり、明示的に指定されていない場合は DXLEN です。

| 2012 1 7 7 7 7 7 7 7 7 7 7 7 7 7 7 7 7 7 7 |               |             |              |  |  |  |  |  |
|--------------------------------------------|---------------|-------------|--------------|--|--|--|--|--|
| 引数の幅                                       | arg0/riturn 値 | arg1        | arg2         |  |  |  |  |  |
| 32                                         | data0         | data1       | data2        |  |  |  |  |  |
| 64                                         | data0,data1   | data2,data3 | data4,data5  |  |  |  |  |  |
| 128                                        | data0-data3   | data4-data7 | data8-data11 |  |  |  |  |  |

表 3.1: データレジスタの使用

Abstract Command(抽象コマンド)インタフェースは、デバッガができるだけ速くコマンドを記述し、後でそれらがエラーなしで 完了したかどうかを確認できるように設計されています。

一般的な場合では、デバッガはターゲットやコマンドが成功するよりもはるかに遅くなり、最大のスループットが可能になります。 --デバッガが遅くなるとスループットが上がるってなんだろ

失敗した場合、インターフェイスは失敗したコマンドの後にコマンドが実行されないようにします(保証します)。

どのコマンドが失敗したかを発見するためには、デバッガは、DMの状態(例えば、データ0の内容)またはハート(例えば、プログラムバッファプログラムによって修正された(変更された)レジスタの内容)を調べてどのコマンドが失敗したかを決定しなければなりません。

抽象コマンドを開始する前に、デバッガは haltreq、resumereq、および ackhavereset がすべて 0 であることを確認する必要があります。

抽象コマンドの実行中(abstractcs でビジー状態がハイ(高い))は、デバッガが hartsel を変更してはいけません。また、haltreq、resumereq、ackhavereset、setresethaltreq、または clrresethaltreq に 1 を書き込んではいけません。

抽象コマンドが予想される時間内に完了せず、ハングアップしているように見える場合は、次の手順を実行してコマンドを中止する ことができます。

最初にデバッガはハートをリセットし(hartreset または ndmreset を使用)、次にデバッグモジュールをリセットします(dmactive を使用)。

選択されたハートが使用不可の間に抽象コマンドが開始された場合、または抽象コマンドの実行中にハートが使用不可になった場合、デバッグ・モジュールは抽象コマンドを終了し、ビジーを低く設定し、cmderr を 4(停止/再開)にします。 あるいは、コマンドが単にハングしたように見えることもあります(ビジーが決して低くならない)。

## 3.6.1 抽象コマンド一覧

#### -- 2019/06/04

この節では、それぞれ異なる抽象コマンドと、それらが command に書き込まれるときにそれらのフィールドがどのように解釈されるべきかについて説明します。

各抽象コマンドは32ビット値です。

上位8ビットには、コマンドの種類を決定するcmdtypeが含まれています。

表 3.2 に全コマンド一覧を示します。

表 3.2: cmdtype の意味

| cmdtype | コマンド           | ページ |
|---------|----------------|-----|
| 0       | アクセス レジスタ コマンド | 12  |
| 1       | クイック アクセス      | 14  |
| 2       | アクセス メモリー コマンド | 14  |

## 3.6.1.1 アクセスレジスタ

このコマンドはデバッガに CPU レジスタへのアクセスを許可し、プログラムバッファを実行できるようにします。次の一連の操作を実行します。

- 1. 書き込みがクリアで転送が設定されている場合は、regnoで指定されたレジスタからデータの arg0 領域にデータをコピーし、このレジスタを M モードから読み取るときに発生する副作用を実行します。
- 2. 書き込みが設定され転送が設定されている場合、データの arg0 領域から regno で指定されたレジスタにデータをコピーし、このレジスタが M モードから書き込まれたときに発生する副作用を実行します。
- 3. 後部増分(aarpostincrement)が設定されている場合は、regnoを増分します。
- 4. postexecが設定されている場合は、プログラムバッファを実行します。
- side effect って副作用って訳されるんだけど、 副作用を実行ってなんか変だよね。なんかいい訳はないかな。

これらの操作のいずれかが失敗すると、cmderrが設定され、残りの手順は実行されません。

実装は、来るべき失敗を早く検出し、失敗を引き起こすであろうステップに達する前に全体のコマンドを失敗させるかもしれません (失敗させることがあります)。

失敗が要求されたレジスタがハート内に存在しないことである場合、cmderrは3(例外)に設定されなければなりません。

デバッグモジュールはこのコマンドを実装し、選択されたハートが停止したときにすべての GPR への読み書きアクセスをサポートする必要があります。

デバッグモジュールは、他のレジスタへのアクセス、またはハートの実行中のレジスタへのアクセスをオプションでサポートします (できます)。

(GPRs を除く)各個々のレジスタは、読み取り、書き込み、および停止状態にわたって異なってサポートされる場合があります。

aarsize のエンコーディングは sbcs の sbaccess と一致するように選択されました。

このコマンドは、レジスタが読み込まれたときにのみ arg0 を変更します。 他のデータレジスタは変更されません。

表 3.3: 抽象レジスタ番号

| 0x0000 - 0x0fff | GSRs。"PC"は dpc からここにアクセスできます。 |
|-----------------|-------------------------------|
| 0x1000 - 0x101f | GPRs                          |
| 0x1020 - 0x103f | 浮動小数点レジスタ                     |
| 0xc000 - 0xffff | 標準外の拡張機能と内部使用のために予約されています。    |

| _3 | 1 /     | 24 23 | 22     | 20 | 19               | _ | 18       | 17       | 16    | 15    | 0 |
|----|---------|-------|--------|----|------------------|---|----------|----------|-------|-------|---|
|    | cmdtype | 0     | aarsiz | ze | aarpostincrement |   | postexec | transfer | write | regno |   |
|    | 8       | 1     | 3      |    | 1                |   | 1        | 1        | 1     | 16    |   |

| フィールド       | 説明                                        |
|-------------|-------------------------------------------|
| cmdtype     | これは、アクセス登録コマンドを示すために 0 です。                |
| aarsize     | 2:レジスタの下位32ビットにアクセスします。                   |
|             | 3:レジスタの最下位 64 ビットにアクセスします。                |
|             | 4 : レジスタの下位 128 ビットにアクセスします。              |
|             | aarsize がレジスタの実際のサイズより大きいサイズを指定している場      |
|             | 合、アクセスは失敗します。                             |
|             | レジスタがアクセス可能な場合、レジスタの実際のサイズ以下の aarsize     |
|             | の読み込みがサポートされていなければなりません。                  |
|             | このフィールドは表 3.1 で参照されるように引数の幅を制御します。        |
| aarpostincr | 0:影響なし                                    |
| ement       | この変種(変数)はサポートされなければなりません。                 |
|             | 1:レジスタアクセスが成功した後、regno がインクリメントされます       |
|             | (0にラップアラウンド)。                             |
|             | この変種(変数)のサポートはオプションです。                    |
|             | variantの訳は変数でよいのかな                        |
| postexec    | 0:影響なし                                    |
|             | この変種(変数)はサポートされている必要があり、progbufsizeが0の場   |
|             | 合にサポートされる唯一のものです。                         |
|             | 1:転送を実行した後、プログラムバッファ内でプログラムを1回だけ実         |
|             | 行します。                                     |
|             | この変種(変数)のサポートはオプションです。                    |
| transfer    | 0: ライトで指定した動作をしません。                       |
|             | 1:ライトで指定した動作をします。                         |
|             | このビットは、有効値を aarsize または regno に設定することを心配せ |
|             | ずにプログラムバッファを実行するためだけに使用できます。              |
| write       | 転送設定時:                                    |
|             | 0:指定レジスタのデータをデータの arg0 部分にコピーします。         |
|             | 1 : データの arg0 部分から指定したレジスタにデータをコピーします。    |
| regno       | 表 3.3 に示すように、アクセスするレジスタの番号。               |
|             | このコマンドが非停止ハートでサポートされている場合は、dpc を PC の     |
|             | エイリアスとして使用できます(使用されていることがあります)。           |

--2019/06/08

#### 3.6.1.2 クイックアクセス

次の一連の操作を実行してください。

- 1. ハートが停止した場合、コマンドは cmderr を "halt / resume"に設定し、続行しません。
- 2. ハートを停止します。ハートが他の理由(ブレークポイントなど)で停止した場合、コマンドは cmderr を "halt / resume" に設定し、続行しません。
- 3. プログラムバッファを実行します。例外が発生すると、cmderr は "exception"に設定され、プログラムバッファの実行は終了しますが、クイックアクセスコマンドは続行されます。
- 4. ハートを再開します。

このコマンドの実装はオプションです。

このコマンドはデータレジスタには影響しません。



| フィールド   | 説明                         |
|---------|----------------------------|
| cmdtype | これは、クイックアクセスコマンドを示すための1です。 |

## 3.6.1.3 メモリアクセス

このコマンドにより、デバッガは選択されたハートとまったく同じメモリビューとパーミッションでメモリアクセスを実行できます。 これには、ハートローカルメモリマップレジスタなどへのアクセスが含まれます。 このコマンドは次の一連の操作を実行します。

- 1. 書き込みがクリアされている場合は、arg1で指定されたメモリ位置からデータのarg0部分にデータをコピーします。
- 2. 書き込みが設定されている場合、データの arg0 部分から arg1 で指定されたメモリ位置にデータをコピーします。
- 3. aampostincrement が設定されている場合は、arg1 をインクリメントします。

これらの操作のいずれかが失敗すると、cmderrが設定され、残りの手順(ステップ)は実行されません。

Mモードコードを実行しているハートが同じアクセスを試みるときに同じ失敗が発生する可能性がある場合にのみ、アクセスが失敗する可能性があります。

実装は、来るべき失敗を早く検出し、失敗を引き起こすであろうステップに達する前に全体のコマンドを失敗させるかもしれません。

デバッグモジュールは任意選択(オプション)でこのコマンドを実装してもよく、選択されたハートが実行中または停止しているときにメモリ位置への読み書きアクセスをサポートされる場合があります。

このコマンドがハートの実行中にメモリアクセスをサポートする場合、ハートが停止している間もメモリアクセスをサポートする必要があります。

\_\_\_\_\_\_

aamsize のエンコーディングは、sbcs の sbaccess と一致させるために選ばれました。

このコマンドは、メモリが読み込まれるときにのみ arg0 を変更します。 aampostincrement が設定されている場合のみ、arg1 を変更します。 他のデータレジスタは変更されません。

| 3       | 1   | 24  | 23         | 22      | 20            |                  |    | 19 |   |
|---------|-----|-----|------------|---------|---------------|------------------|----|----|---|
| cmdtype |     | ype | aamvirtual | aamsize |               | aampostincrement |    |    |   |
| 8       |     |     | 1          |         | 3             | 1                |    |    |   |
|         | 18  | 17  | 16         | 15      |               | 14               | 13 |    | 0 |
|         |     | 0   | write      | ta      | rget-specific |                  |    | 0  |   |
|         | 2 1 |     | 2          |         |               | 14               |    |    |   |

| 説明                                            |
|-----------------------------------------------|
| これは、Access Memory コマンドを示す 2 です。               |
| 実装は、仮想アクセスと物理アクセスの両方を実装する必要はありませんが、サポー        |
| トしていないアクセスに失敗する必要があります。                       |
| 0:アドレスは物理的です(それらが実行されているハードに)。                |
| 1:アドレスは仮想的であり、MPRVが設定された状態でMモードからの方法で変換       |
| されます。                                         |
| 0:メモリ位置の最下位8ビットにアクセスします。                      |
| 1:メモリ位置の最下位 16 ビットにアクセスします。                   |
| 2:メモリ位置の最下位 32 ビットにアクセスします。                   |
| 3:メモリ位置の最下位 64 ビットにアクセスします。                   |
| 4:メモリ位置の最下位 128 ビットにアクセスします。                  |
| メモリアクセスが完了した後、このビットが1の場合は、arams1でエンコードされ      |
| たバイト数だけ arg1(使用されるアドレスを含む)をインクリメントします。        |
| 0: arg1 で指定されたメモリ位置からデータの arg0 部分にデータをコピーします。 |
| 1:データの arg0 部分から arg1 で指定されたメモリ位置にデータをコピーします。 |
| これらのビットは、ターゲット固有の用途に予約されています。                 |
|                                               |

#### 3.7プログラムバッファ

停止したハート上での任意の命令の実行をサポートするために、デバッグモジュールはデバッガが小さなプログラムを書くことができるプログラムバッファを含むことができます。

抽象コマンドのみを使用して必要なすべての機能をサポートするシステムは、プログラムバッファを省略することを選択できます。 デバッガは小さなプログラムをプログラムバッファに書き込み、次に Access Register Abstract Command(アクセスレジスタ 抽象コマンド)を使用して正確に1回実行し、command(コマンド)の postexec ビットを設定できます。

デバッガは自分が好きなプログラム(プログラムバッファからのジャンプを含む)を書くことができますが、プログラムは ebreak または c.ebreak で終わらなければなりません。

実装は、ハートがプログラムバッファの最後から実行されたときに実行される暗黙の突破をサポートする場合があります。

これはimpebreak(妨害)によって示されます。

この機能により、たった232ビットワードのプログラムバッファで効率的なデバッグが可能になります。

progbufsize が1の場合、impebreakは1でなければなりません。

プログラム バッファが1つの32 ビットまたは16 ビット命令だけを保持できることが可能で、故にこの場合、デバッガはその寸法に拘らず単一の命令を書くだけでよいです。

この命令は、32 ビット命令、または上位 16 ビットの圧縮 nop を伴う下位 16 ビットの圧縮命令です。

サイズ1のプログラムバッファでの少し矛盾する振る舞いは、プログラムバッファがどこかのアドレス空間に存在するのではなく、 停止時に直接命令をパイプラインに詰め込むことを好むハードウェア設計に対応することです。

これらのプログラムが実行されている間、ハートはデバッグモードを終了しません(セクション4.1を参照)。

プログラムバッファの実行中に例外が発生した場合、それ以上命令は実行されず、ハートはデバッグモードのままになり、cmderr は3(例外エラー)に設定されます。

デバッガが ebreak 命令で終了しないプログラムを実行すると、ハートはデバッグモードのままになり、デバッガはハートの制御を失います。

プログラムバッファを実行すると、dpcが上書き(痛めつけ)される可能性があります。

-- プログラムバッファを実行って、いまいちピンとこない。バッファって実行するもんなん?

その場合は、postexecが設定されていない抽象コマンドを使用して、dpc を読み書きできるようにする必要があります。 デバッガはプログラムバッファの停止と実行の間に dpc を保存してから、デバッグモードを終了する前に dpc を復元する必要があります。

プログラムバッファの実行を壊しに許可すると、dpc は、別の PC レジスタを持たない直接実装を可能にし、プログラムバッファの実行時に PC を使用する必要があります。

-- clobber って 殴り倒す、痛めつける、みたいな意味みたいだけどどう訳すか。あとここは cpc の前で一回区切るべきか。

プログラムバッファはハートにアクセス可能なRAMとして実現されてもよい(実装することができます)。

デバッガは、プログラムバッファから実行している間に、pc に対して書き込みと読み戻しを試みる小さなプログラムを実行することによって、そうであるかどうかを判断できます。

そうであれば、デバッガはプログラムバッファを使ってできることにもっと柔軟性があります。(プログラムバッファーで実行できる操作がより柔軟になります。)

## 3.8 状態の概要

図 3.1 は、dmcontrol、abstractcs、abstractauto、および command のさまざまなフィールドの影響を受けた、実行/停止デバッグ中にハートによって渡される状態の概念図を示しています。



図3.1シングルハートトシステム用の実行/停止デバッグステートマシンごくわずかな状態しかデバッガに表示されないため、状態と遷移は概念的です。

#### 3.9 システムバスアクセス

デバッガは、プログラムバッファまたは抽象アクセスメモリコマンドを使用して、ハートの観点からメモリにアクセスできます。 (これらの機能はどちらもオプションです。)

デバッグモジュールは、プログラムバッファが実装されているかどうかにかかわらず、ハートを含まずにメモリアクセスを提供するためにシステムバスアクセスブロックを含むこともできます。

システムバスアクセスブロックは物理アドレスを使用します。

System Bus Access ブロックは、8、16、32、64、および 128 ビットのアクセスをサポートします。表 3.7 に、各アクセスサイズに使用される sbdata のビットを示します。

表3.7:システムバスデータビット

| アクセスサイズ | データビット                            |
|---------|-----------------------------------|
| 8       | sbdata0 bits 7:0                  |
| 16      | sbdata0 bits 15:0                 |
| 32      | sbdata0                           |
| 64      | sbdata1, sbdata0                  |
| 128     | sbdata3, sbdata2,sbdata1, sbdata0 |

マイクロアーキテクチャによっては、システムバスアクセスを介してアクセスされるデータが、各ハートによって観察されるデータと常に一貫しているとは限りません。

実装がそうでない場合、一貫性を強制するのはデバッガ次第です。

この仕様はこれを行うための標準的な方法を定義していません。(定義されていません)

可能性としては、特別なメモリマップロケーションへの書き込み、またはプログラムバッファを介した特別な命令の実行があります。

\_\_\_\_\_\_

デバッグモジュールがプログラムバッファも実装する場合でも、System Bus Access ブロックを実装することにはいくつかの利点があります。

まず、実行中のシステム内のメモリに最小限の影響でアクセスできます。

次に、メモリにアクセスするときのパフォーマンスが向上する可能性があります。

第三に、ハートがアクセスできないデバイスへのアクセスを提供する可能性があります。

## 3.10 最小限の侵入型デバッグ

実行しているタスクに応じて、一部のハートはごく短時間しか停止できません。

稼働中のハートへの影響を最小限に抑えて、そのような稼働中のシステム内のリソースにアクセスできるようにするメカニズムがい くつかあります。

第一に、実装によってはハートを止めることなくいくつかの抽象コマンドを実行することを可能にするかもしれません。

第二に、クイックアクセス抽象コマンドを使用してハートを停止し、プログラムバッファの内容を素早く実行して、ハートを再度実行することができます。

3.12.3 で説明したように、プログラムバッファコードがデータレジスタにアクセスできるようにする命令と組み合わせると、これを使用してメモリまたはレジスタアクセスを迅速に実行できます。

いくつかのシステムではこれはあまりにも邪魔になりますが、停止できない多くのシステムでは時折 100 サイクル以下の一時的な問題が発生する可能性があります。(100 またはそれ以下のサイクルの時折のしゃっくりに耐えることができます。)

-- ここは Google 翻訳と Bing 翻訳でちょっと違う訳をするね。100 サイクル以下の一時的な問題(しゃっくり)に耐える かな

第三に、システムバスアクセスブロックが実装されている場合は、ハートが実行されている間にシステムメモリにアクセスするために使用できます。

#### 3.11 セキュリティ

知的財産を保護するためには、デバッグモジュールへのアクセスをロックすることが望ましいかもしれません。(場合があります) その後ではなく製造プロセス中にアクセスできるようにするには、デバッグモジュールにヒューズビットを追加して恒久的に無効に することができます。

--デバッグが終わったら、ヒューズビットを飛ばしてデバッグモジュールにアクセスできなくする方法もあるよ。ってことこれはテクノロジ固有のものであるため、この仕様ではこれ以上説明しません。

別の選択肢は、アクセスキーを持っているユーザーだけが DM のロックを解除できるようにすることです。

認証済み、authbusy、および authdata の間で、任意に複雑な認証メカニズムをサポートできます。

認証が明確である場合、DM はプラットフォームの他の部分と対話したり、DM に接続されたハートに関する詳細を公開したりしてはなりません。

以下の必須例外を除いて、すべての DM レジスタは 0 を読み取る必要がありますが、書き込みは無視する必要があります。

- 1. dmstatusで認証されたことは読み取り可能です。
- 2. dmstatus の authbusy は読み取り可能です。
- 3. dmstatus のバージョンは読み取り可能です。
- 4. dmcontrol の dmactive は読み書き可能です。
- 5. authdata は読み書き可能です。

## 3.12 デバッグモジュールレジスタ

このセクションで説明されているレジスタは DMI バスを介してアクセスされます。 各 DM は基本アドレス(最初の DM の場合は 0)を持ちます。 以下のレジスタアドレスは、このベースアドレスからのオフセットです。

読み込まれると、未実装のデバッグモジュール DMI レジスタは 0 を返します。 書いても効果はありません。

各レジスタについて、それを読み、ゼロでない値(例えば、sbcs)を得ることによって、または他のレジスタ内のビットをチェックすること(例えば、progbbufsize)によってそれが実施されていることを決定することが可能です。

表 3.8: デバッグモジュールデバッグバスレジスタ

| テバックバス | ヘレジスタ                             |     |
|--------|-----------------------------------|-----|
| アドレス   | 名前                                | ページ |
| 0x04   | 抽象データ 0(data0)                    | 30  |
| 0x0f   | 要約データ 11(data11)                  |     |
| 0x10   | デバッグモジュール制御(dmcontrol)            | 22  |
| 0x11   | デバッグモジュールステータス(dmstatus)          | 20  |
| 0x12   | ハート情報(hartinfo)                   | 25  |
| 0x13   | 停止要約 1(haltsum1)                  | 31  |
| 0x14   | ハートアレイウィンドウ選択(hawindowsel)        | 26  |
| 0x15   | ハートアレイウィンドウ(hawindow)             | 26  |
| 0x16   | 抽象制御とステータス(abstractcs)            | 27  |
| 0x17   | 抽象コマンド(command)                   | 28  |
| 0x18   | 抽象コマンド Autoexec(abstractauto)     | 29  |
| 0x19   | 設定文字列ポインタ 0(confstrptr0)          | 29  |
| 0x1a   | 設定文字列ポインタ 1(confstrptr1)          |     |
| 0x1b   | 設定文字列ポインタ 2(confstrptr2)          |     |
| 0x1c   | 設定文字列ポインタ 3(confstrptr3)          |     |
| 0x1d   | 次のデバッグモジュール(nextdm)               | 30  |
| 0x20   | プログラムバッファ 0(progbuf0)             | 30  |
| 0x2f   | プログラムバッファ 15(progbuf15)           |     |
| 0x30   | 認証データ(authdata)                   | 31  |
| 0x34   | 停止要約 2(haltsum2)                  | 32  |
| 0x35   | 停止要約 3(haltsum3)                  | 32  |
| 0x37   | システムバスアドレス 127 : 96 (sbaddress 3) | 36  |
| 0x38   | システムバスアクセス制御とステータス(sbcs)          | 32  |
| 0x39   | システムバスアドレス 31:0 (sbaddress0)      | 34  |
| 0x3a   | システムバスアドレス 63:32 (sbaddress1)     | 35  |
| 0x3b   | システムバスアドレス 95:64(sbaddress 2)     | 35  |
| 0x3c   | システムバスデータ 31:0(sbdata0)           | 36  |
| 0x3d   | システムバスデータ 63:32(sbdata1)          | 37  |
| 0x3e   | システムバスデータ 95:64(sbdata2)          | 37  |
| 0x3f   | システムバスデータ 127 : 96(sbdata3)       | 38  |
| 0x40   | 停止要約 0(haltsum0)                  | 31  |

# 3.12.1 デバッグモジュールステータス(dmstatus、0x11)

このレジスタは、hasel で定義されているように、デバッグモジュール全体と現在選択されているハートのステータスを報告します。それはバージョンを含んでいるので、このアドレスは将来変更されません。 このレジスタ全体は読み取り専用です。

| 31 | 23 | 22        | 21 |   | 20 | 19           | 18           |
|----|----|-----------|----|---|----|--------------|--------------|
| C  | )  | impebreak |    | 0 |    | allhavereset | anyhavereset |
| 9  |    | 1         |    | 2 |    | 1            | 1            |



| 領域             | 説明                                  | アクセス | リセット  |
|----------------|-------------------------------------|------|-------|
| impebreak      | 1の場合、プログラムバッファの直後の存在しないワードに暗黙的な     | R    | プリセット |
|                | ebreak 命令があります。                     |      |       |
|                | これにより、デバッガが ebreak 自体を記述する必要がなくなり、プ |      |       |
|                | 口グラムバッファを1ワード小さくすることができます。          |      |       |
|                | progbufsizeが1のとき、これは1でなければなりません。    |      |       |
| allhavereset   | このフィールドは、現在選択されているすべてのハートがリセットさ     | R    | -     |
|                | れ、リセットが確認されていない場合は1です。              |      |       |
| anyhavereset   | このフィールドは、少なくとも1つの現在選択されているハートがリ     | R    | -     |
|                | セットされており、そのハートトについてリセットが確認されていな     |      |       |
|                | い場合は1です。                            |      |       |
| allresumeack   | このフィールドは、現在選択されているすべてのハートが最後の再開     | R    | -     |
|                | 要求を承認したときに 1 になります。                 |      |       |
| anyresumeack   | このフィールドは、現在選択されているハートが最後の再開要求を承     | R    | -     |
|                | 認したときに 1 になります。                     |      |       |
| allnonexistent | このフィールドは、現在選択されているすべてのハートがこのプラッ     | R    | -     |
|                | トフォームに存在しない場合、1です。                  |      |       |
| anynonexistent | このフィールドは、現在選択されているハートがこのプラットフォー     | R    | -     |
|                | ムに存在しない場合、1です。                      |      |       |
| allunavail     | このフィールドは、現在選択されているすべてのハートが使用不可の     | R    | -     |
|                | 場合、1 です。                            |      |       |
| anyunavail     | このフィールドは、現在選択されているハートが使用できない場       | R    | -     |
|                | 合、1 です。                             |      |       |
| allrunning     | このフィールドは、現在選択されているすべてのハートが実行されて     | R    | -     |
|                | いる場合、1 です。                          |      |       |
| anyrunning     | このフィールドは、現在選択されているハートが実行中の場合、1で     | R    | -     |
|                | <b>ब</b> ं.                         |      |       |
| allhalted      | このフィールドは、現在選択されているすべてのハートが停止してい     | R    | -     |
|                | る場合、1です。                            |      |       |
| anyhalted      | このフィールドは、現在選択されているハートが停止している場       | R    | -     |
|                | 合、1 です。                             |      |       |

| 領域              | 説明                                               | アクセス | リセット  |
|-----------------|--------------------------------------------------|------|-------|
| authenticated   | 0:DM を使用する前に認証が必要です。                             | R    | プリセット |
|                 | 1:認証チェックに合格しました。                                 |      |       |
|                 | 認証を実装していないコンポーネントでは、このビットを1にプリ                   |      |       |
|                 | セットする必要があります。                                    |      |       |
| authbusy        | 0:認証モジュールは、authdataへの次の読み取り/書き込みを処理              | R    | 0     |
|                 | する準備ができています。                                     |      |       |
|                 | 1:認証モジュールはビジーです。authdataにアクセスすると不特定              | !    |       |
|                 | の動作になります。                                        |      |       |
|                 | authbusy は、authdata へのアクセスに即時に応答して設定される          |      |       |
|                 | だけです。                                            |      |       |
| hasresethaltreq | このデバッグモジュールが setresethaltreq および clrresethaltreq | R    | プリセット |
|                 | ビットで制御可能なリセット時停止機能をサポートする場合は1で                   |      |       |
|                 | す。 それ以外の場合は0です。                                  |      |       |
| confstrptrvalid | 0: confstrptr0 - confstrptr3 は設定文字列に関係のない情報を保持   | R    | プリセット |
|                 | します。                                             |      |       |
|                 | 1:confstrptr0-confstrptr3は設定文字列のアドレスを保持しま        |      |       |
|                 | <b>ब</b> ं.                                      |      |       |
| version         | 0:デバッグモジュールが存在しません。                              | R    | 2     |
|                 | 1:デバッグモジュールがあり、それはこの仕様のバージョン 0.11                |      |       |
|                 | に準拠しています。                                        |      |       |
|                 | 2:デバッグモジュールがあり、それはこの仕様のバージョン 0.13                |      |       |
|                 | に準拠しています。                                        |      |       |
|                 | 15:デバッグモジュールはありますが、この仕様の利用可能なバー                  |      |       |
|                 | ジョンには準拠していません。                                   |      |       |

## 3.12.2 デバッグモジュール制御(dmcontrol、0x10)

## -- 2019/06/09

このレジスタは、haselで定義されているように、全体のデバッグモジュールと現在選択されているハートを制御します。

この文書では、hartsel と hartsello を組み合わせた hartsel について説明します。

この仕様では20 ハートセルビットが許可されています(使用できます)が、実装ではそれより少ない実装を選択することもできます。 ハートセルの実際の幅はHARTSELLEN と呼ばれます。

それは0以上20以下でなければなりません。

デバッガは(最大サイズを仮定して)すべて1を hartsel に書き込み、どのビットが実際に設定されているかを確認するために値を読み返すことによって HARTSELLEN を発見するはずです。(検出する必要があります)

抽象コマンドの実行中にデバッガが hartsel を変更してはいけません。

setresethaltreq と clrresethaltreq のビットが別々になっているため、選択したすべてのハートが同じ設定ではない場合でも、選択したハートごとにリセット停止要求ビットを変更せずに dmcontrol を書き込むことができます。

どのような書き込みでも、デバッガは resumereq、hartreset、ackhavereset、setresethaltreq、および clrresethaltreq のうち最大 1 つのビットに 1 を書き込むことしかできません。 他のものは 0 と書く必要があります。

\_

resethaltreq はオプションのパーハート状態の内部ビットで、読み取ることはできませんが、setresethaltreq および clrresethaltreq を使用して書き込むことができます。

|   | 31        | -  |    | 30     | 29          |         | 28         | 27     | 26   | 25   | 16        |    |
|---|-----------|----|----|--------|-------------|---------|------------|--------|------|------|-----------|----|
|   | haltre    | eq | re | sumere | q hartreset | ackł    | navereset  | 0      | hase | el h | hartsello |    |
|   | 1         |    |    | 1      | 1           | 1 1 1 1 |            | 10     | •    |      |           |    |
|   |           |    |    |        |             |         |            |        |      |      |           |    |
|   | 15        | 6  | 5  | 4      | 3           |         | 2          |        | 1    |      | 0         |    |
|   | hartselhi |    |    | 0      | setresetha  | ltreq   | clrresetha | altreq | ndmr | eset | dmactiv   | ve |
| _ | 10        |    |    | 2      | 1           |         | 1          |        | 1    |      | 1         |    |

| 領域           | 説明                                              | アクセス | リセット |
|--------------|-------------------------------------------------|------|------|
| haltreq      | 0 を書き込むと、現在選択されているすべてのハートトの停止要求<br>ビットがクリアされます。 | W    | -    |
|              | これはそれらのハートのための未解決の停止要求をキャンセルするか                 |      |      |
|              | もしれません。                                         |      |      |
|              | 1 を書き込むと、現在選択されているすべてのハートの停止要求ビッ                |      |      |
|              | トがセットされます。                                      |      |      |
|              | 実行停止ハートビートは、停止要求ビットが設定されるたびに停止し                 |      |      |
|              | ます。                                             |      |      |
|              | 記事は、hartsel と hasel の新しい価値に適用されます。              |      |      |
| resumereq    | 1を書き込むと、現在選択されているハートが1回再開します(書き                 | W1   | -    |
|              | 込みが発生したときに停止している場合)。                            |      |      |
|              | それはまたそれらのハートの履歴書 ack ビットをクリアします。                |      |      |
|              | haltreq が設定されている場合、resumereq は無視されます。           |      |      |
|              | 書き込みは、hartsel と hasel の新しい価値に適用されます。            |      |      |
| hartreset    | このオプションのフィールドは、現在選択されているすべてのハート                 | R/W  | 0    |
|              | のリセットビットを書き込みます。                                |      |      |
|              | リセットを実行するには、デバッガは1を書き込み、次に0を書き込                 |      |      |
|              | んでリセット信号をディアサートします。                             |      |      |
|              | このビットが1の間、デバッガは選択されているハートを変更しては                 |      |      |
|              | いけません。                                          |      |      |
|              | この機能が実装されていない場合、ビットは常に0のままであるた                  |      |      |
|              | め、1を書き込んだ後にデバッガはレジスタを読み戻して機能がサ                  |      |      |
|              | ポートされているかどうかを確認できます。                            |      |      |
|              | 記事は、hartselとhaselの新しい価値に適用されます。                 |      |      |
| ackhavereset | 0:影響ありません。                                      | W1   | _    |
|              | 1:選択したハートのリセットをクリアします。                          |      |      |
|              | 記事は、hartselとhaselの新しい価値に適用されます。                 |      |      |

| 領域              | 説明                                        | アクセス | リセット |
|-----------------|-------------------------------------------|------|------|
| hasel           | 現在選択されているハートの定義を選択します。                    | R/W  | 0    |
|                 | 0:現在選択されているハートが1つあり、それはhartselによって        |      |      |
|                 | 選択されています。                                 |      |      |
|                 | 1:現在選択されているハート (hartsel によって選択されたハート      |      |      |
|                 | と、ハート配列マスクレジスタによって選択されたハート)が複数存           |      |      |
|                 | 在する可能性があります。                              |      |      |
|                 | ハート・配列・マスク・レジスターをインプリメントしないインプリ           |      |      |
|                 | メンテーションは、このフィールドを0に結合しなければなりませ            |      |      |
|                 | $\mathcal{K}_{\circ}$                     |      |      |
|                 | ハート・配列・マスク・レジスター機能を使用したいデバッガーは、           |      |      |
|                 | このビットを設定して、機能がサポートされているかどうかを確認す           |      |      |
|                 | るために読み返す必要があります。                          |      |      |
| hartsello       | hartsel の下位 10 ビット:選択するハートの DM 固有のインデック   | R/W  | 0    |
|                 | ス。                                        |      |      |
|                 | このハートは常に現在(常時)選択されているハートの一部です。            |      |      |
| hartselhi       | ハートセルの上位 10 ビット:選択するハートの DM 固有のインデッ       | R/W  | 0    |
|                 | クス。                                       |      |      |
|                 | このハートは常に現在選択されているハートの一部です。                |      |      |
| setresethaltreq | このオプションのフィールドは、clrresethaltreq が同時に 1 に設定 | W1   | -    |
|                 | されていない限り、現在選択されているすべてのハートトのリセット           |      |      |
|                 | 時停止要求ビットを書き込みます。                          |      |      |
|                 | 1に設定されると、選択された各八一トは、次のリセット解除時に停           |      |      |
|                 | 止します。                                     |      |      |
|                 | リセット停止要求ビットは自動的にはクリアされません。                |      |      |
|                 | デバッガはそれをクリアするために clrresethaltreq に書き込む必要  |      |      |
|                 | があります。                                    |      |      |
|                 | 書き込みは、hartselと haselの新しい価値に適用されます。        |      |      |
|                 | hasresethaltreqが0の場合、このフィールドは実装されていませ     |      |      |
|                 | h.                                        |      |      |
| clrresethaltreq | このオプションのフィールドは、現在選択されているすべてのハート           | W1   | -    |
|                 | のリセット停止要求ビットをクリアします。                      |      |      |
|                 | 記事は、hartsel と hasel の新しい価値に適用されます。        |      |      |
| ndmreset        | このビットは、DM からシステムの他の部分へのリセット信号を制御          | R/W  | 0    |
|                 | します。                                      |      |      |
|                 | DM と DM へのアクセスに必要なロジックを除いて、信号はすべての        |      |      |
|                 | ハートを含むシステムのすべての部分をリセットする必要がありま            |      |      |
|                 | <b>ब</b> ं.                               |      |      |
|                 | システムリセットを実行するには、デバッガは1を書き込み、次に0           |      |      |
|                 | を書き込んでリセットをディアサートします。                     |      |      |

| 領域       | 説明                                  | アクセス | リセット |
|----------|-------------------------------------|------|------|
| dmactive | このビットは、デバッグモジュール自体のリセット信号として機能し     | R/W  | 0    |
|          | ます。                                 |      |      |
|          | 0:認証メカニズムを含むモジュールの状態はリセット値を取ります     |      |      |
|          | (dmactive ビットはリセット値以外に書き込むことができる唯一の |      |      |
|          | ビットです)。                             |      |      |
|          | 1:モジュールは正常に機能しています。                 |      |      |
|          | プラットフォーム全体をリセットするグローバルリセット信号を除い     |      |      |
|          | て(可能ではありませんが(推奨されませんが))例外として、電源投    |      |      |
|          | 入後にデバッグモジュールをリセットする可能性のあるメカニズムは     |      |      |
|          | 他にはありません。                           |      |      |
|          | デバッガはこのビットを Low にしてデバッグモジュールを既知の状   |      |      |
|          | 態にすることができます。                        |      |      |
|          | 実装がこのビットに注意を払ってデバッグをさらに支援することがで     |      |      |
|          | きます。たとえば、デバッグがアクティブな間はデバッグモジュール     |      |      |
|          | がパワーゲーティングされないようにするなどです。            |      |      |

## 3.12.3 ハート情報(hartinfo、0x12)

このレジスタは、現在 hartsel によって選択されているハートに関する情報を提供します。

このレジスタはオプションです。

存在しない場合は、オールゼロと読みます。(all-0 を読み取る必要があります

このレジスタが含まれている場合、デバッガはデータレジスタまたは dscratch レジスタ、あるいはその両方に明示的にアクセスするプログラムを書くことによってプログラムバッファを使ってより多くのことができます。

このレジスタ全体は読み取り専用です。

| 31 | 24 | 23 20    | 19 1 | 17 | 16         | 15 12    | 11 0     |
|----|----|----------|------|----|------------|----------|----------|
|    | 0  | nscratch | 0    |    | dataaccess | datasize | dataaddr |
|    | 8  | 4        | 3    | •  | 1          | 4        | 12       |

| 領域       | 説明                                   | アクセス | リセット  |
|----------|--------------------------------------|------|-------|
| nscratch | dscratch0 から始まる プログラムバッファの実行中にデバッガが使 | R    | プリセット |
|          | 用できる dscratch レジスタの数。                |      |       |
|          | デバッガは、コマンド間でこれらのレジスタの内容について想定する      |      |       |
|          | ことはできません。                            |      |       |

| 領域         | 説明                                          | アクセス | リセット  |
|------------|---------------------------------------------|------|-------|
| dataaccess | 0:データレジスタは CSRs によってハート内でシャドウされます。          | R    | プリセット |
|            | 各 CSRs は DXLEN ビットのサイズで、表 3.1 に従って単一の引数     |      |       |
|            | に対応します。                                     |      |       |
|            | 1:データレジスタはハートのメモリマップでシャドウされていま              |      |       |
|            | す。                                          |      |       |
|            | 各レジスタはメモリマップ内で4バイトを占有します。                   |      |       |
| datasize   | dataaccess が 0 の場合:データレジスタのシャドウイング専用の       | R    | プリセット |
|            | CSRs の数。                                    |      |       |
|            | dataaccess が 1 の場合:データレジスタのシャドーイング専用のメ      |      |       |
|            | モリマップ内の 32 ビットワード数。                         |      |       |
|            | 最大 12 個のデータレジスタがあるので、このレジスタの値は 12 以         |      |       |
|            | 下でなければなりません。                                |      |       |
| dataaddr   | dataaccess が 0 の場合:データレジスタのシャドウイング専用の最      | R    | プリセット |
|            | 初の CSR の番号(数)。                              |      |       |
|            | dataaccess が $1$ の場合: データレジスタがシャドウされている RAM |      |       |
|            | の符号付きアドレスで、0を基準にしたアクセスに使用されます。              |      |       |

## 3.12.4 ハートアレイウィンドウ選択(hawindowsel、0x14)

このレジスタは、ハート配列マスクレジスタ(セクション 3.3.2 を参照)の 32 ビット部分のどれが hawindow でアクセス可能かを選択します。 (32 ビット部分のうち、どの部分にアクセスできるかを選択します。)

| 31 | 15 | 14          | 0 |
|----|----|-------------|---|
| 0  |    | hawindowsel |   |
| 17 |    | 15          |   |

| 領域          | 説明                                  | アクセス | リセット  |
|-------------|-------------------------------------|------|-------|
| hawindowsel | 配列マスクレジスタの大きさによっては、このフィールドの上位ビッ     | R/W  | プリセット |
|             | トを0に固定することができます。                    |      |       |
|             | 例えば。 48 ハートのシステムでは、このフィールドのビット 0 だけ |      |       |
|             | が実際に書き込み可能かもしれません。                  |      |       |

## 3.12.5 ハート配列ウィンドウ(hawindow、0x15)

このレジスタはハート・配列・マスク・レジスタの 32 ビット部分への R/W アクセスを提供します(3.3.2 項を参照)。 ウィンドウの位置は hawindowsel によって決定されます。

すなわち ビット 0 はハートの hawowowsel \* 32 を表し、ビット 31 はハートの hawindowsel \* 32 + 31 を表します。

ハート・アレイ・マスク・レジスター内のいくつかのビットは定数 0 になることがあるので、このウィンドウ内のいくつかのビットは、hawindowsel の現在の値に応じて、定数 0 になることがあります。



## 3.12.6 抽象制御とステータス (abstractcs、0x16)

抽象コマンドの実行中にこのレジスタに書き込むと、cmderrが0の場合、1(ビジー)に設定されます。

datacount は、RV32 ハートをサポートするために少なくとも 1、RV64 ハートをサポートするために 2、または RV128 ハートをサポートするために 4 でなければなりません。

| 31 | 29 | 28 24       | 23 | 13 | 12   | 11 | 10 8   | 7 4 | 3 0       |
|----|----|-------------|----|----|------|----|--------|-----|-----------|
| C  | )  | progbufsize | 0  |    | busy | 0  | cmderr | 0   | datacount |
|    | 3  | 5           | 11 |    | 1    | 1  | 3      | 4   | 4         |

| 領域          | 説明                              | アクセス | リセット  |
|-------------|---------------------------------|------|-------|
| progbufsize | プログラムバッファのサイズ(32 ビットワード)。       | R    | プリセット |
|             | 有効なサイズは 0 から 16 です。             |      |       |
| busy        | 1:抽象コマンドを実行中です。                 | R    | 0     |
|             | このビットは、コマンドが書き込まれるとすぐに設定され、そのコマ |      |       |
|             | ンドが完了するまでクリアされません。              |      |       |

次のページに続く

| 領域        | 説明                                            | アクセス  | リセット  |
|-----------|-----------------------------------------------|-------|-------|
| cmderr    | 抽象コマンドが失敗した場合に設定されます。                         | R/W1C | 0     |
|           | このフィールドのビットは、1を書き込むことによってクリアされる               |       |       |
|           | までセットされたままです。                                 |       |       |
|           | 値が0にリセットされるまで、抽象コマンドは開始されません。                 |       |       |
|           | このフィールドは、busyが0の場合にのみ有効な値を含みます。               |       |       |
|           | 0 (なし) : エラーなし                                |       |       |
|           | 1(ビジー): command、abstractcs、またはabstractautoが書き |       |       |
|           | 込まれている間、または data または progbuf レジスタのいずれかが       |       |       |
|           | 読み取られているか書き込まれているときに、抽象コマンドが実行さ               |       |       |
|           | れていました。                                       |       |       |
|           | このステータスは、cmderrに0が含まれている場合にのみ書き込ま             |       |       |
|           | れます。                                          |       |       |
|           | 2 (未サポート): ハートが実行中かどうかにかかわらず、要求され             |       |       |
|           | たコマンドはサポートされていません。                            |       |       |
|           | 3 (例外):コマンド実行中(プログラムバッファ実行中など)に例              |       |       |
|           | 外が発生しました。                                     |       |       |
|           | 4(停止/再開): ハートが要求された状態(実行中/停止)にない              |       |       |
|           | か、または使用不可のため、抽象コマンドを実行できませんでした。               |       |       |
|           | 5 (bus) : バスエラー (アライメント、アクセスサイズ、タイムア          |       |       |
|           | ウトなど) のため抽象コマンドが失敗しました。                       |       |       |
|           | 7(その他): コマンドが別の理由で失敗しました。                     |       |       |
| datacount | 抽象コマンドインタフェースの一部として実装されているデータレジ               | R     | プリセット |
|           | スタの数。                                         |       |       |
|           | 有効なサイズは $1\sim 12$ です。                        |       |       |

## 3.12.7 抽象コマンド(command、0x17)

このレジスタに書き込むと、対応する抽象コマンドが実行されます。 抽象コマンドの実行中にこのレジスタに書き込むと、cmderrが0の場合、1(ビジー)に設定されます。

cmderrがゼロ以外の場合、このレジスタへの書き込みは無視されます。

cmderr は、パフォーマンス上の理由から、cmderr をチェックせずに連続して実行されるいくつかのコマンドを送信するデバッガに対応するための新しいコマンドの起動を禁止します。

1 つのコマンドが失敗したことを心配せずに最後の cmderr をチェックし、その後のコマンド(前のコマンドに依存していた可能性があります)は通過しました。

| 31      | 24 | 23 |         | 0 |
|---------|----|----|---------|---|
| cmdtype |    |    | control |   |
| 3       | 3  |    | 24      | , |

| 領域      | 説明                              | アクセス | リセット |
|---------|---------------------------------|------|------|
| cmdtype | 型はこの抽象コマンドの全体的な機能を決定します。        | W    | 0    |
| control | このフィールドは、各抽象コマンドについて説明されているコマンド | W    | 0    |
|         | 固有の方法で解釈されます。                   |      |      |

### 3.12.8 抽象コマンド Autoexec (abstractauto、0x18)

このレジスタはオプションです。

これを含めると、より効率的なバーストアクセスが可能になります。

デバッガは、ビットを設定して読み戻すことで、サポートされているかどうかを検出できます。

抽象コマンドの実行中にこのレジスタに書き込むと、cmderrが0の場合、1(ビジー)に設定されます。

| 31            | 16 | 15 |   | 12 | 11           | 0 |
|---------------|----|----|---|----|--------------|---|
| autoexecprogb | uf |    | 0 |    | autoexecdata | а |
| 16            | •  |    | 4 |    | 12           |   |

| 領域              | 説明                                      | アクセス | リセット |
|-----------------|-----------------------------------------|------|------|
| autoexecprogbuf | このフィールドのビットが $1$ の場合、対応する progbuf ワードへの | R/W  | 0    |
|                 | 読み書きアクセスによって command 内のコマンドが再度実行さ       |      |      |
|                 | れます。                                    |      |      |
| autoexecdata    | このフィールドのビットが1の場合、対応するデータワードへの読          | R/W  | 0    |
|                 | み書きアクセスによって、command 内のコマンドが再度実行され       |      |      |
|                 | ます。                                     |      |      |

## 3.12.9 設定文字列ポインタ 0 (confstrptr0、0x19)

confstrptrvalid が設定されている場合、このレジスタを読み取ると設定文字列ポインタのビット 31:0 が返されます。他の confstrptr レジスタを読み取ると、アドレスの上位ビットが返されます。

システムバスマスタリングが実装されている場合、これはシステムバスアクセスモジュールで使用できるアドレスでなければなりません。

そうでなければ、これは ID 0 のハートから構成ストリング(文字列)にアクセスするために使用できるアドレスでなければなりません。

confstrptrvalidが0の場合、confstrptrレジスタはこの文書ではこれ以上指定されていない識別子情報を保持します。

設定文字列自体は特権仕様に記述されています。

このレジスタ全体は読み取り専用です。



## 3.12.10 次のデバッグモジュール(nextdm、0x1d)

この DMI でアクセス可能な DM が複数ある場合、このレジスタにはチェーン内の次の DM のベースアドレスが格納されます。チェーン内の最後の DM の場合は 0 が格納されます。

このレジスタ全体は読み取り専用です。

### 3.12.11 抽象データ 0 (data0、0x04)

data0 から data11 は、抽象コマンドによって読み取りまたは変更できる基本的な読み取り/書き込みレジスタです。 datacount は、data0 から数えて、それらがいくつ実装されているかを示します。(data0 から始まって、カウントアップされた実装の数を示します。)

表 3.1 に、抽象コマンドによるこれらのレジスタの使用方法を示します。

抽象コマンドの実行中にこれらのレジスタにアクセスすると、cmderrが0の場合、1(ビジー)に設定されます。

busy が設定されている間にそれらを書き込もうとしても、それらの値は変わりません。

これらのレジスタの値は、抽象コマンドの実行後に保存されない可能性があります。 その内容に対する唯一の保証は、問題のコマンドによって提供されるものです。 コマンドが失敗した場合、これらのレジスタの内容については想定できません。

## 3.12.12 プログラムバッファ 0(progbuf0、0x20)

progbuf0 から progbuf15 は、オプションのプログラムバッファへの読み取り/書き込みアクセスを提供します。 progbufsize は、カウントアップしながら、progbuf0 からいくつ実装されるかを示します。(それらの多くが progbuf0 から始まり、カウントアップを示します。)

抽象コマンドの実行中にこれらのレジスタにアクセスすると、cmderrが0の場合、1(ビジー)に設定されます。

busy が設定されている間にそれらを書き込もうとしても、それらの値は変わりません。

### 3.12.13 認証データ (authdata、0x30)

このレジスタは、認証モジュールとの間の32ビットシリアルポートとして機能します。

authbusy が明確な(クリアな)場合、デバッガはこのレジスタを読み取りもしくは書き込みすることで認証モジュールと通信できます。 オーバーフロー/アンダーフローを通知するための別(個別)のメカニズムはありません。



## 3.12.14 停止 サマリー 0 (haltsum0、0x40)

この読み出し専用レジスタの各ビットは、特定の1つが停止しているかどうかを示します。 利用できない/存在しないハートは中止されたとは見なされません。

LSB はハート {hartsel [19:5]、5'h0}の停止状態を反映し、MSB は hart {hartsel [19:5]、5'h1f}の停止状態を反映します。

このレジスタ全体は読み取り専用です。

## 3.12.15 停止サマリー1 (haltsum1、0x13)

この読み出し専用レジスタの各ビットは、ハートグループのいずれかが停止しているかどうかを示します。 利用できない/存在しないハートは停止されたとは見なされません。

このレジスタは、33 ハート未満のシステムには存在しない可能性があります。 LSB はハート $\{$ hartsel [19:10]、 $10'h0\}$ から $\{$ hartsel [19:10]、 $10'h1f\}$ までの停止状態を反映しています。 MSB は、ハートの停止状況 $\{$ hartsel [19:10]、 $10'h3e0\}$ から $\{$ hartsel [19:10]、 $10'h3ff\}$ を反映しています。

このレジスタ全体は読み取り専用です。



### 3.12.16 停止サマリー 2 (haltsum2、0x34)

この読み出し専用レジスタの各ビットは、ハートグループのいずれかが停止しているかどうかを示します。 利用できない/存在しないハートは中止されたとは見なされません。

このレジスタは1025ハート未満のシステムには存在しないかもしれません。

LSB はハートの停止ステータス $\{$ hartsel [19:15]、 $15'h0\}$ から $\{$ hartsel [19:15]、 $15'h3ff\}$ を反映しています。 MSB はハートの停止ステータス $\{$ hartsel [19:15]、 $15'h7c00\}$ から $\{$ hartsel [19:15]、 $15'hfff\}$ を反映しています。 このレジスタ全体は読み取り専用です。



## 3.12.17 停止サマリー 3 (haltsum3、0x35)

この読み出し専用レジスタの各ビットは、ハートグループのいずれかが停止しているかどうかを示します。 利用できない/存在しないハートは中止されたとは見なされません。

このレジスタは、32769 ハート未満のシステムには存在しない可能性があります。

LSB は、ハート 20'h0 から 20'h7fff の停止状況を反映しています。 MSB は、ハート 20'hf8000 から 20'hfffff の停止状況を反映しています。 このレジスタ全体は読み取り専用です。



### 3.12.18 システムバスのアクセス制御とステータス(sbcs、0x38)

## -- 2019/06/16



| 4           | 3          | 2          | 1          | 0         |
|-------------|------------|------------|------------|-----------|
| sbaccess128 | sbaccess64 | sbaccess32 | sbaccess16 | sbaccess8 |
| 1           | 1          | 1          | 1          | 1         |

| フィールド           | 説明                                                 | アクセス  | リセット |
|-----------------|----------------------------------------------------|-------|------|
| sbversion       | 0:システムバスインターフェイスは、2018年1月1日よりも古いこの仕                | R     | 1    |
|                 | 様のメインラインドラフトに準拠しています。                              |       |      |
|                 | 1:システムバスインターフェイスは、このバージョンの仕様に準拠してい                 |       |      |
|                 | ます。                                                |       |      |
|                 | 他の値は将来のバージョン用に予約されています。                            |       |      |
| sbbusyerror     | 読み取りの進行中にデバッガーがデータの読み取りを試行した場合、また                  | R/W1C | 0    |
|                 | は既に進行中のデバッガーが新しいアクセスを開始した場合(sbbusy が設              |       |      |
|                 | 定されている場合)に設定します。                                   |       |      |
|                 | デバッガーによって明示的にクリアされるまで、設定されたままです。                   |       |      |
|                 | このフィールドが設定されている間、デバッグモジュールはシステムバス                  |       |      |
|                 | アクセスを開始できません。                                      |       |      |
| sbbusy          | 1 の場合、システムバスマスターがビジーであることを示します。                    | R     | 0    |
|                 | (システムバス自体がビジーであるかどうかは関連していますが、同じこ                  |       |      |
|                 | とではありません。)                                         |       |      |
|                 | このビットは、何らかの理由で読み取りまたは書き込みが要求されるとす                  |       |      |
|                 | ぐにハイになり、アクセスが完全に完了するまでローになりません。                    |       |      |
|                 | sbbusy が高いときに sbcs に書き込むと、未定義の動作が発生します。            |       |      |
|                 | デバッガーは、sbbusy を 0 として読み取るまで sbcs に書き込まないでく         |       |      |
|                 | ださい。                                               |       |      |
| sbreadonaddr    | 1 の場合、sbaddress0 への書き込みごとに、新しいアドレスでシステムバ           | R/W   | 0    |
|                 | スの読み取りが自動的にトリガーされます。                               |       |      |
| sbaccess        | システムバスアクセスに使用するアクセスサイズを選択します。                      | R/W   | 2    |
|                 | 0:8ビット                                             |       |      |
|                 | 1:16 ビット                                           |       |      |
|                 | 2:32 ビット                                           |       |      |
|                 | 3:64 ビット                                           |       |      |
|                 | 4:128ビット                                           |       |      |
|                 | DM がバスアクセスを開始するときに sbaccess にサポートされていない値           |       |      |
|                 | がある場合、アクセスは実行されず、sberrorは4に設定されます。                 |       |      |
| sbautoincrement | 」<br>1 の場合、sbaddress は、システムバスにアクセスするたびに sbaccess で | R/W   | 0    |
|                 | 選択されたアクセスサイズ(バイト単位)ずつ増加します。                        | -     |      |
| sbreadondata    |                                                    | R/W   | 0    |
|                 | (おそらく自動インクリメントされた) アドレスで自動的にトリガーされ                 |       |      |
|                 | ます。                                                |       |      |
|                 |                                                    |       |      |

次のページに続く

# -- 2019/07/29

| フィールド            | 説明                                                                                                                                                                                                                                                               | アクセス | リセット      |
|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|-----------|
| フィールド<br>sberror | 説明 デバッグモジュールのシステムバスマスターでエラーが発生すると、このフィールドが設定されます。 このフィールドのビットは、1を書き込んでクリアされるまで設定されたままです。 このフィールドはゼロではありませんが、デバッグモジュールはこれ以上システムバスアクセスを開始できません。 実装は、エラー条件について「その他」(7)を報告する場合があります。(報告できます) 0:バスエラーはありませんでした。 1:タイムアウトがありました。 2:不正なアドレスにアクセスしました。 3:位置合わせエラーがありました。 |      | リセット<br>0 |
| sbasize          | 4:サポートされていないサイズのアクセスが要求されました。<br>7:その他。<br>システムバスアドレスの幅(ビット単位)。                                                                                                                                                                                                  | R    | 事前設定      |
|                  | (0はバスアクセスサポートがないことを示します。)                                                                                                                                                                                                                                        |      |           |
| sbaccess128      | 128 ビットシステムバスアクセスがサポートされている場合は 1。                                                                                                                                                                                                                                | R    | 事前設定      |
| sbaccess64       | 64 ビットシステムバスアクセスがサポートされている場合は 1。                                                                                                                                                                                                                                 | R    | 事前設定      |
| sbaccess32       | 32 ビットシステムバスアクセスがサポートされている場合は 1。                                                                                                                                                                                                                                 | R    | 事前設定      |
| sbaccess16       | 16 ビットシステムバスアクセスがサポートされている場合は 1。                                                                                                                                                                                                                                 | R    | 事前設定      |
| sbaccess8        | 8 ビットシステムバスアクセスがサポートされている場合は 1。                                                                                                                                                                                                                                  | R    | 事前設定      |

## 3.12.19 システムバスアドレス 31:0 (sbaddress0、0x39)

sbasizeが0の場合、このレジスタは存在しません。

システムバスマスタがビジーの場合、このレジスタへの書き込みは sbbusyerror を設定し、他には何もしません。

sberrorが 0、sbbusyerrorが 0、sbreadonaddrが設定されている場合、このレジスタへの書き込みは以下を開始します。

- 1. sbbusy を設定します。
- 2. sbaddress の新しい値からバス読み取りを実行します。
- 3.読み取りが成功し、sbautoincrementが設定されている場合、sbaddressを増やします。
- 4. sbbusy をクリアします。



| フィールド   | 説明                                   | アクセス | リセット |
|---------|--------------------------------------|------|------|
| address | sbaddress の物理アドレスのビット 31:0 にアクセスします。 | R/W  | 0    |

## 3.12.20 システムバスアドレス 63:32 (sbaddress1、0x3a)

sbasizeが33未満の場合、このレジスタは存在しません。 システムバスマスタがビジーの場合、このレジスタへの書き込みはsbbusyerrorを設定し、他には何もしません。

| 31 |         | 0 |
|----|---------|---|
|    | address |   |
|    | 32      |   |

| フィールド   | 説明                                         | アクセス | リセット |
|---------|--------------------------------------------|------|------|
| address | sbaddress の物理アドレスのビット 63:32 にアクセスします(システムア | R/W  | 0    |
|         | ドレスバスがその幅の場合)。                             |      |      |

## 3.12.21 システムバスアドレス 95:64 (sbaddress2、0x3b)

sbasize が 65 未満の場合、このレジスタは存在しません。 システムバスマスタがビジーの場合、このレジスタへの書き込みは sbbusyerror を設定し、他には何もしません。

| 31 |         | 0 |
|----|---------|---|
|    | address |   |
|    | 32      |   |

| フィールド   | 説明                                         | アクセス | リセット |
|---------|--------------------------------------------|------|------|
| address | sbaddress の物理アドレスのビット 95:64 にアクセスします(システムア | R/W  | 0    |
|         | ドレスバスがその幅の場合)。                             |      |      |

## 3.12.22 システムバスアドレス 127:96 (sbaddress3、0x37)

sbasizeが97未満の場合、このレジスタは存在しません。

システムバスマスタがビジーの場合、このレジスタへの書き込みは sbbusyerror を設定し、他には何もしません。



| フィールド   | 説明                                         | アクセス | リセット |
|---------|--------------------------------------------|------|------|
| address | sbaddress の物理アドレスのビット 127:96 にアクセスします(システム | R/W  | 0    |
|         | アドレスバスがその幅の場合)。                            |      |      |

## 3.12.23 システムバスデータ 31:0 (sbdata0、0x3c)

sbcs の sbaccess ビットがすべて 0 の場合、このレジスタは存在しません。

システムバスの読み取りが成功すると、sbdataが更新されます。

読み取りアクセスの幅が sbdata の幅より小さい場合、残りの上位ビットの内容は任意の値をとることがあります。

sberror または sbbusyerror の両方が 0 でない場合、アクセスは何もしません。

バスマスタがビジーの場合は、sbbusyerror にアクセスし、他には何もしません。

このレジスタへの書き込みにより、以下が開始されます。

- 1. sbbusy を設定します。
- 2. sbdata の新しい値のバス書き込みを sbaddress に実行します。
- 3.書き込みが成功し、sbautoincrementが設定されている場合、sbaddressをインクリメントします。
- 4. sbbusy をクリアします。

このレジスタからの読み取りにより、以下が開始されます。

- 1.データを「返す」。
- 2. sbbusy を設定します。
- 3. sbreadondata が設定されている場合、sbaddress に含まれるアドレスからシステムバスの読み取りを実行し、結果を sbdata に配置します。
- 4. sbautoincrement が設定されている場合、sbaddress を増やします。
- 5. sbbusy をクリアします。

sbdata0のみがこの動作を行います。

他のsbdata レジスタには副作用はありません。

32 ビットよりも広いバスを持つシステムでは、デバッガーは他の sbdata レジスタにアクセスした後に sbdata0 にアクセスする必要があります。



| フィールド | 説明                         | アクセス | リセット |
|-------|----------------------------|------|------|
| data  | sbdata のビット 31:0 にアクセスします。 |      | 0    |

# 3.12.24 システムバスデータ 63:32 (sbdata1、0x3d)

sbaccess64 および sbaccess128 が 0 の場合、このレジスタは存在しません。

バスマスタがビジーの場合は、sbbusyerror にアクセスし、他には何もしません。

| フィールド | 説明                                      | アクセス | リセット |
|-------|-----------------------------------------|------|------|
| data  | sbdata のビット 63:32 にアクセスします(システムバスがその幅の場 | R/W  | 0    |
|       | 合)。                                     |      |      |

## 3.12.25 システムバスデータ 95:64 (sbdata2、0x3e)

このレジスタは、sbaccess128が1の場合にのみ存在します。 バスマスタがビジーの場合は、sbbusyerrorにアクセスし、他には何もしません。

| フィールド | 説明                                      | アクセス | リセット |
|-------|-----------------------------------------|------|------|
| data  | sbdata のビット 95:64 にアクセスします(システムバスがその幅の場 | R/W  | 0    |
|       | 合)。                                     |      |      |

# 3.12.26 システムバスデータ 127:96 (sbdata3、0x3f)

このレジスタは、sbaccess128 が 1 の場合にのみ存在します。 バスマスタがビジーの場合は、sbbusyerror にアクセスし、他には何もしません。

| 31 |      | 0 |
|----|------|---|
|    | data |   |
|    | 32   |   |

| フィールド | 説明                                       | アクセス | リセット |
|-------|------------------------------------------|------|------|
| data  | sbdata のビット 127:96 にアクセスします(システムバスがその幅の場 | R/W  | 0    |
|       | 合)。                                      |      |      |

#### 第4章

### RISC-V デバッグ

デバッグをサポートするための RISC-V コアの変更は最小限に抑えられています。 特別な実行モード(デバッグモード)といくつかの追加の CSR があります。 DM は残りを処理します。

この仕様に準拠するには、実装は明示的にオプションとしてリストされていないこのセクションで説明されているすべてを実装する必要があります。

### 4.1 デバッグモード

デバッグモードは、外部デバッグのためにハートが停止した場合にのみ使用される特別なプロセッサモードです。 デバッグモードの実装方法はここでは指定しません(指定されていません)。

オプションのプログラムバッファーからコードを実行すると、ハートはデバッグモードのままになり、以下が適用されます。

- 1. mstatus の MPRV が mprven に従って無視される場合を除き、すべての操作はマシンモード特権レベルで実行されます。
- 2.すべての割り込み (NMI を含む) はマスクされます。
- 3.例外はレジスタを更新しません。 これには、cause、epc、tval、dpc、および mstatus が含まれます。 プログラムバッファの実行を終了します。
- 4.トリガーが一致した場合、アクションは実行されません。
- 5. dcsrの停止カウントに応じて、カウンターが停止する場合があります。
- 6. dcsrの停止時間に応じて、タイマーが停止する場合があります。
- 7. wfi 命令は nop として機能します。
- 8.特権レベルを変更するほとんどすべての命令には、未定義の動作があります。 これには、ecall、mret、sret、および uret が含まれます。 (特権レベルを変更するために、デバッガーは dcsr に prv を書き込むことができます)。

唯一の例外はebreakです。

それがデバッグモードで実行されると、dpc または dcsr を更新せずにハートが再び停止します。

- 9.プログラムバッファの実行の完了は、fence 命令の目的での出力と見なされます。
- 10.すべてのコントロール転送命令は、宛先がプログラムバッファにある場合、不正な命令として機能する場合があります。 そのような命令の1つが違法な命令として動作する場合、そのような命令はすべて違法な命令として動作する必要があります。

- 11.すべてのコントロール転送命令は、宛先がプログラムバッファ外にある場合、不正な命令として機能する場合があります。 そのような命令の1つが違法な命令として動作する場合、そのような命令はすべて違法な命令として動作する必要があります。
- 12. PCの値に依存する命令(auipcなど)は、違法な命令として機能する場合があります。
- 13.有効な XLEN は DXLEN です。

\_\_\_\_\_

一般に、デバッガーは MPRV のすべての効果をシミュレートできることが期待されています。

例外は、34 ビットの物理アドレスにアクセスするために MPRV 機能が必要な Sv32 システムの場合です。

他のシステムは mprven を 0 に結びつける可能性があります。

#### 4.2 ロード予約/ストア条件付き命令

メモリアドレスのIr 命令によって登録された予約は、デバッグモードに入るとき、またはデバッグモード中に失われる場合があります。

これは、Irとscのペアの間にデバッグモードが開始された場合、前方に進行しない可能性があることを意味します。

\_\_\_\_\_\_

これは、デバッグユーザーが認識する必要がある動作です。

Ir と sc のペアの間にブレークポイントが設定されている場合、またはそのようなコードをステップ実行している場合、sc は決して成功しません。(sc は成功しない可能性があります。)

幸いなことに、一般的な使用では、このようなシーケンスでの命令は非常に少なく、それをデバッグする人はすぐに予約が発生していないことに気付くでしょう。

その場合の解決策は、scの後の最初の命令にブレークポイントを設定して実行することです。

高レベル(上位)のデバッガーは、これを自動化することを選択できます。

### 4.3割り込み命令を待つ

wfiの実行中に停止が要求された場合、ハートはストール(停止)状態を終了し、この命令の実行を完了してから、デバッグモードに入る必要があります。

# 4.4 シングルステップ

デバッガーは、停止された hart に単一の命令を実行させ、resumereq を設定する前に step を設定することにより、デバッグモードに再び入ることができます。

その命令を実行またはフェッチして例外が発生した(発生する)場合、PCが例外ハンドラーに変更され、適切なtval および原因レジスタが更新された直後に、デバッグモードに再び入ります。

命令を実行またはフェッチしてトリガーが起動する場合、そのトリガーが起動した直後にデバッグモードに再び入ります。その場合、原因は4(単一ステップ)ではなく2(トリガー)に設定されます。 命令が実行されるかどうかは、トリガーの特定の構成に依存します。

実行された命令により、PCが命令フェッチにより例外が発生するアドレスに変更される場合、その例外は、次にハートが再開されるまで発生しません。

同様に、ハートが実際にその命令を実行しようとするまで、新しいアドレスでのトリガーは起動しません。

ステップオーバーされる命令が wfi であり、通常はハートがストール(停止)する場合、代わりに命令は nop として扱われます。

# 4.5 リセット

ハートがリセットから抜けたときに、ホールト信号(デバッグモジュールのハートのホールトリクエストビットによって駆動される)または resethaltreq がアサートされる場合、ハートは、命令を実行する前に、通常は最初の命令が実行される前に発生する初期化を実行した後に、デバッグモードに入る必要があります。

### 4.6 dret 命令

デバッグモードから戻るために、新しい命令 dret が定義されています。

0x7b200073のエンコーディングがあります。

この命令をサポートするハートでは、デバッグモードで dret を実行すると、pc が dpc に保存されている値に変更されます。

現在の特権レベルは、dcsrのprvで指定されたレベルに変更されます。

ハートはデバッグモードではなくなりました。

デバッグモード以外で dret を実行すると、不正な命令例外が発生します。

デバッグモジュールは必要に応じて実行されることを保証するため、デバッガーは実装が dret をサポートしているかどうかを知る必要はありません。

この仕様で定義されているのは、オペコードを予約し、再利用可能なデバッグモジュールの実装を可能にするためだけです。

# 4.7 XLEN

デバッグモードでは、XLEN は DXLEN です。

通常のプログラム実行中に XLISA を(misa を調べることによって)決定し、これをユーザーに明確に伝えるのはデバッガー次第です。

### 4.8 コアデバッグレジスタ

サポートされているコアデバッグレジスタは、デバッグ可能な各ハートに対して実装する必要があります。 これらは CSR であり、RISC-V csr オペコードを使用してアクセスでき、オプションで抽象デバッグコマンドを使用します。

これらのレジスタは、デバッグモードからのみアクセスできます。

表 4.1: コアデバッグレジスタ

| アドレス  | 名前                            | ページ |
|-------|-------------------------------|-----|
| 0x7b0 | デバッグ制御と状態 (dcsr)              | 42  |
| 0x7b1 | デバッグ PC (dpc)                 | 44  |
| 0x7b2 | デバッグ スクラッチ レジスタ 0 (dscratch0) | 45  |
| 0x7b3 | デバッグ スクラッチ レジスタ 1 (dscratch1) | 45  |

## 4.8.1 デバッグ制御とステータス (dcsr、0x7b0)

\_\_\_\_\_

cause の優先順位は、最も予測不可能なイベントが最高の優先順位を持つように割り当てられます。



| フィールド     | 説明                                   | アクセス    | リセット     |
|-----------|--------------------------------------|---------|----------|
| xdebugver | 0:外部デバッグのサポートはありません。                 | R       | 事前設定     |
|           | 4:このドキュメントで説明されているように、外部デバッグサポートが存   | 7       |          |
|           | 在します。                                |         |          |
|           | 15:外部デバッグサポートがありますが、この仕様の利用可能なバージョ   |         |          |
|           | ンに準拠していません。                          |         |          |
| ebreakm   | 0:Mモードのebreak命令は、特権仕様で説明されているように動作しま | R/W     | 0        |
|           | <b>ं</b> ७                           |         |          |
|           | 1:Mモードのebreak命令がデバッグモードに入ります。        |         |          |
| ebreaks   | 0:Sモードのebreak命令は、特権仕様で説明されているように動作しま | R/W     | 0        |
|           | <b>ं</b> ७                           |         |          |
|           | 1:S モードの ebreak 命令はデバッグモードに入ります。     |         |          |
| ebreaku   | 0:Uモードのebreak命令は、特権仕様で説明されているように動作しま | R/W     | 0        |
|           | <b>ं</b> ७                           |         |          |
|           | 1:Uモードのebreak命令はデバッグモードに入ります。        |         |          |
| stepie    | 0:シングルステップ中に割り込みが無効になります。            | WARL    | 0        |
|           | 1:シングルステッピング中に割り込みが有効になります。          |         |          |
|           | 実装では、このビットを0に固定する場合があります。            |         |          |
|           | その場合、割り込み動作はデバッガーによってエミュレートできます。     |         |          |
|           | デバッガーは、ハートの実行中にこのビットの値を変更してはなりませ     |         |          |
|           | harpho.                              |         |          |
|           |                                      | V 0 - 1 | >>1-4± / |

次のページに続く

| フィールド     | 説明                                         | アクセス | リセット |
|-----------|--------------------------------------------|------|------|
| stopcount | 0:カウンタを通常どおりインクリメントします。                    | WARL | 事前設定 |
|           | 1:デバッグモード中、またはデバッグモードへの移行を引き起こす            |      |      |
|           | ebreak 命令中は、カウンターをインクリメントしないでください。         |      |      |
|           | これらのカウンターには、cycle および instret CSRs が含まれます。 |      |      |
|           | これは、ほとんどのデバッグシナリオに適しています。                  |      |      |
|           | 実装では、このビットを0または1に固定(ハードワイヤー)する場合があ         |      |      |
|           | ります。                                       |      |      |
| stoptime  | 0:通常どおりタイマーをインクリメントします。                    | WARL | 事前設定 |
|           | 1:デバッグモードでは、ハートローカルタイマーをインクリメントしない         | ١    |      |
|           | でください。                                     |      |      |
|           | 実装では、このビットを0または1に固定(ハードワイヤー)する場合があ         |      |      |
|           | ります。                                       |      |      |
| cause     | デバッグモードに入った理由を説明します。                       | R    | 0    |
|           | 単一サイクルでデバッグモードに入る理由が複数ある場合、ハードウェア          |      |      |
|           | は原因を最も優先度の高い原因に設定する必要があります。                |      |      |
|           | 1:ebreak 命令が実行されました。 (優先度 3)               |      |      |
|           | 2:トリガーモジュールがブレークポイント例外を引き起こしました。           |      |      |
|           | (優先度 4、最高)                                 |      |      |
|           | 3:デバッガーは、haltreq を使用してデバッグモードへのエントリを要求     |      |      |
|           | しました。 (優先度 1)                              |      |      |
|           | 4:ステップが設定されたため、ハートがシングルステップしました。           |      |      |
|           | (優先度 0、最低)                                 |      |      |
|           | 5:ハートは、resethaltreq によりリセットから直接停止しました。     |      |      |
|           | これが発生したときに3を報告することもできます。 (優先度2)            |      |      |
|           | 他の値は将来の使用のために予約されています。                     |      |      |
| mprven    | 0:mstatusのMPRVは、デバッグモードでは無視されます。           | WARL | 事前設定 |
|           | 1:mstatus の MPRV は、デバッグモードで有効になります。        |      |      |
|           | このビットの実装はオプションです。                          |      |      |
|           | 0 または1 に結び付けられます。(結びつけてもよい)                |      |      |
| nmip      | 設定すると、ハートに対して保留中のマスク不能割り込み(NMI)があり         | R    | 0    |
|           | ます。                                        |      |      |
|           | NMI はハードウェアエラー状態を示すことがあるため、このビットが設定        |      |      |
|           | されると、信頼性の高いデバッグができなくなる可能性があります。            |      |      |
|           | これは実装に依存します。                               |      |      |

次のページに続く

| フィールド | 説明                                | アクセス | リセット |
|-------|-----------------------------------|------|------|
| step  | デバッグモードではなく設定されている場合、ハートは1つの命令のみを | R/W  | 0    |
|       | 実行し、デバッグモードに入ります。                 |      |      |
|       | 例外のために命令が完了しない場合、ハートは、トラップハンドラを実行 |      |      |
|       | する前に、適切な例外レジスタを設定してすぐにデバッグモードに入りま |      |      |
|       | बं 。                              |      |      |
|       | デバッガーは、ハートの実行中にこのビットの値を変更してはなりませ  |      |      |
|       | له.                               |      |      |
| prv   | デバッグモードに入ったときにハートが動作していた特権レベルが含まれ | R/W  | 3    |
|       | ます。                               |      |      |
|       | エンコードについては、表4.5で説明しています。          |      |      |
|       | デバッガーはこの値を変更して、デバッグモードを終了するときにハート |      |      |
|       | の特権レベルを変更できます。                    |      |      |
|       | すべてのハートですべての特権レベルがサポートされているわけではあり |      |      |
|       | ません。                              |      |      |
|       | 書き込まれたエンコーディングがサポートされていない場合、またはデバ |      |      |
|       | ッガーがそれへの変更を許可されていない場合、ハートはサポートされて |      |      |
|       | いる任意の特権レベルに変更できます。                |      |      |

# 4.8.2 PC のデバッグ(dpc、0x7b1)

デバッグモードに入ると、dpc は次に実行される命令の仮想アドレスで更新されます。 動作については、表 4.3 で詳しく説明します。

表 4.3: デバッグモードエントリ時の DPC の仮想アドレス

| DPC の仮想アドレス                            |
|----------------------------------------|
| ebreak 命令のアドレス                         |
| デバッグが行われていない場合に次に実行される命令のアドレス。         |
| すなわち。 プログラムフローを変更しない 32 ビット命令の場合は      |
| pc + 4、取られたジャンプ/ブランチの宛先 PC などです。       |
| timing が 0 の場合、トリガーを起動させた(原因となった)命令のア  |
| ドレス。                                   |
| timing が $1$ の場合、デバッグモードに入ったときに実行される次の |
| 命令のアドレス。                               |
| デバッグモードに入ったときに実行される次の命令のアドレス。          |
|                                        |
|                                        |

再開すると、ハートの PC は dpc に保存されている仮想アドレスに更新されます。 デバッガーは dpc を作成して、ハートが再開する場所を変更できます。 (デバッガは、ハートが再開する場所を変更するために dpc を書き込む場合があります。)

| DXLEN-1 |       | 0 |
|---------|-------|---|
|         | dpc   |   |
|         | DXLEN |   |

#### 4.8.3 デバッグスクラッチレジスタ 0(dscratch0、0x7b2)

## 必要な実装で使用できるオプションのスクラッチレジスタ。

デバッガーは、hartinfoが明示的に言及しない限り、このレジスターに書き込むことはできません (書き込んではいけません)(デバッグモジュールはこのレジスターを内部で使用する場合があります(内部的に使用できます))。

# 4.8.4 スクラッチレジスタ 1 のデバッグ(dscratch1、0x7b3)

## 必要な実装で使用できるオプションのスクラッチレジスタ。

デバッガーは、hartinfoが明示的に言及しない限り、このレジスターに書き込むことはできません (書き込んではいけません)(デバッグモジュールはこのレジスターを内部で使用する場合があります(内部的に使用できます))。

#### 4.9 仮想デバッグレジスタ

仮想レジスタとは、ハードウェアに直接存在するものではありませんが、デバッガが存在するかのように公開するものです。(デバッガが公開する仮想レジスタのことです。)

デバッグソフトウェアはそれらを実装する必要がありますが、ハードウェアはこのセクションをスキップできます。

仮想レジスタは、デバッガがデバッグレジスタも同じレジスタにアクセスしている間に、デバッグレジスタを慎重に変更することなく、標準デバッガの一部ではない機能にユーザーがアクセスできるようにするために存在します。

表 4.4:仮想コアデバッグレジスタ

| アドレス | 名前          | ページ |
|------|-------------|-----|
| 仮想   | 特権レベル(priv) | 45  |

## 4.9.1 特権レベル (priv、仮想)

ユーザーはこのレジスタを読み取って、ハートが停止したときにハートが実行されていた特権レベルを検査できます。

ユーザーは、このレジスタを記述して、再開時にハートが実行される特権レベルを変更できます。

このレジスタには、dcsr からの prv が含まれていますが、ユーザーがアクセスすると予想される場所にあります。

ユーザーは dcsr に直接アクセスしないでください。デバッガーに干渉する可能性があるためです。



表 4.5:特権レベルのエンコード

| エンコーディング | 特権レベル           |
|----------|-----------------|
| 0        | ユーザー / アプリケーション |
| 1        | 監督者             |
| 3        | マシン             |

| フィールド | 説明                                   | アクセス | リセット |
|-------|--------------------------------------|------|------|
| prv   | デバッグモードに入ったときにハートが動作していた特権レベルが含まれ    | R/W  | 0    |
|       | ます。                                  |      |      |
|       | エンコードは表 4.5 で説明されており、特権仕様の特権レベルのエンコー |      |      |
|       | ドと一致しています。                           |      |      |
|       | ユーザーはこの値を記述して、デバッグモードを終了するときにハートの    |      |      |
|       | 特権レベルを変更できます。                        |      |      |

#### 第5章

トリガーモジュール

トリガーは、特別な命令を実行することなく、ブレークポイント例外、デバッグモードへの移行、またはトレースアクションを引き起こす可能性があります。

これにより、ROMからコードをデバッグする際に非常に役立ちます。

特定のメモリアドレスでの命令の実行、またはロード/ストアのアドレス/データでトリガーできます。

これらはすべて、デバッグモジュールが存在しなくても役立つ機能であるため、トリガーモジュールは、個別に実装できる個別のピ 部品として分割されています。

ハートは、トリガー機能をまったく実装せずにこの仕様に準拠できますが、実装する場合は、このセクションに準拠する必要があります。

デバッグモードではトリガーは起動しません。

各トリガーはさまざまな機能をサポートします。(サポートする場合があります) デバッガーは、次のようにすべてのトリガーとその機能のリストを作成できます。

- 1. tselect に 0 を書き込みます。
- 2. tselect を読み戻し、書き込まれた値が含まれていることを確認します。 そうでない場合は、ループを終了します。
- 3. tinfo を読みます。
- 4. 例外が発生した場合、デバッガーは tdata1 を読み取って型を検出する必要があります。 (タイプが 0 の場合、このトリガーは存在しません。ループを終了します。)
- 5. info が 1 の場合、このトリガーは存在しません。ループを終了します。
- 6.それ以外の場合、選択したトリガーはinfoで検出されたタイプをサポートします。
- 7.繰り返し、tselectの値を増やします。

-----

上記のアルゴリズムは tselect を読み戻すので、 $2^n$ トリガーを持つ実装は tselect の n ビットのみを実装する必要があります。 アルゴリズムは、実装に m ビットの tselect があるが  $2^m$ 未満のトリガーがある場合に、tinfo と type をチェックします。

「デバッグモードに入る」アクション(1)を持つトリガーと「ブレークポイント例外を発生させる」アクション(0)を持つ別のトリガーを同時に起動することができます。(起動する可能性があります)

推奨される動作は、両方のアクションを実行することです。

2つのうちどちらが最初に起こるかは実装に依存します。

これにより、外部デバッガーの存在が実行に影響を与えず、ユーザーコードによって設定されたトリガーが外部デバッガーに影響を与えないことが保証されます。

これが実装されていない場合、ハートはデバッグモードに入り、ブレークポイント例外を無視する必要があります。

後者の場合、アクションが0のトリガーのヒットを設定する必要があり、デバッガーにこのケースを処理する機会を与えます。

異なるアクションを持つトリガーが起動されたときにトレースアクションで何が起こるかは、トレース仕様に任されています。

### 5.1 ネイティブ M モードトリガー

トリガーはネイティブデバッグに使用できます。

フル機能のシステムでは、トリガーは u または s を使用して設定され、起動時にブレークポイント例外がより特権モードにトラップされる可能性があります。

Mモードで起動するようにトリガーをネイティブに設定することもできます。

その場合、トラップする上位の特権モードはありません。

そのようなトリガーがトラップハンドラー内に既にあるときにブレークポイント例外を発生させると、システムは通常の実行を再開できなくなります。

フル機能のシステムでは、これはおそらく無視できるリモートコーナーケースです。

ただし、Mモードのみを実装するシステムでは、この問題に対する2つのソリューションのいずれかを実装することをお勧めします。 このようにトリガーは、Mモードコードのネイティブデバッグにも役立ちます。

簡単な解決策は、M モードで mstatus の MIE が 0 の場合に、action = 0 のトリガーがハードウェアで起動しないようにすることです。 その制限は、ユーザーがトリガーを起動したい場合に、割り込みが無効になる場合があることです。(割り込みを無効にする可能性がある場合です。)

より複雑なソリューションは、tcontrol に mte と mpte を実装することです。

このソリューションには、トラップハンドラー中にトリガーのみを無効にするという利点があります。(トラップ ハンドラ中にのみトリガーを無効にする利点があります。)

ブレークポイント例外を引き起こす M モードトリガーを設定するユーザーは、作業中の特定のシステムで発生する可能性のある問題を認識する必要があります。

#### 5.2 トリガーレジスタ

これらのレジスタは CSR であり、RISC-V csr オペコードを使用して、オプションで抽象デバッグコマンドを使用してアクセスできます。

ほとんどのトリガー機能はオプションです。

すべてのtdata レジスタは、write-any-read-legal セマンティクスに従います。

デバッガーがサポートされていない構成を書き込むと、レジスターはサポートされている値(単に無効なトリガーである可能性があります)を読み戻します。

つまり、デバッガは、サポートされているものを既に知っている場合を除き、tdata レジスタに書き込む値を常に読み戻す必要があります。

1 つの tdata レジスタへの書き込みは、他の tdata レジスタの内容や、現在選択されているもの以外のトリガーの構成を変更することはできません。

トリガーレジスタは、信頼されていないユーザーコードが OS の許可なしにデバッグモードに入るのを防ぐために、マシンおよびデバッグモードでのみアクセスできます。

このセクションでは、XLEN はMモードの場合はMXLEN、デバッグモードの場合はDXLENを意味します。

これにより、現在の実行モードとMXLENの値に基づいて、tdata1のいくつかのフィールドが移動することに注意してください。

表 5.1: アクションのエンコード

| 値     | 説明                                             |
|-------|------------------------------------------------|
| 0     | ブレークポイント例外を発生させます。                             |
|       | (ソフトウェアが外部デバッガーを接続せずにトリガーモジュールを使用する場合に使用       |
|       | します。)                                          |
| 1     | デバッグモードに入ります。 (トリガーの dmode が 1 の場合のみサポートされます。) |
| 2 - 5 | トレース仕様で使用するために予約されています。                        |
| それ以外  | 将来の使用のために予約されています。                             |

表 5.2:トリガーレジスタ

| アドレス  | 名前                                | ページ |
|-------|-----------------------------------|-----|
| 0x7a0 | トリガー選択 (tselect)                  | 49  |
| 0x7a1 | トリガーデータ 1 (tdata1)                | 50  |
| 0x7a1 | 一致制御 (mcontrol)                   | 53  |
| 0x7a1 | 命令カウント (icount)                   | 58  |
| 0x7a1 | 割り込みトリガー (itrigger)               | 59  |
| 0x7a1 | 例外トリガー (etrigger)                 | 60  |
| 0x7a2 | トリガーデータ 2 (tdata2)                | 50  |
| 0x7a3 | トリガーデータ 3 (tdata3)                | 51  |
| 0x7a3 | トリガー追加 (RV32) (textra32)          | 60  |
| 0x7a3 | トリガー追加 (RV64) (textra64)          | 61  |
| 0x7a4 | トリガー情報 (tinfo)                    | 51  |
| 0x7a5 | トリガー制御 (tcontrol)                 | 51  |
| 0x7a8 | マシンコンテキスト(属性) (mcontext)          | 52  |
| 0x7aa | スーパーバイザ(監督者)コンテキスト(属性) (scontext) | 52  |

## 5.2.1 トリガー選択(tselect、0x7a0)

このレジスタは、他のトリガーレジスタを介してアクセスできるトリガーを決定します。 アクセス可能なトリガーのセットは0から始まり、連続している必要があります。

サポートされているトリガーの数以上の値を書き込むと、書き込まれた値とは異なる値がこのレジスターに書き込まれる可能性があります。

作成した内容が有効なインデックスであることを確認するために、デバッガーは値を読み戻し、tselect が作成した内容を保持していることを確認できます。

トリガーはデバッグモードとMモードの両方で使用できるため、デバッガーはこのレジスタを変更した場合、このレジスタを復元する必要があります。



- 2019/09/01

これ以降翻訳未、次回更新