

# 本科实验报告

| 关业有你: | 实验名称: | VerilogHDL 数字电路设计实验 |
|-------|-------|---------------------|
|-------|-------|---------------------|

| 课程名称:  | 数字系统设计与实验(软件部<br>分) | 实验时间: | 2018/6/9、6/10 下午 |  |  |
|--------|---------------------|-------|------------------|--|--|
| 任课教师:  | 赵宏图                 | 实验地点: | 理学楼 B-404        |  |  |
| 实验教师:  | 南方                  |       | ■ 原理验证           |  |  |
| 学生姓名:  | 施念                  | 实验类型: | □ 综合设计           |  |  |
| 子生姓右·  | /他·必                |       | □ 自主创新           |  |  |
| 学号/班级: | 1120161302/05011609 | 组 号:  |                  |  |  |
| 学院:    | 信息与电子学院             | 同组搭档: |                  |  |  |
| 专业:    | 电子信息工程              | 成 绩:  |                  |  |  |



# 目录

| 实验一 QuartusII9.1 软件的使用 | 3  |
|------------------------|----|
| 一、实验目的:                | 3  |
| 二、实验步骤:                | 3  |
| 1. 范例运行                | 3  |
| 2. VHDL 编写 3-8 译码器     | 9  |
| 三、实验心得                 | 12 |
| 实验二 模十状态机与7段译码器显示      | 13 |
| 一、实验目的:                | 13 |
| 二、实验流程:                | 13 |
| 三、实验步骤                 | 13 |
| 1. 设计思路                | 13 |
| 2. 实验代码:               | 13 |
| 3. 实验结果:               | 16 |
| 四 实验心得                 | 18 |
| 实验三 数字钟的设计与仿真          | 19 |
| 一、实验目的:                | 19 |
| 二、实验流程:                | 19 |
| 三、实验步骤:                | 19 |
| 1. 设计思路                | 19 |
| 2. 实验代码                | 19 |
| 3. 实验结果                | 21 |
| 四、实验心得:                | 22 |

## 实验一 QuartusII9.1 软件的使用

## 一、实验目的:

- 1. 通过实现简单组合逻辑电路,掌握 QUARTUSII 9.1 软件的使用;
- 2. 编程实现 3-8 译码电路以掌握 VHDL 组合逻辑的设计以及 QUARTUSII 9.1 软件的使用。

## 二、实验步骤:

## 1. 范例运行

```
(1) 实验程序:
module count10
(
               clk, load, en,
     input
     input
               [3:0] qin,
     output reg [7:0] seg
);
     reg [3:0] qout;
     always @ (posedge clk or posedge load) begin
          if (load)
               qout <= qin;
          else
               if (en)
                    if (qout == 4'b1001)
                         qout <= 4'b0000;
                    else
                         qout \le qout +1;
               else
                    qout <= qout ;</pre>
     end
     always @ (qout) begin
          case (qout)
               0:
                    seg <= 7'b1000000;
```

1:

```
seg <= 7'b1111001;
         2:
             seg <= 7'b0100100;
         3:
             seg <= 7'b0110000;
         4:
             seg <= 7'b0011001;
         5:
             seg <= 7'b0010010;
         6:
             seg <= 7'b0000010;
         7:
             seg <= 7'b1111000;
         8:
             seg <= 7'b0000000;
         9:
             seg <= 7'b0010000;
         default:
             seg <= 7'b0001000;
    endcase
end
```

endmodule (2)功能图



## (3) 操作步骤:

- (一) 建立 Verilog HDL 文件
- 1、先建立一个工作目录文件
- 2、创建一个新项目:



对项目进行命名:



参数如下:



确定无误后,点击 Finish



#### 3、新建文件

点击 File—>New, 淡出对话框后选择 Verilog HDL File, 然后进行编写代码。

- (二) 全编译与功能仿真
- 1、对 Verilog HDL File 编译: 从菜单栏中选择 Processing—Start—Start Analysis&Synthesis, 选取菜单中 Processing —Start Compilation 进行全编译。
  - 2、指定功能仿真模式 选择菜单

选择菜单中 Assignments-settings 或快捷按钮

3、通过建立波形文件进行仿真

在 Quartus II 主界面菜单栏中选择 File—New, 在 Other Files 页选中 Vector Waveform File 项,如图所示。点击 OK 按钮打开空白波形编辑窗口,其默认文件名为"Waveforml.vwf"。

选择菜单栏中 Edit-Insert Node or Bus, 选择其中的 node finder

再点击弹出窗口中的 List 按钮在左侧 Nodes Found 窗口中选取 clk、qout、data\_in、 en、load、seg, 然后点击按钮将选中信号选取至右侧 Selected Nodes 窗口中,最后点 击 OK 回到插入节点窗口

运行菜单 Processing—Generate Functional Simulation Net list 命令产生用于功能仿真 的网表文件。

选取 Processing—Start Simulation 或快捷按钮执行模拟仿真

#### (三) 时序仿真

选择菜单中 Assignments—settings 或快捷按钮,在左侧 Category 栏中选中 Simulator Settings,然后在右侧 Simulation mode 的下拉菜栏中选中 Timing,确定。 然后点击 Processing—Start Simulation 或快捷按钮执行模拟仿真

功能仿真设置:



## 2. VHDL 编写 3-8 译码器

#### (1) 设计思路

定义实体 comp, 当输入 D\_IN 从 "000" 到 "111" 时, 输出 Q\_OUT 依次从 "00000001" 到 "100000000", 如果输入错误,则输出 "1111111":

| 输入 |    |    | 输出 |    |    |    |    |    |    |    |
|----|----|----|----|----|----|----|----|----|----|----|
| D2 | D1 | D0 | Q7 | Q6 | Q5 | Q4 | Q3 | Q2 | Q1 | Q0 |
| 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  |
| 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  |
| 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  |
| 0  | 1  | 1  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  |
| 1  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  |
| 1  | 0  | 1  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  |
| 1  | 1  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  |
| 1  | 1  | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |

Figure 1 3-8 **译码器真值表** 

#### (2) 实验代码 (VHDL)

```
----main.vhd--
library ieee;
use ieee.std_logic_1164.all;
entity comp is
    port (
        D_IN : in std_logic_vector(2 downto 0);
        Q_OUT : out std_logic_vector(7 downto 0)
    );
end entity comp;
architecture beha of comp is
 一选择输出38译码
begin
CHOOSE : process( D_IN )
begin
    case (D_IN) is
        when "000" \Rightarrow Q_{OUT} <= "00000001";
        when "001" => Q_OUT<="00000010";
        when "010" => Q_OUT<="00000100";
```

```
when "011" => Q_OUT<="00001000";
        when "100" => Q OUT<="00010000";
        when "101" => Q_OUT<="00100000";
        when "110" => Q OUT<="01000000";
        when "111" => Q OUT<="100000000";
        when others => Q_OUT<="111111111";
    end case;
end process; -- CHOOSE
end architecture beha;
 (3) 测试代码
                    ----main_tb.vhd---
library ieee;
use ieee.std_logic_1164.all;
USE IEEE. STD LOGIC UNSIGNED. ALL;
entity comp_tb is
end entity comp_tb;
architecture comp tb of comp tb is
component comp is
port (
    D_IN : in std_logic_vector(2 downto 0);
    Q OUT : out std logic vector (7 downto 0)
    );
end component comp;
signal D_IN:std_logic_vector(2 downto 0);
signal Q OUT:std logic vector(7 downto 0);
constant clk_period :time :=1 us;
                                           --时钟周期的定义
begin
dut : comp port map(D_IN=>D_IN, Q_OUT=>Q_OUT);
D IN GEN: process
begin
D IN <= "000";
while true loop
--if(CLK_IN'event and CLK_IN ='1') then
wait for clk_period/2;
D IN \leq D IN + 1;
--end if:
end loop;
```

end process ; --  $D_IN_GEN$ 

\_\_\_\_\_

end architecture comp\_tb;

\_\_\_\_\_

### (4) 实验结果



## 三、实验心得

通过实验一,掌握了 quartus II 9.1 进行编程的基本方法,了解到 quartus 高版本就是从 quartus 里面调用 modelsim 进行仿真,所以思考后决定用 modelsim 进行 3-8 译码器的编写。这次试验,相当于是既复习了书本上的知识,又掌握了软件的应用,收获很大。

# 实验二 模十状态机与 7 段译码器显示

## 一、实验目的:

通过设计频率可选的模十状态机以及7段译码电路以进一步掌握 VerilogHDL 硬件描述语言。

## 二、实验流程:

本设计有分频器、多路选择器、状态机和译码器。

时钟输入作为分频器的输入,输出时钟分别为 2 分频、4 分频、8 分频和 16 分频; 四个频率的时钟信号由 4 选 1 的多路选择器选择其中之一作为状态机的时钟输入; 使用选中的时钟频率作为输入驱动状态机按照以下的次序输出;

0->2->5->6->1->9->4->8->7->3->0 的顺序输出; 使用此输出作为驱动输入到7段译码器的显示逻辑。

## 三、实验步骤

#### 1. 设计思路

- (1)、时钟信号 clk 作为分频器的输入,分频器的设计思路为设计一个模十六计 数器,cp0 (Q0) 输出即为二分频信号,cp1 (Q1) 输出即为四分频信号,cp2 (Q2) 输出即为八分频信号,cp3 (Q3) 输出即为十六分频信号。分频器的输出由 4 选 1 多 路选择器的选择输入端 select 选择 2 分频、4 分频、8 分频和 16 分频其中之一作为状 态机的时钟输入,当 select 为 0 时,输出为二分频信号;为 1 时,输出为四分频信号;为 2 时,输出为八分频信号;为 3 时,输出为十六分频信号。
- (2)、reset 为高有效,则若 reset 信号为 1 时, qout 置为 0,则 now\_state 为 0。 若 reset 信号为 0 时, qout 自加,并作为状态机的输入驱动,让状态机按照 0->2->5->6->1->9->4->8->7->3->0 的顺序输出。
- (3)、状态机按照 0->2->5->6->1->9->4->8->7->3->0 的顺序输出,并使用此输出作为驱动输入到 7 段译码器的显示逻辑。

#### 2. 实验代码:

```
module compile7
(
input [1:0]sel,
input clk,reset,
output reg[3:0]cp,
output reg[6:0]seg,
```

```
output reg fp,
 output reg [3:0]now_state,
  output reg [3:0]next_state
 );
 always @ (posedge clk or posedge reset)begin
   if(reset)
   cp<=4'b0000;
   else
      cp < = cp + 4'b0001;
      end
always @ (sel) begin
 case(sel)
 2'b00:
        fp=cp[0];
 2'b01:
       fp=cp[1];
 2'b10:
       fp=cp[2];
 2'b11:
       fp=cp[3];
        default:fp<=0;
       endcase
      end
always @ (posedge fp or posedge reset)begin
 if(reset)
 now_state<=4'd0;
 else
   now_state<=next_state;
   end
always @ (now_state)begin
    case(now_state)
    4'b0000:
         next_state=4'b0010;
    4'b0010:
         next_state=4'b0101;
    4'b0101:
         next_state=4'b0110;
    4'b0110:
         next_state=4'b0001;
    4'b0001:
         next_state=4'b1001;
    4'b1001:
```

```
next_state=4'b0100;
    4'b0100:
        next_state=4'b1000;
    4'b1000:
        next_state=4'b0111;
    4'b0111:
        next_state=4'b0011;
    4'b0011:
        next_state=4'b0000;
    default:
        next_state=4'b1111;
    endcase
end
always @ (now_state) begin
        case (now_state)
             0:
                 seg <= 7'b1000000;
             1:
                 seg <= 7'b1111001;
             2:
                 seg <= 7'b0100100;
             3:
                 seg <= 7'b0110000;
             4:
                 seg <= 7'b0011001;
             5:
                 seg <= 7'b0010010;
             6:
                 seg <= 7'b0000010;
             7:
                 seg <= 7'b1111000;
             8:
                 seg <= 7'b0000000;
             9:
                 seg <= 7'b0010000;
             default:
                 seg <= 7'b0001000;
        endcase
    end
    endmodule
```

## 3. 实验结果:

#### (1) 总体结果



#### (2) 二分频和复位



(3) 四分频



#### (4) 八分频



(5) 十六分频



## 四 实验心得

通过本次设计频率可选的模十状态机以及 7 段译码电路的实验,学会了以代码形式实现频率多路选择器的功能,巩固了模十状态机的实现方式,进一步掌握 VerilogHDL 硬件描述语言。加深了数字电路理论的理解。

# 实验三 数字钟的设计与仿真

## 一、实验目的:

通过设计实现的数字钟的设计与仿真,以熟悉和掌握 VerilogHDL 语言编程。

## 二、实验流程:

系统整体计数器模块组成。

输入引脚有 3+16 根,其中三位分别为时钟(提供整个系统的时钟信号)、复位(系统 复位信号)和置位信号(用于将时间设置到需要观察的位置)。十六位分别为分钟个位和十位、秒个位和十位。

输出引脚有16根,分别位分钟个位和十位、秒个位和十位。

## 三、实验步骤:

#### 1. 设计思路

本实验设计数字钟的实质为设计 60\*60 的计数器。数字钟为上升沿触发,三个 输入管脚为提供整个系统的时钟信号 clk,系统复位信号 clr(高有效)和置位信号 load(高有效),复位信号 clr 用于将输出的分钟个位 min\_1、十位 min\_h 和秒个位 sec\_l、十位 sec\_h 清 0,置位信号 load 将输出的分钟个位 min\_l、十位 min\_h 和秒个位 sec\_l、十位 sec\_h 设置到需要观察的位置。十六位分别为分钟个位 min\_l0、十位 min\_h0 和 秒个位 sec\_l0、十位 sec\_h0,为 load 信号变为高电平时的预置信号,此时输出结果 为预置信号。在 load=0,clr=0 时,随着 clk 的上升沿到来,秒个位 sec\_l 进行自加, 加到 9 时下一个 clk 上升沿到来时秒个位 sec\_l 变为 0,sec\_h 加 1。当时钟为 59 秒 是,下一个 clk 上升沿到来时,秒清 0,分钟低位 min\_l 加 1。当时钟为 9 分 59 秒时, 下一个 clk 上升沿到来时,分钟低位 min\_l,秒高位 sec\_h,秒低位 sec\_l 清 0,分钟高位 min\_h 加 1。当时钟为 59 分 59 秒是,下一个 clk 上升沿到来时,分钟低位 min\_l,秒高位 sec\_h,秒低位 sec\_l 清 0,分钟高 位 min\_h 加 1。当时钟为 59 分 59 秒是,下一个 clk 上升沿到来时,分钟个位 min 1、十位 min h 和秒个位 sec l、十位 sec h 均清 0。

## 2. 实验代码

```
module clock
(

input clk,clr,load,
input [3:0]min_h0,
input [3:0]min_l0,
input [3:0]sec_h0,
input [3:0]sec_l0,
output reg [3:0]min_h,
output reg [3:0]min_l,
output reg [3:0]sec_h,
```

```
output reg [3:0]sec_l
    );
always @(posedge clr or posedge clk) begin
if (clr) begin
    min_h <= 0;
    min_l<=0;
    sec_h<=0;
    sec_I <= 0;
end
else if(load) begin
    min_h<=min_h0;
    min_l<=min_l0;
    sec_h<=sec_h0;
    sec_I<=sec_I0;
end
else begin
    if (sec_l==9)begin
        sec_l<=0;
        if (sec_h==5)begin
             sec_h<=0;
             if (min_l==9)begin
                 min_I <= 0;
                 if (min_h==5)begin
                      min_h <= 0;
                 end
                 else begin
                      min_h<=min_h+1;
                 end
             end
             else begin
                  min_l<=min_l+1;
             end
         end
         else begin
             sec_h<=sec_h+1;
         end
    end
    else begin
         sec_l<=sec_l+1;
    end
end
end
endmodule
```

### 3. 实验结果

#### 59min59s



#### 9min59s



#### 59s



#### 复位:



#### 分析:

Load 是同步的,复位是异步的。遇到进位时的操作:每当一个时钟有效沿到来时,都要进行是否进位的判断,通过 if-else 语句,从最低位到最高位层层判断,若不需进位,则相应位数值加一,若需要进位,则该位清零,并进位,用相同操作判断下一位的情况。Clr有效时可以让时钟清零,load 有效时能够将输入的时间值置位给时钟,从而也利于仿真观察需要进位时的时钟状态。

## 四、实验心得:

本次实验中,以代码的形式设计实现的数字钟的功能仿真,通过本次实验对 C 语言和 VerilogHDL 语言的相同之处和不同之处有了更深刻的了解和认识,对 always 和 if 语句 的使用更加熟练,从而更加熟悉 VerilogHDL 语言编程。同时,对同步和异步有了更直观的见识。