

## **Rechnerorganisation Praktikum**



# Rechnerorganisation Praktikum Prozesse, Kontrollstrukturen, Variablen

Philipp Habermann, Uffke Drechsler, Jonas Tröger

Architektur Eingebetteter Systeme
Institut für Technische Informatik und Mikroelektronik
Technische Universität Berlin

WS 2015/16





- VHDL unterstützt generische Schnittstellen und Implementierungen
  - ► Implementierung kann bei der Instanziierung angepasst werden
  - Implementierung kann besser wiederverwendet werden.
- Schlüsselwort generic in entity zum Deklarieren
- generics können in entity und architecture benutzt werden.

## Besipiel: Generisches 3-input OR-Gatter





- Generics können bei der Instanziierung angegeben werden
- generic map analog zu port map
  - ► ACHTUNG: kein Semikolon nach generic map

## Besipiel: Instantiierung des generisches 3-input OR-Gatter

- VHDL-Code wird standardmäßig nebenläufig interpretiert
- d.h. der Code wird nicht (wie z.B. in C) nacheinander, von oben nach unten, sondern vollständig zeitgleich abgearbeitet
- Die Reihenfolge hat keinen Einfluss auf das Ergebnis:

```
architecture foo1 of bar is

begin

a <= '1'

b <= '0'

y <= a and b

b <= '0'

y <= a and b

a <= '1'

end:
```

Beide Beschreibungen führen auf das selbe Ergebnis

VHDL-Schlüsselwörter: when-else, with-select, ... or, and ...



5

- Deshalb existieren in VHDL sog. Prozess-Statements
- Anweisungen in einem Prozess werden sequenziell ausgeführt
- Das Prozess-Statement selbst ist aber nebenläufig
- Es können also mehrere Prozesse parallel ablaufen

VHDL-Schlüsselwörter:

process, if-else-elsif, case ... or, and ... function, procedure ...



## **Prozess-Statement**



6

Ein Prozess kann nur im Anweisungsteil einer Architecture stehen

Der Prozess-Name ist optional und kann weggelassen werden

## Empfindlichkeitsliste (engl. sensitivity list)

- Liste der Signale, bei denen der Prozess aktiviert wird
- Änderung eines Signals bewirkt Abarbeitung des Prozesses
- Faustregel: Alle Signale auf die innerhalb des Prozesses lesend zugegriffen (Signalzuweisung, case, if) wird, sollten auch in der Empfindlichkeitsliste stehen!





#### Kontrollstrukturen...

- ... fassen mehrere Anweisungen in einer zusammen
- ... können demnach situationsabhängig "entscheiden"

- Es existieren zwei verschiedene Kontrollstrukturen
- Wir demonstrieren diese im Folgenden anhand der Entity:

```
entity bcd is
    port(bcd : in std_logic_vector(3 downto 0);
    bitmask : out std_logic_vector(6 downto 0));
end entity bcd:
```

Außerdem zeigen wir ihr jeweiliges nebenläufiges Pendant

#### Sequenziell:

```
architecture if_example of bcd is
begin
  bcd_to_7seg: process(bcd)
begin
  if (bcd = "0000") then
    bitmask <= "0111111";
  elsif (bcd = "0001") then
    bitmask <= "0000110";
    ------
    else
    bitmask <= "1000000";
  end if;
  end process;
end architecture if_example;</pre>
```

#### Nebenläufig:

- Die Beispiele wurden aus Platzgründen gekürzt
- Für priorisierte Abfragen:
- Erste erfüllte Bedingung beendet den Prozess
- Nützlich, wenn mehrere Belegungen möglich
- Komplexere Bedingungen, z.B.
   A and B ebenfalls möglich

#### Sequenziell:

#### Nebenläufig:

```
architecture with_example of bcd is begin with bcd select bitmask <= "0111111" when "0000", "0000110" when "0001", — ... "1000000" when others; end architecture with example:
```

- Die Beispiele wurden aus Platzgründen gekürzt
- Für exklusive Abfragen:
- Nützlich, wenn bloß eine Belegung möglich ist
- Alle anderen Bedingungen notwendigerweise falsch
- Komplexere Bedingungen, z.B.
   A and B ebenfalls möglich





10

Innerhalb eines Prozesses können Variablen deklariert werden

Ihnen kann genauso wie Signalen ein Wert zugewiesen werden

- Die Zuweisung erfolgt bei Variablen mit :=, bei Signalen mit <=</li>
- Wir können auch bei der Deklaration mit einem Wert initialisieren:

• Die Initialisierung erfolgt immer mit :=



### Variablen



11

- Bei Variablen erfolgt diese Zuweisung aber sofort
- Bei Signalen hingegen erst zum Prozess-Ende

 Werden einem Signal innerhalb eines Prozesses mehrere Werte zugewiesen, ist nur die letzte Zuweisung tatsächlich gültig!