#### **BAB II**

# Coding Structural, Data Flow, dan Behavioral

# 2.1. Tujuan

- 1. Praktikan dapat memahami perbedaan dari tiga level abstraksi kode Verilog.
- 2. Praktikan dapat menulis dan menjalankan kode Verilog menggunakan aplikasi Xilinx Vivado.
- 3. Praktikan dapat melakukan konfigurasi papan Nexys A7 untuk mengimplementasikan kode Verilog.

#### 2.2. Alat dan Bahan

- 1. PC/Laptop
- 2. Papan Nexys A7
- 3. Xilinx Vivado

# 2.3. Dasar Teori

#### 2.3.1. Multiplexer



Multiplexer adalah perangkat yang dapat membolehkan satu atau lebih sinyal analog atau digital untuk berjalan pada satu sambungan transmisi komunikasi. Tujuan dari multiplexer adalah untuk menggabungkan dan mengirimkan sinyal pada media yang tergabung untuk mengoptimasi efisiensi dan mengurangi biaya komunikasi

(Sumber: <u>technopedia.com</u>)

# 2.3.2. Demultiplexer



Demultiplexer merupakan perangkat yang memiliki fungsi kebalikan dari multiplexer dimana jika multiplexer menggabungkan beberapa sinyal komunikasi, demultiplexer membagi sinyal komunikasi menjadi beberapa bagian. Jadi demultiplexer mengambil satu masukkan sinyal dan mengubahnya ke salah satu keluaran individual satu per satu.

(Sumber: electronics-tutorials.ws)

# 2.3.3. Papan FPGA

FPGA (Field Programmable Gate Arrays) adalah sirkuit terintegrasi yang perangkat kerasnya dapat dikonfigurasi untuk memenuhi kebutuhan spesifik dari pengguna setelah proses manufaktur. Hal ini membolehkan peningkatan fitur dan perbaikan kerusakan langsung di tempat.

(Sumber: arm.com)

#### 2.4. Percobaan

#### 2.4.1. Percobaan 1

1. Jalankan program **Vivado 2022.2** dan buat *project* baru.



2. Beri nama *project* **m1p1\_kelXX** (XX diganti nomor kelompok).



3. Pilih tipe RTL Project dan centang opsi Do not specify sources at this time.



4. Pilih papan **NexysA7-100T**.



5. Klik **Finish** dan tunggu hingga *project* selesai dibuat.

 Pada bagian Sources, klik kanan pada Design Sources dan pilih Add Sources.



7. Pilih **Add or create design sources**.



8. Buat file **MUX\_GL** dengan tipe **Verilog**.



9. Pada bagian **Define Module**, klik **OK** lalu **Yes**.



10. Ulangi Langkah 6-9 untuk *file* **MUX\_DF** dan **MUX\_BHV**. Sehingga hasil akhirnya seperti berikut.



11. Buka masing-masing *file* dan tambahkan kode berikut. Jangan lupa untuk menyimpan perubahan setiap file.

```
MUX_GL.v

`timescale 1ns / 1ps

module muxgl(output c, input a, b, s);
   wire nots;
   wire and1, and2;

   not (nots, s);
   and (and1, a, nots);
   and (and2, b, s);
   or (c, and1, and2);
endmodule
```

```
MUX_DF.v

`timescale 1ns / 1ps

module muxdf(output c, input a, b, s);
   assign c = (a&~s) | (b& s);
endmodule
```

```
MUX_BHV.v

`timescale 1ns / 1ps

module muxbhv(output reg c, input a, b, s);
    always @ (a or b or s)
    begin
        case(s)
        0: c <= a;
        1: c <= b;
        endcase
    end
endmodule</pre>
```

12. Pada folder **Constraints**, tambahkan *source* baru.



#### 13. Pilih Add or create constraints.



14. Tambahkan *file* **nexysA7\_constraint** dengan tipe **XDC**.



15. Buka *file* **nexysA7\_constraint** dan tambahkan kode berikut.

16. Sambungkan papan Nexys A7 dengan PC/laptop dan hubungkan ke Vivado.





17. Klik **Generate Bitstream** dan tunggu hingga prosesnya selesai.



18. Klik **Program Device** dan tunggu hingga prosesnya selesai.



19. Amati perilaku papan dengan switch SW0, SW1, dan SW2.



20. Untuk mengubah file yang dipilih untuk papan Nexys A7, pilih opsi Set as top. Kemudian, lakukan Generate Bitstream dan Program Device Kembali.



#### 2.4.2. Percobaan 2

- 1. Buat *project* baru dan beri nama **m1p2\_kelXX** (XX diganti nomor kelompok).
- 2. Buat 3 file Verilog dengan ketentuan sebagai berikut:

```
DEMUX_GL.v

`timescale 1ns / 1ps

module demuxgl(output a, b, input c, s);
   wire nots;

not (nots, s);

and (a, c, nots);
   and (b, c, s);
endmodule
```

```
DEMUX_DF.v

`timescale 1ns / 1ps

module demuxdf(output a, b, input c, s);
   assign a = c&~s;
   assign b = c&s;
endmodule
```

3. Buat file *constraint* **nexysA7\_constraint.xdc** dan isikan dengan kode berikut:

- 4. Generate Bitstream
- 5. Program Device
- 6. Amati perilaku papan dengan *switch* SW0 dan SW1



# Tabel Kebenaran

# Multiplexer

| S | a | b | c |
|---|---|---|---|
|   |   |   |   |
|   |   |   |   |
|   |   |   |   |
|   |   |   |   |
|   |   |   |   |
|   |   |   |   |
|   |   |   |   |
|   |   |   |   |

# Demultiplexer

| S | c | a | b |
|---|---|---|---|
|   |   |   |   |
|   |   |   |   |
|   |   |   |   |
|   |   |   |   |