### 先進計算機構成論 08

東京大学大学院情報理工学系研究科創造情報学専攻 塩谷亮太 shioya@ci.i.u-tokyo.ac.jp

## 前回の内容

- 1. 分岐予測の続き
- 2. メモリ

## 今日の内容

- 1. 命令の並列実行の基本
- 2. データ依存
- 3. 静的命令スケジューリング
- 4. 動的命令スケジューリング

## 命令の並列実行

- 1. スカラ・プロセッサ
- 2. スーパスカラ・プロセッサ

#### スカラ・プロセッサ

- 1クロック・サイクルあたりに単一の命令を実行するプロセッサ
- パイプライン化:
  - ◇ 1つの命令に関わる処理を分割して,毎サイクル並列に実行
  - ◇ パイプライン化されると「単一の命令を実行」になっていない?
    - □ 1クロック・サイクルあたりでみると,単一の命令を処理

## パイプライン化



#### パイプライン化による性能向上の限界(復習)

- パイプライン化による性能向上には限界がある
  - ◇ 回路的な理由による周波数向上の限界
    - □ D-FF の遅延
    - □ 電力と熱
  - ◇ アーキテクチャ的な理由による実効性能の限界
    - □ バックエッジによる実効性能の低下
    - □ (命令スケジュールを行うプロセッサ固有の性能低下もある



## スーパスカラ・プロセッサ (Superscalar processor)

- スーパスカラ・プロセッサ
  - ◇ パイプラインや関連する演算器などを複数並べる
  - ◇ 複数の命令を並行して処理して性能を向上



#### 単純なスーパスカラ・プロセッサの動作

- 同時にフェッチしてきた命令間に依存がない場合は並列に実行
  - ◇ もし依存がある場合は、後続の命令全てを待たせて処理
    - □ パイプラインの上流側は全てストールさせる
  - ◇ プログラムの意味を保つため
    - □ 下の図だと I1 と I2 を並列に計算したらおかしくなる



## パイプラインの復習

- 1. IF (instruction fetch)
- 2. ID (instruction decode)
- 3. EX (**ex**ecution)
- 4. MEM (**mem**ory)
- 5. WB (write back)

#### パイプライン化されたプロセッサのブロック図



- ◇ 各ステージの間に、D-FF(オレンジの四角)をいれる
  - □ WB の書き込みについては、レジスタ・ファイル自体が クロックに同期して書き込みが行われるので D-FF は不要
- ◇ 各ステージの処理が早く終わっても,次のクロックまでは D-FF で 信号の伝搬は止まる

#### フェッチ



- IF (instruction fetch)
  - ◇ 命令をメモリから取り出す(フェッチするという)

## デコード



- ID (instruction decode)
  - ◇ 取り出した命令の解析(デコードという)をする
  - ◇ デコードしてレジスタ番号などを取り出し,レジスタを読み出す

### 実行



- EX (**ex**ecution)
  - ◇ 演算器で加減算や論理演算などを実行する

## メモリアクセス



- MEM (memory)
  - ◇ データメモリにアクセス

## 書き戻し



- WB (write back)
  - ◇ EX や MEM で得られた値をレジスタに書き戻す

## 単純な 2-way スーパスカラ・プロセッサの例



- ◇ フェッチ,レジスタ・アクセス, ALU を 2 命令分に拡張(赤線)
- ◇ この例では、データ・メモリは1つのまま(並列実行に制限がある)

17

#### 単純なスーパスカラによる性能向上

- 理想的には、並列に用意した資源の分だけ性能が向上
  - ◇ 2-way → 性能は2倍
  - ◇ 下の図は、理想的にパイプラインが回った場合



## スーパスカラによる並列実行の制約

- 実際はさまざまな制約があり、そんなに性能はあがらない
  - ◇ 2-way なら数割ぐらいの向上
- 典型的な制約の例:
  - 1. 同時にフェッチされた命令間に依存がある場合
  - 2. 構造ハザードが起きる場合
  - 3. 同時にフェッチされた命令内に分岐があり,他に飛ぶ場合

#### 1. 同時にフェッチされた命令間に依存がある場合



- 最悪の場合:上記のように全ての命令間に連続に依存があるとき
  - ◇ 演算が逐次的に行われるようにバブルが入る
  - ◇ スカラ・プロセッサから全く性能があがらない

#### 2. 構造八ザードが起きる場合



- 例:先ほどのブロック図のように,メモリは1つしかない場合
  - ◇ ロード命令は1サイクルに1つしか実行できない
  - ◇ 上記のように、ロードが連続するとバブルが入る
- 回路規模が大きい & 使用頻度が低い演算器はパイプライン間で 共有されることが多い = 複数同時に来ると止まる
  - ◇ 乗算器, 除算器, 超越関数の演算器など

## 3. 同時にフェッチされた命令内に分岐があり, <u>他に飛ぶ場合</u>

- 1命令目が分岐命令で成立する(と予測された)場合
  - ◇ 命令メモリが1ポートしかない場合、そこでフェッチが途切れる
- 例:下記のようなコードの場合

```
0x1000: bne ..., 0x1100
```

0x1004: ...

. . .

0x1100: add

- PC が今 0x1000 の場合, bne と add をまとめてフェッチしたい
  - ◇ そのためには、0x1000 と 0x1100 の2カ所を読む必要がある
  - ◇ さらに, 分岐予測では2個先までアドレスを予測する必要がある

## メモリでは連続箇所(連続した命令)を 一気に読むのは一般に簡単

- ◇ もともと行単位で一気に読んでるため
  - □ カラムセレクタでずらせばよい
- ◇ 他に, もっと大きな単位でマルチバンク化という方法が常に適用できる



# 任意の複数箇所を同時に読む = マルチポート・メモリが必要に

- ◇ 連続箇所を一気に読むのは簡単だが,独立した2カ所は大変
  - □ マルチポート・メモリはポート数の2乗で面積が大きくなる
  - □ 下の図では縦横の線の数がそれぞれ倍に



## 3. 同時にフェッチされた命令内に分岐があり, 他に飛ぶ場合

- 分岐をまたいでフェッチをしたい場合
  - ◇ 分岐の飛び元と飛び先の、2箇所をメモリから同時に読む必要がある
    - □ マルチポート・メモリが必要で回路の増大を招く
  - ◇ さらに, 分岐予測では2個先までアドレスを予測する必要がある
    - □ 出来なくはないが、これもまた回路の増大を招く
- 実際には分岐にあたるとそこでフェッチを止めるのが普通

#### 単純なスーパスカラによる並列実行のまとめ

- これまでに説明したような単純なスーパスカラではあまり大きな性 能向上が期待できない
  - ◇ 2-way なら数割ぐらいの向上
- 同時実行幅を増やしていっても,何かの制約ですぐ止まる
  - ◇ n 命令のうち1つでもひっかかってたらダメ

#### 同時実行幅を増やしていっても、何かの制約ですぐ止まる

- どうする?
  - ◇ 1. 構造八ザード
    - → ユニットを増やす
  - ◇ 2. データ依存
    - → 命令スケジューリング (後述)
  - ◇ 3. 分岐をまたぐ場合
    - → 上に比べればあまり影響がないので放置
    - □ 分岐命令は4命令に1回ぐらいの出現なので, 4並列ぐらいまでは顕在化しにくい

#### 余談:「スーパスカラ・プロセッサ」という言葉

- 広義の「スーパスカラ・プロセッサ」
  - ◇ パイプラインや演算器を複数備え,複数命令を同時実行できるもの
- 単に「スーパスカラ・プロセッサ」と書いた場合, 後述する「out-of-order 実行を行うスーパスカラ・プロセッサ」の意味でも使われることがある

### 今日の内容

- 1. 命令の並列実行
- 2. データ依存
- 3. 静的命令スケジューリング
- 4. 動的命令スケジューリング

## 命令間の依存関係

- 命令のスケジューリング
  - ◇ プログラムの意味を変えずに、命令の実行順を並び変えること
  - ◇ これによって並列に実行できる命令を増やす
- プログラムの意味が変わらない = 依存関係をくずさない
  - ◇ 以降のスライドでは、スケジューリングの背景として命令間の依 存関係を整理しておく

## 命令間の依存関係

- 1. 制御依存
- 2. データ依存
  - 1. 真の依存
  - 2. 偽の依存

#### 制御依存

- 分岐とその後ろにある命令間の依存
  - ◇ 分岐命令の後ろにある命令は、分岐先がわかるまで実行不能
  - ◇ 分岐先が確定するまでどこを実行すれば良いか不明なため
- 分岐予測による投機実行により、効果的に解決できる



## データ依存

- 1. 真の依存
  - ◇ フロー依存: RAW (read after write)
- 2. 偽の依存

  - ◇ 出力依存: WAW (write after write)

## 真の依存:フロー依存 RAW(read after write)

- 文字通り,同じレジスタを「書いた後に読む」際の依存
  - ◇ 「真の依存」, 「フロー依存」, 「RAW」は 呼び方が違うだけでおなじものを指している
  - ◇ 一般に「データの依存関係」と言われたら思い浮かべるもの
- 真の依存の例: I1 が終わらないと I2 は実行できない

I1: add **x1**←x2+1

I2: add x3**←x1**+1

## 偽の依存1:逆依存 WAR (write after read)

- 同じレジスタを「読んだ後に書く」
  - ◇ 真の依存(書いた後に読む)と方向が逆
- 逆依存の例:

I1: add x2**←**x1+1

I2: add **x1**←x3+1

- I1 と I2 の間には真の依存は存在しない
  - ◇ 「←」の右の入力部分だけみると,順番を入れ替えても問題ない
  - ◇ しかし,もしスケジュールして I2 を先にやると x1 が破壊されてしまう

## 偽の依存2:出力依存 WAW(write after write)

- 同じレジスタを「書いた後に書く」
- 出力依存の例:

I1: add **x1**←x2+1

I2: add **x1**←x3+1

- 逆依存と同様に, I1 と I2 の間には真の依存は存在しない
  - ◇ 「←」の右辺にある入力部分だけをみると,順番を入れ替えても 問題ない
  - ◇ しかし, スケジュールして I2 を先にやると I1 により x1 が 破壊されてしまう

# 真の依存と偽の依存

- 真の依存は原理的に取り除きようがない
- 偽の依存は有限のレジスタを使い回すことによって発生する
  - ◇ いろいろ取り除きようがある

# 偽の依存の解消の例

- たとえばレジスタがたくさんあれば、事前に取り除ける
  - ◇ 逆依存

```
I1: add x2←x1+1
I2: add x1←x3+1
I1: add x2←x1+1
I2: add x4←x3+1
```

◇ 出力依存

```
I1: add x1←x2+1
I2: add x1←x3+1
I1: add x1←x2+1
I2: add x4←x3+1
```

- 実際にはレジスタは無限に大きくできない
  - ◇ 記憶回路の容量と速度はトレードオフがある

### 余談:値予測

- 真の依存を超えて実行を行う値予測(value prediction) という 手法も研究されている
  - ◇ 依存元命令の演算結果自体を予測して,実行を先に進める
  - ◇ (この講義では基本的には真の依存は超えられないものとして話をします
- 関数呼び出し時にメモリに退避させたレジスタの値を復帰させる場合などは結構精度高く予測できたりする
  - ◇ 一時期下火だったが、また研究されだした
  - ◇ 近い将来に実際に搭載されると思う
- I2 は値予測によって予測された x1 の値を使って I1 より先に 実行

I1: add **x1**←x2+1

I2: add x3**←x1**+1

# 今日の内容

- 1. 命令の並列実行
- 2. データ依存
- 3. 静的命令スケジューリング
- 4. 動的命令スケジューリング

# 静的命令スケジューリング

- 静的命令スケジューリング
  - ◇ コンパイラにより, 並列実行できるように命令を並びかえる方法
- 静的 vs. 動的
  - ◇静的:
    - □ 事前に並び替えておくので、CPU からみると実行順は変化しない
  - ◇ 動的:
    - □ CPU が実行時に並び替える

### 単純なスーパスカラでの実行の例

- 下記のコードでは I1 と I2 には真の依存があるが, I3 は無関係
  - ◇ しかし, 上流が全部とまるので, I3 も実行できない
  - - I2: add x1←x1+1
    - I3: sub x2←x2-1



## 静的スケジューリングによる解決

- I2 と I3 を入れ替えておけば, パイプラインはとまらない
  - ◇ I1 と I3 が同時にパイプラインに投入される





# **VLIW: Very Long Instruction Word**

- 静的スケジューリングを前提とした CPU のアーキテクチャ
- 通常の命令相当の操作を複数まとめたものを1つの命令とする
  - ◇ 命令セットの仕様として, 1つの VLIW 命令内では依存関係を 持てないようにする
  - ◇ = フェッチした後は必ずそれらは並列実行できる
  - ↓ I1: add x1←x1+1I2: add x2←x2+1I3: sub x3←x3-1通常の命令セット

```
I1: add x1+x1+1 add x2+x2+1 sub x3+x3-1 VLIW ではこれで1命令
```

### VLIW の利点と問題点

#### ■ 利点:

- ◇ ハードウェアがすごく簡単
  - □ スーパスカラでは依存があったら止める機構があった
  - □ VLIW では仕様として命令内に依存は発生しないので,不要

#### ■ 問題点:

- 1. 性能向上に限界がある
- 2. 互換性がとりにくい

# 1. 性能がいまいち出ない

- VLIW は静的スケジューリングに全面的に頼っている
  - ◇ しかし, それで出来る並び替えは結構自由度が低い

# 静的スケジューリングが難しい例1

- 例1:分岐を乗り越えた並び替えは難しい (不可能とはいっていない)
  - ◇ 3 行目のメモリ・アクセスを 1 行目の位置まで引き上げることは 困難
  - ◇ うかつにやると例外が起きて落ちる

```
1: i = i + 1
2: if (flag)
3: a = *ptr; // flag が false の時は ptr は NULL
```

# 静的スケジューリングが難しい例2

- 例2:ポインタ参照の順番を入れ替えるのは難しい (不可能とはいっていない)
  - ◇ 2 行目と3行目のメモリ・アクセスを入れ替えることは困難
  - ◇ うかつにやると意味が変わる

```
1: func(STRUCT* s, int* a){
2: s->a = 1;
3: int b = *a; // a は s->a を指してる可能性がある
```

### 余談: C 言語などでのポインタ経由アクセス

- 以下では, a と c のために2回分のロード命令が生成される
  - ◇ 間にグローバル変数へのアクセスが入ると,一回 \*ptr をロードして レジスタに置いた値が使い回せない
  - ◇ オブジェクトへのメンバへのアクセスでも同じことがおきる
  - ◇ ローカル変数に1回コピーしてからアクセスしたほうが速い

```
■ int g = 0;
func(int* ptr){
    int a = (*ptr) + 1;
    int b = (*ptr) + 2; // 最適化されて上のロード結果を使用
    g = 1; // ptr が g を指している可能性がある
    int c = (*ptr) - 1;
```

# 互換性がとりにくい

- 静的に CPU の挙動を仮定して命令をスケジュールする
  - ◇ = その仮定をくずれるとまずい

#### ■ 要因:

- 1. 並列実行幅が固定されている
- 2. 実行タイミングを仮定してスケジュールされている

# 1. 並列実行幅が固定されている

- 仕様として「N 命令相当を1つの VLIW 命令 とする」としている
  - ◇ 性能を上げるために N を後から増やそうと思っても増やせない
  - ◇ 既存のコードが動かなくなってしまう
- たとえば N を 2 から 4 にすると互換性がとれない

```
    I1: add x1←x1+1
    add x2←x2+1

I2: sub x1←x1-1
    sub x2←x2-1

ある VLIW バージョン1
```

```
I1: add x1←x1+1 add x2←x2+1 sub x1←x1-1 sub x2←x2-1 ある VLIW バージョン 2 そのまま実行すると仕様違反
```

# 2.実行タイミングを仮定してスケジュールされている

- 複数サイクルかかる命令は、それに合わせてスケジュールされる
  - ◇ 「M サイクル後に結果が使用できる」前提でパイプラインが 止まらないように事前に命令が並べてある
- 以下では, I1: 1d の値が使えるタイミングで I2 が実行できるよう 両者を離してある



# 2. 実行タイミングを仮定してスケジュールされている

- M を変化させにくい
  - 1. 短くなる = 既存のコードは恩恵を受けられない
  - 2. 長くなる = 毎回バブルが発生して性能ががたおちする
    - □ 想定したタイミングに入力が揃わない
- たとえば,次世代の以下のような CPU 作る場合を考える:
  - 1. 乗算器を改良してレイテンシが短くなった
  - キャッシュを倍にしてヒット率をあげたがレイテンシが 多少伸びた

### キャッシュのレイテンシが伸びた場合

- Id のレイテンシが 2 から 3 に変更となった場合
  - ◇ 2サイクルにジャストで合わせて I2 をスケジュールしておくと, 毎回バブルが発生することに



# 実行タイミングを仮定してスケジュールされている ことの他の問題

- そもそも実行時にレイテンシが動的に変化する場合は対応困難
  - ◇ キャッシュのヒットとミスが場合によってかわるようなロード
- コンパイラではあらかじめヒットかミスを仮定してスケジュール
  - ◇ プロファイラで事前に特性をとって、それに基づくことである程度緩和はできる

#### VLIW の例: Intel Itanium

- インテルと HP で作った VLIW プロセッサ
  - ◇ 2000 年代前半ぐらいまでは x86 からこれに移行しようとしていた
  - ◇ EPIC アーキテクチャと言われる命令セットを持つ
- これまで述べたような VLIW の問題を緩和するような機構を色々投入
  - ◇ 命令セットの互換性をとりながら同時実行幅を増やす
  - ◇ 分岐を跨いだロードの移動をハードで支援

### Intel Itanium の性能

- しかし, x86 よりも全然性能がでなかった
  - 1. 静的スケジューリングの限界
  - 2. レイテンシを仮定したコード
  - 3. クロックが上げられなかった
    - 1. 2. に関連して、キャッシュ・アクセスのステージ数を増やして クロックを上げることができない
    - 2. VLIW の問題緩和の機構のせいで返って複雑化

#### Intel Itanium の末路

- 1. 当時 32 ビットから 64 ビットへの移行の要求が高まっていた
  - ◇ 主にメモリ使用量を増やすため
    - □ 32 ビットのアドレスで表せるのは 4GB まで
  - ◇ Itanium はこのための 64 ビット CPU でもあった
- 2. インテルは互換 CPU の製造開発を許したくなかった
  - ◇ しかし既に与えたライセンスは取り消せない
  - ◇ 64 ビット世代で内容を刷新して今度は独占を目指した
- 3. AMD が独自に x86-64 を策定
  - ◇ Itanium がさっぱり性能でないので、MS が見切りをつけて Windows の x86-64 対応を開始
- 4. 後追いでインテルも x86-64 の CPU を開発
  - ◇ Itanium は一応製造されているが, 2021 年に最終出荷で終了

# VLIW は全くダメなのか?

- 以下のような場面であれば有用
  - ◇ 絶対性能よりも、ハードが小さいこと(電力)の要求が高い
  - ◇ 動作させるソフトウェアが限られている
    - □ 互換性が問題になりにくい
- 典型的には,組み込み CPU が該当
  - ◇ 簡単なハードでそこそこの性能がだしたい時に有用
- CPU を作る学生実験で性能出したい場合なんかでも有望
  - ◇ 実装が簡単 & 課題となる少数のプログラムさえ速ければよい
  - ◇ 人力静的スケジュールで最適化する
    - □ いろんな仮定をぶちやぶれる

# 今日の内容

- 1. 命令の並列実行
- 2. データ依存
- 3. 静的命令スケジューリングと VLIW
- 4. 動的命令スケジューリング(のさわり)

# 動的命令スケジューリング

- CPUにより、うまく並列実行できるように命令を並びかえる方法
  - ◇ 静的:事前に並び替えておくので, CPU からみると変化しない
  - ◇ 動的: CPU が実行時に並び替える
- スカラ/スーパスカラとは直行した概念
  - ◇ …ではあるが、普通は動的スケジューリングを行う CPU は スーパスカラ
  - ◇ スカラで動的スケジューリングをやってもあまり意味がないから
- 現在主流の CPU は、基本的にみなこのタイプ

# 動的命令スケジューリングを行う CPU の構造



- 発行キューによって前後に分離された構造を持つ
  - 1. フロントエンド: 命令を供給
  - 2. 発行キュー: 命令の待ち合わせ
  - 3. バックエンド: 命令を実行

# 大ざつぱな動作



- 1. フロントエンドで命令を順にフェッチ
- 2. 発行キューに投入
- 3. 実行可能なものから順にバックエンドに命令を送信
- 4. レジスタを読んで演算器で実行し書き戻す

## 言葉の定義1



- ◇ ディスパッチ:フロントエンドから発行キューに命令をいれること
- ◇ 発行(issue):発行キューからバックエンドに命令を送ること
- ◇ 完了(complete):バックエンドで命令の処理が終わること
- ◇ 微妙にこのあたりの用語は文献ごとに統一されていないので注意□ インテルは昔からかたくなにディスパッチと発行を逆の意味で使う

# 言葉の定義2

■ 並び替えに関係する用語:

◇ in-order: プログラム順のこと

◇ out-of-order (OoO) : 上記とは違う順番のこと

■ (一般には,公共性の高い機器が故障してることを言うらしい



# 今日の内容

- 1. 命令の並列実行
- 2. データ依存
- 3. 静的命令スケジューリングと VLIW
- 4. 動的命令スケジューリング(のさわり)

### 出欠と感想

- 本日の講義でよくわかったところ,わからなかったところ, 質問,感想などを書いてください
  - ◇ LMS の出席を設定するので、そこにお願いします
  - ◇ パスワード:
- 意見や内容へのリクエストもあったら書いてください
- LMS の出席の締め切りは来週の講義開始までに設定してあります
  - ◇ 仕様上「遅刻」表示になりますが,特に減点等しません
  - ◇ 来週の講義開始までは感想や質問などを受け付けます

■ メモリに対して物理学的なhackができるのは興味深い。低レイヤも 含めて学ぶ大切さを感じた

■ 今日紹介されたようなメモリ専用回路を用いる方式はどのくらい前から利用されている技術なのでしょうか?



- ◇ 1950年代から使用されていた
- ◇ いわゆる「コアダンプ」のコアとは元々この磁気コアのこと

■ 近年、Near-/In-Memory Computingの研究が盛んになっていますが、 将来は実現するのでしょうか。

■ 分岐予測等と同様に、メモリで次に参照される箇所の予測もハード ウェアレベルで行われているのでしょうか

- スライド72ページの模式図が論文本文に見当たらないのですが自作ですか?
  - ◇ DRAM の構造の図でしょうか? 普通にのってるように見えます

■ DRAMについて、Row Hammerで利用されるような隣接するセルの 相互作用は微細化の制約になっていたりするんでしょうか。

■ メモリの構造がよくわかりました。マルチポートメモリのポート数が少なくて済むCPUやアーキテクチャなどはあるのでしょうか。

- メモリはdecoderとselectorを増やして分割すれば速度を低下させず メモリ量を維持できそうですが、これは基盤のサイズなどで難しい んでしょうか
  - ◇ 分割したメモリを接続する線が問題になると思います

- 正方形メモリ回路のcritical pathは中心から一番遠い外側の部分になりますが、外側のセルを欠けさせて三角形のようにすることで critical pathを短くするようなアプローチは考えられないのでしょうか。
- 特定のアドレスが欠けてしまうことにはなりますが、アドレス配置 を反転させた三角形メモリを2個セットで使うなどすればなんとか ならないかな…と空想しています。

メモリの例として「D-FFとマルチプレクサ」,「SRAM」,
 「DRAM」が紹介されました.後半に行く程トランジスタは減ると紹介されたが,アクセス速度は遅くなっていますか?遅くなっているとしてどれくらいのオーダでしょうか?

■ インライン展開など、コンパイラやインタプリタによる最適化が分 岐予測精度を落とすことはあるのでしょうか?

- マルチポートメモリを実装しようとすると、ポート数の2乗で面積が増えるので、コア内で並列性を増やすのは結構難しい(よって、マルチコアが採用される)という話が印象的だった。
- この手の問題は他のスケールでも関わってくる本質的な問題なん じゃないかと思う(例えばスパコンでは共有メモリではなく分散メ モリアーキテクチャでMPIとか使ってプログラムを書かなければな らないなど)

■ Cold Boot Attackがゲームの攻略に積極的に活かされていることに 驚いた。実際に動画をチラッと見たが、投稿主の方は偶然というよ りも、綿密な調査の上で本手法を発見しているように思われた。ポ ケモンの乱数調整にしてもそうだが、ゲームの攻略手法の発見には 情報分野に専門性を持つ人がしばしば関わっているようなので、私 自身も今後そうした手法を発見していきたいと少し思った。

質問ですけど、AMDの3DキャッシュはL3キャッシュの容量を増や したが、アクセス時間の低下などのペナルティはどれぐらい発生し ますか? また、L2キャッシュを3Dキャッシュ化が可能ですか?"