

# תכן לוגי תרגיל רטוב 2#

תאריך ההגשה נמצא באתר הקורס בלשונית "תרגילי בית". המתרגל האחראי על התרגיל: משה ליכטנשטיין. שאלותיכם במייל (smosesli@campus <u>ולא</u> cs <mark>),</mark> (כולל עניינים מנהלתיים) יופנו רק אליו. שאלות בעל-פה ייענו על ידי כל מתרגל.

## <u>הוראות הגשה:</u>

- יש להגיש 3 קבצים, את שלושתם מגישים באתר הקורס.
  - ההגשה בזוגות.
- שאלות ותשובות הנוגעות לתרגיל יפורסמו באתר הקורס תחת הלשונית "שאלות ותשובות".
  - שמות הקבצים להגשה הינם:
    - forwarding\_unit.v o
  - forwarding instance.v o
    - forwarding unit.pdf o

# Forwarding unit – 2 תרגיל רטוב

בתרגיל זה נממש Forwarding unit עבור Pipelined MIPS תוך שימוש בקוד Verilog. התרגיל אינו דורש כתיבת קוד רבה אלא הבנה של החומר. ודאו שאתם ניגשים לפתירת התרגיל לאחר שאתם סגורים על החומר הנלמד כדי לא לבזבז לעצמכם זמן יקר.

בקובץ המצורף תמצאו מספר קבצי Verilog:

#### מודולים המתאימים ללוגיקה צירופית:

- adder
  - ALU •
- br\_controller
  - controller
    - mux •
    - mux3 •
- sign\_extension •

(הערה: להסבר על Verilog Arrays קראו בקישור) אודולים <u>סינכרוניים</u>: (הערה: להסבר על https://www.verilogpro.com/verilog-arrays-plain-simple

- program\_counter •
- (RF split) שימו לב register\_file
  - data\_mem •
  - inst\_mem •

<u>חמישה מודולים המתאימים לשלבי ה Pipe</u> ומכילים בתוכם את המודולים הקודמים: (שמות המודולים מתאימים לשלבים (st\_{IF,ID,EX,MEM,WB}

- מכיל את הca, זיכרון הפקודות, adderi mux. בהתאם המודול סינכרוני. •
- מכיל את הבקר, sign\_extension, בקר הקפיצות ו mux (אך לא את הRF). הבורר מחליט האם הארגומנט השני sign\_extension, בקר הקפיצות ו mmediate שיקבל ה-ALU יהיה תוכן rt או ה immediate בהתאם למידע שיקבל מהבקר. שימו לב שבארכיטקטורה זו ההחלטה על קפיצה מתבצעת בשלב השני בהתאם לתוצאה מה br\_controller.
- בורר נוסף עבור הערך ALU מכיל את הUL ושלושה בוררים. שניים מתוכם מתאימים לשתי הארגומנטים של הALU ובורר נוסף עבור הערך שיעבור לכתיבה לזיכרון. תפקיד המודול forwarding\_unit שתכתבו הוא לשלוט על שלושת הבוררים כלומר להחליט מה יהיו הארגומנטים שיקבל הALU ואיזה מידע ייכתב לזיכרון.
  - מכיל את זיכרון הנתונים, מודול סינכרוני.
  - ◆ WB מכיל בורר. תפקידו הוא להעביר לRF את תוצאת הקריאה מזיכרון הנתונים או את תוצאת חישוב הALU, ההחלטה תתקבל בהתאם לאותות ההוראה המגיעים מהבקר דרך שלבי pipe.

<u>ארבעה מודולים המתאימים לארבעת הרגיסטרים שבין שלבי ה Pipe</u>. (שמות המודולים בהתאם (reg\_{IF\_ID,ID\_EX,EX\_MEM,MEM\_WB) ארבעת הרגיסטרים מקבלים את שעון המערכת ותפקידם הוא להעביר את המידע הנצרך ואותות הוראה משלב לשלב.

<u>המודול pipelined\_MIPS</u> מכיל את חמשת השלבים, ארבעת הרגיסטרים שביניהם, ואת ה RF, תפקידו לחבר בין כל הרכיבים שתוארו. גם המופע של המודול forwarding\_unit שתכתבו יוכל בו. בקובץ pipelined MIPS th נמצא הtest-bench, הוא יוצר מופע של pipelined\_MIPS והוא האחראי לייצר את אות השעון ואות test-bench בקובץ reset ומצא החשב.

#### קבצים נוספים שנמצאים בתיקיה:

- add, sub, addi, subi, } מכיל את הop-codes המתאימים ל8 הפקודות שנתמכות על ידי הארכיטקטורה op-codes מכיל את beq, bne, lw, sw {beq, bne, lw, sw} ואת הקידוד המתאים ל2 הפעולות שנתמכות בALU (חיבור וחיסור).
  - קובץ python ושני קבצי txt שיעזרו לכם לטעון קוד MIPS שתכתבו אל זיכרון הפקודות. כדי להריץ קוד על הריץ קוד על הראמ הין הצליך מובן לטעון את אותו קוד אל זיכרון הפקודות, הרצה של inst\_gen.py צריך כמובן לטעון את אותו קוד אל זיכרון הפקודות, הרצה של inst\_tz (פקודות מהצורה 4- 2\$ (addi \$3 \$2 + אותם addi \$3 קידוד בינארי מתאים, ותכתוב אותם לזיכרון. קוד הost\_mem.v ייצור מתוך 2 הקבצים inst\_mem.v את המודול inst\_mem.v מודול הכתוב ב Verilog ומתאר זיכרון פקודות בו טעונות הפקודות שכתבתם.

מה צריך להגיש? 2 קבצי קוד וקובץ PDF אחד. שלושת הקבצים יוגשו כzip דרך האתר.

- .forwarding\_unit בקובץ זה יש לממש את המודול המתאים ששמו forwarding\_unit.v
- forwarding\_unit.pdf בקובץ זה הסבירו בקצרה (לא יותר מעמוד אחד) על המימוש שלכם, ניתן להוסיף איור לפי
   בחירתכם. בפרט, הסבירו איזה כניסות בחרתם למודול ואת הלוגיקה שעומדת מאחורי בחירה זו.
- forwarding\_unit במקום להגיש את כל הקובץ pipelined\_MIPS.v במקום להגיש את כל הקובץ forwarding\_instance.v שכתבתם, עליכם להגיש רק את שורות הקוד החדשות שהוספתם לקובץ pipelined\_MIPS.v בקובץ זה.
  הסבר נוסף: אם תסתכלו בקובץ pipelined MIPS.v תוכלו לראות את השורות הבאות

```
//TODO: Implement the forwarding_unit module
// Write your code (forwarding_unit instantiation, not the module) here
assign {sel_alu1, sel_alu2, sel_store_val} = 0;
// end TODO
```

כל הקוד שעליכם לכתוב / לשנות בקובץ pipelined\_MIPS צריך להופיע במקום השורה שבין ההערות (כלומר, במקום שלכם, העתיקו את הקוד שלכם במקום פקודת ה-assign). לאחר שסיימתם לכתוב את הקוד ולהריץ את הטסטים שלכם, העתיקו את הקוד שלכם לתוך הקובץ forwarding\_instance.v.

### נספח: התקנת פייתון

#### :Windows

- 1. התקינו את anaconda 3.7 מהקישור הבא:
  - 2. לאחר ההתקנה חפשו את anaconda prompt תחת anaconda3 בתפריט התחל.
    - (cd בעזרת) בחלון שנפתח, עברו לתיקייה שבה מופיע קוד הפייתון
      - 4. רשמו את הפקודה הבאה: python inst\_gen.py

:Linux

/https://docs.python-guide.org/starting/install3/linux

:Mac

/https://docs.python-guide.org/starting/install3/osx