Roll No.

## EC-304 (GS)

## B.Tech., III Semester

Examination, November 2022

## **Grading System (GS)**

## **Electronic Devices**

Time: Three Hours

Maximum Marks: 70

- Note: i) Attempt any five questions किन्हीं पाँच प्रश्नों को हल कीजिए।
  - ii) All questions carry equal marks.
     सभी प्रश्नों के समान अंक हैं।
  - iii) In case of any doubt or dispute the English version question should be treated as final.

    किसी भी प्रकार के संदेह अथवा विवाद की स्थिति में अंग्रेजी भाषा के प्रश्न को अंतिम माना जायेगा।
- a) Explain the breakdown mechanisms in PN diode.
   PN डायोड में ब्रेकडाउन मैकेनिज्म को समझाइए।
  - b) The reverse saturation current Io in a germanium diode is 6 μA. Calculate the current flowing through the diode when the applied forward bias voltages are 0.2, 0.3 and 0.4 V at room temperature.
    एक जमॅनियम डायोड में रिवर्स सैचुरेशन करंट Io = 6 μA होता है। डायोड के माध्यम से बहने वाली धारा (करंट) की गणना करें जब कमरे के तापमान पर लागू फॉरवर्ड बायस वोल्टेज 0.2, 0.3 और 0.4 V हो।

2. a) Explain the following:

- i) Varactor diode
- ii) Photo diode निम्नलिखित की व्याख्या करें।
- i) वेरेक्टर डायोड।
- ii) फोटो डायोड।
- b) Compare halfwave rectifier, fullwave rectifier and bridge rectifier.

  7
  हाफवेव रेक्टिफायर, फुलवेव रेक्टिफायर और ब्रिज रेक्टिफायर की तुलना करें।
- a) Define Clipper. Explain different types of clipper circuits.
   7
   क्लिपर को परिभाषित कीजिए। विभिन्न प्रकार के क्लिपर परिपथों को समझाइए।
  - b) Design LC filter for a Full-wave rectifier circuit to provide an output voltage of 10 V with a load current of 200 mA and the ripple is limited to 2%. 7 फुल-वेव रेक्टिफायर सर्किट के लिए एलसी फिल्टर डिजाइन करें ताकि 200 मिली एम्पेयर (mA) के लोड करंट के साथ 10वी(V) का आउटपुट वोल्टेज प्रदान किया जा सके और रिपल 2% तक सीमित हो।
- a) Calculate the quiescent current and voltage of collector to base bias arrangement using the following data: V<sub>cc</sub>= 10 V, R<sub>b</sub>= 100 K, R<sub>c</sub> = 2 K, β = 50 and also specify a value of R<sub>b</sub> so that V<sub>ce</sub> = 7 V.
   निम्नलिखित डेटा का उपयोग करके बेस बायस व्यवस्था के लिए कलेक्टर की मौन धारा और वोल्टेज की गणना करें: V<sub>cc</sub>= 10 V, R<sub>b</sub>= 100 K, R<sub>c</sub> = 2 K, β = 50 और R<sub>b</sub> का मान भी निर्दिष्ट करें तािक V<sub>ce</sub>= 7 V I

PTO

- b) For the NPN transistor connected in CE configuration with V<sub>CC</sub>=9 V, V<sub>BB</sub>=4V, I<sub>C</sub>= 5 mA, V<sub>CE</sub>=5 V, β=50 and V<sub>BE</sub>=0.7 V. Find β, and R<sub>B</sub>.
  7
  CE विन्यास में जुड़े NPN ट्रांजिस्टर के लिए V<sub>CC</sub>=9 V, V<sub>BB</sub>=4V, I<sub>C</sub>= 5 mA, V<sub>CE</sub>=5 V, β=50 और V<sub>BE</sub>=0.7 V. β और R<sub>B</sub> खोजें।
- a) Explain voltage divider biasing circuit. Discuss the advantages of the circuit.
   वोल्टेज डिवाइडर बायसिंग सर्किट को समझाइए। सर्किट के फायदों पर चर्चा करें।
  - b) Determine the h-parameters for CE configuration from the characteristics curve.
     विशेषता वक्र से सीई (CE) विन्यास के लिए एच (h)- पैरामीटर निर्धारित करें।
- 6. a) In the CE amplifier calculate the mid frequency voltage gain and lower 3-dB point. The transistor has h-parameters h<sub>fe</sub>=400 and h<sub>ie</sub>=10 kΩ, the circuit details are R<sub>s</sub>=600Ω, R<sub>L</sub>=5 kΩ, R<sub>e</sub>=1 kΩ, V<sub>cc</sub>=12 V, R<sub>1</sub>=15 kΩ, R<sub>2</sub>=2.2 kΩ and C<sub>e</sub>=50 μF.
  7
  सीई एम्पलीफायर में मध्य आवृत्ति वोल्टेज लाभ और कम 3-डीबी बिंदु की गणना करें। ट्रांजिस्टर में h-पैरामीटर h<sub>fe</sub>= 400 और h<sub>ie</sub>=10 kΩ हैं, सिर्कट R<sub>s</sub>=600Ω, R<sub>L</sub>=5 kΩ, R<sub>e</sub>=1 kΩ, V<sub>cc</sub>=12 V, R<sub>1</sub>=15 kΩ, R<sub>2</sub>=2.2 kΩ और C<sub>e</sub>=50 μF हैं।
  - b) Explain the Darlington amplifier circuit. List the applications of the Darlington circuit. 7 डालिंगटन एम्पलीफायर सर्किट की व्याख्या करें। डालिंगटन सर्किट के अनुप्रयोगों की सूची बनाएं।

- a) Discuss the operation of enhancement MOSFET at different regions with suitable figures and equations.
   उपयुक्त आंकड़ों और समीकरणों के साथ विभिन्न क्षेत्रों में एन्हांसमेंट MOSFET के संचालन पर चर्चा करें।
  - b) Sketch the circuit of CS amplifier and derive the expression for voltage gain at low frequencies.
     7 सीएस (CS) एम्पलीफायर के सर्किट को स्केच करें और कम फ्रीकवेंसीस पर वोल्टेज लाभ के लिए अभिव्यक्ति प्राप्त करें।
- 8. Write short notes on any two:

14

- i) PN diode in biased condition
- ii) Ebers moll model
- iii) Current mirroring circuits
- iv) JFET characteristics किन्हीं दो पर संक्षिप्त टिप्पणी लिखिए।
- i) बायसेड स्थिति में PN डायोड
- ii) एबर्स मोल मॉडल
- iii) करंट मिररिंग सर्किट
- .iv) JFET विशेषताएँ

\*\*\*\*\*

6