# Laporan 4 Praktikum Sistem Digital

Sidartha Prastya. P - 13219033

Institut Teknologi Bandung

Jalan Ganesha No.10, Bandung, Indonesia

13219033@std.stei.itb.ac.id

Abstract—Laporan ini berisikan mengenai simulasi rangkaian logika 7-segment LED sederhana untuk FPGA Altera EP4CE6E22C8. Tujuan dari praktikum ini adalah dapat membuat salah satu dari 7-segment LED dapat menyala dan menampilkan angka 0 hingga 9 dengan input berupa push button. Desain dibuat dengan menggunakan VHDL.

#### Keywords—7-segment, FPGA, VHDL.

#### I. INTRODUCTION

Laporan ini merupakan tugas untuk praktikum 4 Sistem Digital EL2102, yaitu mengenai simulasi penggunaan FPGA Altera Cyclone IV E dengan menggunakan software Intel Quartus.

#### II. SPESIFIKASI

Hardware yang digunakan pada praktikum ini adalah satu set FPGA Altera Cyclone EP4CE6E22C8 dengan software yang digunakan adalah Intel Quartus. Pada simulasi ini terdapat 4 buah push button serta terdapat output berupa 7-segment digital LED. Lalu, dalam satu digit 7-segment LED terdapat 7 buah segment pembentuk angka serta 1 segment titik, akan tetapi pada simulasi ini hanya menggunakan segment pada angka.

Hasil akhir yang diinginkan adalah LED dapat menampilkan angka 0 hingga 9 dengan menekan *push button* yang berperan seperti bilangan biner 4-bit.

# III. PERANCANGAN

Pada simulasi ini terdapat 4 input dan 7 output. Input dapat dianggap sebagai bilangan biner 4-bit dan output dapat dibagi per-*segment* sebagai a, b, c, d, e, f, g.



Gambar 1. 7-Segment LED

### A. Pembagian Segment setiap Digit

| ANGKA | Α | В | C | D | Е | F | G |
|-------|---|---|---|---|---|---|---|
| 0     | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
| 1     | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 2     | 1 | 1 | 0 | 1 | 1 | 0 | 1 |
| 3     | 1 | 1 | 1 | 1 | 0 | 0 | 1 |
| 4     | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| 5     | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 6     | 1 | 1 | 1 | 1 | 0 | 1 | 1 |
| 8     | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
| 9     | 1 | 1 | 1 | 1 | 0 | 1 | 1 |

#### Tabel 1. Pembagian Kondisi Segment untuk Setiap Digit

### B. Desain Setiap Segment

Setiap segment memiliki rangkaian logika masingmasing. Misalkan input yang digunakan adalah q4, q3, q2, dan q1. Dengan menggunakan Karnaugh Map, kita akan mendapatkan logika sebagai berikut.

# 1. Segment $A : q1 + q3 + q2 q4 + \neg q2 \neg q4$

# Segment A



# 2. Segment $B : \neg q2 + \neg q3 \neg q4 + q3 q4$

# Segment B



# 3. Segment $C: q2 + \neg q3 + q4$

# Segment C



4. Segment  $D : q1 + \neg q2 \neg q4 + \neg q4 q3 + \neg q3 q2 q4 + \neg q2 q3$ 

# Segment D



Gambar 5. Logika Segment D

5. Segment  $E : \neg q2 \neg q4 + \neg q4 q3$ 

# Segment E



6. Segment  $F : q1 + \neg q3 \neg q4 + \neg q4 q2 + q2 \neg q3$ 

# Segment F



Gambar 7. Logika Segment F

# 7. Segment $G: q1 + q2 \neg q3 + \neg q3 \neg q2 + q2 \neg q4$ Segment G



# C. Desain pada FPGA

Pada rangkaian komponen *push button* akan memberikan input '0' ketika ditekan dan juga sebaliknya. Hal ini juga berlaku untuk LED. Ketika diberikan input berupa '0', maka LED akan menyala, dan juga sebaliknya. Oleh karena itu, semua desain logika yang telah dibuat sebelumnya akan diberikan gerbang "not" dan juga berlaku untuk semua input yang akan diberikan.



Gambar 9. Rangkaian 7-Segment LED pada FPGA



Gambar 10. Rangkaian Push Button pada FPGA

# IV. IMPLEMENTASI

# A. Program VHDL

Dalam implementasi meggunakan program VHDL, ditentukan terlebih dahulu entity yang terdiri dari

Input : i4, i3, i2, dan i1 Output : a, b, c, d, e, f, g, dan dig

Lalu, untuk mengubah input menjadi kebalikan dari nilai asli, maka diperlukan suatu signal.

Signal : q4, q3, q2, dan q1

Setelah itu, variable "dig" langsung diinisiasi sebagai '0' dan memasukkan signal ke dalam logika sesuai dengan yang telah didesain sebelumnya dengan ditambahkan gerbang "not" di akhir.

Berikut adalah program VHDL yang telah dibuat.

```
i2 : in std_logic;
                 i3 : in std logic;
                 i4 : in std logic;
                 -- Output
                 dig: out std_logic;
                 a : out std_logic;
                 b : out std_logic;
                 c : out std_logic;
                 d : out std_logic;
                 e : out std_logic;
                 f : out std_logic;
                 g : out std_logic
End entity;
Architecture RTL of seven_segment is
signal q1,q2,q3,q4 : std_logic;
Begin
         -- Inisiasi dig menjadi '0'
        dig <= '0';
        -- Inisiasi q1 hingga q4 sebagai
kebalikan dari input
        q1 <= not(i1);
        q2 \leftarrow not(i2);
        q3 \leftarrow not(i3);
        q4 <= not(i4);
        -- Rangkaian logika dengan
            ditambahkan "not"
        a \leftarrow not(q1 \text{ or } q3 \text{ or } (q2 \text{ and } q4) \text{ or }
              ((not q4) and (not q2)));
        b \leftarrow not((not q2) or ((not q3) and
              (not q4)) or (q3 and q4));
        c \leftarrow not(q2 \text{ or } (not q3) \text{ or } q4);
        d \leftarrow not(((not q2) and (not q4)) or
              (q3 and (not q4)) or (q2 and
              (not q3) and q4) or ((not q2)
              and q3) or q1);
        e \leftarrow not(((not q2) and (not q4))) or
              (q3 and (not q4)));
        f \leftarrow not(q1 \text{ or } ((not q3) \text{ and } (not
              q4)) or (q2 and (not q3)) or
              (q2 and (not q4)));
        g \leftarrow not(q1 \text{ or } (q2 \text{ and } (not q3)) \text{ or }
              (not q2 and q3) or (q2 and (not
              q4)));
End architecture;
```

# B. Pin Planner

| Node Name | Direction | Location |
|-----------|-----------|----------|
| dig       | Output    | PIN_133  |
| a         | Output    | PIN 128  |
| b         | Output    | PIN 121  |
| c         | Output    | PIN 125  |
| d         | Output    | PIN 129  |
| e         | Output    | PIN 132  |

| f  | Output | PIN 126 |
|----|--------|---------|
| g  | Output | PIN 124 |
| i1 | Input  | PIN 88  |
| i2 | Input  | PIN 89  |
| i3 | Input  | PIN 90  |
| i4 | Input  | PIN 91  |

Tabel 2. Daftar Pin pada Program

#### V. PENGUJIAN

Berikut adalah gambar pengujian dari 0 hingga 9 secara beruru



Gambar 11. Pengujian FPGA dari 0 – 9



Gambar 12. Pengujian FPGA dengan Hasil Salah/Lebih dari 9

Terakhir, berikut ini adalah hasil dari LED bila memasukkan input lebih dari 9 (1010, 1011, dst.).