# UNIVERSIDADE FEDERAL DO RIO GRANDE DO SUL INF01058 - CIRCUITOS DIGITAIS 2022/1

Professor: Renato Perez Ribas Aluno: Matheus Souza da Silveira

Nº Cartão: 316271

# Relatório Projeto Neander

Nome: mux2to1

**Descrição:** Selecionar uma entre duas entradas (e0 e e1) do circuito como saída (s)

com base num sinal de entrada (c).

Símbolo:



#### Esquemático:





Nome: mux4x1

Descrição: Selecionar uma entre quatro entradas (d0, d1, d2 e d3) do circuito como

saída (y) com base em dois sinais de entrada (s0 e s1).

Símbolo:



#### Esquemático:



#### Simulação:



Nome: mux2x1\_8bits

Descrição: Utiliza a lógica do mux2x1 para o tratamento de um vetor com 8 bits.





## Simulação:



Nome: mux4x1\_8bits

Descrição: Utiliza a lógica do mux4x1 para o tratamento de um vetor com 8 bits.





## Simulação:



Nome: majority\_3bits

Descrição: Efetua a função booleana majoritária entre 3 bits.

Símbolo:





#### Simulação:



Nome: decod3x8

Descrição: Através de um vetor binário de 3 bits (e0, e1 e e2), seleciona uma única

saída entre oito (S0 .. S7) como verdadeira.

Símbolo:



#### Esquemático:





Nome: decod4x16

Descrição: Através de um vetor binário de 4 bits (e0, e1, e2 e e3), seleciona uma

única saída entre dezesseis (S0 .. S15) como verdadeira.

Símbolo:



#### Esquemático:





Nome: cod4x2

Descrição: Reduz a informação de um vetor binário de 4 bits (e0, e1, e2 e e3) para

outro com a sua codificação em 2 bits (c0 e c1).

Símbolo:



## Esquemático:



## Simulação:

|     | Name | Value at<br>0 ps | 0 ps<br>0 ps | 10.0 ns | 20.0 ns | 30.0 ns | 40.0 ns | 50.0 ns | 60.0 ns | 70.0 ns | 80.0 ns | 90.0 ns | 100.0 ns | 110.0 ns | 120.0 ns | 130.0 ns | 140.0 ns | 150.0 ns | 160.0    |
|-----|------|------------------|--------------|---------|---------|---------|---------|---------|---------|---------|---------|---------|----------|----------|----------|----------|----------|----------|----------|
| in  | e0   | В 0              |              |         |         |         |         |         |         |         |         |         |          |          |          |          |          |          |          |
| in_ | e1   | B 0              |              |         |         |         |         |         |         |         |         |         |          |          |          |          |          |          | <u> </u> |
| in_ | e2   | В 0              |              |         |         |         |         |         |         |         |         |         |          |          |          |          |          |          | T.       |
| in  | e3   | B 0              |              |         |         |         |         |         |         |         |         |         |          |          | 一∟       |          | ┖        |          | <u> </u> |
| eut | > c  | B 00             | 00           |         | 11      | 10      | 11      | 01 1    | .1      | 10 1    | .1      | 00      | 11 1     | 0 1      | 1        | 01 1     | 1 1      | ) 1      | 1 X      |
| out | ٧    | В 0              |              |         |         |         |         |         |         |         |         |         |          |          |          |          |          |          | _[       |

Nome: and\_8bits

Descrição: Efetua a função booleana AND entre dois vetores de 8 bits.





## Simulação:



Nome: or\_8bits

Descrição: Efetua a função booleana OR entre dois vetores de 8 bits.

Símbolo:





#### Simulação:

|    | Name | Value at   | 0 ps | 40.0 ns | 80.0 ns | 120.0 ns  | 160.0 ns | 200.0 ns | 240.0 ns | 280.0 ns | 32          |
|----|------|------------|------|---------|---------|-----------|----------|----------|----------|----------|-------------|
|    | Name | 0 ps       | 0 ps |         |         |           |          |          |          |          |             |
| i≞ | > a  | B 11111111 |      | 111111  | 11      | $\supset$ | 00000000 | X        | 1010     | 1010     | $\supset X$ |
| i≞ | > b  | B 00000000 |      | 000000  | 000     |           | 11111111 |          | 010      | 10101    | $\exists X$ |
| ** | > s  | B 11111111 |      |         |         |           | 11111111 |          |          |          | $\equiv X$  |

Nome: not\_8bits

Descrição: Efetua a função booleana NOT num vetor de 8 bits.

Símbolo:



#### Esquemático:



#### Simulação:



Nome: half\_adder

Descrição: Meio somador.





Nome: full\_adder

Descrição: Somador completo.

Símbolo:



## Esquemático:



Nome: adder\_8bits

Descrição: Somador de dois vetores de 8 bits.





#### Simulação:



Nome: ula\_8bits

Descrição: Unidade lógica e aritmética do processador Neander.





#### Simulação:



Nome: controlador

**Descrição:** Efetuar a seleção dos sinais de controle das operações do Neander com base no código de instruções de 4 bits.





#### Simulação: NOP, STA, LDA, ADD



#### OR, AND, NOT, JMP



JN (N = 0), JN (N = 1), JZ (Z = 0), JZ (Z = 1), HLT



Nome: temporizador

**Descrição:** possui como entrada os sinais de CLOCK e RESET e como saída um vetor de 8 bits referente à saída do decodificador 3x8 indicando qual o tempo atual, e um vetor de 3 bits referente ao valor de saída do contador de 3 bits.

#### Símbolo:



#### Esquemático:





**Nome:** unidade\_contador

Descrição: Unidade de registrador de 1 bit com a possibilidade de incremento,

decremento, dado e carga com base nos sinais de controle (C0 e C1).

Símbolo:



## Esquemático:



Nome: contador\_3bits

Descrição: Conjunto de três unidade\_contador definidas com o modo de

incremento (C0 = 1 e C1 = 0) para efetuar a contagem de 0 a 7.





## Simulação:



Nome: ff\_enable

Descrição: Flip-flop com enable.

Símbolo:





#### Simulação:



Nome: registrador\_8bits

Descrição: Conjunto de oito flip-flops com enable para o armazenamento ou

carregamento de dados.

Símbolo:



#### Esquemático:





Nome: neander

Descrição: Neander completo.

Símbolo:





#### Simulação com memória testbench:



#### Continuação...



Nome: div\_freq

Descrição: Divisor de frequência.





Nome: clock\_lab

Descrição: Bloco que divide o sinal de entrada do clock pela metade em quatro

estágios, cada um sendo a metade do clock anterior.

Símbolo:



#### Esquemático:





Nome: clock placa

Descrição: Conjunto de sete clock\_lab para dividir o clock padrão da placa e obter

uma visualização próxima de 1 segundo no seu display.

Símbolo:



#### Esquemático:



**Descrição:** Selecionar uma entre oito entradas (D0 .. D7) do circuito como saída (Smux) com base em 3 sinais de entrada (S0, S1 e S2). **Símbolo:** 





Nome: display

Descrição: Conjunto de sete multiplexadores 8x1 contendo uma lógica para a

exibição dos números de 0 a 15 em hexadecimal.

Símbolo:





#### Simulação:



Nome: neander\_placa

Descrição: Neander completo na placa.

