La tensione di riferimento Er può essere fissa o variabile internamente, o si può moltiplicativi utilizare un generatore /
esterno stabile in questo caso (DAC moltiplicativi) si ottiene una uscità proporzionale al prodotto. dell'ingresso digitale con un riferimen analogico variabile:  $Vout(t) := E_{R}(t) \cdot K(t)$ Se ER(t) è derivato da un altro DAC: ER(+) = ER · K'(+) si othere: Vout (+) = ER · K(+)-K(+) tensione frier zionale al prodette des due numeri (digitali) d'ingresso. Per generare segnali: analogici a doppia polarità si può adoperare la sequente solutione:

MSB of DAC R WINT Work MUX



## Convertitore Analogico - Digitale (ADC)

Due tipi:

Vo=Vint

- misure di un tempo (in tempo d'integrazione e rango, troppor, moscione tensione frequente), troppor, confronto con un riferimento veribbile (successive eppressime zione, a contatore, a conversione parallela

#### Convertitore A/D a doppio rampa:





Vo=Er.tz

=> Vin=Er te



- \* misuro il volor medio di Vin sull'intervollo tx (vo bene per segnoli lentomente voriobili rispetto o tx)
- \* esegue un filtraggio sul rumore sovrapposto
- \* se t1 = 20 msec, il volore misurato non è influenzato da disturbi introdotti dalla rete di alimentazione a 50tz.



- \* non è indispensibile une grande precisione nelle frequenza di dock o nelle costante di tempo dell'integratore (è richiesto che si montengino costanti durante la conversione, infalli enche ettraverso il clock si genera l'intervallo ti)
- \* eccellente stabilita termica ed alta immunità di rumori
- \* il maggior invanveniente è la lenterra onvertitore à 12 bit con un clock ad 1 MHz tempo di conversione to 22.2<sup>12</sup>. 1 justi = 8.192 m su

the by (freef) = Vin by (freef)

K's Vin Ka

r" (why ine numerico della comercia)



### Convertitore AlD a trasformazione tensione-frequenta:







NIN > NIN

impulsi all'uscita del comparatore di frequenta diversa. Sono invisti al contatore che viene atterato ad interalli di tempo costanti

- \* samplice reslitzozione, bosso costo
- \* insensibilità ai disturbi (l'usuita è pari al valor madio dell'ingresso) durante la conversione
- \* il moggior inconveniente è la lenterra (ne limita l'applicazione nei sistemi di acquisizione dati tramite calcolatore).



# Convertitore AlD per successive approssimationi:



ll convertitore DAC è controllato da una logica di decisione: diagramma delle transizioni per un ADC a 3 bits:



