طراحی و شبیه سازی مدار داخلی UA741

مدارات مجتمع آنالوگ

سينا كاظمى

دانشجوی مهندسی برق - الکترونیک

استاد: دکتر مهدی احسانیان

دانشگاه صنعتی خواجه نصیرالدین طوسی - دانشکده مهندسی برق

#### مقدمه

تقویت کننده های عملیاتی (op-amps) از اجزای اساسی در الکترونیک آنالوگ هستند که به طور گسترده در پردازش سیگنال، سیستم های کنترل و ابزار دقیق استفاده می شوند. در میان این تقویت کننده ها، UA741 op-amp به دلیل قابلیت تطبیق پذیری، پایداری و سهولت استفاده یکی از معروف ترین و پرکاربرد ترین تقویت کننده ها است.

این پروژه هدف دارد تا مدار داخلی UA741 را با استفاده از نرم افزار شبیه سازی PSPICE طراحی و شبیه سازی UA741 کند که به پنج مرحله میتوان تقسیم کرد: شبکه بایاس، مدار ورودی، مدار تقویت میانی، مدار خروجی و مدار حفاظت در برابر اتصال کوتاه. هر بخش نقش مهمی در عملکرد کلی اپ-امپ دارد و عملکرد ترکیبی آنها تضمین می کند که UA741 به مشخصات طراحی خود برسد.

- شبکه بایاس: مدار بایاس نقطه کار ترانزیستورها درون اپ-امپ را تنظیم میکند، تا اطمینان حاصل شود که ترانزیستورها در ناحیه صحیح از منحنیهای مشخصه خود عمل میکنند. این بخش برای حفظ عملکرد پایدار در شرایط مختلف عملیاتی بسیار مهم است.
- مدار ورودی: این مرحله شامل یک تقویت کننده تفاضلی است که تفاضل بین سیگنالهای ورودی را تقویت میکند و هر سیگنال حالت مشترک را تضعیف میکند. این بخش به طور قابل توجهی بر امپدانس ورودی و ویژگیهای نویز اپ-امپ تأثیر میگذارد.

- مدار تقویت میانی: همچنین به عنوان مرحله تقویت ولتاژ شناخته می شود، این مدار سیگنال از مدار ورودی را به سطح بالاتری تقویت می کند و تقویت ولتاژ لازم را فراهم میکند. این مرحله از یک مدار امیتر مشترک برای دستیابی به گین بالا استفاده می کند.
- مرحله خروجی: مرحله خروجی که با استفاده از یک مدار push-pull پیاده سازی شده است، طراحی شده تا جریان لازم برای اتصال بار با امپدانس خروجی کم را فراهم آورد. این پیکربندی از یک جفت ترانزیستور استفاده می کند که به تناوب فعال می شوند تا سیگنال خروجی را تحویل دهند و اعوجاج را کاهش دهند.
- مدار حفاظت در برابر اتصال کوتاه: این مدار از آسیب دیدن اپ-امپ به دلیل جریان کشی زیاد جلوگیری می کند و عملکرد قابل اطمینانی را تحت شرایط مختلف تضمین می کند. این بخش معمولاً شامل مدار های محدود کردن جریان برای حفاظت از اجزای داخلی است.

| Parameter          | NPN Transistor           | PNP Transistor           |
|--------------------|--------------------------|--------------------------|
| $eta_F$            | 200                      | 50                       |
| $oldsymbol{eta_R}$ | 2                        | 4                        |
| $V_{AF}$           | 125V                     | 50V                      |
| $I_{\mathcal{S}}$  | 10 <b>fA</b>             | 10 <b>fA</b>             |
| $	au_{F}$          | 0.35ns                   | 30ns                     |
| $r_b$              | $\boldsymbol{200\Omega}$ | $\boldsymbol{300\Omega}$ |
| $r_c$              | $\boldsymbol{200\Omega}$ | $100\Omega$              |
| $r_e$              | $2\Omega$                | $10\Omega$               |
| $C_{je}$           | $1.0\mathbf{pF}$         | 0.3 pF                   |
| $V_{je}$           | 0.7V                     | 0.55V                    |
| $M_{je}$           | 0.33                     | 0.5                      |
| $C_{jc}$           | $\mathbf{0.3pF}$         | 1.0 pF                   |
| $V_{jc}$           | 0.55V                    | 0.55V                    |
| $M_{jc}$           | 0.5                      | 0.5                      |
| $C_{j}$ ,          | $3.0 \mathrm{pF}$        | 3.0 pF                   |
| $V_{js}$           | 0.52V                    | 0.52V                    |
| $\check{M_j}_s$    | 0.5                      | 0.5                      |

Typical Spice parameters for integrated npn and pnp transistors [Gray and Meyer, 1984].

#### مدار ورودى

مدار ورودی UA741 از یک مدار تفاضلی استفاده می کند که با استفاده از منبع جریان IBB برای بهبود (CMRR) بایاس شده است. جزئیات متبع جریان بایاس IBB در بخش مدار بایاس توضیح داده خواهد شد. برای افزایش بهره، به جای استفاده از مقاومتها از یک بار فعال استفاده شده است. همچنین، جریان افست با استفاده از ترانزیستور Q7 به طور قابل توجهی، در حدود  $\beta$  برابر، کاهش یافته است. مقاومت  $\alpha$  نیز برای کاهش افست سیستماتیک اضافه شده است که در مدار بخش میانی توضیح داده خواهد شد.

این مدار تفاضلی برای دستیابی به امپدانس ورودی بالا و اطمینان از تقویت دقیق سیگنالهای تفاضلی بسیار مهم است. استفاده از یک بار فعال، که معمولاً با یک current mirror پیادهسازی می شود، نه تنها بهره را افزایش می دهد بلکه خطی بودن و پهنای باند مرحله ورودی را نیز بهبود می بخشد. با کاهش جریان افست از طریق Q7 و R3 و تقویت کننده دقت و پایداری بیشتری را حفظ می کند که برای کاربردهای دقیق بسیار ضروری است.

علاوه بر این، انتخاب اجزا و پیکربندی آنها در مرحله ورودی به طور قابل توجهی بر عملکرد کلی اپ-امپ تأثیر می گذارد. طراحی و بهینهسازی دقیق این مرحله تضمین می کند که UA741 می تواند عملکرد بالایی از نظر حذف نویز، عدم تغییر سیگنال و تقویت کلی ارائه دهد و آن را برای طیف وسیعی از کاربرد های پردازش سیگنال آنالوگ مناسب می سازد.



Q1 - Q2: Emitter Follower configuration

Q3 - Q4: Common-Base configuration

Q5 - Q6: Active loads

Input stage Differential Amplifier Circuit for noise reduction and pre-amplification gain

#### شبكه باياس

برای بایاس کردن مدارهای تقویتکننده در نقاط کار آنها، از یک منبع جریان ویدلر (Widlar current source) با استفاده از R5 و Q11 استفاده شده است . Q12 به صورت دیود کانکتد متصل شده است که سطح ولتاژ Q11 را تقریباً به اندازه Q11 ولت کاهش می دهد و جریان از شاخه مرجع را به سایر بخشهای مدار کپی می کند. این مدار را مصرف توان تقویت کننده را کاهش می دهد، زیرا نیاز به شاخههای مرجع جداگانه برای بخشهای مختلف مدار را حذف می کند.

Q8 و Q9 فیدبک منفی خاصی را برای عملکرد فقط در حالت مشترک تقویتکننده فراهم میکنند. این قیربک بهره حالت مشترک را کاهش میدهد و به این ترتیب موجب بهبود (CMRR) میشود.



Bias Network consisting of Q11 and R5 with Q12 in diode connected form to copy the current from reference branch

## مدار تقویت میانی

در مرحله دوم تقویت، از یک مدار امیتر مشترک با استفاده از Q17 برای دستیابی به بهره بالاتر قبل از مدار خروجی استفاده می شود. این ترکیب بندی به دلیل بهره ولتاژ بالا انتخاب شده است که برای تقویت سیگنال به سطح مورد نظر بسیار مهم است . Q16 به عنوان یک بافر عمل می کند تا مقاومت ورودی مرحله دوم تقویت را افزایش دهد و اطمینان حاصل شود که مدار قبلی بارگذاری نمی شود و عملکرد خود را حفظ می کند.

به طور ویژه، Q16 و R9 مشابه Q7 و R3 هستند که به کاهش بیشتر افست در مرحله ورودی کمک میکند. این شباهت در اجزا، عملکرد و پایداری یکنواخت را در تمامی مراحل تقویتکننده تضمین میکند. علاوه بر این، یک بافر Q23 در خروجی این بخش قرار داده شده است تا مقاومت خروجی را کاهش داده و تحویل سیگنال به مرحله خروجی را بهبود بخشد. این مدار بافر برای تحویل سیگنال به بخش های بعدی بدون تضعیف سیگنال ضروری است و یکپارچگی سیگنال تقویت شده را حفظ میکند.

طراحی مرحله دوم تقویت در خطی بودن و کاهش اعوجاج نیز تاثیر دارد. با انتخاب دقیق اجزا و تزکیب بندی آنها، این مرحله تقویت دقیقی از سیگنال را فراهم می آورد. استفاده از بافرها و بارهای فعال عملکرد کلی را بهبود می بخشد و UA741 را قادر می سازد که دامنه وسیعی از سیگنالها را بدون تغییر تقویت کند.

این طراحی تضمین میکند که مرحله دوم تقویت نه تنها سیگنال را تقویت میکند بلکه کیفیت آن را نیز حفظ میکند. و مزیت های UA741 در کاربرد مختلف آنالوگ کمک میکند.



Input stage Differential Amplifier Circuit for noise reduction and pre-amplification gain

#### مدار خروجي

در مدار خروجی، ما از یک تقویتکننده قدرت کلاس AB استفاده می کنیم که شامل یک مدار ضرب ولتاژ متشکل Q19, Q19 و Q19 برای تامین ولتاژ بایاس است. این مدار تضمین می کند که ترانزیستورهای خروجی، Q18 از Q19 (PNP) و Q19 (PNP) در آستانه روشن شدن هستند. به محض اعمال یک سیگنال به تقویتکننده، این ترانزیستورها به سرعت فعال شده و به طور مؤثری بار خروجی را درایو می کنند. این پیکربندی، مزیت های کلاس Q19 را با کاهش اعوجاج کلاس Q19 ترکیب کرده و تعادلی بین توان خروجی مناسب و عدم اعوجاج سیگنال ایجاد می کند.

برای کنترل جریان، سطح Q13A به اندازه 25٪ از شاخه مرجع طراحی شده است. علاوه بر این، سطوح Q14 و Q10 مدار برای کنترل جریان، سطح Q10 برای در خروجی فراهم می کند تا به طور مؤثری جریانهای بزرگتر را مدیریت کند. این مقیاس ها تضمین می کنند که مدار خروجی می تواند جریان لازم برای درایو بار را بدون کاهش عملکرد تحویل دهد.

استفاده از ترکیب بندی push-pull کلاس AB همراه با اندازه گیری دقیق ترانزیستورها، خطی بودن و بهرهوری کلی مرحله خروجی را بهبود می بخشد و آن را قادر می سازد تا سیگنالهای خروجی با کیفیت بالا و حداقل اعوجاج و استفاده بهینه از توان ارائه دهد. این رویکرد طراحی دقیق باعث میشود که UA741 به طور قابل توجهی در کاربردهای مختلف، کاربرد داشته باشد.



Power Drive circuit including class AB power amplifier biased with voltage multiplier

## حفاظت در برابر اتصال کوتاه

برای اطمینان از حفاظت UA741 در برابر اتصال کوتاه، دو روش مجزا برای ترانزیستور NPN و PNP در خروجی به کار گرفته شده است.

برای ترانزیستور NPN ، از روش متداول استفاده می شود که شامل Q15 و R6 است. این روش به طور مؤثر جریان عبوری از ترانزیستور NPN را محدود می کند.

برای ترانزیستور PNP ، از یک شبکه فیدبک منفی استفاده می شود. این فیدبک اطمینان حاصل می کند که اگر خروجی تقویت کننده اتصال کوتاه شود، افزایش جریان حاصل sense شده و موجب خاموش شدن Q16 می شود. این عمل

به سرعت جریان را کاهش میدهد و از آسیب دیدن تقویتکننده جلوگیری میکند. این روش، یک راه قابل اطمینان برای حفاظت از ترانزیستور PNP فراهم میکند.

اجرای این مکانیزمهای حفاظتی برای طول عمر UA741 حیاتی است. این مکانیزمها اطمینان می دهند که تقویت کننده می تواند شرایط نامساعد را بدون آسیب تحمل کند و در کاربردهای مختلف مقاوم تر باشد. این رویکرد جامع به حفاظت در برابر اتصال کوتاه، نشان دهنده ملاحظات دقیق طراحی برای بهبود طول عمر و عملکرد UA741 است.



Short circuit protection including negative feedback network

**Short-Circuit Protection** 

# بدست آوردن نقطه کار مدار

برای آغاز فرآیند شبیه سازی UA741، ابتدا باید نقطه کار مدار را تعیین کنیم. این شامل اعمال ولتاژهای منبع تغذیه و انجام شبیه سازی نقطه کار برای تعیین نقطه کار ترانزیستورها و دیگر اجزای تقویت کننده است.

طبق اطلاعات دیتاشیت، ما یک ولتاژ +15 Vبه VCC و یک ولتاژ -15 Vبه VCC مدار اعمال می کنیم تا توان مورد نیاز برای تقویت کننده عملیاتی فراهم شود. با اعمال این ولتاژهای تغذیه، شبیه سازی نقطه کار را با استفاده از VCC این شبیه سازی به ما کمک می کند تا نقطه کار ترانزیستورها را از جمله جریانهای کلکتور، ولتاژهای کلکتور –امیتر و دیگر پارامترهای مهم را بدست بیاوریم .

شبیه سازی نقطه کار اطمینان حاصل می کند که همه ترانزیستورها در ناحیه های مورد نظر خود، مانند ناحیه فعال برای تقویت، عمل می کنند. بایاس دقیق برای عملکرد، پایداری و خطی بودن تقویت کننده ضروری است.

 $V_d = -314.1 \, uv$  is applied to prevent any premature saturation.



| N | DDE | VOLTAGE    | N | ODE | VOLTAGE   | N | ODE  | VOLTAGE  | N | ODE  | VOLTAGE    |
|---|-----|------------|---|-----|-----------|---|------|----------|---|------|------------|
| , | 1). | -157.1E-06 | ( | 2)  | 157.1E-06 | ( | 3)   | -1.0496  | ( | 4)   | 14.4540    |
| Ì | 5)  |            | ì | 6)  | 14.3420   | Ì | 7)   | -13.9310 | ì | 8)   | -13.7450   |
| ( | 9)  | -14.4640   | ( | 10) | -14.9920  | ( | 11)  | -14.9920 | ( | 12)  | 5265       |
| ( | 13) | 5263       | ( | 14) | -14.2900  | ( | 15)  | -14.9340 | ( | 16)  | -1.1909    |
| ( | 17) | .5834      | ( | 18) | .0348     | ( | 19)  | 5789     | ( | 20)  | -15.0000   |
| ( | 21) | 0040       | ( | 22) | 592.6E-06 | ( | 23)  | .0052    | ( | 24)  | -14.9020   |
| ( | 25) | 15.0000    | ( | 26) | -15.0000  | ( | 100) | 0.0000   | ( | 101) | -314.1E-06 |

VOLTAGE SOURCE CURRENTS

NAME CURRENT

Vcc -1.841E-03 Vee 1.841E-03

TOTAL POWER DISSIPATION 5.52E-02 WATTS

به جای ذکر تمامی اطلاعات نقاظ کار در اینجا، در جدول زیر جریان کلکتور (به میکروآمپر) هر ترانزیستور موجود در مدار تقویت کننده عملیاتی 741 را فهرست کرده ایم. این جریان ها با سطوح جریان محاسبه شده با استفاده از تحلیل دستی در کتاب سدرا و اسمیت مقایسه شده اند. همان طور که مشخص است، بین دو نتایج ارتباط معقولی وجود دارد.

| Transistor | Hand        | Spice | Transistor | Hand | Spice |
|------------|-------------|-------|------------|------|-------|
| $Q_1$      | 9.5         | 7.68  | $Q_{13B}$  | 550  | 658   |
| $Q_2$      | 9.5         | 7.71  | $Q_{14}$   | 154  | 170   |
| $Q_3$      | 9.5         | 7.59  | $Q_{15}$   | 0    | ~0    |
| $Q_4$      | 9.5         | 7.63  | $Q_{16}$   | 16.2 | 17.1  |
| $Q_5$      | 9.5         | 7.55  | $Q_{17}$   | 550  | 644   |
| $Q_6$      | 9.5         | 7.56  | $Q_{18}$   | 165  | 198   |
| $Q_7$      | 10.5        | 10.8  | $Q_{19}$   | 15.8 | 16.2  |
| $Q_8$      | 19          | 14.8  | $Q_{20}$   | 154  | 168   |
| $Q_9$      | 19          | 19.4  | $Q_{21}$   | 0    | ~0    |
| $Q_{10}$   | 19          | 19.6  | $Q_{22}$   | 0    | ~0    |
| $Q_{11}$   | <b>73</b> 0 | 732   | $Q_{23}$   | 180  | 213   |
| $Q_{12}$   | <b>73</b> 0 | 708   | $Q_{23}$   | 0    | ~0    |
| $Q_{13A}$  | 180         | 215   |            |      |       |

DC collector currents of the 741 circuit in uA as computed by hand analysis and by Spice.

## دياگرام بود تقويت كننده عملياتي UA741

برای تحلیل پاسخ فرکانسی تقویتکننده عملیاتی UA741 بدون جبرانسازی، شبیه سازی دیاگرام بود را انجام دادیم تا دیاگرام های بهره و فاز را در یک بازه فرکانسی وسیع مشاهده کنیم. هدف این تحلیل، درک عملکرد اولیه تقویت کننده بدون هیچ مکانیزم جبرانسازی است.

تقویت کننده عملیاتی UA741 به طور داخلی با استفاده از جبرانسازی میلر برای اطمینان از پایداری در بدترین سناریوها، مانند زمانی که ضریب فیدبک B برابر با B (فیدبک واحد) است، جبرانسازی شده است. با این حال، برای این شبیه سازی اولیه، تقویت کننده را بدون این جبرانسازی داخلی بررسی می کنیم تا مسائل احتمالی و رفتار ذاتی مدار را شناسایی کنیم.

در طول تحلیل نمودار بودی، با چالشی مهم مواجه شدیم. اولین خازن پارازیتی داخلی که قبلاً در مدار تعریف شده بود، در حدود 160 گیگاهرتز کوتاه می شود. این فرکانس بالا از محدوده واقعی پیاده سازی ترانزیستورهای BJT در تقویت کننده ها فراتر رفته و در سناریوهای واقعی اتفاق نمی افتد.

#### عليرغم اين محدوديت، توجه به جزئيات زير مهم است:

- در فرکانسهای پایین تر، تقویت کننده با بهرهای ثابت در باند میانی ویژگیهای بهره مورد انتظار را نشان میدهد.
- با افزایش فرکانس، به نقطهای نزدیک میشویم که خازن پارازیتی اول شروع به تأثیرگذاری قابل توجهی میکند.
- حدود 160 گیگاهرتز، این خازن پارازیتی اتصال کوتاه می شود و منجر به کاهش سریع بهره در باند میانی می شود. این پدیده نشان دهنده انتقال از باند میانی به باند فرکانس بالا است که در آن بهره شروع به کاهش می کند.

این رفتار فرکانس بالا نشان می دهد که تقویت کننده بدون جبرانسازی در فرکانسهای بسیار بالا در معرض ناپایداری قرار دارد که به دلیل اثرات پارازیتی است. حاشیه فاز پایین (PM) در این ناحیه باعث ناپایداری میشود و نیاز به جبرانسازی برای اطمینان از عملکرد پایدار در بازه فرکانسی مورد نظر را برجسته می کند.

درک جزئیات باند بالا برای طراحی جبرانساز مؤثر است. در مراحل بعدی، جبرانسازی میلر را برای پایدارسازی تقویت کننده اعمال خواهیم کرد و شبیه سازی های بیشتری برای تحلیل عملکرد جبران شده آن انجام خواهیم داد. این

امر به ما امکان میدهد تا درک جامعتری از رفتار تقویتکننده عملیاتی UA741 در بازه فرکانسی عملی به دست آوریم.

# چرا جبرانسازی می کنیم

جبرانسازی در تقویت کننده های عملیاتی برای اطمینان از عملکرد پایدار در بازه وسیعی از فرکانس ها و در شرایط اعمال فیدبک ضروری است. اهداف اصلی جبرانسازی بهبود حاشیه فاز و حاشیه بهره تقویت کننده هستند.

- حاشیه فاز :این مقدار فاز اضافی است که برای رسیدن به شیفت فاز کلی ۱۸۰ درجه در حلقه فیدبک مورد نیاز است، نقطهای که در آن سیستم نوسان می کند. حاشیه فاز بالاتر نشان دهنده پایداری بیشتر و کاهش خطر نوسان است. معمولاً حاشیه فازی بین ۲۰-2۵ درجه برای عملکرد پایدار مطلوب است.
- حاشیه بهره :این میزان افزایشی است که بهره حلقه باز می تواند قبل از ناپایداری سیستم افزایش یابد. این معیار نشان دهنده مقدار تحمل پذیری سیستم در مقابل تغییرات بهره قبل از وقوع نوسان است. حاشیه بهره حداقل 7 دسی بل به طور کلی قابل قبول است.

برای دستیابی به این حاشیههای پایداری، یک خازن جبرانسازی ۳۰ پیکوفاراد بین گره ۱۲ و گره ۸ اضافه کردیم. این جاگذاری اطمینان از امپدانس بالا در هر دو گره را فراهم میکند و بهره منفی را تامین میکند که شرایط میلر را برآورده میکند. خازن میلر به کاهش بهره در فرکانسهای بالا منجر میشود و با جابجایی قطب غالب به فرکانس پایین تر، حاشیه فاز را افزایش داده و تقویت کننده را پایدار میکند.

با اجرای این استراتژی جبرانسازی، اطمینان حاصل می کنیم که تقویت کننده عملیاتی UA741 به طور قابل اعتمادی عمل می کند و عملکرد خود را در بازه فرکانسی مورد نظر حفظ می کند، از نوسانات ناخواسته جلوگیری کرده و ویژگیهای بهره و فاز ثابت را تضمین می کند.



#### Bode Analysis of the UA741 with 30 pF Miller compensation capacitor

#### اثرات فىدىك

فیدبک یک تکنیک موثر در مدارهای تقویتکننده است که برای کنترل پارامترهای مختلف تقویتکننده استفاده می شود. با اعمال فیدبک ، می توانیم به طور قابل توجهی ویژگیهای تقویتکننده را بهبود بخشیم. در اینجا اثرات کلیدی فیدبک بر تقویتکننده عملیاتی UA741 آورده شده است:

## 1. افزایش پهنای باند:

فیدبک پهنای باند تقویت کننده را با کاهش بهره در فرکانسهای بالا افزایش می دهد. این امر منجر به بازه وسیع تری از فرکانسها می شود که در آن تقویت کننده می تواند به طور مؤثر عمل کند. در واقع، حاصل ضرب بهره و پهنای باند ثابت باقی می ماند، بنابراین با کاهش بهره توسط فیدبک ، پهنای باند به طور متناسب افزایش می یابد.

#### 2. كاهش بهره:

اعمال فیدبک منفی، بهره کلی تقویت کننده را کاهش میدهد. در حالی که این ممکن است به نظر
یک عیب بیاید، در واقع خطی بودن را بهبود میبخشد و همچنین اعوجاج را نیز کاهش میدهد.
کاهش بهره کمتر حساس به تغییرات در مقادیر اجزا می کند.

#### 3. بهبود مقاومت ورودى:

فیدبک منفی مقاومت ورودی تقویت کننده را افزایش می دهد. این امر در کاربردهایی که تقویت کننده نیاز به اتصال با منابع با امپدانس بالا دارد مفید است، زیرا اثر بارگذاری بر روی منبع سیگنال را کاهش داده و اجازه می دهد سیگنال به طور دقیق تری تقویت شود.

#### 4. بهبود مقاومت خروجي:

فیدبک مقاومت خروجی تقویت کننده را کاهش میدهد، و آن را بیشتر قادر به هدایت بارهای با امپدانس پایین تر می کند. این امر توانایی تقویت کننده در انتقال توان به بار را با کاهش تضعیف سیگنال و بهبود تنظیم ولتاژ افزایش میدهد.

Applied Feedback: RF = 100 K $\Omega$ , R = 5 K $\Omega$ 



با اعمال این فیدبک به تقویتکننده عملیاتی UA741 ، یک تقویتکننده پایدارتر به دست می آوریم. بهبود در پهنای باند، مقاومتهای ورودی و خروجی، و خطی بودن تضمین میکند که تقویتکننده در طیف وسیعی از کاربردها عملکرد خوبی دارد و عملکرد یکنواخت خود را حفظ میکند.

# تحليل پاسخ پله

پاسخ پله یک تقویتکننده عملیاتی یک جنبه مهم از عملکرد دینامیکی آن است. با تحلیل پاسخ پله، می توانیم بفهمیم که تقویتکننده چگونه به یک تغییر ناگهانی در ورودی واکنش نشان می دهد، که این اطلاعات درباره سرعت، پایداری، و رفتار گذرای آن فراهم می کند .برای تعیین پاسخ پله، یک سیگنال ورودی پلهای به تقویتکننده اعمال می شود و خروجی حاصل در طول زمان مشاهده و ترسیم می شود. ویژگی های کلیدی مانند زمان صعود، زمان نزول، بیش جهش، و تأخیر تحلیل می شوند تا عملکرد تقویت کننده ارزیابی شود.



در شبیهسازی ما، موارد زیر مشاهده شد:

- 1. بدون اورشوت: عدم وجود اورشوت در پاسخ پله نشاندهنده پایداری تقویت کننده است و نشان می دهد که تقویت کننده در پاسخ به تغییر ناگهانی ورودی دچار نوسانات اضافی نمی شود. این ویژگی مطلوبی است زیرا نشان می دهد که تقویت کننده می تواند به سرعت به مقدار نهایی خود برسد بدون اینکه ناپایداری نشان دهد.
- 2. زمان صعود: زمان صعود که زمانی است که خروجی از مقدار پایین به مقدار بالا منتقل می شود که در این تفویت کننده مناسب است. این نشان می دهد که تقویت کننده قادر است به سرعت به سیگنال ورودی افزایش یافته پاسخ دهد، که آن را برای کاربردهای فرکانس بالا که نیاز به پردازش سریع سیگنال دارند، مناسب می سازد.
- 3. زمان نزول: زمان نزول که زمانی است که خروجی از مقدار بالا به مقدار پایین منتقل می شود که در این تفویت کننده بیشتر از زمان صعود مشاهده شد. این نشان می دهد که تقویت کننده زمان بیشتری برای پاسخ به سیگنال ورودی کاهش یافته نسبت به افزایش یافته نیاز دارد. این عدم تقارن می تواند به دلیل تفاوت در پاسخ دهی مدار داخلی به انتقالات مثبت و منفی باشد.
- 4. تأخیر خاموشی: تأخیر خاموشی نشاندهنده کمی تأخیر در پاسخ مدار پس از برداشتن سیگنال ورودی است. این تأخیر می تواند عملکرد تقویت کننده را در کاربردهایی که نیاز به زمان بندی دقیق و ویژگیهای خاموشی سریع دارند، تحت تأثیر قرار دهد.

تحلیل پاسخ پله مهم است زیرا دید جامعی از رفتار گذرای تقویت کننده فراهم می کند، که به ما اجازه می دهد:

- **ارزیابی پایداری:** اطمینان از اینکه تقویتکننده دچار **اورشوت** یا نوسان نمی شود، که می تواند به اعوجاج سیگنال یا نایایداری در کاربرد منجر شود.
- **ارزیابی سرعت:** تعیین اینکه تقویتکننده چقدر سریع می تواند به تغییرات سیگنال ورودی پاسخ دهد، که برای کاربردهای فرکانس بالا و سوئیچینگ بسیار مهم است.
- شناسایی تأخیرها: شناسایی هرگونه تأخیر ذاتی در پاسخ تقویتکننده، که می تواند بر عملکرد آن در کاربردهایی که نیاز به زمان بندی دقیق دارند، تأثیر بگذارد.

#### محدودیت slew-rate

یکی از ویژگیهای مهم در رفتار اپآمپ که معمولاً محدود کننده عملکرد فرکانسهای بالای مدارهای اپآمپ است، محدود کنندگی slew-rate است. با اتصال اپآمپ بصورت فیدبک واحد و اعمال یک پالس ولتاژ بزرگ به ورودی آن، می توان به وضوح slew-rate در انحرافات مثبت و منفی این اپآمپ را نمایش داد.

شروع از سطح پایینی حدود -5 ولت و به سرعت افزایش به +5 ولت یک نانوثانیه بعد از آن، تا 30 میکروثانیه در آنجا بماند و سپس دوباره به سطح -5 ولت یک نانوثانیه بعد برگردد. در زمان باقی مانده ، در سطح پایینی -5 ولت باقی بماند. تحلیل time domain برای محاسبه پاسخ مدار اپآمپ در یک بازه 100 میکروثانیه با استفاده از فاصله نمونه بر داری 0.1 نانوثانیه اعمال شده است.



Circuit arrangement for computing op amp positive- and negative-going slew-rate limits.

هر دو پالس ورودی به تقویتکننده و پاسخ خروجی آن نشان داده شدهاند. در اینجا مشاهده می شود که بخش مثبت سیگنال خروجی شکل بسیار متفاوتی نسبت به بخش منفی آن دارد. به جای افزایش آرام به هنگام سیگنال مثبت، در ابتدا یک پرش کوچک در ولتاژ خروجی 2.2 ولت مشاهده می شود، که پس از آن خروجی به طور ثابت در سطح – 2.8 ولت برای 3.6 میکروثانیه باقی می ماند، سپس به صورت خطی به +5 ولت در 18.2 میکروثانیه افزایش می یابد. بنابر این، slew-rate مثبت به حدود +0.55 ولت بر ثانیه تخمین زده می شود.

پاسخ منفی بیشتر به چیزی شبیه است که انتظار میرود، یعنی کاهش یکنواخت از +5 ولت به -5 ولت. به عبارت دیگر، slew-rate منفی به حدود -0.39 ولت بر ثانیه تخمین زده شده است.



Input and output transient voltage waveforms of the 741 op amp circuit connected in a unitygain configuration. Both the positive-going and negative-going slew-rate limits of the op amp is evident from these results.

## تعیین مقاومت ورودی و خروجی

برای تعیین دقیق مقاومتهای ورودی و خروجی تقویتکننده عملیاتی UA741 ، لازم است نسبت ولتاژ به جریان در گرههای مربوطه را اندازه گیری کنیم. این کار با اعمال یک سیگنال سینوسی کوچک و اندازه گیری ولتاژ و جریان پیک تا پیک تا پیک تا پیک تا پیک اصل در هر دو گره ورودی و خروجی انجام می شود.

## روش اندازهگیری مقاومت ورودی:

1. اعمال سیگنال سینوسی: یک سیگنال سینوسی با دامنه کوچک را در گره ورودی تقویت کننده اعمال میکنیم. سیگنال باید به اندازهای کوچک باشد که اطمینان حاصل شود که عملیات به طور خطی انجام می شود اما به قدری بزرگ باشد تا ولتاژها و جریانهای قابل اندازه گیری ایجاد کند.

## 2. اندازه گیری ولتاژ و جریان پیک تا پیک:

- ٥ ولتاژ پيک تا پيک در گره ورودي را اندازه گيري ميکنيم.
- جریان پیک تا پیک ورودی به گره ورودی را اندازهگیری میکنیم.

#### 3. محاسبه مقاومت ورودى:

با استفاده از فرمول  $R_{in} = \frac{V_{in} (p-p)}{I_{in} (p-p)}$  مقاومت ورودی را محاسبه میکنیم .این نسبت مقاومت دیده شده توسط سیگنال ورودی را به ما می دهد و نشان دهنده میزان بار تقویت کننده بر روی منبع تغذیه است.

## روش اندازهگیری مقاومت خروجی:

1. **اعمال سیگنال سینوسی:** به طور مشابه، یک سیگنال سینوسی با دامنه کوچک را در ورودی اعمال می کنیم تا تقویت کننده به کار بیفتد.

# 2. اندازه گیری ولتاژ و جریان پیک تا پیک:

- o ولتاژ پیک تا پیک در گره خروجی را اندازه گیری میکنیم.
- جریان پیک تا پیک در گره خروجی را اندازه گیری میکنیم.

#### 3. محاسبه مقاومت خروجي:

مقاومت خروجی را محاسبه میکنیم .این نسبت مقاومت مقاومت  $R_{out} = \frac{V_{out}(p-p)}{I_{out}(p-p)}$  مقاومت میکنیم .این نسبت مقاومت دیده شده توسط بار متصل به خروجی تقویت کننده را فراهم می آورد و نشان دهنده توانایی تقویت کننده در بار گذاری بارهای با امپدانس مختلف است.

## اهمیت مقاومتهای ورودی و خروجی

درک مقاومتهای ورودی و خروجی یک تقویتکننده عملیاتی برای چندین دلیل مهم است:

• مقاومت ورودی: مقاومت ورودی بالا مطلوب است زیرا اطمینان میدهد که تقویت کننده بار قابل توجهی بر منبع سیگنال ندارد، که امکان تقویت دقیق سیگنال را فراهم می کند. این امر به ویژه در کاربرد هایی که شامل منابع با امپدانس بالا هستند، اهمیت دارد.

• مقاومت خروجی: مقاومت خروجی پایین مفید است زیرا به تقویت کننده این امکان را می دهد که بارهای با امپدانس پایین را به طور مؤثر بارگذاری کند بدون اینکه تضعیف سیگنال قابل توجهی داشته باشد. این امر تضمین می کند که انتقال توان به بار بهینه باشد.



#### Voltage and Current measurements at input and output nodes.

بر اساس اندازه گیریها، مقاومت ورودی برابر با 2.35 مگااهم و مقاومت خروجی برابر با 106 اهم میباشد که با استفاده از اعمال فیدبک های مختلف قابل تغییر است.



## References

Sedra, A. S., & Smith, K. C. (2014). *Microelectronic Circuits* (7th ed.). Oxford University Press.

Roberts, G. W., & Sedra, A. S. (1996). *Spice for Microelectronic Circuits* (1st ed.). Oxford University Press.