

# دانشگاه صنعتی امیر کبیر دانشکده مهندسی کامپیو تر و فناوری اطلاعات

جزوه درس

معاری کامپیوتر

Computer Organization & Design

نسخه ۵٫۱

گروه تدریسیاری

بهار ۱۳۹۶

|     | فهرست                                          |
|-----|------------------------------------------------|
| ٧   | فصل اول: مروری بر مدار منطقی و حافظههای رایانه |
| ٨   | Latch/Flip Flop                                |
| ٩   | Flip Flop                                      |
| ١٠. | RS-Flip Flop                                   |
| ١٠. | D-Flip Flop                                    |
| ١٠. | JK-Flip Flop                                   |
| ۱۱  | مقایسهی مدارهای سنکرون و اَسنکرون              |
| ۱۲  | Decoder                                        |
| ۱۳  |                                                |
| ۱۳  | Encoder                                        |
| ۱۳  | Encoder اولویت دار                             |
| 14  |                                                |
| 14  |                                                |
| ۱۵  |                                                |
| 18  |                                                |
| 18  | RANDOM ACCESS MEMORY (RAM)                     |
| ۱۸  | ROM                                            |
| ۱۹  |                                                |
| ۲۲  | Verilog                                        |
| ۲۸  | ::Module Instantiation                         |
| ٣١. | تعريف حافظه:                                   |
| ٣٢  | دسترسی به بیت ها:                              |
| ٣٢  | سلسله مراتب حافظه                              |
| ٣۶  | حافظهی نهان                                    |
|     | سیاست جایدهی و انواع حافظهی نهان               |
|     | الف) حافظههای نهان نگاشت مستقیم:               |
|     | ب) حافظههای نهان انجمنی:                       |
|     | پ) طراحی مداری حافظههای نهان:                  |
|     | سياست جايگزيني                                 |
|     | TLB                                            |
| ۵٣  | برآورد کارایی                                  |

| ۵۳ | تفاوت کارایی و بازدهی عملیاتی                                                     |
|----|-----------------------------------------------------------------------------------|
| ۵۴ | كنفرانس هاى جهاني                                                                 |
| ۵۴ | تبيين اهميت موضوع                                                                 |
| ۵۵ | وابستگی زمان اجرا به عوامل                                                        |
| ۵۶ | СРІ                                                                               |
| ۵۸ | IPC                                                                               |
| ۵۸ | سه يارامتر اساسي                                                                  |
| ۵۹ | MIPS                                                                              |
| ۶۱ | دو سبک طراحی                                                                      |
|    | RISC & CISC                                                                       |
|    | قانون آمدال                                                                       |
|    | - عرق المنطقة Benchmark                                                           |
|    | بستر ارتدیس Eenemma میں۔۔۔۔۔۔<br>فصل دوم: ALU۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔۔ |
|    | حمع كننده ها:                                                                     |
|    | جمع دننده ها:<br>Quarter Adder:                                                   |
|    | :Quarter Adder                                                                    |
|    | :Half-Adder                                                                       |
|    | جمع کنندهی آبشاری (Ripple-Adder)                                                  |
|    |                                                                                   |
|    | Carry Look-ahead Adder (CLA):جمع کننده با پیشبینی بیت نقلی:                       |
|    | اشکال مدار توصیف شده برای Carry Look-ahead Adder:                                 |
|    | جمع کنندهی انتخابی (Carry Select Adder)                                           |
| YF |                                                                                   |
| Υλ | ضرب کنندهها :                                                                     |
| γ٩ | ضرب کننده ترتیبی:                                                                 |
|    | ضرب کننده آرایه ای                                                                |
|    | ضرب کننده بوث(Booth Algorithm/Multiplier)                                         |
|    | الگوريتم بوث:                                                                     |
| λλ | تقسیم کننده:                                                                      |
| 11 | اعداد اعشاری                                                                      |
| 91 | مميز ثابت(fixed point)                                                            |
| 91 | مميز شناور(floating point)                                                        |
| ٩٧ | مقايسه مميز شناور با مميز ثابت                                                    |

| ٩٨    | محاسبات اعداد اعشاری ممیز شناور                             |
|-------|-------------------------------------------------------------|
| ۸     | الگوريتم جمع/تفريق اعداد اعشاري                             |
| 1 • • | الگوريتم ضرب اعداد اعشاري                                   |
| 1 • 1 | الگوريتم تقسيم اعداد اعشاري                                 |
| 1.4   | نمایش BCD (دهدهی کدشده به صورت باینری Binary Coded Decimal) |
| 1.4   | محاسبات بر مبنای نمایش BCD                                  |
| 1.4   | جمع BCD                                                     |
| ١٠۵   | تفريق BCD                                                   |
| ۱۰۵   | ضرب BCD                                                     |
| 1.5   | تقسیم BCD                                                   |
| 1 • 9 | فصل سوم:Control Unit (واحد كنترل)                           |
| 11.   | انواع ماشین ها:                                             |
| 111   | شیوه های آدرس دهی:                                          |
| ١٧    | انواع دستورات:                                              |
| ١٨    | طراحی واحد کنترل:                                           |
| ۲۰    | دستورات حافظهای:                                            |
| ٢٣    | خط لولهخط لوله                                              |
| ۲۳    | یر داز ش مواز ی:                                            |
|       | دیدگاههای مختلف تقسیم بندی پردازش موازی:                    |
| 74    | تقسیم بندی Flynn                                            |
| 74    | نوعی دیگر از تقسیم بندی پردازش موازی:                       |
| 74    | ساختار خط لوله(نگاهی ساده):                                 |
| ۲۵    | خط لوله حسابى:                                              |
| ۲۵    | خط لوله دستور العمل:                                        |
| 79    | بررسی یک مشکل در این روش:                                   |
| ٣٠    | نقاط ضعف روش pipeline                                       |
| ٣١    | واحد کنترل- سیم بندی شده (Hard-wired):                      |
| 177   | ویژگیها:                                                    |
| 188   | کنترل برنامه پذیر (Microprogrammed Control Unit):           |
| ٣٤    | ريزبرنامه (Microprogram):                                   |
| 184   | ريزدستورالعمل (Microinstruction):                           |
|       | حافظه کنتر لی (Control Storage: CS):                        |
| 184   | حافظه کنترلی نوشتنی (Writable Control Storage):             |

| 174 | ريزبرنامەنويسى پويا (Dynamic Microprogramming): |
|-----|-------------------------------------------------|
| 184 | توالی گر (Sequencer):                           |
| 184 | انواع توالیها:                                  |
| ١٣۵ | توالى ريزدستورالعملها                           |
|     | نگاشت دستورالعملها:                             |
| 179 | فیلدهای ریزعملگر                                |
| 147 | نحوهی تشخیص توالی اجرای ریزدستورالعمل ها:       |
| 144 | ريز دستورالعملهاي نمادين                        |
| 140 | قالب افقی و عمودی ریزدستورالعملها               |
| ١۴۵ | نانوحافظه و نانو دستورالعمل                     |
|     | ورودی / خروجی                                   |
| ۱۵۰ | شيوهي انتقال اطلاعات:                           |
| ١۵۴ | وقفه و I/O :                                    |
| ١۵٩ | ضمیمه۱:آشنایی با نرم افزار ModelSim, SimWattch  |
|     | ModelSim                                        |
| 18. | طریقه نصب و راه اندازی نرم افزار ModelSim       |
| 188 | آشنایی با محیط نرمافزار و شیوه کار با آن        |
| 189 | Sim-Wattch                                      |
| 189 | معرفی برنامه sim-wattch :                       |
|     | طريقه نصب برنامه sim-wattch :                   |
| 189 | نحوه کارکردن با شبیه ساز :                      |
| 177 | ضميمه ٢:سوالات نمونه                            |

# فصل اول مروری بر مدار منطقی و حافظههای رایانه

# و حافظههای رایانه

در این بخش در ابتدا یادآوری مختصری از درس مدار منطقی میشود سپس با زبان verilog آشنا میشویم که برای استفاده از آن برنامه ModelSim پیشنهاد میشود که در ضمیمه ۱ به طور جامعی مورد بررسی قرار گرفته است.

سپس با حافظههای رایانه اشنا میشویم. در ابتدا حافظهها را بر اساس سرعت و هزینه در سلسله مراتب حافظه مورد بررسی قرار میدهیم و سپس میکوشیم تا با کمترین هزینه بیشترین سرعت را داشته باشیم. همانطور که میدانید حافظه اصلی ارزان اما سرعت آن کم است پس برای اینکه سرعت را بالا ببریم مقداری حافظه پرسرعت را میان حافظه اصلی و پردازشگر قرار میدهیم(cashe) و میکوشیم با شیوههای مختلف این ارتباط را سریعتر کنیم

سپس فاکتورهای کارایی یک سیستم مورد بررسی قرار می گیرد.

جزوه معماری  $\Lambda$ 

# Latch/Flip Flop

در مدار زیر می توانیم یک بیت اطلاعات ذخیره کنیم. اما هنگامی که مقدار داده شد دیگر نمی توان مقدار ذخیره شده را تغییر داد.

| ١ |     |  |
|---|-----|--|
|   |     |  |
|   | A.T |  |
|   |     |  |
|   |     |  |
|   | 2   |  |
|   | NOT |  |

در مدار روبه رو می توان اطلاعات نیز ذخیره کرد، جدول صحت آن به شکل زیر است:

| S | R |          |
|---|---|----------|
| 0 | 0 | نوشتن ٠  |
| 0 | 1 | حافظه ای |
| 1 | 0 | نوشتن ۱  |
| 1 | 1 |          |

به این مدار Latch می گویند.

| <u>s</u> | 0 R2 | AND2 | NOT I |  |
|----------|------|------|-------|--|
|          |      |      | 2 NoT |  |

|          | R | S |
|----------|---|---|
| تصادفی   | 0 | 0 |
| نوشتن ۱  | 1 | 0 |
| نوشتن ٠  | 0 | 1 |
| حافظه ای | 1 | 1 |

معمولاً رایج است که مدار Latch را با nand و nor میسازند.



|          | R | S |
|----------|---|---|
| تصادفی   | 0 | 0 |
| نوشتن ٠  | 1 | 0 |
| نوشتن ۱  | 0 | 1 |
| حافظه ای | 1 | 1 |

در هر دو حالت ۰-۰ را تصادفی نامیدیم زیرا چنانچه از این حالت به حالت حافظ های برگردیم نتیجه معلوم نیست و می گویند که Race پیش آمده است.

#### : Flip Flop

قادر به ذخیره سازی یک بیت اطلاعات است و برای هماهنگ سازی پالس ساعت نیز دارد.



همانطور که مشهود است تنها زمانی مقدار نوشته می شود که c=1 باشد.

در کل برای سادگی طراحی تغییرات المانهای حافظه همزمان است.

فلیپ فلاپی که مدارش را در بالا دیدید حساس به سطح مثبت است، در کل بر اساس این نوع تقسیم بندی به شکل زیر میرسیم.



در شکل سمت راست فلیپ فلاپ حساس به سطح و در شکل سمت چپ فلیپ فلاپ حساس به لبه نمایش داده شده است. فلیپ فلاپها انواع مختلف دارند که به شرح زیر است:

**RS-Flip Flop** 

| S | SET | Q |   |
|---|-----|---|---|
| > |     |   |   |
| R | CLR | Q | 0 |

|   | Inputs |   | Out | puts |           |
|---|--------|---|-----|------|-----------|
| S | R      | C | Q   | Q'   | Comments  |
| 0 | 0      | 1 | Q   | Q'   | No change |
| 0 | 1      | 1 | 0   | 1    | RESET     |
| 1 | 0      | 1 | 1   | 0    | SET       |
| 1 | 1      | 1 | 2   | ?    | Invalid   |

### **D-Flip Flop**

| D | " Q              |
|---|------------------|
| > |                  |
| C | $\overline{Q}$ o |

| Inp | uts | Out | puts |          |
|-----|-----|-----|------|----------|
| D   | С   | Q   | Q'   | Comments |
| 0   | 1   | 0   | 1    | RESET    |
| 1   | 1   | 1   | 0    | SET      |

### JK-Flip Flop

| J | SET | Q              |   |
|---|-----|----------------|---|
| > |     |                |   |
| K | CLR | $\overline{Q}$ | 0 |

|          | outs | Out | Inputs |   |   |  |
|----------|------|-----|--------|---|---|--|
| Commer   | Q'   | Q   | C      | K | J |  |
| No chang | Q′   | Q   | 1      | 0 | 0 |  |
| RESET    | 1    | 0   | 1      | 1 | 0 |  |
| SET      | 0    | 1   | 1      | 0 | 1 |  |
| Toggle   | Q    | Qʻ  | 1      | 1 | 1 |  |

برای جلوگیری از حالت race و به وجود آمدن مقدار تصادفی برای پالس ساعت دو بازه ی زمانی  $t_s$  و  $t_s$  تعریف می شود که در این بازه مقدار ورودی فلیپ فلاپ نباید تغییر کند.



Setup time: کمترین بازهی زمانی که مورد نیاز است ورودی قبل از گذار پالس ساعت پایدار باشد.

Hold time: کمترین بازهی زمانی که مورد نیاز است ورودی بعد از گذار پالس ساعت پایدار باشد.

# مقایسهی مدارهای سنکرون و آسنکرون

| مدارهای آسنکرون             | مدارهای سنکرون                                 |
|-----------------------------|------------------------------------------------|
| سرعت اين مدارها بالاست.     | امکان قطع شدن مدار در آن وجود دارد.            |
| طراحی این مدارات دشوار است. | هم شنوایی ۱ رخ می دهد. (به خاطر حجم بالای سیم- |
| توان مصرفی پایین.           | ها)                                            |
|                             | مصرف سيم بالا مىرود.                           |
|                             | مشکل تاخیر وجود دارد. (سیمهای نزدیکتر زودتر    |
|                             | کلاک میخورند*)                                 |
|                             | مدار گرم میشود.                                |
|                             | طراحی این مدارها نسبتا ساده است.               |
|                             |                                                |

\* برای رفع مشکل تاخیر کلاک در مدارهای سنکرون از H-Tree استفاده میکنند.

۱ CROSS TALK، یعنی مقدار سیمهای همسایه روی هم تاثیر می گذارد.



شکل ۱ نمونهای از H-Tree

#### **Decoder**

رمزگشا: این گونه عمل می کند که n خط ورودی دارد و بر حسب عدد ورودی یکی از  $2^n$  خط خروجی n ورودی) فعال شده و مابقی غیر فعال می شوند.



همیشه یک خروجی فعال و مابقی غیر فعال هستند، خروجی فعال خروجی است که کد آن در ورودی داده شده است.

Active High  $\rightarrow$  مفر وباقی صفر کروجی یک و باقی صفر

Active Low  $\rightarrow$  یک خروجی صفر و باقی یک



بـا اســتفاده از Decoder (Active High) و گیــت Or یــا Decoder (Active Low) و گیــت And هــر تــابع منطقیای قابل پیاده سازی است.

#### **Decoder with Enable Input**

در این نوع Decoder خط ورودی En مشخص می کند که آیا خروجیای فعال باشد یا خیر.



عادی Decoder عادی  $\leftarrow$  En = 1



#### **Encoder**

رمز کننده: در هر لحظه یک ورودی فعال است و مابقی غیـر فعـال و در خروجـی کـد شـدهی ورودی فعـال را خواهیم داشت.

همانند Decoder دو منطق Active Low و Active Low دارد.

#### Encoder اولویت دار

برای ورودیها هم اولویت قائل میشویم، به این ترتیب دیگر لزومی ندارد که در ورودی تنها یک خط فعال باشد. در خروجی خط z فعال باشد. در خروجی خط z فعال میشود.

# MUX

تسهیم کننده:  $2^n$  خط ورودی و n خط انتخاب دارد و یک خط خروجی، بنا بر ورودی انتخاب خط ورودی را به خروجی منتقل می کند.





# **Demux**

در حقیقت همان Decoder با ورودی Enable است.



سوال: تفاوت Demux و Decoder در چیست؟

البته تفاوتهای زیادی ممکن است به نظر برسد اما آنچه اینجا میخواهیم بگوییم این است که در Decoder یک خروجی فعال و بقیه غیر فعال و مابقی Z هستند اما در Decoder یک خروجی فعال و بقیه غیر فعال هستند.

# Register

ثبات: گروهی از فلیپ فلاپها به عنوان مجموعهی واحد میباشند که n بیت را ذخیره میکنند.





**Shift Register** 

Parallel in-Parallel out

و از انواع دیگر می توان به Serial in-Serial out و Serial اشاره کرد.

- در طراحیها ثبات بدون Load نباید داشته باشیم.
- اگر ثبات output enable باشد می تواند خروجیها را HighZ یا فعال کند. به این ترتیب کار MUX را هم می تواند انجام دهد.
  - در لحظهی بالاروندهی کلاک داریم:

$$\begin{cases} if \ load = 0 \rightarrow 0 = Z \\ if \ load = 1 \rightarrow 0 = 1 \end{cases}$$

#### **Tri-State Buffer**

برای اتصال خروجیها به هم از Tri-State یا MUX استفاده می کنیم. خروجی این قطعه میتواند علاوه بر دو حالت ادرای حالت سومی باشد که عملا بصورت امپدانس بالا و یا حالت قطع عمل میکند.



# **RANDOM ACCESS MEMORY (RAM)**

شاید بهتر بود نام این حافظه را Direct Access Memory می گذاشتند چرا که می توانیم با داشتن آدرس هر خانهی حافظه به طور مستقیم به محتویات آن دسترسی پیدا کنیم. این حافظه از تعدادی خانه یا سلول تشکیل شده است و هر خانه، قابلیت نگهداری یک داده را دارد. هریک از این خانهها با آدرسی منحصر به فرد مشخص می شود. آدرس اولین خانه حافظه، صفر است و آدرس هر خانه، یک واحد از خانهی قبلی اش بیشتر است، هر آدرس حافظه، قابلیت نگهداری یک یا چند بایت را دارد.

شكل ۲ RAMها

دادههای موجود در RAM قابل پاک شدن و جایگزینی با دادههای دیگر هستند و هر نوع وقفهای در جریان برق رایانه، موجب از بین رفتن دادههای موجود در RAM می شود. البته در نوع خاصی از RAMها قابلیت نگهداری داده برای زمان طولانی تر وجود دارد. استفاده از این نوع حافظهها، برای نگهداری موقت اطلاعات تا زمان پردازش یا انتقال نتایج به بیرون از رایانه و یا ذخیره در حافظههای جانبی است. دادههای مورد نیاز پردازنده ابتدا وارد RAM شده و سپس پردازش روی آنها صورت می گیرد. به RAM، حافظه خواندنی و نوشتنی (RWM) هم میگویند.

از نظر تکنولوژی ساخت، دو نوع RAM وجود دارد:

- (DRAM) Dynamic RAM .1
  - (SRAM) Static RAM .7

DRAM نسبت به SRAM دارای سرعت دسترسی پایین تر و هزینه ی ساخت کمتر است. در این نوع حافظه اطلاعات باید به طور مرتب تجدید شوند وگرنه از بین خواهند رفت (البته این کار به صورت خودکار صورت می گیرد). از DRAMها در ساخت حافظه ی اصلی استفاده می شود. به خاطر هزینه ی بالای DRAM معمولا در حافظه ی نهان از آن استفاده می شود و حافظه های با حجم بالا معمولا DRAM هستند.

ساختار داخلی SRAM و DRAM در شکلهای زیر آمده است.



# در جدول زیر مقایسهی این دو نوع RAM آمده است.

#### جدول ۱ مقايسهي SRAM , DRAM

| مزايا                                         | معایب                                                 | RAM  |
|-----------------------------------------------|-------------------------------------------------------|------|
| هزینهی کم<br>چگالی بیتی بیشتر                 | نیاز به Refresh دارد<br>توان مصرفی بالا<br>سرعت پایین | DRAM |
| توان کم<br>سرعت بالا<br>نیاز به Refresh ندارد | هزینهی زیاد<br>چگالی بیتی کمتر                        | SRAM |

- SDRAM (Synchronous DRAM) خوعی از DRAM است که با کلاک پالس SDRAM (Synchronous DRAM) ←
- ⇒ DDR RAM (Double Data Rate RAM) نوعی از DDR RAM نوعی از DDR RAM می کند.

#### **ROM**

حافظهای است فقط خواندنی که محتوی آن یکبار نوشته شده و پس از نصب در کامپیوتر تغییری در آن داده نمیشود.

معمولا از این حافظه برای ذخیره برنامه هائی نظیر bootstrap loader که برای راه اندازی اولیه کامپیوتر مورد نیاز هستند استفاده می شود.

# این حافظه انواع مختلفی دارد:

- ◄ ROM: PROM هایی که هنوز برنامه نویسی نشده و تنها یک بار می توان روی آن نوشت.
- ◄ PROM: EPROM هایی که قابلیت پاک کردن هم دارند( با استفاده از اشعه ماوراء بنفش)
  - خاعت: برای پاک کردن نیاز به ماوراء بنفش نیست و با برق پاک می شود.

اطلاعات باینری بطور دائمی در حافظه ذخیره میشوند و با قطع برق از بین نمی روند.





در این شکل یک ROM با ابعاد  $8 \times 32$  آورده شده است که برای برنامه نویسی میبایست فیوز خط مربوطه را بسوزانیم.

# **Content Addressable Memory (CAM)**

تا به حال به طرز کار حافظه ی انسان دقت کردهاید؟ اغلب با دیدن یک تصویر ناقص، بلافاصله کامل آنرا به خاطر می آورید، یا با دیدن تصویر یک شخص سریعا نام او را می گویید، یا با خواندن یک متن سریعا تمامی مطالب مربوط به آن را به ذهن می آورید. در واقع ذهن انسان یک نوع حافظه ی آدرسده ی شده بر اساس محتواست مربوط به آن را به ذهن می آورید. در واقع ذهن انسان یک نوع حافظه ی آدرسده ی شده بر اساس محتواست در این نوع حافظه، با دادن محتوای یک خانه از حافظه، بلافاصله آدرس آن به عنوان خروجی داده می شود. یکی از مهم ترین تف وتهای حافظه انسان با حافظه کامپیوتر در نوع آدرس دهی است. در حافظه کامپیوتر اساس کار بر پایه آدرس خانههای حافظه یا آدرس اطلاعات بر روی حافظه دائم است. به عنوان مثال برای دستیابی به یک تصویر یا متن خاص، باید آدرس حافظه یا فایل مربوط به آن تصویر یا متن را داشته باشید. اما با داشتن خود تصویر یا متن نمی توانید

به سادگی آدرس حافظه مربوطه را بیابید. اینجا بود که ایدهی ساخت حافظههایی بوجـود آمـد کـه بتواننـد بـر اساس محتوا جستجو کنند.



10 0 1 1 X X 11 1 0 0 1 1

حافظه های CAM

همانطور که در شکل ملاحظه می کنید در حافظه های قدیمی با دادن آدرس، محتوای آدرس را دریافت می کردیم در حالیکه در حافظه ی CAM با دادن محتوا آدرس داده ی مشابه با داده ی ورودی را پیدا می کنیم. طرز کار حافظه ی CAM به این صورت است که داده ی ورودی همزمان با تمام اطلاعات موجود در حافظه می شود و اگر خود داده در حافظه وجود داشت، می گوییم Match رخ داده است.

| MASK |     |
|------|-----|
| 1    |     |
| 1    |     |
|      |     |
| 2    |     |
|      |     |
|      |     |
|      |     |
|      |     |
|      |     |
|      |     |
|      |     |
|      |     |
|      |     |
|      |     |
|      |     |
|      |     |
|      | 1 1 |
| m-1  | ı I |

شکل ۵ حافظهی CAM

شکل  $\alpha$  حافظه  $\alpha$  المه داشته باشد. می دهد که طول داده ی ورودی آن  $\alpha$  باشد و در حافظه  $\alpha$  کلمه داشته باشد. بیت آم ورودی با بیتهای آم تمام کلمه ها XOR می شود. به وضوح کلمهای مورد نظر ماست که نتیجه ی این XOR برای تمام بیتهای آن صفر باشد. یعنی در واقع  $\alpha$  مقایسه کننده داریم. این تعداد مقایسه گر توان مصرفی را به شدت بالا می برد. به طوری در مورد مقایسه  $\alpha$  و سایر حافظه ها می توان گفت :

توان مصرفی آدرس پذیرها <توان مصرفی آدرس

CAM مساحت مساحت  $\sqrt{2}$  أدرس پذيرها

همانطور که گفته شد پس از XOR، برخی از کلمات کاملا با ورودی برابر میشوند که در این حالت می گوییم Multiple Match رخ داده است. به حالتیکه در آن بیش از یک Match رخ دهد میشود. حالت با تابعی مشخص یکی از این نتایج برگردانده میشود.



شکل ۶ نمای کلی CAM در سیستم

۲ هزینهی سخت افزاری یا HWCost معمولا به هزینه یا مساحت تعبیر میشود. مساحت در واقع متناسب با تعداد ترانزیستورهاست.

#### **Verilog**

کامپیوتر را به سطوح تجریدی تقسیم می کنند.

سه زبان برای سخت افزار داریم:

System C, VHDL, Vrilog

به جند دلیل از Verilog استفاده می کنیم:

Keywordهای سخت افزاری بهتری دارد.

سطوح تجرید مختلف را پشتیبانی می کند.

وقتی با Verilog برنامه نویسی می کنیم فایلی با پسوند v ساخته می شود که محتوایش توصیف سخت افزار است و Modelsim و اصطلاحا می توان آن را شبیه سازی کرد. برای شبیه سازی باید از سیمولاتور استفاده کنیم. ما از استفاده می کنیم.

توجه کنید که در اینجا چیزی به نام برنامه نداریم بلکه در واقع ما یک توصیف مینویسیم.

هر کد Verilog با یک module شروع می شود. ما ژولهای تو در تو نداریم. اما می توان در یک ما ژول، ما ژول ما ژول دیگری را instantiate کرد. در واقع ما ژولها componentهای سخت افزاری اند.

Verilog به C نزدیک است، برای مثال Verilog هـم ماننـد C حسـاس بـه حـروف کوچـک و بـزرگ اسـت. در Verilog هر جمله یا statement باید به '; 'ختم شود غیر از Verilog

کدهای HDL کدهای parallel یا موازی هستند و نه sequential. یعنی همه ی مولفه ها مستقل از هم و موازی با هم کار می کنند. پس ترتیب مهم نیست و همه ی جملات موازی با هم اجرا می شوند.

به عنوان مثال:

module

Declarations
----Parallel Statements

endmodule

قسمت اول در واقع المانهاى مولفه مثل سيم و گيتها و. .. خواهند آمد مثل reg , wire , parameter , input , output , task , function , .... .

در واقع یک سری سمبل تعریف می کنیم تا در قسمت statement از آنها استفاده کنیم.

بسته به نوع سطح تجرید statementهای متفاوتی خواهیم داشت.

Parallel statementها چند نوع دارند:

- Behavioral .\
- Initial statement .a
- Always statement .b
  - Module instantiation . ٢
- a. برای شیئ گرفتن از ماژولهای دیگر
  - Gate instantiation . "
- UDP instantiation(User Defined Primitive) . \*
  - Gate Level .a
  - Switch Level .b

هر گاه احساس کنیم که یک Basic Element در خود verilog نباشد می توان بـا UDP آن را تعریف کرد.

RTL(Register Transform Level/Language) ل Continues Assignment .۵

بعضی از شرکتهایی که FVGA و ICهای برنامه پذیر تولید میکنند، همراه HDL ،IC و سیمولاتور هم تولید میکنند. البته نرم افزارهای ویژوال برای تولید کد هم وجود دارد.

بهتر است همیشه برای نوشتن VHDL دیاگرام بکشیم مثلا در شکل زیر ۴ تا ماژول باید تعریف کنیم. ابتدا ماژولهای ۱ و ۲ و ۳ و در سپس شماره ۴ که باید در آن ۱ و ۲ و ۳ را instantiate کنیم.



شماره 4

چند نکته:

- ۱. UDP خاص کاربر است.
- ۲. در واقع خود UDPو گیتها هم نوعی ماژول هستند.
- ۳. تمام مولفهها به هم وصلند و با هم کار می کنند و هر مولفه به شرط ورودی گرفتن خروجی می دهد.
  - ۴. مدارها باید پایدار باشند که وقتی ورودی گرفت بالاخره به یک حالت stable برسد.

معرفی کلمات کلیدی Verilog :

- reg یعنی رجیستر میخواهیم. ◄
  - ✓ Wire یعنی سیم میخواهم.

اما چرا از اینها استفاده می کنیم؟

اگر نگوییم سیم داریم هم کد کار می کند. در واقع این برای شبیه ساز است تا سمبولها و مولفههای داخل کد را بفهمد و بتواند برای خودش Symbol Table بسازد.

مثال:

: MyOrتوصيف ماژول



بعد از کشیدن شکل میبایست سطح تجرید را مشخص کنیم. (همیشه با سطح گیت کار میکنیم مگر اینکه ذکر کنیم با RTL)

رسم است که ابتدا خروجی ماژول را بنویسند

module MyOr(c, a , b)
 Output c;
 Input a, b;

endmodule

حالا به جای سه نقطه در چند سطح تجرید مینویسیم.

۱. سطح گیت:

اسم ماژول هم اهمییتی ندارد و بیشتر برای سیمولاتور است.

MyOr mo(c, a , b);

۲. سطح RTL :

این همان مفهوم لحیم کاری در سخت افزار است.

assign c = a|b;

عبارت بالا یک Continues Assignment است.

۳. سطح Behavioral:

اجرا شود که t=0 یعنی فقط در t=0 اجرا شود که Always statement میشه استفاده و اجرا می شود اما initial statement کردن ورودی ها به کار می رود.

```
Always به تنهایی خوب نیست چون سیمولاتور را مشغول می کنید برای همین sensitivity list جلوش
           می گذارند (با یرانتز) که هر وقت تغییر کردند، اجرا شود و مثلا در اینجا هر وقت هیا b تغییر کند:
always @ (a or b)
       begin
              c = a|b;
       end
عبارات بین begin و end به صورت ترتیبی اجرا می شوند. دستورات داخل این بلوک نیاز به assign ندارند و
عملا دستورات نرم افزاری اند. توجه کنید که متغییرهایی که در سمت چپ قرار می گیرند باید holder باشند.
                           سیم holder نیست پس در اینجا یک رجیستر هم سر راهش می گذاریم یعنی :
module myor(c , a , b)
       output c;
       input a, b;
       reg c;
always @ (a or b)
       begin
              c = a|b;
       end
endmodule
 در Verilog می توان Hierarchical Abstract Level داشت و چند تا سطح تجرید هم می توان با هم گذاشت.
                 دقت کنید که سر ورودی و خروجی رجیستر گذاشتیم و اینها می توانند دوباره تعریف شوند.
                                                      اگر اسم رجیستر را عوض کنیم مثلا x میگوییم:
always @ (a or b)
begin
       x = a | b
end
assign c=x;
                                                      یک سیم یا input یا output و یا inout است.
                                                                               مثال Full Adder:
module fulladder(s, x, a, b, c)
       output s, x;
       reg s, x;
       input a, b ,c;
       always @ (a or b or c)
       begin
              s = a ^ b ^ c;
              x = (a \& b) | (b \& c) | (c \& a);
endmodule
```

```
RTL:
```

```
assign x = (a \& b) | (b \& c) | (c \& a);
assign s = a \land b \land c;
```

در این حالت RTL، به صورت موازی اجرا میشود. هرگاه عبارات سمت راست تغییر کنند، دستورها موازی با هـم اجرا میشوند.

#### Gate Level:

```
and a1 (w1, b, a);
and a2 (w2, b, c);
and a3 (w3, a, c);
or o1(x, w1, w2, w3);
```

.ميتوان گيتها را دوورودی هم گرفت. در اينجا w1 هم ايجاد شد که اينها را بايد در Declaration بياوريم. xor x1(s, a, b, c); output x, s; input a, b, c; wire w1, w2, w3;

میتوان خط فیدبک هم به همین صورت تعریف کرد.

- 🔾 در سطح گیت نیازی به assign نیست. Assign فقط در RTL استفاده میشود.
- ◄ دقت میکنیم که هر چه به سطوح پایین تر میرویم، جزئیات بیشتری را میبایست توصیف کرد و توصیف
   طولانی تر میشود. برعکس هر چه به سطوح بالاتر میرویم، توصیف راحت تر است.

تمرین: مدار هر یک از موارد زیر را در سطح گیت توصیف کنید. با استفاده از TestBench در محیط ModelSim شبیه سازی کنید.

الف) Decoder 2->4

Encoder 8->3 (

Mux 4X3 -> 1X3 (₹

د) DeMux 1->8

4 bit comparator (6

#### **:**Module Instantiation

```
مثال:
module x:
myor mo1(x, y, z);
گاهی به ازای هر ماژول توصیف شده یک ماژول تست بنچ برای آن مینویسیم که نقیش Input Generator را
  برای آن ایفا کند. در ModelSim هم میتوان اینطور ورودی داد و هم میتوان سیگنالها را تک تک وارد کرد.
Test Bench: مداری که مدار دیگر را تست میکند. بعضی از نرم افزارها ماننـ د ModelSim قابلیت ایجاد این
                                                                                  مدارها را در خود دارند.
             کار بهتر این است که یک ماژول جدا برای TestBench نوشته شود. مثلا TestBench برای FA
module fa(s, x, a, b, c);
endmodule;
module tb (a, b, c);
output a, b, c;
reg a, b, c;
initial
        begin
               a = 1;
               b = 0;
               c = 1;
        end
endmodule
                                              اما این دو را باید به هم متصل کرد. در ادامه ی قبلی میگوییم:
module tester:
        wire p, q, r, m, n;
        fa mfa (m, n, p, q, r);
        tb mtb (p, q, r);
endmodule
برای اینکه به عنوان ورودی به تابع دیگر به ترتیب دلخواه خودمان بدهیم، از call by name استفاده میکنیم.
                                                                                                    مثلا
tb mtb (. c(r), b(q), a(p))
```

با ModelSim موقع شبیه سازی کردن میپرسد که top Module چیست. مثلا در اینجا Tester است. البته در این مورد خودش متوجه میشود وگرنه اگر ماژولها هم سطح بودند، میپرسید.

تذكر: سایت www. opencores. com كدهای توصیفی open دارد.

اگر بخواهیم ورودیهای مختلف و با حالات مختلف بدهیم، میتوانیم از تاخیر(#) استفاده کنیم، یعنی: module tb (a, b, c);

. .

c =1; #5 c=0;

.

این یعنی c را c واحد زمانی دیرتر مساوی صفر قرار دهد و همینطور میتوان مقدار داد یعنی:

#5 c=0; #5 b=0;

وقتی 5# رسید یعنی 5 واحد صبر کن چرا که begin و end حتما sequential اجرا میشود. مثلا بگوییم:

#5 c=0; t=5 #5 b=0; t=10 C=1; t=10 #15 a=0; t=25

پیش فرض واحد زمانی 1 ns است اما directive دارد. همه directiveها با ' شروع میشود. مثلا میگوییم:

(دقت) Timescale 1ns/100ps

'Timescale 1ns

Directiveهای مختلفی وجود دارد. مثلا undefined var یعنی چیزهایی که تعریف نکردیم را مثلا از نوع wire تعریف کنیم و یا:

'Include A. v

گاهی برای تاخیر میخواهیم نایستد. یعنی c=0 t=5 باشد اما دستورات بعدی را همان لحظه ادامه دهد.

دراینجا دو نوع assignment داریم:

- 1. Blocking assignment
- 2. Non-blocking assignment

مثلا در دستورات قبلی از نوع اول است که سیمولاتور می ایستد. برای حالت دوم میگوییم:

#5 b<=0;



حال فرض کیند به جای تمام =های بالا، => بود:



مثلا اگر به جای خط پنجم  $b < \pm 1$  باشد، زمانها a و ۲۰و۲۵ میشود. برای a > 1 میتوان a = 1 باشد، زمانها a = 1 باشد، زمانها a = 1 باشد، زمانها را انجام بده.

در اینجا در مورد =ها، دستورات همزمان انجام میشوند یعنی لزما a=1 نیست، با a=1 قبلی و a=1 میرود. a=1 میرود.

علامت => یعنی موازی باشد و طبیعت سخت افزاری بدهیم.

دقت کنیم که دستورات دنبالهای انجام میشوند.

z و x میشود اما در طراحیها نباید این مورد را داشته باشیم c=x آنگاه c=x میشود اما در طراحیها نباید داشته باشیم)

نکته: اینکه تاخیرها را هنوز سخت افزاری پیاده سازی نکرده اند و چنین کدهایی فقط در سطح شبیه سازیاند.

فرض کنید نیاز داریم چند خط که دنبالهای هستند را به طور موازی اجرا کنیم. میتوان وسط قسمت دنبالهای، fork - join باز کنیم تا موازی اجرا شوند.

begin ... fork ... join .... end;

دستورات داخل fork-join موازی اند و = نیز برای موازی اجرا کردن است ولی فقط برای assignment ولی دستور fork-join برای assignment نیز هست.

#### تع يف حافظه:

| reg a; → 1 bit              |    |    |    |  |  |        |    |
|-----------------------------|----|----|----|--|--|--------|----|
| reg pc [32:1]; →            | 32 | 31 | 30 |  |  | <br>2  | 1  |
|                             |    |    |    |  |  |        |    |
| reg pc[1:32]; $\rightarrow$ | 1  | 2  | 3  |  |  | <br>31 | 32 |

حافظه، آرایهای از

ثبات هاست. مثلا 1KB یعنی ۱۰۲۴\*۸ را انگونه میگوییم:

reg [0:1023] mem [7:0];

یعنی از سلول [7:0] به اندازه 0:1023 تکرار کن، یعنی

| ٧           | ۶ | 43 | ۴ | ٣ | ٢ | 1 | ٠ |
|-------------|---|----|---|---|---|---|---|
|             |   |    |   |   |   |   |   |
| -           |   |    |   |   |   |   |   |
| ردیف ۱۱۰۲۳م |   |    |   |   |   |   |   |

#### دسترسی به بیت ها:

```
reg pc [0:31];
pc [5];
reg pc [48:17]
pc [10]; \rightarrow syntax error
reg [0:1023] mem [7:4];
                         یعنی برای دسترسی به سطر چهارم، اول کل ۷ بیت را در یک رجیستر بگذاریم یعنی:
reg temp [7:10]
temp = mem [4];
temp [6]; \rightarrow هسترسی به سطح چهارم و بیت ششم
                  حال فرض کنید بخواهی بیت ششم آرایهی mem را بگریم. Part selection هم داریم. مثلا
reg a [48:17];
temp= a [48:40]; \rightarrow part selection
                                                   اما برای بیت ششم آرایه و یا ساختن یک رجیستر مجازی:
reg temp [7:0];
temp= {pc [43,40], a, pc[12,10]} + 10
\{...\} = \{...\} + 10
                                                                          مثلا ميتوان گفت [40,43] pc و. ..
                                                                       برای اعداد حالت عادی دهدهی است:
b'11101101 دودويي
"_" نوشته میشود ولی فقط برای خوانایی است → b'1110_1101 :جداسازی
```

# سلسله مراتب حافظه

برای for و. .. باید int تعریف کنیم. میتوان در تعریف نوشت:

فرض کنید مدیرعامل یک شرکت سختافزاری ساخت قطعات کامپیوتری هستیم و میخواهیم محصولی را ارزه کنیم که هم از نظر کارایی خوب باشد و هم قیمت بالایی نداشته باشد. بـرای دسـتیابی بـه ایـن مهـم بایـد دو

integer i;

assign  $w1 = \{p [31,1], a\}$ 

محدودیت متضاد را در نظر بگیریم: پول(یا به تعبیری دیگر هزینهی سختافزاری) و کارایی(سرعت و حجم). باید سعی کنیم با حداقل پول به بیشترین کارایی برسیم.

طبیعتاً در مورد حافظهها هم دو عامل پول و کارایی مهماند. از این حیث میتوان حافظهها را دسته بندی کرد:

- Flip Flop .\
- Register .٢
- ۳. Register File در طراحی CPU ممکن است از تعداد زیادی رجیستر استفاده کنیم. بدین ترتیب بهتر است آنها را سازماندهی کرده و هر چندتایی (حداقل ۸ و حداکثر ۲۵۶تا) را در یک دسته قرار دهیم. هر کدام از این دسته ها را یک Register File\Bank می گویند.
  - Cache . 4
  - Main Memory .Δ
  - ۶. Magnetic Disk: مثل هارد و فلاپی و. ..
    - Optical Disk .۷: مثل CDها
- ۸. Tape و کارت پانچها: Tapeها برای ذخیره ی انبوهی از اطلاعات و به عنوان آرشیو مورد استفاده قرار می گیرند. تنها ضعف آنها ترتیبی بودن دسترسی و لذا سرعت کم دسترسی به اطلاعات آنهاست. البته این نوع حافظه ها انتها ندارند و این خود می تواند یک مزیت باشد.

در این تقسیم بندی از بالا به پایین سرعت کاهش یافته اما در عوض قیمت و حجم(ظرفیت) افزایش می یابد.

اما فرض کنیم بخواهیم یک کامپیوتر را با تمام متعلقات آن به مشتری ارزه کنیم. به نظر شما جه نوع حافظهای را در این کامپیوتر قرار دهیم؟ اگر کل حافظه ی آن از نوع Flip Flop باشد یا کل آن از نوع Plip Flop باشد، خوب است؟ عامل پول را چطور در نظر بگیریم؟ بهترین کار آن است که از هر نوع حافظه درصدی در کامپیوترمان داشته باشیم.

اگر حجم حافظه استفاده شده از سطح i ام را در این کامپیوتر خیالی با ci نشان دهیم، داریم:

۳ Sequential

$$c_1 < c_2 < \dots < c_8$$

اگر زمان دسترسی $^{\dagger}$  مؤلفهی i ام را با  $d_{i}$  نشان دهیم:

 $d_1 < d_2 < \dots < d_8$ 

كه البته به طور تقريبي:

 $d_1 \cong 4ns$ 

 $d_4 \cong 10ns$ 

 $d_6 \cong ms$ 

 $d_8 \cong s$ 

همانطور که گفتیم در طراحی یک کامپیوتر تمام این سطوح وجود خواهند داشت، اما مکانیزم دسترسی به اطلاعات در این طراحی به گونهای است که تا آنجا که بتوانیم دادهها را در سطوح بالا نگهداری می کنیم و در صورتی که به دادهای نیاز داشته باشیم، از بالاترین سطح شروع کرده و در صورتی که داده موجود بود (hit) که هیچ و اگر نبود(miss) به سطح پایین تر می رویم. به این ترتیب چون مطمئنیم داده ی مورد نیاز لااقل در پایین ترین سطح موجود است، ختماً در مرحلهای داده را خواهیم یافت. شمای کلی کار با هر مؤلفه ی حافظه در زیر آمده است.



برای یک مؤلفه ی خاص، بهترین حالت آن است که همه ی درخواستها hit شوند. پس برای ارزیابی کارایی یک مؤلفه Hit Ratio را به صورت زیر تعریف می کنیم:

**4** Access Time

Hit Ratio = 
$$\frac{\text{#hits}}{\text{#hits} + \text{#misses}}$$

هدف آن است که سطوح بالای حافظه را طوری طراحی کنیم که Hit Ratio را برای آنها بالا ببریم. در بادی امر این موضوع چندان ممکن به نظر نمی رسد اما کاربر کانپیوتر یک انسان است؛ انسانی که ذهنی ساخت یافته دارد و نحوه ی فکر کردن او به مسائل دارای نظم خاصی است. به همین دلیل می توان حافظه هایی ساخت که Hit بالایی دارند. مثلاً این نسبت در حافظه های نهان  $^{\Delta}$  بیش از ۹۴ درصد است!

فرض کنید Hit Ratio مؤلفه ی حافظه در سطح i ام را با  $h_i$  نشان دهیم. در واقع می توان  $h_i$  را احتمال حضور داده در سطح i ام دانست. بدیهی است که  $h_i$  با این توصیف، به راحتی و با استفاده از مفاهیم امید ریاضی، می توان رابطه ی زیر را برای متوسط زمان دسترتی به داده به دست آورد:

Average Access Time 
$$= h_1 d_1 + (1 - h_1)(h_2 d_2 + (1 - h_2)(\cdots (h_{n-1} d_{n-1} + (1 - h_{n-1}) d_n) \cdots))$$

miss مگر نه اینکه در صورت  $h_2d_2$  مگر نه اینکه در صورت  $h_2(d_1+d_2)$  ننوشتیم؟ مگر نه اینکه در صورت  $h_2d_2$  میرا در پرانتز دوم  $h_2d_2$  سطح اول حداقل به اندازه  $h_2d_2$  زمان صرف شده و بعد از صرف این زمان به سراغ سطح دوم میرویم؟ اگر بخواهیم همان  $h_2d_2$  را در رابطه قرار دهیم به این معنی است که برای بدست آوردن هرداده باید به همه مؤلفه های حافظه درخواست دهیم که در این صورت توان مصرفی بالا و همچنین سیم کشی اضافه تری خواهیم داشت که اصلاً خوب نیست.

حقیقت این است که رابطه ی گفته شده، همان رابطه ای است که معمولاً برای بدست آوردن متوسط زمان دسترسی مورد استفاده قرار می گیرد. در واقع علت استفاده نکردن از  $h_2(d_1+d_2)$  آن است که معمولاً دسترسی مورد استفاده قرار می گیرد. در واقع علت استفاده نکردن از  $d_i$  قابل صرف نظر تکنولوژی حافظه در سطوح مختلف متفاوت است و لذا  $d_i$  و لذا  $d_{i-1}$  و لذا  $d_{i-1}$  قابل صرف نظر کردن است.

مثال: فرض کنید در کامپیوتری فقط دو نوع حافظهی نهان و حافظهی اصلی وجـود دارد که زمان دسترسی آنها به ترتیب 10ns و 14 باشد. متوسط زمان پاسخ به درخواست یک داده چقدر است؟

حل:

زمان پاسخ =  $0.99 \times (10ns) + 0.01 \times (1000ns) = 19.9ns$ 

در این مثال تأثیر وجود حافظهی نهان در کاهش زمان دسترسی به روشنی دیده میشود.

#### حافظهي نهان

بر اساس مدل فون نیومان نحوهی ارتباط میان واحد پردازش و حافظهی یک کامپیوتر به صورت زیر است:



در طی سالیان، این دو مؤلفه، یعنی Main Memory و CPU پیشرفت کردند اما همواره فاصلهای بـزرگ میـان این دو وجود داشت. مثلاً CPU با سیگنال ساعت کار می کرد اما Main Memory اینگونه نبود. بـه ایـن ترتیـب سیگنال ساعت خیلی کوچک شد و CPU رشد کرد اما Main Memory رشد چندانی نیافت. به تعبیـری دیگـر سرعت CPU زیاد شد در حالیکه Main Memory سرعت بالایی نداشت و این باعث می شد تا سرعت زیاد CPU چندان جلوه نکند. این مشکل هنوز هم در دنیای کامپیوتر حل نشده است.

ایده ی بهبود عملکرد: یک مسئول کتابخانه را در نظر بگیرید. او از یک جعبه در کنار خود استفاده می کند تا کتابهایی را که بیشتر مورد استفاده قرار می گیرند در آن نگه دارد. معیار اینکه چه کتابی بیشتر مورد استفاده بوده، گذشته ی امانت کتابهاست. به این ترتیب که هرگاه شما کتابی را که امانت گرفته اید به مسئول برگردانید،

او آن کتاب را در آن جعبه میگذارد. به عبارتی دیگر آن جعبه همواره شامل کتابهایی است که اخیراً بیشتر استفاده شدهاند. هر وقت هم که شما بخواهید کتابی را به امانت ببرید، ابتدا مسئول در جعبه به دنبال آن میگردد و در صورت یافت نشدن، آن را در مخزن پیدا میکند.

در مورد حافظه هم همین ایده را به کار بردند. به این ترتیب که بین CPU و Main Memory، بافری را قرار دادند تا کاری مشابه جعبه ی کتابدار داشته باشد، به این امید که این بافر بیشتر درخواستهای CPU را hit کند.



این بافر در واقع همان حافظهی نهان ٔ است(از آنجا که این بافر دادهها را در خود ذخیره میکند، نـوعی حافظه است و از آنجا که بودن یا نبودن آن برای CPU تفاوتی ایجاد نمیکند و در واقع از دید CPU پنهان است، آن را حافظهی نهان مینامند).

حال سؤال اساسی این است که در این حافظه چه اطلاعاتی را ذخیره کنیم بهتر است؟ اگر به این نکته توجه نکنیم، ممکن است بیشتر درخواستهای CPU را miss کند و به این ترتیب زمان متوسط دسترسی به داده را بیشتر کند(چرا که اگر از همان اول بدانیم درخواست از حافظه ی نهان miss می شود، همه ی درخواستها را مستقیماً از Main Memory می کردیم).

۶ Cache

Main اینکه تصمیم بگیریم چه دادههایی را در حافظه ی نهان نگه داریم، براساس پیشینه ی درخواستها از Main Memory عمل می کنیم. برای این منظور انتقالات داده بین  $^{V}$  روی هر سه Bus میانی بررسی کردند و متوجه شدند که درخواستها سه خاصیت زیر را دارند:

- ◄ همجواری مکانی (Spatial locality): یعنی درخواستهای متوالی از حافظه، از آدرسهای نزدیک به هم در Main Memory است و لذا درخواستهای متوالی وابستگی مکانی دارند (مثلاً یک حلقه ی را در نظر بگیرید که تعدادی دستورالعمل متوالیاً اجرا میشوند).
- ◄ همجواری زمانی(Temporal Locality): یعنی یک آدرس در زمانهای نزدیک به هم، چند بار مورد استفاده قرار می گیرد (مثلاً یک متغییر را در نظر بگیرید که چندین بار در طول اجرای یک برنامه از آن استفاده می شود).
- ◄ همجواری فرایندی(Process Locality): عملاً Taskهای مختلف سیستم عامل و همچنین تـوابعی از
   برنامهی درحال اجرا در حافظه نزدیک به هم ذخیره میشوند.

این ویژگیها را در طراحی حافظهی نهان منظور خواهیم کرد.

فرض کنید حافظه ی نهان C خط داشته باشد که هر خط یک کلمه و است. متعاقباً فرض کنید حافظ M خط دارد.



در همین ابتدای کار باید بپرسیم دادههای Main Memory را چگونه در حافظهی نهان قرار دهیم و همینطور اگر بخواهیم داده کار باید بپرسیم داده Main Memory بیاوریم، به جای چه داده ای از حافظه کار باید جایگزین کنیم. به این ترتیب دوبحث اساسی در طراحی حافظه ی نهان مطرح می شود:

- (Placement Policy) سیاست جایدهی
- (Replacement Policy) سیاست جایگزینی

# سیاست جایدهی و انواع حافظهی نهان

#### الف) حافظههاي نهان نگاشت مستقيم:

در وهلهی اول باید مکانیزمی ارائه کنیم تا خانههای Main Memory را به خانههای حافظهی نهان نگاشت کند. به این مکانیزم Placement Mechanism یا Address Mapping یا که پیش تر ارائه کردیم، ساده ترین مکانیزم برای نگاشت به صورت زیر است:

(آدرس در خافظهی اصلی) = Mod C (آدرس در حافظهی نهان)

در همین ساختار حافظه ی نهان فرض کنید داده ای از Main Memory با آدرس x را در حافظه ی نهان قرار داده یم. حال اگر داده ی با آدرس x+C را از x+C بخواهیم، چون ابتدا به حافظه ی نهان درخواست می دهیم نمی توانیم بفهمیم داده ی ذخیره شده به آدرس x است یا x+C به همین دلیل برای ذخیره ی هر داده در حافظه ی نهان، علاوه بر خود داده، باید مشخصاتی از آدرس داده در Main Memory را نیز ذخیره کنیم. اما

آدرس در حافظه ی نهان، باقیمانده ی x به x است؛ لذا کافی است خارجقسمت تقسیم x به x را نگه داریـم. به این عدد برچسب x می گویند.

اما هنوز این طراحی همجواریهای مکانی را به خوبی لحاظ نکرده است. برای بهبود کارایی، به جای آنکه هر بار از Main Memory یک کلمه به حافظه ی نهان انتقال دهیم، یک بلوک B کلمهای را انتقال می دهیم (البته روشن است که M، D و B همگی توانهایی از دو هستند و بنابراین مثلاً عمل تقسیم یک آدرس بر B جز یک شیفت دادن ساده نیست). بنابراین هم Main Memory و هم حافظه ی نهان را به بلوکهای B کلمهای تقسیم می کنیم و هرگاه بخواهیم داده ای را از Main Memory به حافظه ی نهان بیاوریم، کل بلوکی را که داده در آن است، انتقال می دهیم. پس، از این به بعد فرض می کنیم Main Memory شامل M بلوک B کلمهای و حافظه ی نهان شامل C بلوک B کلمهای است که:

 $M=2^m$ 

 $C = 2^c$ 

 $B = 2^{b}$ 

و لذا شمای کلی به صورت زیر خواهد بود.

Cache

| $B'_0$          | _ |
|-----------------|---|
| B' <sub>1</sub> |   |
|                 |   |
| $B'_{C-1}$      |   |

MM

| $B_0$     |  |
|-----------|--|
| $B_1$     |  |
|           |  |
| $B_{M-1}$ |  |

بدین ترتیب اگر آدرسها مثلاً ۳۲ بیتی باشند قالب آدرس CPU به صورت زیر است:



دقت کنید که تمام اعضای یک بلوک حافظه ی نهان برچسب یکسان دارند و لذا کافی است برای آنها، تنها یک عدد به عنوان برچسب نگه داری کنیم.

این طراحی حافظه ی نهان ساده ترین و کم خرج ترین نوع طراحی حافظه ی نهان است که به آن حافظه ی نهان با نگاشت مستقیم ۱۱ می گویند که در عین سادگی Hit Ratio آن حدود ۹۲ درصد است.

در مورد این نوع حافظههای نهان، در حجم ثابت می توان سایز بلوک را تغییر داد. با افزایش سایز بلوک، از یک سو همجواریهای مکانی بیشتر خود را نشان می دهند و از سوی دیگر حافظه ی نهان را صلب کرده و تعداد کمتری بلوک را می توان نگه داری کرد. در بررسی های این نوع طراحی و تست کردن آن با برنامههای مختلف، نمودار Hit Ratio بر حسب سایز بلوک به صورت زیر بدست می آید:



تا اینجا بحث ما در مورد خواندن ۱۲ داده از حافظه ی نهان و نحوه ی ارتباط آن با Main Memory بود. اما فـرض کنید بخواهیم دادهای را بنویسیم یا به تعبیری دیگر بخواهیم محتویات خانهای از حافظه را تغییر دهیم. در ایـن صورت، درست مثل حالت خواندن ابتدا درخواستی به حافظه ی نهان میدهیم. دو حالت داریم:

- Miss رخ دهد: در این صورت کافی است ابتدا داده در Main Memory پیدا شده، محتویاتش عـوض شده و سپس به حافظهی نهان انتقال یابد.
- Hit رخ دهد: در این صورت داده در حافظه ی نهان موجود است و باید بروز شود و این بروزرسانی باید در Main Memory نیز صورت گیرد، اما چه وقت؟ برای این منظور دو مکانیزم وجود دارد:
- Write Back ⊠ به این معنی که هر وقت خواستیم بلوکی را در حافظه ی نهان نابود کرده و بود، بود، بلوک دیگری را جای آن قرار دهیم، در صورتی که محتویات دادههای بلوک تغییر کرده بود، ابتدا دادههای متناظر در Main Memory را بروز کرده و بعد بلوک جدید را جایگزین میکنیم.

۱۲ Read

در این حالت برای اینکه بدانیم محتویات چه دادهای در حافظه ی نهان تغییر کرده است، میبایست یک بیت اضافه (u) u برای هر بلوک نگه داریم.



البته روشن است که Write Back کارایی بهتری دارد اما در مواقعی که ممکن است دادهها حافظه ی نهان از بین بروند، چندان مناسب نیست. ۱۴

#### ب) حافظههای نهان انجمنی:

با اینکه در حافظه های نهان نگاشت مستقیم، Hit Ratio، حدود ۹۲ درصد است، اما در بعضی مواقع کارایی خیلی بدی دارند. حالتی را در نظر بگیرید که آدرسهای درخواست شده فقط مربوط به دو بلوک باشند و هر دوی این بلوک ها به یک جای حافظه ی نهان نگاشت شوند. به عنوان مثال فرض کنید حافظه ی نهانی با سایز ۸ بایت داریم و همه ی درخواست ها از Main Memory بایت باشد. حال اگر دنباله ی درخواست ها از بایت منجر miss منجر همواره درخواست های از حافظه ی نهان به عنوان به کانه و بی استفاده است، همواره از یک خانه ی خواهد شد. در واقع در این جا با اینکه ۷ خانه از حافظه ی نهان، خالی و بی استفاده است، همواره از یک خانه ی آن استفاده می کنیم. برای رفع مشکل می توان به جای ۸ خط یک بایتی، ۴ خط دو بایتی در نظر گرفت:

۱۳ در عمل برای هر بلوک از حافظهی نهان، چند بیت نگهداری می شود. ازجملهی این بیتها یکی u برای تشخیص بروز شدن دادههای بلوک و یکی v برای تشخیص معتبر(valid) بودن دادههای بلوک است. بیت v برای وقتی مناسب است که کامپیوتر تازه روشن شده و هنوز حافظهی نهان خالی است. ۱۴ براساس قانون مور، تعداد ترانزیستورها در واحد سطح هر چندوقت(حدود ۱۸ ماه) یکبار دو برابر می شود. دو برابر شده تعداد به معنی کوچک شدن ابعاد

۱۴ براساس قانون مور، تعداد ترانزیستورها در واحد سطح هر چندوقت(حدود ۱۸ ماه) یکبار دو برابر می شود. دو برابر شده تعداد به معنی کوچک شدن ابعاد ترانزیستورها و خازنهاست که طبق رابطهی  $C = \epsilon_0 \frac{A}{a}$ ، میزان بار خازن کمتر شده و لذا خازن نسبت به نویز حساس تر می شود. به این ترتیب کافی است. ذره ای مانند ذره ی  $\alpha$  به خازن برخورد کرده و آن را دشار ژکند که این به معنی از دست رفتن داده ی ذخیره شده در خازن (در واقع SRAM) است.

| 0 | 0 | 8 |
|---|---|---|
| 1 |   |   |
| 2 |   |   |
| 3 |   |   |

البته در این حالت نیز با دنبالهی 0, 4, 8, 12, 0, 4, 8, 12, 0. .. تمام درخواستها miss خواهد شد.

به این مکانیزم حافظه ی نهان با مجموعه ی انجمنی ۱۵ می گویند. در این نوع حافظه های نهان، به هر سطر یک مجموعه ۱۶ گفت ه می شود. مسلماً تعداد بلوکهای هر مجموعه مهم است و لذا برای معرفی این نوع از حافظه های نهان از واژه ی kwsa ۱۷ (مثلاً در اینجا 2wsa) استفاده می کنند.

k بدیهی است با افزایش k مقدار Hit Ratio و در نتیجه کارایی بیشتر می شود. ماکزیمم مقدار k زمانی است که k برابر سایز حافظه ی نهان شود و عملاً فقط یک مجموعه داشته باشیم. به این نوع از حافظه های نهان، تمام انجمنی k می گویند.

بگذارید موضوع را با یک مثال بهتر توضیح دهیم. فرض کنید یک کلاس با ۵۰ صندلی داریم که استادی در این کلاس نشسته که با تعدادی از بچههای دانشگاه کار دارد که البته ممکن است با بعضی از بچهها بیش از یک بار در زمانهای مختلف کار داشته باشد. بالطبع اگر دانشجویی در کلاس نباشد و استاد هم با او کار داشته باشد باید کل دانشگاه جستجو شده تا آن دانشجو را پیدا کرده و به کلاس بیاوند؛ که این کار بسیار زمانگیر است. پس بهتر آن است که اگر دانشجویی به کلاس آمد، تا آنجاکه می توانیم او را نگه داریم. حال برای جایدهی دانشجویان در کلاس چند مکانیزم می توان اجرا کرد:

- ◄ صندلیها را از ۰ تـا ۴۹ شـماره گذاری کنـیم و بـرای هـر دانشـجویی کـه وارد کـلاس میشـود، ابتـدا باقیمانده ی شماره ی دانشجویی او را به ۵۰ محاسبه کرده و سپس روی صندلی بـا آن شـماره بنشـانیم.
   اگر صندلی پر بود، دانشجوی قبلی را بیرون بیندازیم. این همان روشی است که DMC دارد.
- ◄ صندلیها را زوج زوج کنیم و این زوجها را از ۰ تا ۲۵ شماره گذاری کنیم. حال برای هر دانشجویی که وارد کلاس میشود، ابتدا باقیمانده ی شماره ی دانشجویی او را به ۲۵ محاسبه کرده و او را روی یکی از

۱۵ Set Associative Cache (SAC)

۱۶ Set

**۱Y k-Way Set Associative** 

**IA** Fully Associative (FA)

صندلیهای زوج با آن شماره مینشانیم. اگر هر دو صندلی آن زوج، پر بودند، یکی از دانشجویان در آن زوج را بیرون میاندازیم. این همان روش 2WSA است.

◄ هر دانشجوی جدیدی که وارد شد، روی هر صندلی که خالی بود بنشیند و اگر صندلی خالی موجود نیست یکی از افراد قبلی را بیرون می اندازیم. این همان مکانیزم FA است.

طبیعی است اگر فرایند بیرون انداختن دانشجو در کلاس به صورت هوشمندانهای باشد، راهحل سوم Hit Ratio طبیعی است اگر فرایند بیرون انداختن دانشجو زمان بیشتری می گیرد. در واقعیت داریم:



ذکر این نکته ضروری است که گاهی FA را همانند DM به صورت عمودی نشان میدهند. به عنوان مثال:

| DM | 0.1474                                |     |    | FA |
|----|---------------------------------------|-----|----|----|
|    | 2 WA                                  |     |    |    |
|    |                                       | 4 V | WA |    |
|    |                                       |     |    |    |
|    |                                       |     |    |    |
|    |                                       |     |    |    |
|    | · · · · · · · · · · · · · · · · · · · |     |    |    |
|    |                                       |     |    |    |
|    |                                       |     |    |    |

به طور خلاصه قالب آدرس در انواع مختلف حافظهی نهان در زیر آمده است:



#### **پ) طراحی مداری حافظههای نهان:**

در حالت کلی طراحی kWSA را بررسی میکنیم. در این نوع حافظههای نهان بلوکهای یک مجموعه برچسب یکسان ندارند. پس باید برای هرمجموعه k برچسب نگهداری کنیم:

وقتی آدرس از CPU وارد حافظه ی نهان شد، ابتدا اندیس مجموعه از آن جدا شده و به DEC داده می شود. پس از آن یک خط روشن شده ومقایرش به یک خط، حافظه ی، جدا (مانند M) منتقل می شود. برچسب آدرس ورودی با تمام k برچبب ذخیره شده در M مقایسه می شود (پس نیاز به مقایسه کننده داریم). از هر مقایسه عددی (در صورت تساوی صفر و گرنه غیر صفر) بدست می آید. پس k عدد خواهیم داشت که یا همه غیر صفر ند

(miss) و یا یک و فقط یکی از آنها صفر است (hit). در حالت hit باید مداری کنترلی، داده ی متناظر با برچسب مناسب را بر گرداند.



اگر DMC) k=1)، سایز DEC بزرگ شده اما دیگر نیازی به مقایسه کننده نیست و سایز برچسب حداقل است. در این حالت مدار کنترلی بسیار ساده است.

اگر FA باشد، نیازی به DEC نیست اما به تعداد بلوکها نیاز به مقایسه کننده داریم و همچنین مدار کنترلی و نسبتاً پیچیده است. به خاطر وجود تعداد زیاد مقایسه کننده و همچنین به خاطر پیچیده شدن مدار کنترلی و بزرگ شده سایز برچسب، توان مصرفی و مساحت این نوع حافظه ی نهان به شدت زیاد بوده و مقرون به صرفه نیست.

#### سیاست جایگزینی

مسلماً بهترین سیاستها، سیاستهاییاند که المانهایی را اضافه و حذف کند که در آینده به نفعمان باشد. هدفمان در این بخش این است تا بررسی کنیم چه سیاستهایی برای جایگزینی دادهها در حافظهی نهان مناسب ترند. برای مثال در یک 4WSA، اگر قرار باشد عنصری جدید وارد حافظهی نهان کنیم ولی مجموعهای که میخواهیم داده را به آن اضافه کنیم پر باشد، کدامیک از چهار عنصر مجموعه را بیرون بیندازیم بهتر است؟

روشن است که بحث سیاست جایگزینی در مورد DMCها مطرح نیست، چرا که در این نوع حافظه ی نهان هر مجموعه، تک عضوی است و در صورت نیاز به جایگزینی، عنصری که باید بیرون انداخته شود معلوم است. اما هر چه مقدار k بیشتر شود این مکانیزم پیچیده تر و در عین حال مهم تر خواهد شد. انواع روشهایی که برای جایگزینی می توان تصور کرد عبار تند از:

- Random : عنصری را به تصادف از مجموعه بیرون بیندازیم.
- ۲۹ ۱۹۴۲ هر عنصری که دیرتر وارد شده را بیرون بیندازیم.
- ۲·LIFO ◄ عنصری که زودتر وارد شده را بیرون بیندازیم.
- ۲ 'LRU!': عنصری که اخیراً کمتر استفاده شده بیرون برود.
- ۲۲MRU ₹ عنصری که اخیراً بیشتر استفاده شده بیرون برود.
- برود. که تا به حال کمتر استفاده شده بیرون برود.  $\checkmark$

در روش LFU نیاز به شمارنده داریم، اما پهنای بیتی این شمارنده باید نامحدود باشد و به همین خاطر استفاده از آن چندان عملی نیست. اما این روش بهترین است، چرا که مکانیزم جایگزینی بر اساس کل تاریخچهی عناصر است

پس از LRU ،LFU بهترین کارایی را دارد و برای پیادهسازی آن فقط نیاز به نگهداری یک عدد(Rank) برای هر عنصر داریم که در واقع در هر بار دسترسی به آن، Rank آن عنصر یک واحد افزایش خواهد یافت. در اینجا تنها ملاک جایگاه نسبی میزان استفاده عنصر از زمانی که در داخل کش آمدهاند میباشد.

<sup>19</sup> First In First Out

۲۰ Last In First Out

۲۱ Least Recently Used

**TT Most Recently Used** 

۲۳ Least Frequently Used

۲۴ Most Frequently Used

پس از Random ،LRU کارایی نسبتاً خوبی دارد و در حالتی که نمیخواهیم سخت افزار اضافهتر برای Rank بگیریم مناسب است.

باقی مکانیزمها چندان کارایی خوبی ندارند و در عمل استفاده نمیشوند.

مثال: چنانچه حافظهی نهانی به اندازهی 512KB و انـدازهی بلـوک 64B داشـته باشـیم و اندازهی حافظهی اصلی 16MB باشد، مطلوب است اندازه و قالب آدرس بـرای هـر یـک از حالات زیر:

8WSA

DM

FA

| حل: حافظهی اصلی 16MB و لذا آدرسها 24bit هستند. بنابراین: |     |               |                           |                                 |                                                                                                        |                                                                                                                                    |
|----------------------------------------------------------|-----|---------------|---------------------------|---------------------------------|--------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------|
| 23                                                       |     |               | 15                        | 5                               |                                                                                                        | 0                                                                                                                                  |
|                                                          | Tag |               | Index                     |                                 | b                                                                                                      |                                                                                                                                    |
| 23                                                       |     | 18            |                           | 5                               |                                                                                                        | 0                                                                                                                                  |
|                                                          | Tag |               | Index                     |                                 | b                                                                                                      |                                                                                                                                    |
| 23                                                       |     |               |                           | 5                               |                                                                                                        | 0                                                                                                                                  |
|                                                          |     | Та            | ng                        |                                 | b                                                                                                      |                                                                                                                                    |
|                                                          | 23  | Tag  Tag  Tag | 23 Tag  23 18  Tag  23 23 | Tag Index  Tag Index  Tag Index | 23       15       5         Tag       Index       5         Tag       Index       5         23       5 | 23       15       5         Tag       Index       b         23       18       5         Tag       Index       b         23       5 |

در حالت کلی:

|     | lg K     |           |       |      |
|-----|----------|-----------|-------|------|
|     | <b>-</b> |           |       |      |
| Tag |          | Index     | Block | DM   |
|     | <br>     |           | <br>  | •    |
| Tag | <br>     | Set index | Block | KWSA |
|     | 1        |           |       | TLB  |

وقتی ۳۲ CPU بیت آدرس میدهد و حافظه ۱۶MB و باس آدرس ۲۴ بیتی است استفاده از ۲۴ بیت کـم ارزش کارایی بالایی به ما نمیدهد. به همین دلیل هارد دیسک مطرح و از آنجایی که هارد دیسک خیلی کنـد و لخـت است از آن به صورت یک Virtual Memory در کنار Main Memory استفاده شد. این امـر بـه طـور کلـی دو مزیت دارد:

✓ استفاده از کل ۳۲ بیت

◄ سرعت نسبتاً بالا

به این منظور هارد دیسک و Main Memory به واحد هایی به نام page تقسیم شدند که از آن بـرای آدرس دهی استفاده شد. به علاوه اندازه هر page وابسته به عوامل مختلفی از جمله سرعت دیسک ،. .. میباشد.

| P'0             |  |
|-----------------|--|
| P' <sub>1</sub> |  |
| P'2             |  |



از آنجا که آدرسی که از طرف CPU فرستاده میشود ۳۲ بیتی و ۲۴ Main Memory بیتی است از TLB به عنوان مترجم استفاده میشود. به این صورت که آدرس Virtual از سمت CPU را به آدرس فیزیکی در Main میکند (شماره page اصلی را گرفته و شماره page در Main Memory را میدهد).



یک (TLB(Translation Lookaside Buffer در واقع یک حافظه میانجی در CPU است که قسمتهایی از جدول نگاشت pageها را برای ترجمه آدرس مجازی به فیزیکی در خود نگاه میدارد.

این جدول میتواند به عنوان مثال به شکل زیر باشد:

| P         | P' |
|-----------|----|
| 0         | 2  |
| 1         | 0  |
| 2 3       | X  |
| 3         | X  |
|           |    |
|           |    |
| 232-<br>1 | 1  |

اما در این حالت بسیاری از خانهها معتبر نیستند. برای حل این مشکل و بهینه سازی، جدول را برعکس کرده و به صورت زیر تغییر دادند تا فضای کمتر و بهینه تری را اشغال کند.

| P  | P'  |
|----|-----|
| 1  | 0   |
| 99 | 1   |
| 0  | 2 3 |
| 2  | 3   |
|    |     |
|    |     |
| •  |     |
| 6  | K   |

یک TLB نوعا یک حافظه CAMاست و بر اساس محتوا جستجو کرده و این گونه عمل میکند که آدرس واقعی در ابر دریافت شده را با تک تک pageها مقایسه میکند و اگر برابر بودند یک hit رخ میدهد و آدرس فیزیکی را بر میگرداند و در غیر این صورت (داده در Main Memory نباشد) میگرداند و در غیر این صورت (داده در

TLB در مواردی نیز به دلیل توان مصرفی بالای حافظههای CAMبا مکانیزم k-way set associative مـورد استفاده قرار میگیرد.

در حالتی که miss رخ میدهد MMU که معمولاً در خود TLB جا دارد، داده مورد نظر را با استفاده از الگوریتم Main Memory در LRU(Least Recently Used)

به عبارتی میتوان گفت که TLB تقریباً شبیه یک Fully Associative Cache عمل میکند که خانههای آن بـه tagهای موجود در cache شباهت دارند.

و اما مسئله ای دیگر محل cache در کنار TLB است. اگر cache قبل از TLB قرار بگیرد به این معنی خواهد بود که دادههای هارد دیسک را در بر دارد که در این حالت کارایی بسیار بالا میرود ولی بزرگتر شدن آدرسها باعث ایجاد هزینه بیشتر نیز میشود.

و اگر بعد از TLB باشد به این معنی خواهد بود که دادههای مجود در Main Memory را در خود نگاه میدارد که این بار کارایی و هزینه حالت قبل را نخواهد داشت.

به علاوه با توجه به اینکه ترکیب متوالی cache و TLB وقت گیر است این دو را به صورت موازی در کنار هم به کار میگیرند. با این حال در مواردی نیز cache قبل و اکثراً بعد از TLB قرار میگیرد.

# برآورد کارایی۲۵

علم حیل، همان علمی است که راه های شناخت تدابیر و شیوه های عملی کردن مفاهیم ریاضی در صنعت را مشخص می سازد و نشان می دهد که چگونه می توان مفاهیم عقلی ریاضی را در اجسام طبیعی آشکار نمود. .. یکی از علوم حیل(=مهندسی)، علمی است که پیرامون ساختن ابزار و وسایل برای صنایع عملی مورد استفاده قرار می گیرد.

#### تفاوت کارایی و بازدهی عملیاتی

ما در این مجال، تفاوتی بین کارایی(Performance) و بازدهی عملیاتی(Throughput) قایل نیسـتیم. زیـرا در صفحات آینده خود را به ریزپردازنده و کارایی تعریف شده برای آن محدود مـی کنـیم. لـیکن مـی تـوان گفـت بازدهی عملیاتی(Throughput) زیر شاخه ای از کارایی(Performance) است.

◄ کارایی(Performance): اصطلاحی کلی است. می توان آن را ایده آل کردن فرآیند در سیستمها دانست. موضوع این ایده آل سازی می تواند اجزا و مشخصات گوناگون سیستم باشد: گاهی زمان پاسخ سیستم به یک درخواست(Execution Time)، گاهی سرعت، گاهی توان مصرفی (Power) و....

تعریف غیر دقیق بازدهی عملیاتی طبق کتاب پترسون به شرح زیر است:

◄ بازدهی عملیاتی (Throughput): مجموع کاری که یک سیستم در یک زمان مشخص می تواند انجام
 دهد.

به عنوان مثال مدیر یک شبکه علاقه مند است تا بازدهی عملیاتی سرور بالا باشد تا درخواست های بیشتری را در طول روز به سرانجام برساند.

۲۵ Performance Evaluation

#### كنفرانس هاي جهاني

کنفرانس هایی هم در دنیا داریم که تنها پیرامون کارایی سیستم های کامپیوتری و دست یابی بـه کـارایی بـالا (High Performance) است. از آن جمله است :

- 1. HPCA (High Performance Computer Architecture)
- 2. ISCA
- 3. MICRO

هر وقت به دنبال اطلاعات به روز هستید، به کتابچه های اینها مراجعه کنید.

#### تبيين اهميت موضوع

همان طور که در سخن فارابی اشاره شده بود، هنر مهندسی پیاده سازی مدل های ذهنی در جهان بیرونی است. مهندسی کامپیوتر هم این گونه است. حال فرض کنید برای مدلی که از یک کامپیوتر در ذهنمان داریم، ۲ نمونه ساخته شده است. سوال اساسی این جاست "کدام یک از این ۲ رایانه، مطلوب تر است؟". مطلوب بودن یک کامپیوتر کاملا بستگی به کاربر و کاربری مورد انتظار او از کامپیوتر دارد. لذا نکته مهم این است که کدام یک برای "کاربر، مناسب تر است. ما از شاخص کارایی(Performance) برای برآورد این "مناسب بودن" و "مقایسه" دو دستگاه در این زمینه، استفاده می کنیم.

| نگرانی کاربر<br>پیرامون قیمت رایانه | مفهوم کارا بودن رایانه<br>برای کاربر                            | کار مورد انتظار از رایانه                   | کاربر           |
|-------------------------------------|-----------------------------------------------------------------|---------------------------------------------|-----------------|
| نگران نیست                          | قدرت پردازشی رایانه                                             | پردازش حجم زیادی از دادهها                  | سازمان هواشناسی |
| نگران نیست                          | سریع، دقیق و بی درنگ<br>عمل کردن                                | کنترل باله های موشک                         | سازمان هوافضا   |
| کمی نگران                           | از پس تولید جلوه های<br>بصری و تصاویر، در زمان<br>کوتاهی برآید. | کارهای گرافیکی سنگین                        | گرافیست         |
| کاملا نگران                         | از هر نظر نسبتا قابل قبول<br>عمل کردن(سرعت، قدرت<br>محاسباتی و) | بازی، مرور اینترنت و برخی<br>نیازهای روزمره | کاربر خانگی     |

جدول ۲ - مثالی از تفاوت مفهوم کارایی در زمینه های مختلف

اما نکته ای که در نظر تمامی کاربران اهمیت دارد، این است که رایانه نسبتاً "سریع" عمل کند. لذاست که می توان گفت که کارایی با هر تعریفی که بیان شود در رابطه زیر صدق می کند:

# $\frac{1}{\text{Execution time}}$ Performance

که تعریف زمان اجرا(Execution time) که گاهی از آن با Response Time یاد می شود، طبق تعریف کتاب پترسون به قرار زیر است:

◄ زمان اجرا (Execution Time): مجموع زمانی که یک رایانه نیاز دارد تا یک وظیفه کاری(Task) را بـه سرانجام برساند. شامل: زمان اجراشدن روی CPU، زمان دسترسی به حافظه، زمـان صـرف شـده توسـط سیستم عامل برای پاسخ گویی به درخواست های برنامه و. .. .

ما فعلا از رابطه بالا برای بررسی کارایی استفاده می کنیم. در انتهای این بخش، عامل هزینه(cost) را هم بـرای تحلیلی واقع گرایانه تر در نظر خواهیم گرفت.

مثال) برنامه X روی کامپیوتر A و B به ترتیب ۱۰ و ۱۵ ثانیه طول می کشد. مشخصات دیگر رایانهها را یکسان در نظر بگیرید. مشخص کنید که کامپیوتر A چند برابر B کاراتر است؟ پاسخ:

$$\frac{\text{Performance A}}{\text{Performance B}} = \frac{\text{Execution Time B}}{\text{Execution Time A}} = \frac{15}{10} = 1.5$$

# وابستگی زمان اجرا به عوامل

می دانیم تقریبا تمامی کامپیوتر های متداول امروزی، بر اساس مدل زیر عمل می کنند:



لذا می توان گفت که هر عملیات طی چندین کلاک انجام می شود. اگر فرکانس کاری ریزپردازنده برابر f باشد آن گاه هر کلاک، زمانی برابر  $\frac{1}{f}$  نیاز دارد. لذا داریم :

تعداد کلاک های مصرفی برنامه 
$$=$$
 Execution Time  $=$   $f$ 

می دانیم که هر برنامه از چندین دستور تشکیل شده است. اگر تعداد دستورات برنامه n باشد داریم:

تعداد کلاک های مصرفی دستور 
$$\lim_{i \to 1} \frac{\int_{i=1}^{n} f}{f}$$
 Execution Time =  $\sum_{i=1}^{n} \frac{f}{f}$ 

**CPI** 

(Performance) یک پارامتر پرکاربرد در بررسی کارایی (Performance) یک رایانه است. بنا به تعریف برای مجموعه دستور العمل X با k دستور داریم:

: X تعداد کلاک به ازای دستور در مجموعه دستورالعمل های X

$$ext{CPI}_{ ext{X}} = rac{X$$
 تعداد کلاک های مصرفی برای همه  $X$  دستور مجموعه  $X$ 

این پارامتر را برای ۴ مجموعه از دستور العملها محاسبه می کنند:

۱. یک تک دستور از مجموعه دستورات ریزیردازنده(Instruction set):

 $CPI_i = hi$  ام رای اجرای دستور i ام کلاک لازم برای اجرای دستور

در این حالت، به مفهوم اندیس CPI دقت شود.

۲. مجموعه تمامی دستورات ریزپردازنده (Instruction Set). در این صورت :

$$\mathsf{CPI} = rac{\sum_{i=1}^{instruction\ set} Set}{instruction\ set}$$
 تعداد دستورات عداد دستورات عداد دستورات  $= rac{\sum_{i=1}^{instruction\ set}}{instruction\ set}$  تعداد دستورات  $= rac{\sum_{i=1}^{instruction\ set}}{instruction\ set}$ 

۳. مجموعه دستورات یک برنامه خاص:

$$\mathsf{CPI} = rac{\sum_{i=1}^{\mathsf{li}} \sum_{i=1}^{\mathsf{rui}} \mathsf{li}$$
 ام rack کلاک مصرفی برای دستور  $i$  ام rack تعداد دستورات برنامه

؛. کلاس j ام از مجموعه دستورات ریزپردازنده (Instruction set ) .

$$ext{CPI}_{j} = rac{\sum_{i=1}^{instruction\ set}$$
 تعداد کلاک مصرفی برای دستور  $i$ ام این کلاس تعداد کلاک مصرفی برای دستور این کلاس  $j$  ام این کلاس این کلاس

در این حالت، به مفهوم اندیس CPI دقت شود.

اکنون که با CPI آشنا شدیم می توانیم با رابطه زیر نیز آشنا شویم:

$$=\sum_{k=1}^{t}rac{C_k.CPI_k}{f}$$
(Execution Time)زمان اجرای برنامه $t$  تعداد کلاس های دستورات ریزیردازنده است  $t$ 

تعداد دستورات برنامه که متعلق به کلاس k ام دستورات ریزپردازنده هستند، است.  $c_k$  تعداد دستورات برنامه که متعلق به کلاس  $c_k$  نرخ کلاک به ازای دستور برای مجموعه دستورات کلاس  $c_k$  ام دستورات ریزپردازنده است.

نکته: در این مبحث، تمام دستوراتی از مجموعه دستورالعملها که تعداد کلاک یکسانی مصرف می کنند در یک کلاس از Instruction Set قرار می گیرند.

نکته: همان طور که گفتیم، زمان اجرا را فقط ریزپردازنده تعیین نمی کند. عواملی مانند حافظه سیستم، سیستم عامل و. .. نیز در زمان اجرا موثر اند. مثلا دستورات باید از حافظه واکشی (Fetch) شوند. لذاست که تعداد کلاک مصرفی برنامه به آن عوامل نیز مربوط می شود. برای همین می توان گفت که فرمول های بالا با کمی تسامح بیان شده اند.

#### **IPC**

Instruction per Clock) IPC) پارامتر مشابهی است که گاه به کاه مورد استفاده قرار می گیرد. تعریف آن به قرار زیر است:

 $\times$  نرخ تعداد دستور انجام شده به ازای یک کلاک در مجموعه دستورالعمل های  $\times$ 

$$IPC_X = \frac{K}{X}$$
 تعداد کلاک های مصرفی برای همه  $X$  دستور مجموعه

مشابه آن چه در مورد CPI گفتیم، مجموعه X می تواند ۴ حالت گوناگون داشته باشد که در بخش قبل بحث شد. رابظه زیر ۲ مفهوم بیان شده اخیر را به هم پیوند می زند:

#### $CPI \times PCI = 1$

نکته: CPI و IPC بدون واحد هستند.

#### سه پارامتر اساسی

برای تعیین کارایی یک سیستم به زمان اجرای برنامه روی آن روی آوردیم. سوالی که مطرح است این است که چه پارامترهایی در تعیین این زمان موثر است. مطابق روابط صفحات قبل داریم :

تعداد دستورات (Execution Time)= 
$$\frac{\times CPI}{f}$$

لذاست که می توان گفت کارایی یک سیستم کامپیوتری به ۳ عامل زیر مرتبط است:

- ۱. CPI دستورات برنامه که ساختمان و نحوه طراحی ریزپردازنده تعیین کننده آن است.
- ۲. تعداد دستورات برنامه که Instruction Set و الگوریتم کامپایل کردن برنامه تعیین کننده آن است.
  - ۳. فرکانس کاری ریزپردازنده.

اگر در تحلیل خود از کارایی سیستمها، هر کدام از این ۳ عامل را در نظر نگیریم، ره به جایی نخواهیم برد. لذا نباید فریب بهینه بودن تنها یکی از موارد بالا را خورد. ممکن است از خود بپرسید که "پس چرا در بازار تنها روی فرکانس کاری ریزپردازنده تبلیغ می شود؟" پاسخ این جاست که شرکت های سازنده معمولا سازگاری (compatibility) یک نسل از ریزپردازندهها را رعایت می کنند و از سویی برنامه های کاربردی و سیستم های عامل مطابق با اشتراکات موجود بین Instruction set ریزپردازنده های یک نسل نوشته می شوند، لذا عملا پارامترهای "CPI" و "تعداد دستورات برنامه" برای حجم زیادی از برنامه هایی که کاربر خانگی یا اداری اجرا می کند، به ازای ریزپردازنده های مختلف یکسان است. لیکن یک تحلیل جامع باید ایـن ۲ پـارامتر را نیـز در نظـر بگیرد.

#### **MIPS**

(MIPS (Million Instruction per Second مقیاسی دیگر برای مقایسه کارایی ۲ سیستم است.

واحد این پارامتر را هم معمولا MIPS می نامند. اگر دستورات اجرا شده روی ۲ سیستم دقیقاً یکی باشد، آن سیستمی که MIPS بیشتری دارد، کاراتر است. لیکن اگر دستورات متفاوت باشد هیچ قضاوتی نمی توان کرد.

رابطه زیر را برای MIPS داریم:

$$\mathsf{MIPS} = \frac{\mathsf{ranker}}{Execution\ Time \times 10^6} = \frac{\mathrm{f}}{\mathsf{CPI} \times 10^6}$$

تمرین ۵: MIPS یردازنده خود را حساب کنید.

نکته: همان گونه که گفتیم اگر دستورالعمل های اجرا شده یکسان نباشند می توان مثالی زد که ریزپردازنده ای که دارای MIPS بالاتری باشد، دارای زمان اجرای بدتری باشد. لذا در حالت کلی رابطه MIPS و کارایی لزوماً مستقیم نیست.

#### مثال اول كارايي:

برنامه ای در کامپیوتر A در ۱۰ ثانیه اجرا می شود. نرخ کلاک در A برابـر ۴۰۰ مگـاهرتز است. در کامپیوتر B در ۶ ثانیه اجرا می شود. نرخ کلاک B را بدست آورید. درضمن می دانیم که برای هر دستور، کامپیوتر B به ۲.۱ برابر تعداد کلاک لازم روی A به کلاک نیاز دارد.

$$1.2 \times CPI_A = CPI_B$$

 $1.2 \times Instruction\ Count \times CPI_A = B$  تعداد کلاک لازم

$$6 = \frac{(InstructionCount.CPI_B)}{f_B} = \frac{(InstructionCount.CPI_A) \times 1.2}{f_B} = \frac{f_{A \times 10 \times 1.2}}{f_B}$$

$$f_B = 800 \times 10^6 \, Htz$$

#### مثال دوم كارايي:

یک برنامه بر روی ۲ رایانه با اجرا شده است. از آن جایی که کامپایلرها متفاوت بوده است، ۲ کد مختلف به دست آمده است. اگر کلاس های دستورات A, B,C دارای CPI زیر باشند و تعداد دستورات از هر کلاس در ۲ کد مختلف به قرار زیر باشد مطلوب است رایانه کاراتر را بیابید. هم چنین رایانه ای که دارای MIPS بالاتری است را بیابید. آیا این ۲ یکسان هستند؟ فرکانس کاری هر دو رایانه را ۱ مگاهرتز فرض کنید.

|                       | تعداد دستور کلاس A | تعداد دستور کلاس B | تعداد دستور کلاس C |
|-----------------------|--------------------|--------------------|--------------------|
| کد برنامه روی ماشین ۱ | ۵                  | 1                  | 1                  |
| کد برنامه روی ماشین ۲ | 1.                 | ١                  | ١                  |

MIPS1=
$$\frac{f}{CPI\ OF\ PROGRAM \times 10^6} = \frac{1}{\frac{5\times 1+1\times 2+1\times 3}{1+1+5}} = 0.7$$

MIPS2=
$$\frac{f}{CPI\ OF\ PROGRAM \times 10^6} = \frac{1}{\frac{10 \times 1 + 1 \times 2 + 1 \times 3}{10 + 1 + 1}} = 0.8$$

 $\frac{1}{\text{Execution time}} \sim \text{Performance}$ 

Performance 
$$1 \sim \frac{f}{Instruction\ Count\ \times CPI} = \frac{f}{7 \times \frac{5 \times 1 + 1 \times 2 + 1 \times 3}{1 + 1 + 5}} = 10^5$$

Performance 2 
$$\sim \frac{f}{Instruction\ Count\ \times CPI} = \frac{f}{12 \times \frac{10 \times 11 + 1 \times 2 + 1 \times 3}{10 + 1 + 1}} = 0.07 \times 10^5$$

لذا کامپیوتر ۱ کاراتر است و کامپیوتر ۲ دارای MIPS بیشتری است. لذا در این مثال دیدیم که MIPS با کارایی لزوماً نسبت مستقیم ندارد.

# دو سبک طراحی

در ابتدای اختراع رایانه، رایانهها دارای مجموعه دستورالعمل های اندک و ساده ای بودند. با رشد فناوری رایانه و همه گیر شدن آن، طراحان به سمت رایانه هایی با مجموعه دستورالعمل های پیچیده رفتند. لیکن پس از چندین سال متوجه شدند که این پیچیدگی تبعاتی چند به همراه دارد:

- ✓ پروسه طراحی را پیچیده و هزینه بر می کند.
- ◄ زمان ارایه محصول به بازار (Time To Market) را افزایش می دهـد. امـری کـه سـبب عقـب افتـادن
   شرکت موتورولا از شرکت اینتل در بازار ریزپردازنده های رایانه های شخصی در قـرن گذشـته مـیلادی
   شد.
  - ◄ عیب یابی مدارات و تضمین صحت عملکرد آن را برای کاربرد های حیاتی(Critical) مشکل می سازد.

لذا طراحان دوباره به سمت مجموعه دستورالعمل های اندک و ساده بازگشتند. این بازگشت ابتدا توسط محافل دانشگاهی در دهه اواخر دهه ۸۰ و ابتدای دهه ۹۰ میلادی رخ داد.

#### **RISC & CISC**

RISC (Reduced Instruction Set Computer) 9 CISC (Complex Instruction Set Computer)

نام ۲ دسته از رایانه هاست که دارای ایده های معماری متفاوتی هستند. اگرچه هردو دسته از الگوریتم فون نیومن بهره می برند لیکن در مشخصات زیر با هم متفاوت اند :

| ملاحظه                | مشخصه CISC        | مشخصه RISC        | نوع مش <i>خص</i> ه    |
|-----------------------|-------------------|-------------------|-----------------------|
|                       |                   |                   | تعــــداد و تنــــوع  |
|                       | زياد              | کم                | دستورات در مجموعه     |
|                       |                   |                   | دستور العمل           |
| برای همین در RISCها   | J                 | ثابت و کم         | تعداد کلاک مصرفی      |
| می توان پهنای کـلاک   | متغیر و زیاد      | ناب <i>ت</i> و تم | بــــرای دســـتورات   |
| را كاهش داد.          |                   |                   | مختلف                 |
| معمــولا انــواع آدرس |                   |                   | شـــيوه هـــای آدرس   |
| دهی های غیر مستقیم    | زیاد و متنوع      | محدود و کم        | دهی                   |
| را در RISCها نداریم.  |                   |                   |                       |
|                       | متغیر و گاهی زیاد | ثابت و کم         | تعداد بایت مصرفی هر   |
|                       |                   |                   | دستور                 |
| مثلا برای دستور جـذر  |                   |                   | u                     |
| در یک رایانه CISC به  | زیاد              | کہ                | تعــداد ثبّـات هــای  |
| چنـدین و چنـد ثبّـات  | .,                | ,                 | عمومى                 |
| میانی نیاز است.       |                   |                   |                       |
|                       | زیاد و متغیر      | ثابت و کم         | تعـداد عملونــد هــای |
|                       |                   | μ ,               | دستورالعمل            |
|                       |                   |                   | تعداد دســتورات لازم  |
|                       | کمتر از RISC      | بیشتر از CISC     | بــرای یــک برنامــه  |
|                       |                   |                   | مش <b>خ</b> ص         |

البته گاهی هر دوی این دیدگاهها را می توان در یک ریزپردازنده جست و جو کرد. مـثلا هسـته پنتیـوم توسـط دیدگاه RISC ساخته شده است لیکن سعی شده است که کل ریزپردازنده از بیرون همانند CISC به نظر آید.

نکته: در عبارات مربوط به محاسبه CPI، در رایانه های RISC کران عبارت  $\Sigma$  افزون تر است ولی پهنای کلاک کمتری دارد.

نکته: در عبارات مربوط به محاسبه CPI، در رایانه های CISC کران عبارت  $\Sigma$  کوچک تر است ولی پهنای کلاک بیشتری دارد.

قانون ۸۰–۲۰

این قانون شهودی و حدودی روی بسیاری از پدیدهها حکم فرماست. مثلا شـما بـا ۲۰ درصـد از تـلاش آرمـانی ممکن است تا ۸۰ درصد نتیجه نهایی را بگیرید. یا ۲۰ درصد مجموعه دستورالعمل های یک کامپیوتر، نیـاز ۸۰ درصد کاربران را برآورده می کند.

# قانون آمدال



آقای آمدال \_که سرپرستی پروژه IBM mainframes را چندی به عهده داشت اولین بار این قانون را ارایه کرد. این قانون به ما کمک می کند تا دریابیم که روی کدام بخش از یک سیستم باید سرمایه گذاری بیشتری بکنیم تا بازده بیشتری بدست آوریم.

 $\Rightarrow$  قانون آمدال: اگر نسبت دستورات ترتیبی یک برنامه به کل دستورات آن f باشد(یعنی نتوان در اجرای آن بخش تسریع کرد) و الباقی برنامه را بتوان\_به هر طریقی\_ p برابر سریع تر اجرا کرد، میزان افزایش سرعت برنامه (Speed-Up)، یعنی نسبت زمان اجرا در حالت دوم به حالت اول، از رابطه زیر به دست می آید:

Speed-Up = 
$$\frac{1}{f + \frac{1-f}{p}} = \frac{p}{(p-1).f + 1}$$

نکته: حالت تعمیم یافته قانون آمدال؛ اگر  $a_i$  نسبت از برنامه را بتوان به میزان  $p_i$  برابر سریع تر اجرا کرد :

$$Speed\text{-}Up = \frac{1}{(1-\sum_{i=1}^n a_i) + \sum_{i=1}^n (\frac{a_i}{p_i})}$$

# تمرین ۵: قانون آمدال را اثبات کنید.

مدت زمان اجرای برنامه قبل از افزایش سرعت را x می نامم. مدت زمان اجرای برنامه بعد از افزایش سرعت را y می نامم.

این گونه نسبت افزایش سرعت برابر مقدار زیر است:

$$speedUp = \frac{x}{y}$$

ازسویی دیگر طبق فرض مساله داریم:

x = x. f + x. (1-f)

که جمله اول عبارت بالا بخشی است که سرعت آن تغییر نخواهد کرد و قسمت دوم عبارت بالا بخشی است که تغییر خواهد کرد.

پس از تغییر سرعت، بخش دوم در  $\frac{1}{v}$ زمان قبل اجرا می شود لذا برای y داریم:

$$Y=x.\ f+(\frac{x.(1-f)}{p})$$

الذا برای نسبت  $\frac{x}{y}$ اریم:

$$speedUp = \frac{x}{y} = \frac{x.f + x.(1-f)}{x.f + (\frac{x.(1-f)}{p})} = \frac{f+1-f}{f + \frac{1-f}{p}} = \frac{1}{f + \frac{1-f}{p}}$$

مثال اول آمدال:

یک برنامه روی یک کامپیوتر در ۱۰۰ ثانیه اجرا می شود که ۶۰ ثانیه آن مربوط به دستورالعمل های ضرب چقدر سریع تـر شـوند تـا اجرای برنامه ۲٫۵ برابر سریعتر گردد؟

$$Speed-Up = 2.5 = \frac{1}{f + \frac{1-f}{p}} = \frac{1}{.4 + \frac{.6}{p}} \to 0 = 1$$
 (تناقض)

پس چنین کاری امکان ندارد. راه حل دیگر این بود که اگر برنامه بخواهد 2. 5 برابر سـریعتر شود یعنی باید در  $\frac{1}{2.5} \times 100$  ثانیه اجرا شود. لیکن مـی دانـیم کـه دسـتورات غیـر از ضرب ۴۰ ثانیه زمان می خواهند. این یعنی باید سرعت اجرای بخش ضرب بی نهایت باشـد تا هیچ زمانی نبرد. اما این موضوع امکان ندارد.

# مثال دوم آمدال:

یک برنامه در زمان ۸۰ ثانیه بر روی یک رایانه اجرا شده است. ۲۰ درصد زمان برای دستورات ممیز شناور و ۳۰ درصد زمان برای دستورات ضرب اعداد صحیح مصرف شده است. اگر اجرای دستورات ممیز شناور را ۸ برابر و اجرای دستورات ضرب اعداد صحیح را ۶ برابر تسریع کنیم، میزان تسریع برنامه چقدر است؟

مطابق تعميم قانون آمدال داريم:

Speed-Up = 
$$\frac{1}{(1-.3-.2)+\frac{.3}{6}+\frac{.2}{8}}$$
 = 1.74

# مثال سوم آمدال:

تابع ریشه دوم اعشاری در یک برنامه گرافیکی به طور معمول به کـار مـی رود. فـرض کنید زمان اجرای این تابع، ۲۰ درصد زمان از زمان اجرای برنامه گرافیکـی را مصـرف کنید. ۲ راه کار برای بهبود برنامه موجود است. پیشنهاد اول: تابع ریشه دوم را ۱۰ برابر سریع تر کنیم.

پسشنهاد دوم: همه دستورات ممیز شناور را ۲ برابر تسریع کنیم. این عملیات اعشاری ۵۰ درصد زمان کار گرافیکی را به خود مشغول می کند. کدام راه کار بهتر است؟

ول: Speed-Up = 
$$\frac{1}{(1-.2)+\frac{.2}{10}}$$
 = 1.22

دوم: Speed-Up = 
$$\frac{1}{(1-.5)+\frac{.5}{2}}$$
 = 1.33

لذا راه كار دوم بهتر است.

# بستر آزمایشBenchmark

گفتیم که کارایی یک سیستم را معمولا با اجرای یک برنامه روی آن اندازه می گیریم. ولی نگفتیم چه برنامه ای. مسلماً برای عادلانه بودن قضاوت ما باید برنامه های آزمایشگر برای همه سیستم های هم ردیف، یک سان باشد. برنامه های بستر آزمایش این وظیفه را به عهده دارند. برای سرورها برنامه های بستر آزمایش ویـژه ای داریـم. برای کامپیوتر های نهفته(مانند موبایل ها) برنامه های آزمایش ویـژه خودشان راداریـم\_ماننـد PMIBENCH\_و بالاخره برای پردازنده های رایانه های شخصی PC نیز برنامه های بستر آزمایش ویـژه ای وجـود دارد\_ماننـد SPEC CPU 2000.

البته این برنامهها به ۲ دسته زیر تقسیم می شوند:

- ۱. CINT که عملیات اعداد صحیح را انجام می دهد.
  - ۲. CFP که عملیات اعداد اعشاری انجام می دهد.

# فصل دوم

# **ALU**

# ALU

همانطور که میدانید طراحی یک CPU، شامل بخشهای متفاوتی است. یکی از این بخشها واحد منطق و محاسبات است. در این بخش قصد داریم که این واحد را مورد بررسی قرار دهیم و در نهایت آن را طراحی کنیم.

در ابتدا با جمع کنندهها آشنا میشویم، سپس میخواهیم عملیات ضرب را در پردازشگر طراحی کنیم. در این مرحله ابتدا با ضرب کننده ترتیبی آشنا میشویم، که برای سرعت بخشیدن به آن از الگوریتم بوث استفاده میشود. سپس با نحوهی اجرای عملیات تقسیم آشنا خواهیم شد.

در پیاده سازی اعداد اعشاری ابتدا از شیوه ممیز ثابت استفاده می کنیم، اما میبینیم استفاده ی ما بسیار محدود می شود. سپس از ایدهای همانند نمایش علمی اعداد استفاده می کنیم. هر چند خواهیم دید چون این اتفاق در فضای محدودی رخ می دهد دقت کار ما پایین خواهد بود.

در پایان با نمایش کاربردی BCD آشنا میشویم و عملیات پایه (جمع، تفریق، ضرب و تقسیم) آن را مورد بررسی قرار میدهیم.

#### حمع كنندهها:

۲ عدد n بیتی داریم، ابتدا باید بدانیم این اعداد چه ساختاری دارند.



در روش اندازه علامت، علامت و عدد به صورت جدا از هم نگهداری می شوند. آخرین بیت (از سمت راست) نشان دهنده ی علامت است. در مکمل ۲ علامت و عدد در یک n بیت با هم نشان داده می شوند. در هر حال با وجود اعداد علامت دار دامنه ی اعداد قابل نمایش نصف می شود. چون هم اعداد مثبت داریم و هم اعداد منفی. در هر دو حالت علامت می تواند از طریق بیت آخر تشخیص داده شود. البته در روش مکمل ۲، برای پیدا کردن اندازه باید مکمل دوی عدد منفی را حساب کرد.

به طور کلی پیاده سازی اعمال حسابی نیازمند دانستن نوع عدد است و هر کدام نیز ملاحظات خاصی دارند.

برای سادگی فرض می کنیم اعداد صحیح و مثبت هستند (بدون علامت) بعدها تغییرات لازم برای هر نوع عدد را جداگانه بررسی خواهیم کرد.



در طراحی مدار معمولا اندیس گذاری از صفر و از سمت راست آغاز میشود.

فصل دوم: ALU



:Half-Adder

:Quarter Adder

| X | Y | С | S |
|---|---|---|---|
| • | • | • | • |
| • | ١ | • | 1 |
| ١ | • | • | ١ |
| ١ | ١ | ١ | • |
|   |   |   |   |

$$s = sum = x \oplus y$$

$$c = carry = xy$$

| X | Y | S |
|---|---|---|
| ٠ | • | • |
| • | ١ | ١ |
| ١ | • | ١ |
| ١ | ١ | • |

$$s = sum = x \oplus y$$

:Full-Adder

| X | Y | Cin | $C_{out}$ | S |
|---|---|-----|-----------|---|
| ٠ | • | •   | •         | + |
| • | • | ١   | •         | ١ |
| • | ١ | •   | •         | ١ |
| • | ١ | ١   | ١         | • |
| ١ | • | •   | •         | ١ |
| ١ | • | ١   | ١         | • |
| ١ | ١ | •   | ١         | • |
| ١ | ١ | ١   | ١         | ١ |
|   |   |     |           |   |

$$s=sum=x\oplus y\oplus C_{in}$$

$$C_{out} = carry = xy + C_{in}y + C_{in}x$$

# جمع کنندهی آبشاری (Ripple-Adder)

برای ساختن جمع کنندهی n بیتی یکی از روشهای ساده استفاده از چند FA پشت سر هم است کـه در واقـع همان تکنیک مورد استفادهی انسان در محاسبات مبنای ۱۰ است.



در زمان ساخت ALU فاکتورهای مختلفی ظاهر میشوند که نقش اساسی در انتخاب نـوع طراحـی مـا خواهنـد داشت. از این رو لازم است که هر کدام از اجزای مورد نیاز از نظر کیفیت و هزینه مورد سنجش قرار بگیرند.

در اینجا منظور از کیفیت، تاخیر در محاسبه پاسخ نهایی، و منظور از هزینه، تعداد گیتهای لازم بـرای طراحـی آن مدار است.

- ◄ HW cost هزينه ي سخت افزاري- معمولا با تعداد ترانزيستورهاي استفاده شده يا تعداد gate سنجيده مي شود.
- ◄ Delay: به معنای زمان لازم برای دریافت خروجی از لحظه ی ورود داده است. برای ساده شدن محاسبات لازم برای بدست آوردن میزان تاخیر در مدار، میزان تاخیر هر گیت را یک مقدار ثابت فرض می کنیم.

در جمع کنندهی آبشاری داریم:

 $Cost(RippleCarry) = n * Cost(FA) = n[1(C_{xor}) + 3(C_{and}) + 1(C_{or})] = 5 * n(C_{gate}) = 5n$  اما در مورد Delay، ابتدا لازم است ببینیم یک FA خود چه مقدار تاخیر دارد.

اگر فرض كنيم مقدار تاخير ثابت گيتها d است، خواهيم داشت

فصل دوم: ALU

$$\begin{array}{l} \operatorname{Sum} & \operatorname{Su$$

در نتیجه برای جمع کنندهی آبشاری داریم:

$$Delay \begin{cases} Delay_{sum} = (n-1)2d + d = (2n-1)d \\ Delay_{cout} = 2nd \end{cases}$$

جمع کننده ی آبشاری از ساده ترین نوع جمع کننده هاست. اما تأخیر آن 2 است و می توان بهتر از ایس طراحی انجام داد. از آنجایی که میزان تأخیر آن وابسته به تعداد بیتهای ورودی است، با افزایش تعداد بیتها شاهد رشد خطی زمان لازم برای محاسبه خروجی هستیم. به همین دلیل زمانی که می خواهیم هزینه ی کمتری بپردازیم ولی زمان مهم نیست از آن استفاده می کنیم. اما اگر زمان مهم باشد از جمع کننده های دیگر استفاده خواهیم کرد.

# جمع كننده با پيش بيني بيت نقلي (Carry Look-ahead Adder (CLA)):

در محاسبهی بیتهای نقلی (Carry) داریم:

 $C_0 = A_0B_0 + B_0C_{in} + A_0C_{in} \rightarrow C_0 = A_0B_0 + C_{in}(A_0 + B_0)$ 

 $C_1 = A_1B_1 + B_1C_0 + A_1C_0 \rightarrow C_1 = A_1B_1 + C_0(A_1 + B_1) \rightarrow C_1 = A_1B_1 + (A_1 + B_1) A_0B_0 + (A_1 + B_1) A_0B_0C_{in}$ 

حال G و P را به صورت زیر تعریف می کنیم:

Generate  $G_i=A_iB_i$ 

Propagate  $P_i=A_i+B_i$ 

پس خواهیم داشت:

 $C_0=G_0+C_{in} P_0$ 

 $C_1 = G_1 + G_0 P_1 + P_0 P_1 C_{in}$ 

 $C_2 = G_2 + G_1 P_2 + G_0 P_1 P_2 + P_0 P_1 P_2 C_{in}$ 

 $C_i = G_i + C_{i-1} P_i$ 

 $C_{n-1} = G_{n-1} + G_{n-2} P_{n-1} + G_{n-3} P_{n-1} P_{n-2} + ... + P_0 P_1 ... P_{n-2} P_{n-1} C_{in}$ 

یس  $C_{n-1}$  یک SOP است که فقط  $G_i$ ها و  $G_i$ ها در آن ظاهر شدهاند.

می توان Gها و Gها را پس از تأخیر زمانی G به دست آورد. زیرا همزمان و به صورت موازی بیتهای متناظر را aPi می کنیم. در مرحله ی بعد Gها و Gها را به یک مدار منطقی ترکیبی می دهیم و پس از G0 تأخیر، and و G1 می داشت.

به این مدار ترکیبی که بیتها را می گیرد و carry را به ما تحویل میدهد، Carry Generator و مدار جمع کننده ی حاصل از آن را Carry Look-ahead Adder می گویند.

با داشتن carryها و بیتهای A و B، می توان با یک تمام جمع کننده (Full Adder) حاصل نهایی را حساب کرد. اما اینجا به Cout هم نیازی نداریم پس می توانیم از یک xor استفاده کنیم. این جمع کننده نیز پس از تأخیر زمانی d حاصل را محاسبه می کند (فقط یک گیت xor)، بنابراین در نهایت داریم:

Delay<sub>sum</sub>=4d

Delaycarry=3d

در زیر یک مدار جمع کننده با پیش بینی بیت نقلی را مشاهده می کنید.



طراحی Carry Look-ahead Adder تحول بسیار مهمی در جمع کننده ها به وجود آورد زیرا این اولین بار بود که تأخیر در یک جمع کننده به تعداد بیتهای ورودی وابسته نبود. این ابداع باعث شد که مرتبه ی زمانی جمع کننده ها از 0(n) به 0(n) کاهش یابد.

در CLA) Carry Look-ahead Adder) که طراحی کردیم هر and محاکثر n ورودی خواهد داشت. در حالی که چنین and هایی در عمل وجود ندارند. با بررسی ماکزیمم تعداد ورودیهای گیت and در بازار میبینیم که حداکثر and ها ۴بیتی اند، پس می توان CLA)Carry Look-ahead Adder)های ۴ بیتی تولید کرد.

برای جمع اعداد n بیتی در عمل تعدادی ۴(CLA) Carry Look-ahead Adder بیتی را کنار هم می گذارند و مداری شبیه Ripple Carry Adder طراحی می کنند که البته سریع تر از Ripple Carry Adder ساده خواهد بود.



اگر فرض کنیم که این LAهای k بیتی را بتوانیم طوری بسازیم که مثل قبل بیت نقلی را با 3d تأخیر و حاصل جمع را با 4d تأخیر به ما بدهد، خواهیم داشت:

Delaycarry= 
$$3d + 3d + \dots + 3d = 3(\frac{n}{k})d$$

Delaysum = 
$$(\frac{n}{k} - 1)3d + 4d = (3\frac{n}{k} + 1)d$$

هرچه k کمتر باشد تأخیر بیشتر می شود. اگر k=n مانند همان k=n عمل خواهد کرد و تأخیرها همان k=1 و k=1 مانند تمام جمع کننده ی عادی عمل می کند( و حتی بدتر از آن زیرا مدار در این حالت پیچیده تر شده و تاخیر افزایش می یابد). در حالت معمول k=1 قرار می دهند.

در این روش محاسبه ی  $G_i$ ها و  $P_i$ ها گیت نیاز دارد و با محاسبه ی  $C_i$ ها تعداد گیتها از  $D_i$  بیشتر می شود و هزینه ی سخت افزاری هم بالا می رود اما در عوض کارایی تا حد خوبی افزایش و تأخیر کاهش می یابد.

در این مرحله از طراحی کارایی را به شکل زیر تعریف می کنیم:

performance  $\sim \frac{1}{Delay * Cost}$ 

مطابق با این تعریف، افزایش کارایی متناسب است با کاهش تاخیر و هزینه ساخت مدار.

# جمع كنندهي انتخابي (Carry Select Adder):

ایده ی اصلی طراحی CSA بر اساس این مشاهده است که در مقدار ورودی رقم نقلی فقط دو حالت صفر یا یک قرار خواهد گرفت. بنابراین زمان جمع کردن دو عدد n بیتی، کافی است به ازای هر ورودی یک بار جمع آبشاری با رقم نقلی ۱ صورت گیرد. این دو محاسبه به طور موازی صورت آبشاری با رقم نقلی و و یک بار جمع آبشاری با رقم نقلی و ودی، به عنوان خروجی انتخاب می شود.

در زیر دو طراحی ساده بر اساس ایده ی CSA را مشاهده می کنید.



در شکل سمت چپ می توان به جای جمع کننده ی آبشاری از هر جمع کننده ی دیگری استفاده کرد. اما به هر حال با این شیوه طراحی تأخیر بیشتر از حالت ساده خواهد شد. (به دلیل وجود mux). علاوه بر این هزینه ی سخت افزاری هم افزایش پیدا کرده است. بنابراین طراحی ارائه شده هیچ مزیتی ندارد.

اما اگر به جای یک CSA از چند CSA که به هم به شکل آبشاری متصل شده اند استفاده کنیم، می توانیم تاخیر محاسبات را در شرایط خاص کاهش دهیم. به طور مثال اگر بلوکهای ۴ بیتی CSA را به صورت آبشاری استفاده کنیم مدار زیر بدست می آید.



به این شیوه که از بلوکهایی با تعداد بیت مساوی در طراحی CSA استفاده شود، Uniform Carry Select به این شیوه که از بلوکهایی با تعداد بیت مساوی در طراحی Adder می گویند. تاخیر این نوع طراحی CSA به صورت زیر است:

$$Delay = \left(\frac{n}{k}\right)2d + 3kd$$

که k برابر است با تعداد سطحهای مدار (در شکل بالا k=4). k تاخیر به دلیل وجود k سست و همچنین k به دلیل تاخیر Full Adder های به کار رفته است. دقت کنید که انتخاب صحیح k می تواند شرایط مختلفی k در تاخیر مدار ایجاد کند. به طور مثال اگر k=1، تاخیر برابر k=1 می شود که از تاخیر جمع کننده آبشاری در تاخیر مدار ایجاد کند. و به طور مثال اگر k=1 تاخیر برابر k=1 می شود که از تاخیر جمع کننده آبشاری بهتر باشد خواهیم داشت:

$$\left(\frac{n}{k}\right)2d + 3kd < 2nd \rightarrow 2nd + 3k^2d < 2nkd \rightarrow (-3)k^2 + (2n)k - 2n > 0$$

minimum بنابراین کافی است که نامعادله ی فوق را برای بدست آوردن k مناسب حل کنیم، به طوری که تاخیر شود.

از معایب این روش این است که بلوک (جمع کننده)های آخر مدت زیادی منتظر میمانند. یکی از کارهایی که برای افزایش کارایی میتوان انجام داد، این است که تعداد بیت بیشتری برای جمع کردن به آنها بدهیم. با همین ایده Non-Uniform Carry Select Adder طراحی شد. به این ترتیب جمع کننده ی بهتری خواهیم داشت.



تأخیر در این روش کمتر می شود زیرا از تاخیر در مدارهای پایانی، برای جمع کردن ارقام بیشتر استفاده می شود و همچنین پهنای آنها کوچکتر می شود و توان مصرفی نیز کاهش پیدا می کند. نسبت به طراحی قبلی (uniform carry select adder) کارآیی بهتری دارد ولی از نظر سخت افزاری تفاوت چندانی ندارند.

# **Carry Save Adder**

فرض کنیم که قصد داریم m عدد n بیتی را جمع کنیم. اولین روشی که به ذهن میرسد این است که یک ماتریس  $m^*n$  رقمی تشکیل دهیم و سطر به سطر جمع کنیم (با جمع کنندههای آبشاری). در این روش حداقل تعداد جمع کنندههای آبشاری  $m^*n$  تا خواهد بود (بین هر سطر) و هر کدام تأخیری برابر  $m^*n$  خواهند داشت. بدین ترتیب تأخیر کل آنها بسیار زیاد و به شکل زیر خواهد شد:

delay = (m-1) \* 2nd = 2mnd

برای بهتر کردن این روش میتوان جمع کنندهها را به صورت درختی قرار داد و به این شکل تعداد طبقات لازم را کاهش داد اما همچنان تأخیر زیادی خواهیم داشت.



 $delay = 2nd * [log_2 m]$ 

HW = m \* 5ng

اما روش بهتر استفاده از جمع کننده ی دیگری به نام Carry Save Adder است. ابتدا بایستی به این نکته توجه کنید که یک Full Adder نقش یک جمع کننده ی سه تایی را ایفا می کند (دو ورودی عددی و یک Cin). در این روش هر بار به کمک Full Adder ها دستههای سه تایی از اعداد را به دستههای دو تایی تبدیل می کنیم(Cout) و حاصل جمع) و این عمل را تکرار می کنیم تا زمانی که به دسته های ۲تایی برسیم که در این مرحله با یک جمع کننده ی دیگر مانند جمع کننده ی آبشاری عملیات جمع به پایان می رسد.



### ضرب کنندهها:

چنانچه دو عدد دودویی n بیتی A, B را در هم ضرب کنیم حاصل ضرب در حالت ماکزیمم A0 بیت خواهد شد. به عبارتی:

 $0 \le A \le 2^n$ 

 $0 \le B \le 2^n$ 

 $0 \le A * B \le 2^n * 2^n = 2^{2n}$ 

یک ایده برای به دست آوردن نتیجه این است که حاصل ضرب هر بیت از B را در عدد دودویی A به طور جداگانه به دست بیاوریم و سپس نتیجه ی حاصل را با یکدیگر جمع کنیم. در مرحله  $b_i$  اگر  $b_i$  صفر باشد، نتیجه حاصل بیت  $a_i$  ام  $a_i$  در عدد A برابر با صفر خواهد بود، در غیر این صورت چون بیت  $a_i$  یک است، نتیجه حاصل سبت  $a_i$  برابر با خود  $a_i$  خواهد بود. (به هر کدام از این حاصل ضرب ها، حاصل ضرب های میانی یا بخشی گفته می شود.)

n- اگر چنین ایده ضربی را بخواهیم پیاده سازی نماییم، تعداد جمع کنندههای مورد نیاز به شیوه سنتی، برابر با n- اگر چنین ایده ضربی رای جمع کردن n تا حاصلضرب میانی، به n- تا جمع کننده گردن n بیتی نیاز داریم.

و چنانچه بخواهیم این ایده را با جمع کننده carry save adder پیاده سازی کنیم(در بخش قبل گفتیم که carry save adder برای جمع کردن m عدد m عدد n عدد n عدد n عدد n عدد 2n عدد اینی بسازیم.

که پیاده سازی هر دو روش سخت است.

#### ضرب کننده ترتیبی:

لذا ایده ضرب کننده ترتیبی را مطرح می کنیم:

|      | $A \times B \to Q: A$ |      |
|------|-----------------------|------|
|      | DM                    |      |
| В    |                       |      |
| Q:A  | Virtual Address       | KWSA |
| Q.11 |                       |      |

- ۱) در این روش هدف، کم کردن پهنای جمع کننده هاست تا 2n بیتی نباشند.
- ۲) مقدار اولیه دو ثبات A,Qدر الگوریتمی که در ادامه خواهد آمد، صفر است. (علامت: بین A,Q به این معناست که این دو ثبات به هم وصل یا به عبارتی concat شدهاند و ۲۱ بیت جواب را تشکیل داده اند). و مقدار آن را هر بار با حاصلضربهای میانی جمع می کنیم. حاصلضرب نهایی در Q:A موجود خواهد بود.
- ۳) هر حاصلضرب میانی صفر است یا B. (در اینجا داریم A\*B را حساب میکنیم) بنابراین در هر مرحله D:A را یا با صفر جمع میزنیم یا با عدد B. خود عدد B هم n بیتی است؛ بنابراین یک جمع کننده n بیتی کافی است. چون هر کدام از این حاصلضربهای میانی بخواهد جمع شود در مرحله il ir in ir شیفت بیتی کافی است. چون هر کدام از این حاصلضربهای میانی بخواهد جمع شود در مرحله کاری نداریم. به سمت چپ خورده است و اصلا با تعدادی از بیتها در Q:A برای جمع در آن مرحله کاری نداریم. بنابراین لزومی ندارد که یک جمع کننده ۲۳ بیتی به کار ببریم.

به عبارت دیگر در هر مرحله باید اندیس i را نگاه کنیم و حاصلضرب میانی را که 0 یا 0 است به اندازه i تا به سمت چپ شیفت بدهیم و به ازای i+1 امین بیت i+1 به بعد، عمل جمع را انجام دهیم. که در اینصورت به جمع کننده با پهنای بیتی بیش از i نیاز خواهیم داشت. بنابراین به جای چنین کاری، حاصلضرب میانی را ثابت نگاه می داریم و به جای شیفت دادن آنها به سمت چپ، i i را به سمت راست شیفت می دهیم. چون در مرحله i ام به i بیت سمت راست i که قبلا از آنها برای تعیین حاصل ضربهای میانی استفاده کرده بودیم، نیازی نداریم. (به i بیت سمت راست i و i بیت سمت چپ i در مرحله i مرحله i مرحله i نیازی نداریم. بنابراین پهنای بیتی جمع کننده به i اکاهش می یابد. )

با توجه به توضيحات فوق الگوريتم ضرب كننده ترتيبي به صورت زير خواهد بود:

 $n \rightarrow sc$ 

به  $A_0$  نگاه کن:

اگر  $A_0=0$ ؛ هیچ کاری انجام نده!

 $A_0 = 1$ :  $B + Q \rightarrow EQ$  اگر

۱) E:Q:A را یک واحد به سمت راست شیفت بده!

 $sc - 1 \rightarrow sc$  (Y

۳) اگر c=0؛ پایان؛ در غیر این صورت برو به مرحله ۲.

در این روش بدبینانه ترین حالت این است که هر n بیت A، یک باشد که در این صورت مدام باید عمل جمع را انجام بدهیم و تاخیر زیاد می شود.

خوش بینانه ترین حالت وقتی است که A تماما صفر باشد؛ در این صورت فقط n تا کلاک لازم است.



n روش فوق یک روش خیلی ساده است که حداقل سخت افزار را مصرف می کند؛ چون فقط یک جمع کننـده (Q,A,B) می خواهد.

اما از نظر زمانی چون این روش یه شمارنده میخواهد به n تا کلاک نیاز داریم و طول کلاک را هم سخت افزار جمع کننده میسازد

### ضرب کننده آرایه ای

واحد ALU ذاتا ترکیبی است، پس ضرب را می توان ترکیبی هم پیاده سازی کرد که برای این مقصود از ضرب کننده آرایه ای استفاده می شود. برای ضرب دو عدد a بیتی a و b مانند شکل زیر عمل می کنیم:



# توضيح شكل:

ورودی(Carry in/Cin) استفاده گردد. اگرتنها یک ردیف دیگر در ستونی که میخواهیم عدد جاری موجـود در (Half از نـیم جمـع کننـده (Full Adder/FA) از نـیم جمـع کننـده (Adder/HA) استفاده می کنیم.

در اینجا ذکر این نکته ضروری است که در ضرب کننده آرایهای لزوما عدد نقلی به عدد هم ردیف در ستون بعدی داده نمی شود و گاهی به ردیف پایین تر در ستون بعد و. .. داده می شود. در هر حال نکته مهم این است که عدد نقلی ایجاد شده در هر ستون به نحوی باید در یکی از جمعهای ستون بعد شرکت کند. نمونه دیگری از ضرب کننده آرایهای مربوط به ضرب دو عدد ۴ بیتی را می توانید در شکل زیر مشاهده کنید:



واضح است که در مدار ضرب کننده آرایهای، سخت افزار زیادی مصرف می شود یعنی به تعداد m-1 واضح است که در مدار ضرب کننده آرایهای، سخت افزار زیادی مصرف می شود یعنی به تعداد  $M_{2n-1}$  باید  $M_{2n-1}$  و هـم بـه صورت افقی و هـم بـه صورت عمودی (منظور m-1 تولید شده در هر m-1 است) حرکت کنند، یعنی:



که تاخیر از مرتبه  $n^2$  است در حالی که ضرب کننده ترتیبی (sequential) تاخیری از مرتبه  $n^2$  داشت. (دقت کنیم که از آنجا که  $a_ib_j$  موازی ایجاد می شوند پس تاخیر در تولید  $M_{2n-1}$  دقیقا برابر با  $a_ib_j$  است. ) نوع دیگری از ضرب کننده های آرایه ای:



در این نوع ضرب کننده آرایهای هر بار  $M_k$  که راست ترین رقم حاصل ضرب است که تا کنون محاسبه نشده را برمی گردانیم. در این جا نیاز به n تا جمع کننده n بیتی داریم.

در واقع اگر جمع کنندهها را Cascade Adder انتخاب کنیم همان ضرب کننده آرایهای قبلی را به ما میدهد، اما استفاده از ضرب کنندههای دیگر نظیر CLA نوع متفاوتی از ضرب کننده آرایهای را ایجاد می کند. برای روشن شدن موضوع به شکل زیر توجه کنید:



باید دقت داشت که ضرب کننده آرایهای که در بالا مورد بحث قرار گرفت تنها برای اعداد مثبت استفاده می شود.

## ضرب کننده بوث(Booth Algorithm/Multiplier)

در ضرب کننده ترتیبی، به تعداد ۱های موجود در مضروب، باید عملیات جمع روی مضروب فیه را انجام می دادیم. برای بهبود این الگوریتم و مستقل کردن ضرب از تعداد این ۱ها شخصی به نام بوث الگوریتم بوث را ارائه کرد که در این الگوریتم تعداد عملیات جمع و یا تفریق روی مضروب فیه تنها به تعداد ۱۰ و ۱۰هایی که در مضروب ظاهر می شوند بستگی دارد.

قبل از ذکر این الگوریتم ابتدا باید نمایش دیگری از اعداد را فرا بگیریم.

هر عدد در مبنای ۲ را می توان به صورت زیر در نظر گرفت:

...000011...111100......000111.....111...000

یعنی دنباله از ۱های متوالی و ۱های متوالی.

عدد x را در نظر بگیرید که:

عدد فوق در مبنای ۱۰ برابر است با 2<sup>m</sup>- 2<sup>n</sup>

چرا که آن را میتوان به صورت زیر نوشت:

با مثالهایی موضوع را روشن می کنیم:

$$\begin{array}{rcl}
... & 00100 & ... & 0000 & ... \\
- & ... & 00000 & ... & 0010 & ... \\
\hline
x = ... & 00011 & ... & 1110 & ...
\end{array}$$

 $+5 = (00000101)_2 = 2^1 - 2^0 + 2^3 - 2^2$  :۱) مثال ۱:

$$-10 = (11110110)_2 = 2^3 - 2^{1} - 2^{4}$$
 عثال ۲:

دقت شود که در مثال بالا رقم آخر یعنی سمت چپ ترین رقم ۱ است و تبدیل ۱ به  $\cdot$  رخ نمی دهد بنابرین نوشتن +29 درست نیست همان طور که در محاسبه نیز در نظر گرفته نشده است.

$$(11000111)_2 = 2^3 - 2^0 - 2^6$$
 مثال ۳:

همان طور که پیشتر نیز گفته شد این روش تنها به مجموعه ۱های پشت سر هم وابسته است. در این روش به جای اینکه ۵۵ را نگاه کند دو بیت به دو بیت نگاه می کند و لبههای بالا رونده و پایین رونده مهمند. این دو رقم ۴ حالت دارد:

- ھيچ کاري نکن ⇒٠٠٠
- عمل جمع را انجام بده ⇒۰۱
- عمل جمع را انجام بده ⇒ ۱۰

هیچ کاری نکن ⇒۱۱

در نوشتن الگوریتم بوث از متغیرهای ۱ بیتی E و G و متغیر E بیتی E استفاده می کنیم، که E بیان کننده یکی از ۴ می شود و E نیز حاوی رقم اول از بین جفت ارقامی است که می خواهند بررسی شوند E بیان کننده یکی از ۴ می شود و E نیز حاوی رقم اول از بین جفت ارقامی است که می خواهند بررسی شوند E بیان کننده یکی از ۴ حالت بالا است. E هدف ما ضرب دو عدد E و E است و E ا

## الگوريتم بوث:

- $SC \leftarrow n$  (1
- را نگاه کن اگر مساوی بود با:  $A_0G$

۰۰: هیچ کاری نکن

 $EQA \leftarrow Q:A + B : \cdot 1$ 

 $EQA \leftarrow Q:A - B:I \cdot$ 

۱۱: هیچ کاری نکن

- Shift Right (EQAG) (T
  - $SC \leftarrow SC 1$  (\*
- ۵) اگر SC = 0 آنگاه پایان؛ وگرنه برو به مرحله ۲

۸۸

در این الگوریتم بهترین حالت این است که همه ارقام ۱۱ یا ۰۰ باشند. بدترین حالات نیز زمانی رخ میدهند که ارقام به طور متناوب از ۰ به ۱ و از ۱ به ۰ تغییر کنند:

در این حالت به تعداد  $1-\frac{n}{2}$  عمل جمع و  $\frac{n}{2}$  عمل تفریق در الگوریتم بوث نیاز است.

در این حالت  $\frac{n}{2}$  عمل جمع و  $\frac{n}{2}$  عمل تفریق در الگوریتم بوث نیاز است.

## تقسیم کننده:

گفتیم که اگر دو عدد n بیتی A,B در هم ضرب کنیم، حاصل در حالت ماکزیمم در n بیت جا می گیرد. در این قسمت می خواهیم تقسیم دو عدد را بررسی کنیم. چنانچه عدد n را بر عدد n بیتی n تقسیم نماییم حاصل باید در n بیت جا شود؛ البته لزوما تقسیم هر عدد n بیتی بر هر عدد n بیتی در n بیت جا نمی شود. به عنوان مثال عدد n بیتی n بیتی n در نظر بگیرید. اگر این عدد را بر عدد n بیتی n تقسیم نماییم واضح است که حاصل در n بیت نمی گنجد.

بنابراین ممکن است در برخی مواقع با سرریز مواجه شویم و سخت افزار نمی تواند محاسبات را انجام دهد و عددی را که از طول استاندارد تجاوز می کند را نگه دارد. این حالات عبارتند از:

ا- اگر مقسوم علیه صفر باشد، حاصل بی نهایت می شود که نمی توان آن را در n بیت نمایش داد و سرریز رخ می دهد.

F= اگر خارج قسمت در n بیت جا نشود، نیز سـرریز رخ مـیدهـد. در واقـع چنانچـه عـدد n بیتـی F انگاه خارج قسمت در F بیت جا نمی شود. F بر عدد G بیت جا نمی شود، اگر G بیت جا نمی شود، اگر G بیت جا نمی شود.

اگر کمی دقت کنید متوجه می شوید که حالت یک، در واقع زیر مجموعهای از حالت ۲ است. بنابراین ساختن سخت افزار حالت ۲ کافی است.

حالت سرریز معمولا با یک شدن فلیپ فلاپ خاصی که به آن فلیپ فلاپ سرریز گوییم مشخص می شود.

معمولا فرضمان این است که اعداد مثبت هستند.

فلوچارت الگوريتم تقسيم به صورت زير است:



در این روش از ۴ ثبات، یک فلیپ فلاپ و یک جمع کننده استفاده کردیم. یک ثبات برای نگهداری مقسوم علیه و دو ثبات برای نگهداری مقسوم.

در این روش ابتدا باید چک کنیم که در تقسیم با سرریز مواجه خواهیم شدیا نه? به این منظور مقسوم علیه (B) را از بیتهای نیمه باارزش تر مقسوم (A) کم میکنیم و در (A) قرار می دهیم. چنانچه در این عمل carry مساوی یک باشد، همانگونه که در جلسات قبلی ثابت شد (A) از (A) بزرگتر بوده است؛ لذا با حالتی مواجه هستیم که یک باشد، همانگونه که در جلسات قبلی ثابت شد (A) بزرگتر بوده است؛ لذا با حالتی مواجه هستیم که سرریز رخ میدهد و باید فلیپ فلاپ سرریز را یک کنیم. همچنین بیتهای نیمه پرارزش مقسوم را که در هنگام تفریق خراب نموده ایم باید به حالت قبل برگردانیم. لذا (A) و باید به حاصل شود و آن را در (A) میریزیم.

اما چنانچه carry حاصل صفر باشد، یعنی تقسیم با سرریز مواجه نمی شود. باز هم A را به حالت قبلی خود برمی گردانیم و از آنجایی که مشخص شد که در بار اول n بیت سمت چپ مقسوم از عدد n بیتی مقسوم علیه کوچکتر بوده، پس رقم اول خارج قسمت صفر است. لذا EAQ را یک بیت به سمت چپ شیفت میدهیم. حالا یک بیت از Q آزاد می شود که می توانیم در مرحله بعد برای نگهداری خارج قسمت از آن استفاده نماییم.

ما پیشفرض، بیت خارج قسمت در هر مرحله را برابر با یک می گیریم. چنانچه نادرست بود، آن را به صفر تغییر میدهیم. برای تشخیص درستی یا نادرستی این فرض مقسوم علیه را از A کم می کنیم. طبق همان قضیه ای که قبلا گفتیم جنانچه carry حاصل یک باشد، یعنی Aاز مقسوم علیه بزرگتر بوده، لذا خارج قسمت یک درست بوده است و بیت صفرام Q را یک میکنیم. همچنین باقیمانده جزئی در این مرحله هم همان حاصل تفریـق A است که در Aگذاشته شده است. اما چنانچه carry حاصل، صفر باشد، به این معنـی است کـه A از مقسـوم علیه کوچکتر بوده است. واضح است که در این حالت، خارج قسمت در این مرحله صفر است. پس عـلاوه بـراین که باید بیت صفرام A را صفر کنیم، باید A هم به همان حالت قبل از عمل تفریق برگردانیم. چون وقتی خارج قسمت صفر باشد، باقیمانده جزیی برابر با با همان A خواهد بود.

حال از شمارنده یکی کم میکنیم. چنانچه شمارنده به صفر رسید عملیات تقسیم به پایان رسیده است؛ در غیر این صورت برای ادامه عمل تقسیم به مرحله شیفت دادن به چپ بازمی گردیم و عملیات را ادامه میدهیم. در پایان Qخارج قسمت و A باقی مانده نهایی است.

گفتیم در این الگوریتم فرض می شود که یک عدد مثبت 2n بیتی به یک عدد مثبت n بیتی تقسیم می شود. حالا اگر شیوه نمایش عدد اندازه - علامت یا مکمل دو باشد ابتدا باید تکلیف آن را مشخص نمود. به این صورت

که اگر اعداد مثبت باشند که همین روند را انجام میدهیم. اما اگر یک یا هردو اعداد منفی باشند ابتدا معادل مثبت آن را به دست میآوریم؛ سپس عمل تقسیم را برای آن دو انجام میدهیم و در نهایت تعیین علامت میکنیم.

| شيوه نمايش   | جمع و تفريق | ضرب و تقسیم |
|--------------|-------------|-------------|
| مکمل دو      | ساده        | پیچیده      |
| اندازه-علامت | پیچیده      | ساده        |

## اعداد اعشاري

دو نوع دستهبندی برای اعداد اعشاری وجود دارد:

- ◄ مميز ثابت
- ◄ مميز شناور

#### مميز ثابت(Fixed point)

در اعداد اعشاری با ممیز ثابت, تعداد بیتهای اختصاص داده شده به قسمت صحیح و اعشاری ثابت میباشد، در زیر قالب این نوع عدد اعشاری را مشاهده می کنید:



همانطور که مشخص است, در این حالت, هر دو قسمت با هم عدد را تشکیل میدهد. در قسمت اول، تکهی صحیح به صورت مکمل ۲ ذخیره میشود، قسمت اعشاری نیز به شکل بدون علامت در t بیت آخر ذخیره میشود. شود. همانطور که مشاهده میکنید قسمتهای اختصاص داده شده برای اعداد اعشاری همواره ثابت است. محاسبات ممیز ثابت از نظر پیاده سازی بسیار ساده است.

## مميز شناور (Floating point)

در اعداد ممیز شناور، نگهداری اعداد اعشاری به شکل متفاوتی انجام می شود. ایده ی اصلی این روش نگهداری اعداد به این روش در اعداد در حافظه به شکل علمی آنهاست. قالب پیشنهادی مورد استفاده برای ذخیره سازی اعداد به این روش در شکل زیر قابل مشاهده است.



در این نحوه ی ذخیره سازی اعداد، S بیانگر علامت عدد (مثبت ۰ منفی ۱)، Exponent بیانگر نمای توانی است که به صورت مکمل ۲ ذخیره می شود. Fraction یا مانتیس بیان گر قسمت اعشاری عدد نرمال (هنجار) شده است. (عدد نرمال شده در نمایش علمی، عددی است که در قسمت صحیح، فقط یک رقم وجود داشته باشد) با توجه به اینکه در مبنای ۲ هستیم، این تک رقم صحیح به غیر از زمانی که مقدار عددی صفر باشد همواره ۱ خواهد بود. بنابراین در این حالت کافی است که فقط قسمت اعشاری در قسمت متنابراین در این حالت کافی است که فقط قسمت اعشاری در قسمت متنابراین در این حالت کافی است که فقط قسمت اعشاری در قسمت اعشاری در قسمت شود.

حال این سوال مطرح می شود که چه طور می توان یک عدد را به صورت ممیز شناور نمایش داد. برای این کار لازم است عملیات هنجارسازی صورت بگیرد. هنجارسازی همان تبدیل نمایش عدد به صورت علمی است. به طور مثال:

| نمایش ناهنجار | نمایش هنجار سازی شده     |
|---------------|--------------------------|
| 11111         | 1. 1111 * 2 <sup>4</sup> |
| 0.001111      | 1.111 * 2 <sup>-3</sup>  |
| -100.0001     | $-1.000001*2^{2}$        |

در صورتی که فضای ذخیره سازی عدد ۱۰ بیت باشد و ۴ بیت برای توان و ۵ بیت برای مانتیس، به ترتیب خواهیم داشت:

| S(1bit) | Exponent (4bits) | Fractions (5bits) |
|---------|------------------|-------------------|
| 0       | 0100             | 11110             |
| 0       | 1101             | 11100             |
| 1       | 0010             | 00000             |

دقت کنید که در قسمت Fraction دقیقا ۵ رقم اول اعشار به همان شکل در حافظه ذخیره شده است.

در طی تبدیل به اعداد ممیز شناور همواره باید به نکات زیر توجه داشت:

۱. همه ی اعداد به جز 0 قابلیت هنجار شدن دارند. برای همین 0 را با کوچک ترین عددی که می توان نشان داد، نمایش می دهیم. (در قراردادهای خاص برای بیان صفر از نمایش متفاوتی استفاده می شود.)

- ۲. قسمت اعشاری(=mantis) همیشه مثبت است و دقیقا به همان شکل در حافظه نگه داری
   می شود.
- ۳. قسمت نما(=exponent) می تواند مثبت یا منفی باشد، که به صورت مکمـلدو نشـان داده می شود.
- ۴. قسمتهای f و e در سیستم نمایش اعشاری چند بیت هستند؟ چون محدودیت ذکر شده تاثیر زیادی در حدود قابل ذخیره سازی توسط سیستم ایفا می کند. همواره لازم است که بدانیم آیا عدد محاسبه شده در حافظه قابل ذخیره سازی است یا نه. این عدد می تواند برای نمایش بسیار بزرگ باشد(سر ریز در ممیز شناور: زمانی اتفاق می افتد که توان مثبت آنقدر بزرگ باشد که در محدوده ی توان جا نشود)، همچنین این عدد می تواند بسیار کوچک باشد که در ممیز شناور: زمانی اتفاق می افتد که توان منفی آنقدر بزرگ باشد که در محدوده ی توان جا نگیرد). در صورت وقوع هر کدام از این اتفاق ها سیستم پاسخ غلط خواهد داد.

مطابق با استاندارد e و f دو پیشنهاد برای تنظیم فضای e و ارائه شده است.

1. Single Precision(دقت ساده): 32 bits (Exponent 8 bits, Fraction 23 bits)

| 7 |   |    |  |
|---|---|----|--|
| 1 | 8 | 23 |  |

2. Double Precision(دقت مضاعف):64 bits (Exponent 11 bits, Fraction 52 bits)



زمانی که لازم است دو عدد اعشاری را با یکدیگر مقایسه کنیم، باستی ابتدا به توان آن توجه کنیم. با توجه به اینکه عددهای توان در قالب مکمل ۲ ذخیره می شوند و می توانند منفی باشند، عملیات مقایسه دشوار می شود. برای ساده تر کردن عملیات مقایسه، تصمیم بر این شد که نماها را به مقدار ثابتی در فضای عددی جابه جا کنیم. به این منظور، توان هر عدد را با عدد  $2^{e-1}$  جمع می کنیم تا توان تمامی اعداد مثبت شود. امر سبب می شود که مقایسه اعداد اعشاری با ممیز شناور، ساده تر گردد. در جدول زیر تاثیر این عملیات نشان داده شده است:

| عدد | مكمل دو | 4 + مكمل دو |
|-----|---------|-------------|
| ٣   | 011     | 111         |
| ٢   | 010     | 110         |
| 1   | 001     | 101         |
|     | 000     | 100         |
| -1  | 111     | 011         |
| -۲  | 110     | 010         |
| -٣  | 101     | 001         |
| -4  | 100     | 000         |

دقت کنید که با اعمال این روش (که به bias کردن شناخته می شود)، کوچکترین عدد (۴-) به مقدار صفر رسید و بزرگترین عدد به مقدار ۷ (یا ۱- در نمایش مکمل ۲). حال اگر اعداد را به صورت بدون علامت فرض کنیم، مقایسهی آنها بسیار ساده تر خواهد بود. در اثر این تبدیل، ترتیب اعداد ثابت باقی مانده است و مقایسه ی آنها نیز ساده تر شده.

با توجه به اینکه بعضی از اعداد اصم کاربرد زیادی دارند (مانند e و  $\pi$  و e ...). بهتر است که آنها در قالب ویژه ی ذخیره کنیم تا دقت محاسبات اعشاری خود را افزایش دهیم. به همین منظور نما را با عددی مثل ویژه ی ذخیره کنیم و x ردیف از توان را به اعداد خاص اختصاص می دهیم. بر خلاف روش نشان داده شده در این حالت کوچکترین عدد در توان صفر نخواهد شد. به طور مثال اگر x=1 باشد، عدد x=1 به صفر تبدیل میشود و عدد x=1 مقدار ۱۱۱ خواهد گرفت. حال حالتی که توان ۱۱۱ باشد را حالت خاص فرض می کنیم و از ردیف آن، برای ذخیره سازی اعداد خاص استفاده می کنیم. به این شکل بازه ی مثبت و منفی توان که قبلا از x=1 بود، متوازن شده و به x=1 تا x=1 تبدیل می شود و مقدار عددی x=1 که به شکل از طاهر می شود برای

نگهداری اعداد خاص استفاده خواهد شد. معمولا اعداد خاص در قالب کد و در قسمت Fraction عددی ظاهر می شوند که توان آن یکی از این توانهای اختصاص یافته است. برای فهمیدن مفهوم این کدها بایستی از جدول مخصوص آن استفاده کنیم.

یکی دیگر از حالات خاص ممکن، مقدار Not a Number = NaN (ناعددی)است. زمانی که نتیجه ی محاسبات عدد نباشد، باید به شکلی قابل ذخیره کردن باشد، از این رو باید برای این حالت خاص نیز یک شکل در نظر گرفت. به طور مثال زمانی که از یک عدد منفی جذر می گیرید، خروجی مقدار عددی نخواهد بود و باید حاصل در این قالب ذخیره شود.

bias #1 =  $2^{e-1}$  علی که مقدار توان را با 1# bias و  $2^{e-1}$  علی که مقدار توان را با 1# bias قرار داد  $2^{e-1}$  علی bias فقد می فود. دقت شود که مقدار bias لزوما و یا 2# bias جمع کند، به ترتیب 1# bias و 3# biased گفته می شود. دقت شود که مقدار داشت. مقادیر یاد شده نیست و ممکن است در شرایط مختلف مقادیر مختلفی باشد که به تعریف بستگی خواهد داشت. به طور مثال اگر  $2^{e}$  بیت برای e در نظر بگیریم، مطابق با روش  $2^{e}$  bias باید به توان هر عدد مقدار  $2^{e}$  را اضافه کنیم. به شکل مشابه ممکن است که تعریف شود مقدار bias برابر با  $2^{e}$  است که هر دو یک معنی را می رساند و آن هم این است که باید توان را با  $2^{e}$  جمع کنید.

با توجه به اینکه تعداد اعداد اعشاری ممکن حتی در بازه ی ۰ تا ۱ بینهایت است، مسلما قادر به ذخیره سازی تمامی آنها نخواهیم بود، از این رو فاکتورهای مورد توجه در توصیف نمایش اعداد ممیز شناور شامل ۴ دسته ی کلی می شود.

- ۱- چه تعداد عدد در این روش قابل ذخیرهسازی است؟
  - ۲- بازهی اعداد قابل ذخیره سازی چقدر است؟
    - ۳- دقت اعداد ذخیره شده چقدر است؟
- ۴- حداقل و حداکثر عدد قابل ذخیره سازی چقدر است؟

در ادامه با بررسی دقیق مقادیر قابل ذخیره سازی در اعداد شناور تلاش می کنیم که به سوال های فوق پاسخ دهیم.

در مرحلهی اول لازم است که به چند سوال پاسخ دهیم، برای ادامه ی بحث فرض کنید که طول قسمت Fraction در عدد ممیز شناور ما e بیت باشد.

- ۱- حداقل مقدار Fraction چیست؟ با توجه به بدون علامت بودن قسمت Fraction کمترین مقدار آن برابر با صفر است. (تمامی ارقام صفر)
- 7 حداکثر مقدار Fraction چیست؟ با توجه به بدون علامت بودن قسمت Fraction بیشترین مقدار آن برابر است با  $2^{-f}$  (دقت کنید که مقدار Fraction در قسمت اعشاری عدد است، و زمانی که تمام مقادیر آن ۱ شود، حاصل برابر خواهد بود با  $2^{-f}$  (
- برابـر Exponent برابـر حداقل مقـدار Exponent برابـر عدد، حـداقل مقـدار  $-2^{e-1}$  برابـر است با

با توجه به پاسخ سوالهای فوق، می توانیم کمترین مقدار مثبت قابل ذخیره در عدد ممیز شناور را بدست آوریـم. بدیهی است که مطابق با قالب عدد ممیز شناور، کمترین مقدار مثبت ممکن برای آن به شکل زیر قابل محاسبه است:

$$\varepsilon = N_{min} = 1.F_{min} * 2^{E_{min}} \rightarrow 1.0 * 2^{-2^{e-1}}$$

این عدد به اسم اپسیلون شناخته می شود و در بعضی مواقع معادل صفر فرض می شود. در صورتی که e برابر با ۸ بیت باشد، مقدار اپسیلون برابر است با e که مقدار خیلی کوچکی است. در صورتی که از نمایش از پیش تعریف شده برای این عدد e خواهد بود (چرا؟).

کوچکترین عدد قابل ذخیره سازی، بعد از اپسیلون چیست؟ قاعدتا بایستی مقدار Fraction را افزایش دهیم (چرا؟). کمترین مقداری که میتوان Fraction را افزایش داد برابر است با  $2^{-f}$ . پس برای عدد بعدی خواهیم داشت.

$$N_{min+1} = \left(1 + 2^{-f}\right) * 2^{-2^{e-1}}$$

دقت کنید که اختلاف این عدد با عدد قبلی برابر است با  $\Delta_1 = 2^{-f} * 2^{-2^{e-1}}$  و به همین ترتیب مقادیر افزایش پیدا می کنند تا زمانی که به بیشترین مقدار Fraction برسیم.

$$N_{min+2^f-1} = \left(2 - 2^{-f}\right) * 2^{-2^{e-1}}$$

زمانی که Fraction به بیشترین مقدار خود برسد، ناچار به افزایش مقدار Exponent هستیم. پس بعد از این خواهیم داشت.

$$N = 1.0 * 2^{-2^{e-1}+1}$$

با افزایش Fraction در این فاز، تفاوت اعداد با یکدیگر برابر است با  $2\Delta_1 = \Delta_2 = 2^{-f} * 2^{-2^{e-1}+1}$  این به معناست که با افزایش Exponent، فاصله یبین اعداد نیز افزایش پیدا می کند. به تعبیر دیگر هرچه از صفر فاصله بگیریم، دقت ما (فاصله یبین اعداد) هم کاهش پیدا می کند. توجه کنید که این وضعیت برای اعداد منفی نیز به صورت قرینه خواهد بود، چون منفی بودن صرفا توسط بیت S مشخص می شود. به هر کدام از سطوح Exponent اصطلاحا یک اکتاو گفته می شود و فاصله یبین اعداد در اکتاو S برابر خواهد بود با:

$$\Delta_1 = 2^{-f} * 2^{-2^{e-1}}$$
,  $\Delta_i = 2^{i-1} * \Delta_1$ 

اگر بخواهیم اعداد قابل نمایش توسط سیستم ممیز شناور را روی محور اعداد نمایش دهیم، خواهیم داشت:



#### مقایسه اولیه ممیز شناور و ممیز ثابت

- هزینه سختافزاری مدارهای محاسباتی سیستم ممیز ثابت بسیار کمتر از سیستم ممیز شناور است.
  - تاخیر محاسبات ممیز ثابت بسیار کمتر از تاخیر محاسبات ممیزشناور میباشد.
  - نمایش اعداد در ممیز ثابت در مقایسه با ممیز شناور، دارای انعطاف پذیری دلخواه نیست.
    - ر. . را دارد.  $\pi$  و  $\pi$  و  $\pi$  و  $\pi$  و الدارد.  $\pi$  و الدارد.  $\pi$  و الدارد. سیستم ممیز شناور قابلیت نمایش اعداد خاص مثل

### محاسبات اعداد اعشاري مميز شناور

برای انجام محاسبات جمع و تفریق اعداد اعشاری ممیز شناور ابتدا باید اعداد را همنما کنیم.

 $2.344 \times 10^{-6}$ ,  $3.1415 \times 10^{2}$ 

 $2.3446 \times 10^{-6} 314150000,0000 \times 10^{-6}$ 

 $0.0000023446 \times 10^2 \ 3.1415 \times 10^2$ 

در هر دو حالت به علت محدودیت فضا ممکن است قسمتی از اعداد دور ریخته شود؛ در روش اول قسمت پر ارزش اعداد دور ریخته میشود و در روش دوم قسمت کم ارزش اعداد.

مثلا اگر کامپیوتری یک رقم قسمت صحیح و چهار رقم قسمت اعشاری عدد را ذخیره کند؛ فقط قسمتهای رنگی اعداد بالا ذخیره می شود.

با این که هر دو روش از نظر ریاضی درست است اما به دلیلی که بالا گفته شد از روش دوم در کامپیوتر برای انجام محاسبات استفاده می شود.

#### الگوريتم جمع/تفريق اعداد اعشاري

- ۱. چک کردن صفر
- ۲. مقایسه نماها (جهت پیدا کردن عدد با نمای بزرگتر)  $\{$ ردیف کردن نما
  - ۳. عدد با نمای کوچکتر را به اندازه نماها به سمت راست شیفت میدهیم.
  - ۴. دو عدد را با هم جمع اتفریق می کنیم (جمع اتفریق کننده اندازه علامت)
    - ۵. در صورتی که حاصل هنجار نباشد؛ آن را هنجار می کنیم.

$$A = (-1)^{S_A} 1. F_A \times 2^{E_A}, B = (-1)^{S_B} 1. F_B \times 2^{E_B}$$



در نمایش هنجار شده اعداد اعشاری یک رقم ۱ قبل از ممیز و بقیه ارقام بعد از ممیز قرار می گیرند.

$$(-1)^{S} 1.F \times 2^{E}$$

- ◄ زير ريز (underflow): قبل از مميز فقط رقم صفر وجود داشته باشد.
- ◄ سر ریز (overflow): قبل از ممیز عددی بزرگتر از ۱ وجود داشته باشد.

$$\begin{array}{r}
1.0011 \times 2^{10} \\
+1.0010 \times 2^{10} \\
\hline
10.0001 \times 2^{10}
\end{array}$$

مثال ۱: دو عدد (0.5)10 و (0.4375)10 را با هم جمع كنيد.

$$0.5 \times 2 = 1(0.5)_{10} = (1.000)_2 \times 2^{-1}$$

و به همین ترتیب داریم:

 $(-0.4375)_{10} = (-1.110)_2 \times 2^{-2}$ 

حال الگوريتم جمع را اجرا ميكنيم:

- ۱. چک کردن صفر (که در اینجا نداریم!)
- ۲. مقایسه نماها(ارقام عدد با نمای کوچکتر را به اندازه نماها به سمت راست شیفت میدهیم):

۱۰۰

$$(-1.110)_2 \times 2^{-2} = (-0.111)_2 \times 2^{-1}$$

$$(-0.111)_2 \times 2^{-1} + (1.000)_2 \times 2^{-1} = (0.001)_2 \times 2^{-1}$$

۴. در صورتی که حاصل هنجار نباشد؛ آن را هنجار میکنیم.

### الگوريتم ضرب اعداد اعشاري

۱. چک کردن صفر

$$E_R=E_A+E_B-{\mathsf{b}}$$
 .۲ جمع نماها با هم

- $S_R = S_A \oplus S_B$  علامت حاصل ۳.
  - $X=1.\,F_A\, imes 1.\,F_B$  انجام عمل ضرب ۴.
- ۵. هنجار کردن نتیجه در صورت ناهنجار شدن (overflow)

 $(-1)^{S_R} X \times 2^{E_R}$ 

مثال ۲: دو عدد  $_{10}(0.5)_{10}$  و  $_{00}(0.4375)_{10}$  را در هم ضرب کنید.

مطابق مثال ۱ داریم:

$$(0.5)_{10} = (1.000)_2 \times 2^{-1}$$
  
 $(-0.4375)_{10} = (-1.110)_2 \times 2^{-2}$ 

حال الگوريتم ضرب را اجرا ميكنيم:

ا. چک کردن صفر

۲. جمع نماها با هم ۲. = -3:

 $:-1 \oplus 1 = -1$  عيين علامت حاصل.

۴. انجام عمل ضرب:

۵. هنجار کردن نتیجه در صورت ناهنجار شدن

حاصل  $^{2-3}$   $\times$   $^{2}$   $\times$   $^{3}$  است و از آنجا که ما به ۴ بیت برای نگهداری نیاز داریم:

 $(1.1100)_2 \times 2^{-3}$ 

### الكوريتم تقسيم اعداد اعشاري

۱. چک کردن صفر

 $E_R = E_A - E_B + b$  .۲ تفریق نماها با هم

 $S_R = S_A \oplus S_B$  . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T . T

 $X = 1. \, F_A \, \div \, 1. \, F_B$  ۴. انجام عمل تقسیم

۵. هنجار کردن نتیجه در صورت ناهنجار شدن (underflow)

 $(-1)^{S_R} X \times 2^{E_R}$ 

در بعضی از سیستمها برای نشان دادن ناعددیها نمای اعداد اعشاری را با مقدار بایاس جمع می کنند.

در استانداردIEEE754 برای دقت ساده از بایاس ۱۲۷ استفاده می شود. به عنوان مثال عدد ۱- به صورت زیر نمایش داده می شود:

 $-1 + 127 = 126 = (011111110)_2$ 

همچنین عدد ۱ به صورت زیر نمایش داده می شود:

 $1 + 127 = 128 = (10000000)_2$ 

۲۰۲

توان بایاس در عدد ممیز شناور به صورت زیر نمایش داده می شود:

 $(-1)^s \times 1.F \times 2^{Exponent-Bias}$ 

توان بایاس برای دقت مضاعف در این استاندارد ۱۰۲۳ است.

در مرحله دوم ضرب اعداد اعشاری، مقدار بایاس را از حاصل جمع نماها کم می کنیم تا مقدار بایاس را دوبار با حاصل جمع نکرده باشیم و در مرحله دوم تقسیم اعداد اعشاری، مقدار بایاس را با حاصل تفریق نماها جمع می کنیم تا مقدار بایاس را دوبار از حاصل کم نکرده باشیم.

$$E_A = x_A + b, E_B = x_B + b \implies E_R = x_A + x_B + b = E_A + E_B - b$$
$$\implies E_R = x_A - x_B + b = E_A + E_B + b$$

مثال۳: عدد ۰. ۷۵- در مبنای ۱۰ را در نمایش باینری بـه صـورت دقـت سـاده و دقـت مضاعف نشان دهید.

برای این که عدد ۰. ۷۵- را به مبنای دو ببریم باید آن را در ۲ ضرب کنیم. قسمت صحیح عدد به دست آمده را نگه میداریم و قسمت اعشاری را دوباره در ۲ ضرب میکنیم و این عمل را تا زمانی ادامه می دهیم که عدد بدست آمده قسمت اعشاری نداشته باشد:

$$0.75 \times 2 = 1.50.1...$$

$$0.5 \times 2 = 10.11$$

و چون عدد ما منفی است جواب ۱۱۰۰ در مبنای ۲ میباشد. حال عدد بدست آمده را هنجار می کنیم: ۲۰۰۰- ۲۰۰۰

نمایش عمومی دقت ساده به صورت زیر است:

 $(-1)^s \times 1.F \times 2^{Exponent-127}$ 

## که به صورت زیر جایگزین میشود:

 $(-1)^1 \times 1.1000\ 0000\ 0000\ 0000\ 0000\ 0000\ \times 2^{126-127}$ 

| ۳١        | ٣٠ | ۲٩ | ۲۸ | ۲۷ | 78 | ۲۵ | 74 | 77 | ۲۲ | 71 | ۲٠ | 19 | ١٨ | ۱۷ | 18 | ۱۵ | 14 | ۱۳ | ۱۲ | 11 | ١. | ٩ | ٨ | γ | ۶ | ۵ | ۴ | ٣ | ٢ | ١ | • |
|-----------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|
| ١         | ٠  | ١  | ١  | ١  | ١  | ١  | ١  | ٠  | ١  | •  | ٠  | ٠  | ٠  | ٠  | •  | •  | •  | ٠  | •  | •  | •  | ٠ | ٠ | ٠ | ٠ | ٠ | ٠ | • | • | ٠ | • |
| 1         | 1  |    |    |    |    |    |    |    |    |    |    | フ  |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   |
| _         |    |    |    | γ  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   |
| bi 8 bits |    |    |    |    |    |    |    |    |    |    |    |    |    |    | 23 | ,  |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   |

همچنین نمایش دقت مضاعف به صورت زیر است:

| ٣  | 1 | ٣٠ | 49 | ۲۸ | 77 | 78   | ۲۵       | 74 | 74 | 77 | 71 | ۲٠ | ۱۹ | ١٨ | ۱٧ | 18 | ۱۵ | 14 | 14 | 17   | 11       | ١. | ٩ | ٨ | ٧ | ۶ | ۵ | ۴ | ٣ | ٢ | ١ | • |
|----|---|----|----|----|----|------|----------|----|----|----|----|----|----|----|----|----|----|----|----|------|----------|----|---|---|---|---|---|---|---|---|---|---|
|    | ١ | ٠  | ١  | ١  | ١  | ١    | ١        | ١  | ١  | ١  | ١  | •  | ١  | ٠  | ٠  | ٠  | •  | ٠  | ٠  | ٠    | •        | •  | ٠ | ٠ | ٠ | ٠ | ٠ | • | ٠ | ٠ | ٠ | ٠ |
| 1  |   | _  |    |    |    | _    | <b>\</b> | _  |    |    |    |    |    |    |    |    |    |    |    | _    | <b>\</b> |    |   |   |   |   |   |   |   |   |   |   |
| bi |   |    |    |    |    | 11 l | bits     |    |    |    |    |    |    |    |    |    |    |    |    | 20 ł | oits     |    |   |   |   |   |   |   |   |   |   |   |

مثال۴: عدد مميز شناور زير در دقت ساد 32 bits سيمالي است؟

 71
 78
 78
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 77
 <

شامل ۱۰۰ میباشد:

 $1 \times 2^{-2} = \frac{1}{4} = 0.25$ 

بنابراین عدد موردنظر به صورت زیر نمایش داده می شود:

 $(-1)^1 \times 1.25 \times 2^{129-127} = (-1)^1 \times 1.25 \times 2^2 = -5.0$ 

۹۰۴

## نمایش BCD (دهدهی کدشده به صورت باینری BCD) Binary Coded

در این سیستم هر رقم با ۴ بیت نمایش داده میشود و بخاطر ارتباط با دستگاههای I/O هنوز از آن استفاده میشود.

### **محاسبات بر مبنای نمایش BCD**

## جمع BCD

میخواهیم جمع کنندهای بسازیم که دو رقم BCD را با هم جمع کند.

باید مداری طراحی کنیم که اگر حاصل دو رقمی شد آن را با ۶ جمع کند. پس باید مداری برای تشخیص آن که آیا عدد دورقمی است یا نه نیز داشته باشیم (F خروجی این تابع است)

$$\begin{array}{c}
a_3 \ a_2 \ a_1 \ a_0 \\
+ \ b_3 \ b_2 \ b_1 \ b_0 \\
\hline
c_B \ s_3 \ s_2 \ s_1 \ s_0 \implies c_D \ s_3' \ s_2' \ s_1' \ s_0'
\end{array}$$

 $F = c_B + s_3 s_2 + s_3 s_1$ 

|    | $c_B$ | $s_3s_2s_1s_0$ | $c_D$ | $s_3's_2's_1's_0'$ | F |
|----|-------|----------------|-------|--------------------|---|
| 0  | 0     | 00000          | 0     | 00000              | 0 |
| 1  | 0     | 00011          | 0     | 00011              | 0 |
| 2  | 0     | 0010 2         | 0     | 0010 2             | 0 |
| 3  | 0     | 00113          | 0     | 00113              | 0 |
| 4  | 0     | 0100 4         | 0     | 0100 4             | 0 |
| 5  | 0     | 01015          | 0     | 01015              | 0 |
| 6  | 0     | 0110 6         | 0     | 0110 6             | 0 |
| 7  | 0     | 01117          | 0     | 01117              | 0 |
| 8  | 0     | 10008          | 0     | 10008              | 0 |
| 9  | 0     | 1001 9         | 0     | 1001 9             | 0 |
| 10 | 0     | 1010 10        | 1     | 00000              | 1 |
| 11 | 0     | 1011 11        | 1     | 0001 1             | 1 |
| 12 | 0     | 1100 12        | 1     | 0010 2             | 1 |
| 13 | 0     | 1101 13        | 1     | 00113              | 1 |
| 14 | 0     | 1110 14        | 1     | 0100 4             | 1 |
| 15 | 0     | 1111 15        | 1     | 01015              | 1 |
| 16 | 1     | 00000          | 1     | 0110 6             | 1 |
| 17 | 1     | 00011          | 1     | 01117              | 1 |
| 18 | 1     | 0010 2         | 1     | 10008              | 1 |



مدار بالا یک BCD H. A و با cascade کردن آنها می توان یک جمع کننده ساخت.

#### تفريق BCD

مى توان بجاى محاسبه A-B مقدار (A+10's(B را حساب كرد.

| A  | 10's(A) |
|----|---------|
| 0  | 10      |
| 1  | 9       |
| 2  | 8       |
| 3  | 7       |
| 4  | 6       |
| 5  | 5       |
| 6  | 4       |
| 7  | 3       |
| 8  | 2       |
| 9  | 1       |
| 10 | 0       |

اگر حاصل carry ایجاد کند؛ حاصل مثبت است و carry را دور میریزیم و اگر حاصل اگر حاصل ایجاد نکند؛ حاصل عددی منفی و به صورت مکمل ۱۰ است.

$$A - B \Rightarrow \begin{cases} c = 0 \ A < B \\ c = 1 \ A > B \end{cases}$$

مدار محاسبه کننده مکمل ۱۰، ۴بیت ورودی می گیرد و ۵ بیت خروجی می دهد.

## ضرب BCD

ابتدا حالت سادهای از ضرب BCD را بررسی می کنیم که در آن دو عدد تک رقمی را در یکدیگر ضرب می کنیم برای مثال:

 $1001 \times 0100 = 00110110$ 

$$1001 = 9$$
  $0010\ 0100 = 24$  (اشتباه)  $0010\ 0100 = 4$   $0010\ 0100 = 24$   $0010\ 0100 = 3$  خارج قسمت  $0011\ 0110 = 3$  جائیمانده  $0011\ 0110 = 3$ 

حال که ضرب یک رقم در یک رقم را محاسبه نمودیم ضرب یک رقم در چند رقم را مورد بررسی قرار میدهیم:

۹۰۶

$$0011\ 1001 = 39$$
  $1001$   $0011$   $\times 0100 = 4$   $\times 0100$   $\times 0100$   $?$   $0011\ 0110$   $0001\ 0010$ 

ابتدا حاصل هر رقم را با ارقام دیگر به دست می آوریم و سپس حاصل را با یکدیگر جمع می کنیم

$$0011\ 1001 = 39$$
 $\times\ 0100 = 4$ 
 $0011\ 0110$ 
 $+\ 0001\ 0010$ 
 $0001\ 0101\ 0110 = 156$ 

حال ضرب چند رقم در چند رقم را همانند ضرب در دنیای واقعی محاسبه

مىكنيم

$$0011\ 1001 = 39$$
 $\times\ 0100\ 0100 = 84$ 
 $0001\ 0101\ 0110 = 156$ 
 $+\ 0011\ 0001\ 0010 = 312$ 
 $0011\ 0010\ 0111\ 0110 = 3276$ 

تقسیم BCD

می توان با تبدیل عدد به باینری عمل تقسیم را انجام داد و سپس با تقسیم بر ۱۰ رقمهای آن را جدا نمود مثال:

$$0101\ 0010 \div 0100 = 0001\ 0011$$
  
(52 ÷ 4 = 13)

$$0101 = 5$$
 $\times 1010 = 10$ 
 $0011\ 0010 = 50_{(10)}$ 
 $0011\ 0010 = 50_{(10)}$ 
 $0011\ 0010 = 50_{(10)}$ 
 $0110\ 0100 = 2$ 
 $0110\ 0100 = 52_{(10)}$ 
 $0110\ 0100 = 4$ 
 $0110 = ?$ 
 $0000\ 1101 = ?$ 
 $0000\ 1101 = ?$ 
 $0000\ 1001 = 1$ 
 $0001\ 1001 = 1$ 
 $0001\ 1001 = 1$ 
 $0001\ 1001 = 1$ 
 $0001\ 1001 = 1$ 
 $0001\ 1001 = 1$ 
 $0001\ 1001 = 1$ 
 $0001\ 1001 = 1$ 

 $0011 \qquad \equiv \ 3$ 

باقیمانده تقسیم را هم از مرحله © به دست می آید که با باقیمانده آن نیز به همان شکل برخورد می شود و با تقسیم بر ۱۰ رقمهای آن را جدا می کنیم

تمرین:تقسیم BCD را بدون تبدیل به عـدد بـاینری متنــاظر محاســبه کنیـد. (راهنمـایی: همانند تقسیم در دنیای واقعی عمل تقسیم را انجام دهید)

# فصل سوم (واحد کنترل) Control Unit

در این بخش شما یاد می گیرید چگونه واحد کنترل پردازشگر را طراحی نمایید.

در ابتدا شما با وظیفه واحد کنترل آشنا میشوید که برای کار خود مجبور است از یک الگوریتم ترتیبی(فن نیومن) استفاده کند این تنها جایی است که در سخت افزار ترتیبی عمل میشود و این باعث کاهش زیاد سرعت سخت افزار میشود.

سپس شما با انواع واحدهای کنترل آشنا میشوید که شامل واحد کنترل برنامه پذیر و واحد کنترل سیم بندی شده است. که هرچند واحد کنترل سیم بندی شده قابلیت تغییر ندارد و نظم کمتری دارد اما به علت سرعت بسیار بسیار بالای آن نسبت به واحد کنترل برنامه پذیر در ساخت پردازشگرها از آن استفاده میشود.

در انتهای فصل با مبحث ورودی و خروجیها آشنا میشویم و نحوه ارتباط پردازشگر با IO مـورد بررسـی قـرار می گیرد و سپس برای سرعت بخشیدن به کار پردازشگر از وقفهها (Interupt) استفاده می شود.

در پایان این بخش شما قادر خواهید بود هر نوع پردازشگری بسازید.

ا۱۱۰ جزوه معماری

CPU به عنوان ورودی می تواند مجموعه ای از دستورالعملها را بگیرد که به آن CPU به عنوان ورودی می تواند مجموعه ای از دستورالعملها را بگیرد که به آن CPU به توجه (ISA) Architecture می گویند. برای طراحی یک پردازنده با مجموعه دستورات خاص باید به چند نکته توجه کنیم:

۱. کامپیوتر RISC است یا CISC؟

برای پاسخگویی به این سوال باید دید که ماهیت دستورالعملها چیست:

- I/0 .a
- MEM .b
- ALU Based .i
- Memory Based .ii
  - ٢. تعداد دستورالعملها چيست؟
    - ۳. تنوع دستورها چگونه است؟

مثلا دستوراتی که با حافظه کار می کنند چگونه اند و Operand دستورالعملها کجاست. آیا در داخل خود دستورات به صورت ضمنی است؟ آیا در ادامه دستورالعمل آمده اند؟ و یا مثلا در Stack هستند؟

- ۴. تعداد Operand دستورالعملها چندتاست؟ (پردازنده چند آدرسه است؟)
  - ۵. شیوه های آدرس دهی چگونه اند؟

## انواع ماشین ها:

- صفر آدرسی (پشته ای): دستورالعملها فاقد Operand مشخص هستند و ماشین با Stack کار می کند. مثلا:

\(\frac{\partial}{\partial}\)
\(\frac{\partial}{\partial}\)
\(\frac{\partial}{\partial}\)
\(\frac{\partial}{\partial}\)
\(Add., Sub., Div.)

- تک آدرسی: دستورالعملها یک Operand می گیرند.
  - دو آدرسی: دستورالعملها دو Operand می گیرند.
- سه آدرسی: دستورالعملها سه Operand می گیرند.

.. . -

قاعدتا هرچه تعداد Operandها بیشتر شود خصوصیات کامپیوتر به CISC نزدیکتر می شود.

تعداد دستورالعملها نیز مهم است و اثر مستقیم بر مبنای دستورات دارد. به علاوه در طراحی CPU باید قالب دستورات (Instruction Format) را مشخص کرده باشیم و تمام دستورات را بر مبنای آن بیان کنیم.

## قالب دستورات:

اگر ماشين صفر آدرسه باشد. دستورالعملها فقط از Opcode تشكيل مي شوند.

در حالت کلی دستورات اجزای ثابتی ندارند مثلا در تعداد Operandها متفاوتند. اما با این اوصاف قالب آنها باید یکتا باشند تا با هم تداخل نکنند.

مشخص است که پهنای Opcode حداقل  $[Log\ k]$  است که k تعداد دستورات است.

می توان برای مشخص کردن صفر آدرسه یا تک آدرسه بودن دستور از یک بیت flag استفاده کرد اما بهتر است که از ترکیب بیتها استفاده شود تا حجم دستورات کاهش یابد.

## شیوه های آدرس دهی:

## ۱. ضمنی (Implicit):

مثلا: STD → Set Direction Flag

CLC → Clear Carry

اولین کامپیوترها با این نوع آدس دهی کار می کردند اما برنامه نویسی در آنها بسیار محدود بود.

۲. بلافاصله (Immediate)

مثلا: Add 5 Mul 10

این روش باز هم محدود کننده است و از آن فقط برای کارهای Static می توان استفاده کرد.

۳. حافظه ای مستقیم (Memory Direct):

مثلا: [6] Add

یعنی در حافظه عدد موجود در آدرس ۶ را جمع بزن. در این حالت، داده در دل دستورالعمل نهفته است.

در این نوع آدرس دهی نمی توان با Pointer کار کرد.

Flag ADD 6

۴. حافظه ای غیر مستقیم (Memory Indirect)

MUL [[s]]

مثلا:

که ۶ آدرس آدرس داده مورد نظر ما است.

اشکال این روش وقت گیر بودن آن است چرا که نیاز به دو مرتبه دسترسی بـه حافظـه در آن وجود دارد. به منظور رفع این مشکل از انواع آدرس دهی ثباتی استفاده می شود.

۵. ثباتی مستقیم

این نوع آدرس دهی برتری نسبت به حافظه ای مستقیم نـدارد و همچنـین دارای محـدودیت تعداد ثباتها نیز هست. مثلا:

ADD BX

ع. ثباتی غیرمستقیم

با استفاده از این نوع آدرس دهی عملیات های آرایه ای بسیار سریع تر می شوند.

می توان با استفاده از این نوع آدرس دهی پشته را پیاده سازی کرد.

MUL [BX]

۷. آدرس دهی نسبی با ثبات پایه (Base Addressing)

معمولا کامپیوترها برای این نوع آدرس دهی ثباتی با نام ثبات پایه دارند. مثلا:

ADD BX[4]

با استفاده از این روش می توان نقطه شروع داده ساختار را به جای دیگری منتقل کرد و از دوباره کاری جلوگیری کرد.

۸. شاخص دار (Index)

ADD Value [SI]

مثلا:

این نوع آدرس دهی هنگامی استفاده می شود که Offset متغیر است. به همین منظ ور بیشتر برای پیمایش آرایه از آن استفاده می شود. از ترکیب این روش با روش قبلی برای کار با آرایه های دو بعدی استفاده می شود.

۹. آدرس دهی شاخص دار با ثبات پایه

مثلا:[ADD BX[SI]

از این شیوهی آدرس دهی برای کار با آرایه دو بعدی استفاده میشود.

۱۰. آدرس دهی خودافزایشی(خودکاهشی)(Aouto Increment, Aout Decrement)

مثلا: R]+ ADD]

با توجه به ISA داده شده هدف ما طراحی پردازنـده ۱۶ RISC بیتی است که در آن تنها از شیوههای آدرس دهی حافظهای مستقیم، حافظهای غیرمستقیم و ثباتی مستقیم استفاده می شود.

هم چنین با کمک Instruction Set داده شده باید IF و حداقل تعداد ثباتهای مورد نیاز را معین کنیم. مثلا تعیین کنیم که برای انجام اعمال مورد نظر چه ثباتهایی نیاز داریم، آیا به Temp Register نیازمندیم یا خیر؟ و. ..

سپس باید کار طراحی را انجام دهیم. طراحی شامل دو بخش است:

۱. طراحی Data Path (مسیر داده)

۲. طراحی Control Unit (واحد کنترل)

در مسیر داده باید تمام اطلاعات مربوط به همه ی چیزهایی که با داده ارتباط دارند را طراحی کنیم. این که داده از کجا می آید، در چه مسیری به کجا می رود و. .. . یعیی فرآیند حرکت داده را باید مدیریت و کنترل کنیم.

به طور خلاصه در مسیر داده همهی فرآیندهای مربوط به هر مولفهای که برای نگهداری، انتقال، انتخاب، دسترسی و عبور داده به کار میرود، باید طراحی شود.

در واحد کنترل نیز هر مولفهای که وظیفه ی کنترل، انتخاب عملیات، هدایت داده و اجرای دستورالعمل را بر عهده داشته باشد باید طراحی شود.

مسير داده شامل: ALU , Register file , Registers , BUS مى باشد.

**واحد کنترل شامل:** SC(Sequence counter) , Decoders , Multiplexers , flags و سخت افـزار کنتـرل کننده میباشد.

فرآیند کار در پردازنده بدین ترتیب است که: ابتدا دستورالعمل از حافظه وارد CPU می شود، سپس Decode می شود، می شود، می شود، می شود، پس از آن Command به ALU داده می شود و در صورت وجود Operand، از حافظه خوانده می شود، سپس دستور اجرا می شود و خروجی ها در جای مناسب خود قرار می گیرند.

به این روند الگوریتم فون نیومن (Von Neumann) می گویند، که به شرح زیر می باشد:

۱. خواندن دستورالعمل از حافظه(واکشی دستورالعمل) Instruction Fetch

Instruction Decode .۲ بازگشایی دستورالعمل

۳. خواندن ایرندهای دستورالعمل ۳.

۴. اجرای دستورالعمل

۵. بازنویسی نتیجه Write Back Result

PC ← PC + 1 .9

۷. برو به ۱

این جا اولین جایی است که ناچاریم در سخت افزار به صورت Sequential عمل کنیم. و در هر مرحله برخی از قسمتهای سخت افزار بلا استفاده اند. از طرف دیگر هر چه عمق یک مرحله زیاد شود، اجرای برنامه کندتر می شود.

SC: یک شمارنده است که به ما می گوید در کدام یک از گامهای الگوریتم هستیم.

Instruction Cycle: به هر بار اجراى الگوريتم فون نيومن از ابتدا تا انتها Instruction Cycle مي گويند.

همان طور که پیش از این هم گفتیم میخواهیم پردازنده ۱۶ RISC بیتی طراحی کنیم که در آن سه نـوع دستورالعمل: حافظهای، ثباتی و I/O وجود دارد.

دستورات حافظهای درمورد دادههای داخل حافظه است و دو شیوهی آدرس دهی مستقیم و غیرمستقیم برای آن به کار میرود.

دستورات ثباتی نیز دارای شیوهی آدرس دهی ثباتی هستند.

با توجه به Instruction Set درمورد حافظه و ثباتهای مورد نیازمان تصمیم گیری می کنیم :



کاربرد این ثباتها به شرح زیر است:

- (Program Counter) ادرس دستورالعمل در حافظه را نگه داری می کند.
  - (AR(Address Register) ادرسی از حافظه را نگه داری می کند.
  - Data Bus می آیند را نگه می دارد. (۱۶ بیت): دادههایی که از Data Bus می آیند را نگه می دارد.

- (IR(Instruction Register) در حافظه به آنها اشاره می کند در این رجیستر نگه داری می شود.

- ALU در ثبات نگه داری میشود. (بهتر است که خروجی ALU در این ثبات نگه داری میشود. (بهتر است که خروجی ALU در ثبات نگه داری شود چرا که نتیجه ی محاسبه ALU ممکن است یک نتیجه میانی باشد. از این رو خروجی ALU به AC,DR میرود و ورودیهای آن نیز AC,DR میباشند. )
  - TR(Temp register) بیت): نتایج میانی و. .. را نگه داری می کند.

برای ارتباط رجیسترها با یکدیگر از شیوههای متفاوتی استفاده می شود. مثلا: استفاده از Bus یا به صورت Point to Point. اما متداول ترین شیوه استفاده از Bus است. Bus به صورت زیر قرار داده می شود:



برای اعمال ورودی و خروجی، رجیسترهای INPR و OUTR و OUTR را در نظر می گیریم. رجیسترهای ورودی و خروجی برای سادگی ۸بیتی در نظر گرفته شدهاند. به عنوان مثالی از دستورات ورودی و خروجی در صورتی که دستور، OUT 50 باشد، یعنی داده ی درون OUTR را به پُرت شماره ی ۵۰ بفرست.

برای باس، ۱۶ بیت در نظر گرفته شده است که در صورتی که از ۱۲ بیت آن استفاده شود، مقداری که روی باس قرار دارد از جنس آدرس است و در صورتی که از ۱۶ بیت استفاده شود، از جنس داده است. همچنین می- توان به جای یک باس از دو باس مجزا برای آدرس و داده استفاده کرد.

در ALU که برای این کامپیوتر پایه استفاده می کنیم، اعمال ضرب و تقسیم در نظر گرفته نشده است و از عملیات حسابی تنها عمل جمع و تفریق قابل انجام است. عملیات منطقی هم همان طور که انتظار می رود در ALU انجام پذیر است. ورودی های ALU را AC و INPR، DR و AC تشکیل می دهند.

در صورتی که تمام خروجیهای رجیسترهای مختلف، مستقیما به باس متصل شوند، به علت اتصال خروجیها به هم، باید از واسطی استفاده کرد. به این منظور سه راه وجود دارد:

- MUX .۱
- Tri-State .Y
- ۳. Bus Driver: در صورتی که سیگنال این واسط صفر باشد، اتصال ورودی و خروجی قطع است.

در کامپیوتر پایه برای حل این مشکل از مالتی پلکسر استفاده می شود. به این صورت که تمام خروجیهای رجیسترها و حافظه به عنوان ورودی به MUX می روند. برای این مالتی پلکسر سه ورودی انتخاب در نظر گرفته می شود.

هرگاه میخواهیم از اطلاعات حافظه استفاده کنیم، باید در AR، آدرس را بنویسیم.

## انواع دستورات:

دستورات حافظهای تکاپرندی هستند و دستورات ثباتی یک یا دو اپرندی هستند. با توجه به شیوههای آدرس-دهی حافظهای مستقیم و غیرمستقیم، اپرند یک آدرس بوده و ۱۲ بیتی است.

#### Instruction Format

| 15.14 12 | 11 0    |
|----------|---------|
| 1 Opcode | Address |

به این ترتیب، A OpCode حالت دارد. برای دستورات حافظهای از قبیل jump ،store ،load و. .. از ۲ تای اول آن استفاده می کنیم. یعنی:

000, 001, 010, 011, 100, 101, 110

دستورهایی که ۴ بیت سمت چپ آنها 0111 است را برای دستورهای ثباتی و دستورهایی را که ۴ بیت سمت چپ آنها 1111 است را برای دستورهای I/0 استفاده میکنیم.

از آنجا که تنها ۱۲ دستور ثباتی در کامپیوتری که میخواهیم طراحی کنیم وجود دارد، کافی است در ۱۲ بیت باقی مانده برای هر دستور یک بیت را ۱ و باقی بیتها را صفر قرار دهیم.

در دستورات I/0، یک بیت را برای تمایز بین دستورهای ورودی و خروجی در نظر می گیریم و باقی را برای شماره ی پُرت می گذاریم.

## طراحي واحد كنترل:

وظیفهی طراحی پایههای load و تنظیم ورودیهای انتخاب برای مالتیپلکسر باس، در واحد کنترل انجام می-شود.

برای رعایت الگوریتم فون نیومن و کار کردن ترتیبی با سختافزار، باید سختافزاری ارائه کنیم که توالی بدهـد. احتیاج به شمارندهای داریم که به این شکل باشد:



برای تولید این شکل موج می توان از shift-register استفاده کرد. به این صورت که یک بیت ثبات را برابر ۱ کرده و باقی بیتها را صفر می گذاریم. و با هر بار شیفت دادن این ثبات، عدد یک به بیتهای مختلف ثبات می-رسد و در هر لحظه تنها یک بیت ثبات ۱ است. به این روش بیت لغزان می گویند.

یک شیوه ی دیگر برای تولید شکل موجهای گفته شده، استفاده از یک شمارنده ی صعودی و یک decoder متصل به این شمارنده را صفر می کنیم.



یکی از شیوه های توصیف الگوریتم فوننیومن، استفاده از micro-instructionها است. یک instruction عبارتی به شکل زیر است:

 $k: r \leftarrow s + t$ 

به این معنی که در صورت برقراری شرط k، حاصل جمع s و t را در رجیستر r بریز.

عمل fetch در T0 و T1 انجام می شود:

T0: AR  $\leftarrow$  PC

T1: IR  $\leftarrow$  M [AR], PC  $\leftarrow$  PC + 1

decode:

T2: D0,..., D7  $\leftarrow$  Decode IR(12-14), AR  $\leftarrow$  IR(0-11), I  $\leftarrow$  IR(15)

و در ادامه داریم:



هر کدام از جعبههای بالا در T3 شروع به کار می کنند. برخی با یک کلاک انجام می شوند اما بعضی مثل حافظه-ای مستقیم یا غیر مستقیم بیش از یک کلاک طول می کشند.

به این سیکل که از fetch شروع می شود و به اجرای دستور ختم می شود، instruction cycle می گویند. (machine cycle با این سیکل تفاوت داشته و همان clock پردازنده است. )

فرض می کنیم input فقط صفحه کلید و output فقط چاپگر است و دستورات IN و OUT شماره پـورت مـی-گیرند. برای ارتباط با دستگاههای وروی و خروجی از دو رجیستر flag به نامهای FGO و FGI استفاده می کنـیم تا با استفاده از آن، از مکانیزم polling استفاده می شود.

برای مالتی پلکسر انتخاب کننده ی ثباتها باید شمارههایی به ثباتها داده شود. از ۱ تا ۷ به آنها شماره میدهیم.

#### دستورات حافظهاي:

BUN: Branch Unconditionally .1

به صورت غیر مستقیم، دستور jump اجرا میشود.

BSA: Branch and Save Return Address . ٢

با اجرای این دستور، علاوه بر اجرای دستور jump، آدرس دستور بعدی نیز ذخیره و نگه داری می گردد. در این نوع کامپیوتر پشته(stack) نداریم. پس می توان آدرس را در یک ثبات گذاشت. اما در این صورت فقط یک بار می توان این دستور را صدا کرد.

\*قرارداد: وقتی یک تابع مینویسیم، خط اول تابع را خالی میگذاریم و آدس بازگشت را در همان خط خالی اول تابع ذخیره میکنیم.

IBUN .T

برای بازگشت(return) از تابع استفاده میشود.

ISZ: Increment and Skip if Zero . \*

ابتدا AC یک واحد افزوده میشود، سپس اگر صفر شد، دستور بعد اجرا نمیشود.

با استفادده از این دستورالعملها، میتوان همهی برنامهها غیر از برنامههای بازگشتی را نوشت.

زمانی که دستور HLT اجرا شود، CPU با این که منبع تغذیه ندارد اما هیچ کاری نمیکند مگر این که به صورت سخت افزاری reset شود. در مواقعی که سیستم عامل نداریم و اجرای برنامه تمام شده باشد، نکتهی مفیدی محسوب می گردد.

برای وقفهها هم، یک flag به نام IEN در نظر می گیریم و فرض می کنیم CPU نیز یک پایه ی سخت افزاری برای subroutine مربوط دارد. وقتی این وقفه اعمال شود، یک فلیپ فلاپ به نام ۱، ۲ می شود. سپس subroutine مربوط به وقفه اجرا می شود که در قسمت اول حافظه interrupt vector می آید و مشخص می کند که روتین وقفه از کجا آغاز می گردد.

در این کامپیوتر فقط یک وقفه داریم که آدرس آن در خانهی ۱ از حافظه نوشته می شود.

به طور کلی دو نوع طراحی داریم:

- ✓ طراحی Hardwired یا سیم بندی
- √ طراحی microprogrammed یا ریزبرنامه ریزی شده

در طراحی hardwired با گیتها سر و کار داریم. اما با یک بار طراحی IC همیشه یک جور کار میکند و اگر microprogrammed بعدها دستوری اضافه شود، باید از اول طراحی را انجام داد. در صورتی که در طراحی برنامه برنامه ریزی میکنیم و عملا یک CPU در داخل CPU دیگراست. بنابرابن با تغییر دستورالعملها کافیست برنامه ریزی را تغییر دهیم.

در  $\mathrm{CU}$  ورودیهای  $\mathrm{T}_0$  تا  $\mathrm{T}_{15}$  و به علاوه  $\mathrm{Opcode}$  و اوارد می شود.

اما برای آدرس دهی فاصلهای مستقیم و غیر مستقیم به صورت فلوچارت زیر عمل می کنیم:



اگر به جای Nothing در حالت مستقیم در T کار اجرا را شروع می کردیم، سخت افزار پیچیده تر می شد و در عمل بایستی سخت افزار مشابه داشته باشیم که یکی در T و دیگری در T فعال شود.

 $\overline{D}_7 IT_3 : AR \leftarrow M[AR]$ 

 $\overline{D}_7\overline{I}T_3$ : Nothing

 $D_7 \bar{I} T_3$ : Execute a Register Reference Inst.

 $D_7IT_3$ : Execute an Input – Output Inst.

در این حالت و با این شرطها کارهای مختلف از هم جدا میشوند. I در دستورات بالا باید باشد. چرا که دو تـا از اعمال هجرا میشود و هر دو با MUX در خروجی میآیند و لذا IC میسوزد.

باید دقت شود که وقتی opcode دستورات حافظه decode شدهاند، اجرای دستورات در زمانهای معین انجام شود و در دستور ذکر شود، مثلا:  $D_0 T_4$ 

هم چنین در هنگام کار با ALU هر دو اپرند در AC و DR باشند. بعد از کار ALU با  $D_0$ ، کار تمام است پـس در این هنگام SC باید  $D_0$  باید  $D_0$  گردد.

برای هر ثبات مثلا AC باید پایههای LD و INC و INC را زمانبندی کنیم. برای هر پایه تمام دستوراتی که مثلا AC مقصد است را نگاه می کنیم. برای مثال تمام حالاتی که باعث clear شدن می شوند را OR کرده و به پایهی

CLR میدهیم. بدین ترتیب پایههای LD و INC و CLR برنامه ریزی شده و سخت افزار آن به دست میآید. برای خواندن/نوشتن از/در حافظه، نیز به همین صورت عمل میکنیم.

Encoder برای  $S_0S_1S_2$  باید ثباتهایی که سمت راست ریزعمل است را در نظر بگیریم. قبل از  $S_0S_1S_2$  هم یک قرار میدهیم تا هر سه مقدار بگیرند.

برای commandهای ALU هم به طور مشابه عملیات سمت راست micro-operation را نگاه می کنیم و حالاتی که به ALU نیاز داریم را تولید می کنیم.



## خط لوله24

## پردازش موازي:

پرادزش موازی به معنی بکارگیری تکنیکهای متنوعی در پردازش همزمان داده است ک به منظور افزایش سرعت محاسبات سیستمهای کامپیوتری مورد استفاده قرار گرفته اند.

پایین ترین سطح بررسی پردازش موازی، بررسی آن از نظر ثباتهای بکار گرفته شده است.

## دیدگاههای مختلف تقسیم بندی پردازش موازی:

- سازمان داخلی
- اتصالات درونی بین پرازنده ها
- چریان اطلاعات درون سیستم

۲۶ PipeLine

#### تقسیم بندی Flynn

در این روش کامپیوتر را از نظر تعداد دستورات و دادههای دستکاری شده در یک زمان تقسیم بندی میکنند.

- رشتهی تک دستوری، رشته تک داده ای(SISD)
- رشتهی چند دستوری، رشته تک داده ای(SIMD)
- رشتهی تک دستوری، رشته تک داده ای(MISD)
- رشتهی تک دستوری، رشته تک داده ای (MIMD)

منظور از تک دستوری بود و تک دادهای بودن این است که یک سیستم کامپیوتری بتواند چند دستور را به طور موازی در یک زمان اجرا کند. در صورتی که یک کامپیوتر چند دستوری باشد نیاز به چند پردازش گر نیز خواهد داشت

منظور از چند دادهای بودن این است که یک سیستم بتواند یک یا چند دستور را به طور همزمان روی دادههای متفاوت اجرا کند. برای مثال کامپیوتری که از نوع MISD باشد نیاز به چند پردازش گر دارد تـا بتوانـد در یـک زمان یک دستور را بر روی چند دادهی مختلف اجرا کند.

## نوعی دیگر از تقسیم بندی پردازش موازی:

- خط لوله تکنیکی است که یک پردازش سری را به عملایت جزیی تفکیک مینماید و هر عمل جزیبی در مقطع خاصی همزمان با سایر مقاطع اعمال میشود. در واقع خط لوله مجموعه از قطعه پردازش کنندهها است که هر کدام بخشی را که به آن دیکته شده است انجام میدهد.
  - پردازش برداری دربارهی محاسبات بردارها
  - پردازش آرایهای هم بر روی آرایههای بزرگ عمل میکند.

## ساختار خط لوله(نگاهی ساده):

هر قطعه از یک ثبات ورودی و بدنبال آن یک مدار ترکیبی ساخته شده است. ثبات داده را نگه میدارید و مدار ترکیبی جز عملی را در ارتباط با قطعه انجام میدهد.

#### خط لوله حسابي:

این نوع از خط لوله در کامپیوترهای بسیار سریع و برای پیاده سازی اعمال حسابی چون ضرب و تقسیم به کار میروند. برای مثال در یک جمع کننده ممیز شناور قطعات عبارتند از:

- مقایسه نماها
- همردیف کردن مانتیس ها
- جمع یا تفریق مانتیس ها
  - نرماليزه كردن نتيجه

#### خط لوله دستور العمل:

در یک خط لولهی دستور العمل سعی شده است فازهای برداشت و اجرای دستورات بر هم منطبق و همزمان انجام گیرد.

• Pipeline برای افزایش سرعت در کارهای ترتیبی به کار میرود.

برای تفهیم بهتر خط لوله آن را از طی یک مثال بررسی می کنیم:

فرض کنید همیشه بخواهیم  $A_i * B_i + C_i$  را روی دادههای مختلف حساب کنیم که  $A_i * B_i + C_i$  سه عدد هستند که در ورودی داده می شوند. همچنین فرض می کنیم برای هر واحد  $t_{delay}$  زمان بخواهیم و پایه Clock همه ثباتها یکسان است.

اگر بخواهیم این محاسبات را از روش معمولی محاسبه کنیم، برای هر محاسبه n\*2\* زمانی برابر با ttdelay نیاز خواهیم داشت و برای ttdelay محاسبه مختلف نیاز به ttdelay خواهیم داشت که زمان نسبتا بالایی خواهد بود.

برای استفاده از سازمان خط لوله طراحی را به صورت زیر تغییر میدهیم:





در این صورت پردازشها در قطعه به صورت زیر است:

| clock | R1 | R2 | R3 | R4      |
|-------|----|----|----|---------|
| 1     | A1 | B1 |    |         |
| 2     | A2 | B2 | C1 | A1 * B1 |
| 3     | A3 | В3 | C2 | A2 * B2 |
| 4     |    |    | C3 | A3 * B3 |

n اگر دقت کنید بعد از دفعه اول بقیه ی محاسبات تنها به یک واحد زمانی تاخیر دارد. درنتیجه برای محاسبه n بار فرمول فوق نیاز به n+1 کلاک داریم تا کل محاسبات اتمام یابد.

اگر مثلا تاخیر ضرب کننده T و تاخیر جمع کننده ی یک بیتی هم T باشد، در این صورت طول clock در حالت دوم باید:

$$t_{clock} \geq (n\!+\!1)T \boldsymbol{\rightarrow} t_{clock} = (n\!+\!1)T$$

در حالت اول باید 2nT صبر کنیم. پس حالت اول نسبت به حالت دوم  $\frac{2nT}{(n+1)T}$  یعنی تقریبا ۲ برابر کندتر است. به این تکنیک، خط لوله (Pipeline) می گویند.

## حالت كلى:



گفتیم هر مدار خط لوله از یک تعدادی مدار

ترکیبی یا قطعه پردازش گر تقسیم شده است.

مدارهای ترکیبی را به گام $^{YY}$ هایی که جدا از هم هستند تقسیم می کنیم. مثلا:  $S_1$   $\longrightarrow$   $S_2$   $\longrightarrow$   $S_3$ 

در حالت کلی سیم بین این مدارها را قطع کرده و بین آنها رجیستر میگذاریم.



در مدار فوق هر کدام از قطعهها کار خود را به ترتیب در T1,T2,T3 به اتمام میرسانند. از آن جایی که یک مدار خط لوله زمان واحدی بین قطعات پردازش گر آن باید موجود باشد تا به طور همزان محاسبات هر قسمت به بخش قبلی منتقل شود باید طول کلاک را طوری تعیین کنیم که از هیچکدام کوچکتر نباشد پس داریم:

طول کلاک 
$$\geq$$
 Max(T<sub>1</sub>, T<sub>2</sub>, T<sub>3</sub>)

تاخیر دفعهی اول محاسبات برابر  $T_1 + T_2 + T_3$  است.

برای سادگی فرض کنید  $T_i$ ها مساوی و برابر  $t_n$  و تعداد K باشد. پس

تاخیر انجام n تا task با مدار ترکیبی بدون خط لوله  $n(kt_n)$  خواهد بود. این در حالی است که دفعات بعدی محاسبات تنها بعد از یک واحد تاخیر از مرحله قبل به اتمام میرسند پس داریم:

تاخير انجام n تا task با خط لوله = تاخير اولين task با خط على اتاخير انجام

برای محاسبهی میزان افزایش سرعت زمان از فرمول زیر استفاده می کینم:

Speed-up = 
$$\frac{\Delta u}{\Delta u} = \frac{nkt_n}{kt_n + (n+1)t_n} = \frac{nk}{k+n-1}$$

حال اگر k ثابت باشد و اما n متغیر و اگر  $\infty$   $\leftarrow$  میل کند خواهیدم داشت:

Speed-up=k

از محاسبات فوق به این نتیجه می رسیم که ماکسیمم افزایش سرعت با خط لوله به اندازه تعداد estage است. در نتیجه هر چه stageها را بیشتر کنیم بهتر است. اما بعضی اوقات نمی توان estageها را کوچکتر کرد. مثلا یک گیت با دو ورودی که هر ورودی طولی متفاوت دارد. ضمن این که زیاد شدن k تعداد ثباتها را زیاد می کند که در این صورت، overhead خیلی بیشتر از حالت اول می شود.

مثال: اگر سه stage باشد و هر کدام به ترتیب ۲، ۵ و ۱۰ نانوثانیه باشید و ۱۰۰ دستور اجرا کنیم، چقدر speed-up داریم؟

پاسخ:

الت عادی حالت عادی (۲+۵+۱۰) × ۱۰۰ = ۱۷۰۰ عادی (۲+۵+۱۰) خط لوله هم خط لوله (طول کلاک = ۱۰۲۰ (۱۰ = 
$$\frac{1700}{1020} \approx 1/6$$

گفتیم میزان زمان تاخیر هر مرحله باید به مقدار ماکسییم تاخیر هر کدام از قطعهها باشد. پس گاهی اوقات تقسیم محسبات به قعات ریز تر میتواند کار ساز نباشد. برای مثال در بالا میتوان ۲ و ۵ را یکی کرد. در واقع خط لولهای خوب است که در آن تاخیر stageها به هم نزدیک باشد و الزاما تقسیم کردن بر اساس سخت افزار درست نیست بلکه باید بر اساس زمان باشد.

همین ایده را می توان در بخش کنترل کنندهی کامپیوتر هم ایجاد کرد. کار ترتیبی در کامپیوتر مطابق الگوریتم فون-نیومن است که می توان آن را به جز پردازش گرهای زیر تقسیم بندی کرد:



در تقسیم بندی فوق هر کدام از مراحل مختلف به طور موازی در یک زمان اما روی دستورات مختلف خوانده شده از حافظه اجرا میشود. به گونهای که ابتدا در قطعه اول یک دستور خوانده شده و در زمان بعدی برای دیکد شدن به قطعهی بعدی منتقل میشود و در همان زمان دستور بعدی از حافظه خوانده میشود.

#### بررسی یک مشکل در این روش:

قرض کنید در جدول زیر  $T_4$  یک دستور jump از نوع conditional (شرطی) باشد. برای مثال  $T_4$  jump فرض کنید در جدول زیر  $T_4$  یک دستور است که عدار  $T_5$  با توجه به مقدار  $T_6$  است که در خانه که باید اجرا شود یا دستوری است که در خط بعد از  $T_6$  آمده است. پس  $T_6$  باید صبر کند تا  $T_6$  تمام شود و سپس شروع به کار کند. وقتی که دستور  $T_6$  execute  $T_6$  شود و سپس شروع به کار کند.

در این موارد بین دو دستور اصطلاحاً حباب ایجاد میشود (که در شکل با هاشور نمایش داده شده است). به این اتفاق Stall می گویند. هر چه stall بیشتری اتفاق بیفتد به ضرر ماست. و بدبینانه ترین ترین حالت برای pipeline در مجموع ومانی است که فقط gumpهای شرطی داشته باشیم. با این حال می توان گفت pipeline در مجموع کارایی مناسبی دارد. ۲۸

| مكان<br>مرحله | •  | ۲  | ٣  | ۴  | ۵  | ۶  | ٧  | ٨  | ٩  | 1. | 11 |
|---------------|----|----|----|----|----|----|----|----|----|----|----|
| FI            | T1 | Т2 | Т3 | T4 |    |    |    |    | Т5 |    |    |
| DEC           |    | T1 | T2 | Т3 | T4 |    |    |    |    | T5 |    |
| FO            |    |    | T1 | Т2 | Т3 | T4 |    |    |    |    | T5 |
| EXC           |    |    |    | T1 | T2 | Т3 | T4 |    |    |    |    |
| WB            |    |    |    |    | T1 | T2 | Т3 | T4 |    |    |    |

اما این نوع jumpها فقط یکی از ضعفهای روش pipeline است. به طور کلی میتوان ۳ نوع نقطه ضعف بـرای این روش متصور شد که به آن اشاره می کنیم:

۲۸ آمار نشان میدهد در هر ۱۰۰ خط یک jump در برنامهها وجود دارد.

#### نقاط ضعف روش pipeline

ا. وابستگی فیزیکی: فرض کنید در یک stage از عمل pipeline همزمان می خواهیم operand یک دستور را بدست آوریم که نسبی است (مثلا دستور [4] add [4] که در آن [4] یک ثبات پایه است) و عمل [4] یک دستور جمع را بدست آوریم. مشخصا در هر دو دستور به [4] نیاز داریم (در اولی برای جمع کردن [4] و در دومی برای خود دستور جمع کردن) و این یک recourse conflict است.

برای حل این مشکل می توان در صورتی که می توانیم هزینه بیشتری بپردازیم چند ALU بخریم در غیر اینصورت Stall ایجاد کنیم.

۲. وابستگی داده ای: دستورات رو به رو را در نظر بگیرید:

 $R1 \leftarrow R2 + R3$ 

 $R4 \leftarrow M[R1]$ 

بدیهتاً دستور دوم باید بعد از دستور اول اجرا شود یعنی تا انجام عمـل WB دسـتور اول صـبر کند.

یک از روشهای مجود برای حل این مشکل میتوان تا جایی که ممکن است از این وابستگیها در کدها پرهیز کنیم یعنی برای مثال compiler را ملزم به جلوگیری از وقوع این مشکلات کنیم. برای مثال کد زیر را در نظر بگیرید.



می توان با جا به جا کردن خط سوم بین خط اول و دوم مشکل وابستگی دادهای را حل کرد. به این کار تاخیر ایجاد کردن می گویند.

روش دیگر استفاده از سخت افزارها یی است که با جهت دهی به داده در مسیرهای خاص مشک را حل میکنند. برای مثال چک میکند اگر نتیجه محاسبات ALU در دستور بعدی مورد

نیاز است به جای انتقال آن به رجیستر ابتـدا آن را بـه عنـوان ورودی بـه واحـد مـورد نیـاز میفرستد.

یکی دیگر از روشهای استفاده از مدارهای همبند سخت افزاری (Hardware Interlock) میباشد که در این روش دستوراتی که ورودیهای آنها به خروجیهای دستو رات قبلی نیاز دارد و منابع آنها در دسترس نیست را شناسایی میکند و آنها را با تاخیر اندکی اجرا مینماید.

۳. وابستگی مربوط به branch ها: که به طور مفصل در conditional jump به آن اشاره شد.

از بین این سه مشکل branch problem قابل حل نیست اما میتوان روشهایی را برای کمتر شدن تاخیر به کار برد. برای مثال میتوان از branch prediction استفاده کرد یعنی پیش بینی کنیم که jump کنیم یا خیر. بعد از مشخص شدن نتیجه شرط اگر درست عمل نکرده باشیم باید همه کی کارهای اضافه انجام شده را دور بریزیم.

برای بهبود این روش می توان با نگه داری اطلاعاتی خاص، در مرحله branch prediction بهتر عمل کنیم بدین صورت که از یک جدول BTB) Branch Target Buffer) استفاده میکنیم و هر بار که به یک دستور jump برسیم آن را در این جدول قرار می دهیم و مشخص می کنیم به کدام آدرس gump کرده و بدین صورت در gump بعدی می توانیم آن آدرسی را برای jump کردن انتخاب کنیم که در دفعات قبل بیشتر به آن jump شده است. از انجا که BTB حافظه محدود دارد فقط تاریخچه ی کوتاهی از gump را نگه می دارد.

## واحد كنترل- سيم بندي شده (Hard-wired):

در این حالت، واحد کنترل مداری ترکیبی است که مجموعهای از ورودیها (شامل IR، clock، flag، IR) را به مجموعهای از سیگنالهای کنترلی تبدیل می کند.



#### شکل ۷



شکل ۸

#### ويژگىھا:

- سرعت بیشتر در مقایسه با واحد کنترل برنامهپذیر
- در صورت پیچیدگی دستورالعملها (در معماری CISC) پیادهسازی واحد کنترل سیم بندی شده مشکل خواهد بود، در این حالت از واحد کنترل برنامهپذیر استفاده می شود.

• دستورالعملها ثابت و غیرقابل تغییر هستند (درحالیکه واحد کنترل برنامهپذیر قابلیت تغییر عملکرد دستورالعملها را دارد. )

## کنترل برنامه پذیر (Microprogrammed Control Unit):

بجای مدار ترکیبی یک حافظه برنامه پذیر وجود دارد که عملیات کنترلی بوسیله ریزدستورالعملهایی که در آن است انجام می شود.

در واقع ریزدستورالعملها از مجموعهای از ریزعملگرها تشکیل شده است که برای اجرای ریزعملوندها از مدارات سیم بندی شده استفاده می شود.

## **Computer Configuration**



#### ريزبرنامه (Microprogram):

مجموعه ای از ریزدستورالعمل ها که در حافظه برنامه پذیر ذخیره شده و سیگنال های کنترلی موردنیاز برای اجرای مجموعه دستورالعمل ها را تولید می کند.

## ريزدستورالعمل (Microinstruction):

از دو قسمت تشكيل شده است:

کلمه کنترلی (Control Word) که شامل همهی اطلاعات مورد نیاز برای یک کلاک

کلمه ترتیبدهی (Sequencing Word): اطلاعات موردنیاز برای تشخیص ریزدستور بعدی

حافظه کنتر لی (Control Storage: CS):

حافظهبرای ذخیره ریزبرنامهها

#### حافظه کنتر لی نوشتنی (Writable Control Storage):

حافظه برنامهپذیری است که محتویاتش که همان مجموعه دستورالعملها است قابل تغییر هستند.

## ريزبر نامهنويسي پويا (Dynamic Microprogramming):

کامپیوتری که حافظه کنترلی آن از نوع نوشتنی است و ریزبرنامه آن قابلیت تغییر توسط کاربر را دارد.

## توالی گر (Sequencer):

آدرس ریزدستورالعملی که در کلاک بعدی باید اجرا شود را تعیین میکند.

#### انواع تواليها:

- In-line Sequencing: رفتن به دستورالعمل بعدى
- Branch: به دستورالعمل با آدرسی که در فیلد آدرس دستو العمل فعلی آمده پرش می کند.
- Conditional Branch: اگر شرط مورد نظر درست بود، به آدرس اشاره شده پرش می کند.
  - Subroutine: پرش به آدرس اول زیرروال مورد نظر.
    - Loop •

#### توالي ريزدستورالعملها



شکل ۱۰

ابتدا دستورالعمل از روی حافظه برروی قسمت (۱) قرار می گیرد و توسط قسمت (۲) آدرس شروع روال مربوط به آن دستورالعمل مشخص می شود و در CAR قرار داده می شود. محتویات متناظر با این آدرس که یک ریزدستورالعمل است از حافظه کنترلی خوانده می شود و ریزعملگرهای اجرا می شوند (۶۱، ۶۲، ۴۵)؛ سپس بیتهای وضعیت به (۳) منتقل شده و نوع توالی آن مشخص شده و به مالتی پلکسر رفته و مالتی پلکسر آدرس شروع ریزدستورالعمل بعدی را از میان ۴ ورودی آن انتخاب می کند. ورودی ها شامل آدرس انشعاب ۲۹، آدرس شروع زیرروال، آدرس ریزدستورالعمل بعدی، آدرس روال مربوط به هر دستورالعمل (که در قسمت (۲) مشخص می شود.)



شكل ۱۱

به عنوان مثال در حالت انشعاب شرطی، نـوع شـرط (overflow, sign, zero, carry و. ..) در مالتی پلکسـر توسط condition select انتخاب میشود و مقدار آن شرط در خروجی مالتی پلکسر میرود و در صورت درست بودن، آدرس محل پرش در CAR قرار می گیرد و ادامه ریز دستورالعملها از این آدرس اجرا میشود و اگر غلـط بود، CAR را یک واحد اضافه می کند و به ریز دستورالعمل بعدی میرود.

یکی از بیتهای وضعیت همواره ۱ است و در حالت انشعاب غیر شرطی، condition select این بیت را از ورودی مالتی پلکسر انتخاب می کند. بنابراین شرط پرش همواره درست است.

#### نگاشت دستورالعملها:

در این قسمت opcode هر دستورالعمل به آدرس شروع روال مربوط به آن در حافظه کنترلی نگاشته می شود. یکی از روشهای آن نگاشت مستقیم است که پیاده سازی آن به وسیله ROM یا PLA صورت می گیرد.



#### شکل ۱۲



شکل ۱۳

روش دیگر، نگاشت بیتی است: در این روش به ابتدا و انتهای opcode یک دستورالعمل تعدادی بیت اضافه می کنیم.

مثال:



شکل ۱۵

## قالب دستورالعمل ماشين:



شکل ۱۶

## نمونهای از دستورالعمل ماشین:

| Symbol   | OP-code | Description                                |
|----------|---------|--------------------------------------------|
| ADD      | 0000    | AC ← AC + M[EA]                            |
| BRANCH   | 0001    | if (AC < 0) then (PC $\leftarrow$ EA)      |
| STORE    | 0010    | M[EA] ← AC                                 |
| EXCHANGE | 0011    | $AC \leftarrow M[EA], M[EA] \leftarrow AC$ |

شکل ۱۷

## قالب ريزدستورالعمل:

| 3  | 3  | 3  | 2  | 2  | 7  |
|----|----|----|----|----|----|
| F1 | F2 | F3 | CD | BR | AD |

F1, F2, F3: Microoperation fields

CD: Condition for branching BR: Branch field

AD: Address field

شکل ۱۸

## فيلدهاي ريزعملكر

F1,F2,F3: همان طور که در شکل بالا مشاهده می شود هر فیلد شامل تعدادی ریزعملگر است. در هر ریزدستور تمام ریزعملگرها همزمان اجرا می شوند و بعد انشعاب انجام می شود. هر کدام از فیلدها می تواند NOP باشد. ریزعملگرها باید طوری بین فیلدها تقسیم شوند که ریزعملگرهایی که لازم است همزمان اجرا شوند در فیادهای مختلف باشند تا از ریزدستورالعملهای کمتری اسفاده شود.

| F1  | Microoperation | Symbol | F2  | Microoperation         | Symbol | F3  | Microoperation               | Symbol |
|-----|----------------|--------|-----|------------------------|--------|-----|------------------------------|--------|
| 000 | None           | NOP    | 000 | None                   | NOP    | 000 | None                         | NOP    |
| 001 | AC ← AC + DR   | ADD    | 001 | AC ← AC - DR           | SUB    | 001 | $AC \leftarrow AC \oplus DR$ | XOR    |
| 010 | AC ← 0         | CLRAC  | 010 | AC ← AC ∨ DR           | OR     | 010 | AC ← AC'                     | COM    |
| 011 | AC ← AC + 1    | INCAC  | 011 | AC ← AC ∧ DR           | AND    | 011 | AC ← shl AC                  | SHL    |
| 100 | AC ← DR        | DRTAC  | 100 | $DR \leftarrow M[AR]$  | READ   | 100 | $AC \leftarrow shr AC$       | SHR    |
| 101 | AR ← DR(0-10)  | DRTAR  | 101 | DR ← AC                | ACTDR  | 101 | PC ← PC + 1                  | INCPC  |
| 110 | AR ← PC        | PCTAR  | 110 | $DR \leftarrow DR + 1$ | INCDR  | 110 | PC ← AR                      | ARTPC  |
| 111 | M[AR] ← DR     | WRITE  | 111 | DR(0-10) ← PC          | PCTDR  | 111 | Reserved                     |        |

شکل ۱۹

نحوهی اجرای برخی از ریزدستورالعملها در واحد کنترل به صورت زیر است. همان طور که مشاهده می شود اجرای ریزدستورالعملها با استفاده از مدارات ترکیبی و به صورت hard-wired است.



شکل ۲۰

CD: این فیلد همیشه دو بیت است و برای تشخیص نوع شرطها به صورت زیر اینکد می شود اگر این مقدار برای CD: این فیلد همیشه دو بیت است و برای تشخیص نوع شرطها به صورت زیر اینکد می شود اگر این مقدار برای OD: باشد بدان معنا است که این شرط همواره بر قرار است و استفاده از این شرط همیراه با می سازد.

| CD | Condition  | Symbol | Comments             |
|----|------------|--------|----------------------|
| 00 | Always = 1 | U      | Unconditional branch |
| 01 | DR(15)     | ı      | Indirect address bit |
| 10 | AC(15)     | s      | Sign bit of AC       |
| 11 | AC = 0     | Z      | Zero value in AC     |

شکل ۲۱

BR: این قالب نوع شرط را نشان می دهد. این میدان هم مانند CD ۲ بیت است و به صورت زیر انکد شده و انواع شرط را نشان می دهد. قابل ذکر است که دو حالت ۰۰ و ۰۱ تقریبان یکسان هستند با این تفاوت که ریز عمل شرط را نشان می دهد. SBR ذخیره می کند.

| BR | Symbol | Function                                                 |
|----|--------|----------------------------------------------------------|
| 00 | JMP    | CAR ← AD if condition = 1                                |
|    |        | CAR ← CAR + 1 if condition = 0                           |
| 01 | CALL   | CAR ← AD, SBR ← CAR + 1 if condition = 1                 |
|    |        | CAR ← CAR + 1 if condition = 0                           |
| 10 | RET    | CAR ← SBR (Return from subroutine)                       |
| 11 | MAP    | $CAR(2-5) \leftarrow DR(11-14), CAR(0,1,6) \leftarrow 0$ |

شکل ۲۲

## نحوهي تشخيص توالي اجراي ريزدستورالعمل ها:



شکل ۲۳

S1,S0خروجی مدار زیر است که با استفاده از BR و CD مشخص میشود.



## Input Logic

| I <sub>0</sub> I <sub>1</sub> T        | Meaning                                         | Source of Address                                                       | S <sub>1</sub> S <sub>0</sub>    | L                     |
|----------------------------------------|-------------------------------------------------|-------------------------------------------------------------------------|----------------------------------|-----------------------|
| 000<br>001<br>010<br>011<br>10x<br>11x | In-Line<br>JMP<br>In-Line<br>CALL<br>RET<br>MAP | CAR+1<br>CS(AD)<br>CAR+1<br>CS(AD) and SBR <- CAR+1<br>SBR<br>DR(11-14) | 00<br>10<br>00<br>10<br>01<br>11 | 0<br>0<br>0<br>1<br>0 |

$$S_0 = I_0$$
  
 $S_1 = I_0 I_1 + I_0 T$   
 $L = I_0 I_1 T$ 



که در کل بخش تعیین کننده ترتیب اجرای ریزدستورالعملها به صورت زیر است:

شکل ۲۵

#### ريز دستورالعملهاي نمادين

در ریز دستورالعملها نیز همانند زبان اسمبلی از نمادها استفاده می شود. که در این صورت توسط یک اسمبلر به معادل دودویی آن تبدیل می شود.

هر قالب از پنج فیلد تشکیل شده است که نمایش نمادین آن بصورت زیر است

- Label همان آدرس نمادین است که باید به': ختم شود و صرفا آدرس شروع یکسری از دستورالعملها را مشخص مینماید و می تواند وجود نداشته باشد.
- Micro-ops شامل یک، دو یا سه نماد است که هر کدام از نمادها نماینده یکی از ریزعملگرها است (که در بالا به آنها اشاره شد) که با کاما جدا می شوند.
  - کی از نمادهای U, I ,S,Z است. (شکل ۱۵)
    - نشعاب غیرشرطی:U  $\circ$
  - یرمستقیم نیده آدرسدهی غیرمستقیم اI
    - o المت AC علامت S

- AC صفر بودن:Z o
- BR یکی از ۴ نماد MAP، RET، CALL اشکل ۱۶) و MAP و شکل ۱۶)
  - AD یکی از حالتهای:
  - o آدرس نمادین (label)
  - o NEXT (ریزدستورالعمل بعدی)
- o ويا هيچى! (هنگاميكه BR مشخص كننده آدرس ريزدستورالعمل بعدى است مثل MAP و RET)

مثال:در این مثال حافظه کنترلی شامل ۱۲۸ کلمه ۲۰ بیتی است که ۶۴ کلمه اول آن برای روالهای ۱۶ در این مثال در این مشین است و ۶۴ کلمه بعدی برای مقاصد خاص (!) مثل زیرروالها استفاده می شود (که در این مثال در این بخش زیرروال fetch تعریف شده است)

نگاشت مورد استفاده همان نگاشتی است که در شکل ۸ بررسی شد.

در شکل ۲۰ نمایش نمادین ریزبرنامهای که در این حافظه ذخیره شده است مشاهده میشود.

| Label             | Microops                                                 | CD                      | BR                              | AD                               |
|-------------------|----------------------------------------------------------|-------------------------|---------------------------------|----------------------------------|
| ADD:              | ORG 0<br>NOP<br>READ<br>ADD                              | l<br>U<br>U             | CALL<br>JMP<br>JMP              | INDRCT<br>NEXT<br>FETCH          |
| BRANCH:<br>OVER:  | ORG 4<br>NOP<br>NOP<br>NOP<br>ARTPC                      | <b>S</b><br>U<br>I<br>U | JMP<br>JMP<br>CALL<br>JMP       | OVER<br>FETCH<br>INDRCT<br>FETCH |
| STORE:            | ORG 8<br>NOP<br>ACTDR<br>WRITE                           | I<br>U<br>U             | CALL<br>JMP<br>JMP              | INDRCT<br>NEXT<br>FETCH          |
| EXCHANGE:         | ORG 12<br>NOP<br>READ<br>ACTDR, DRTAC<br>WRITE           | <br> <br> <br> <br>     | CALL<br>JMP<br>JMP<br>JMP       | INDRCT<br>NEXT<br>NEXT<br>FETCH  |
| FETCH:<br>INDRCT: | ORG 64<br>PCTAR<br>READ, INCPC<br>DRTAR<br>READ<br>DRTAR | U<br>U<br>U<br>U        | JMP<br>JMP<br>MAP<br>JMP<br>RET | NEXT<br>NEXT<br>NEXT             |

معادل دودویی آن به صورت زیر است.

|               | Addr    | ess     |     | Binary | Binary Microinstruction |    |    |         |  |  |  |  |  |  |  |  |
|---------------|---------|---------|-----|--------|-------------------------|----|----|---------|--|--|--|--|--|--|--|--|
| Micro Routine | Decimal | Binary  | F1  | F2     | F3                      | CD | BR | AD      |  |  |  |  |  |  |  |  |
| ADD           | 0       | 0000000 | 000 | 000    | 000                     | 01 | 01 | 1000011 |  |  |  |  |  |  |  |  |
|               | 1       | 0000001 | 000 | 100    | 000                     | 00 | 00 | 0000010 |  |  |  |  |  |  |  |  |
|               | 2       | 0000010 | 001 | 000    | 000                     | 00 | 00 | 1000000 |  |  |  |  |  |  |  |  |
|               | 3       | 0000011 | 000 | 000    | 000                     | 00 | 00 | 1000000 |  |  |  |  |  |  |  |  |
| BRANCH        | 4       | 0000100 | 000 | 000    | 000                     | 10 | 00 | 0000110 |  |  |  |  |  |  |  |  |
|               | 5       | 0000101 | 000 | 000    | 000                     | 00 | 00 | 1000000 |  |  |  |  |  |  |  |  |
|               | 6       | 0000110 | 000 | 000    | 000                     | 01 | 01 | 1000011 |  |  |  |  |  |  |  |  |
|               | 7       | 0000111 | 000 | 000    | 110                     | 00 | 00 | 1000000 |  |  |  |  |  |  |  |  |
| STORE         | 8       | 0001000 | 000 | 000    | 000                     | 01 | 01 | 1000011 |  |  |  |  |  |  |  |  |
|               | 9       | 0001001 | 000 | 101    | 000                     | 00 | 00 | 0001010 |  |  |  |  |  |  |  |  |
|               | 10      | 0001010 | 111 | 000    | 000                     | 00 | 00 | 1000000 |  |  |  |  |  |  |  |  |
|               | 11      | 0001011 | 000 | 000    | 000                     | 00 | 00 | 1000000 |  |  |  |  |  |  |  |  |
| EXCHANGE      | 12      | 0001100 | 000 | 000    | 000                     | 01 | 01 | 1000011 |  |  |  |  |  |  |  |  |
|               | 13      | 0001101 | 001 | 000    | 000                     | 00 | 00 | 0001110 |  |  |  |  |  |  |  |  |
|               | 14      | 0001110 | 100 | 101    | 000                     | 00 | 00 | 0001111 |  |  |  |  |  |  |  |  |
|               | 15      | 0001111 | 111 | 000    | 000                     | 00 | 00 | 1000000 |  |  |  |  |  |  |  |  |
| FETCH         | 64      | 1000000 | 110 | 000    | 000                     | 00 | 00 | 1000001 |  |  |  |  |  |  |  |  |
|               | 65      | 1000001 | 000 | 100    | 101                     | 00 | 00 | 1000010 |  |  |  |  |  |  |  |  |
|               | 66      | 1000010 | 101 | 000    | 000                     | 00 | 11 | 0000000 |  |  |  |  |  |  |  |  |
| INDRCT        | 67      | 1000011 | 000 | 100    | 000                     | 00 | 00 | 1000100 |  |  |  |  |  |  |  |  |
|               | 68      | 1000100 | 101 | 000    | 000                     | 00 | 10 | 0000000 |  |  |  |  |  |  |  |  |

شکل ۲۱

#### قالب افقي و عمودي ريزدستورالعملها

قالب افقی: طول کلمهها در این قالب زیاد است و همزمان و بصورت موازی قادر به کنترل و اجرای ریزعملگرهای یک ریزدستورالعمل است. در این صورت حافظه زیادی استفاده می شود.

قالب عمودی: به علت کدکردن فیلدهای ریزدستورالعملها طول کلمهها در این قالب کم است ولی کدگشایی در این حالت به چندین مرحله نیاز دارد. همچنین در هر زمان تنها قادر به اجرای یک ریزعملگر خواهد بود.

#### نانوحافظه و نانو دستورالعمل

ریزبرنامه دو مرحلهای از دو سطح حافظه تشکیل شده است:

- سطح اول (حافظه کنترلی) که شامل ریزدستورالعملهای عمودی است.
- سطح دوم (نانوحافظه) از نوع افقی است که به دستورالعملهای آن نانودستورالعمل و به مجموعهای از نانودستورالعملها، نانودستورالعملها، نانودستورالعملها، نانودستورالعمل که در سطح اول قرار دارد، آن به یک نانودستورالعمل در سطح دوم تبدیل می شود.

جزوه معماری

معمولا ریزبرنامه شامل تعداد زیادی از ریزذستورالعمل کوتاه است، درحالیکه نانوبرنامه از تعداد کمتری نانودستورالعمل بلندترتشکیل شده است.

مثال:ریزبرنامه با ۲۰۴۸ ریزدستورالعمل ۲۰۰ بیتی، فرض کنیم از این ۲۰۴۸ ریزدستورالعمل، ۲۵۶ ریزدستور متمایز داریم.

- ◄ اگر از حافظه کنترلی یک سطحی استفاده استفاده کنیم، حافظه مورد نیاز ۲۰۰×۲۰۰=۴۰۹۶۰۰ بیت
   است.
  - ◄ اگر از حافظه کنترلی دو سطحی استفاده استفاده کنیم،
  - نانو حافظه: شامل ۲۰۴۸×۲۰۰۰ بیت برای نگهداری ۲۵۶ نانودستورالعمل متمایز
- حافظه کنترلی: شامل  $^{4.7}$  ۸ بیت است چون برای آدرس دهی  $^{6.7}$  خانه ی نانوحافظه به  $^{6.7}$  بیت نیاز است.  $^{6.7}$



شکل ۲۶

برای اجرای یک ریزدستورالعمل، نوع ریزدستورالعمل در حافظه کنترلی تشخیص داده می شود و از نانوحافظه، نانودستورالعمل متناظر اجرا می شود.

#### ورودی / خروجی

I/0: دو چیز مد نظر است، چگونه و با چه پروتکلی باید به آن (ورودی و خروجی) دسترسی پیدا کنیم.



برای برقرار ارتباط می توان از سه روش زیر استفاده کرد:

- ۱. از busهای داده، آدرس و کنترل بطور مشترک استفاده شود، در این روش مشکلی وجود دارد، چرا که ممکن است بخواهیم همزمان از دستگاهها استفاده کنیم. برای حل این مشکل می توان راه حل زیر را اعمال کرد:
- از آدرس برای تمایز بین دستگاهها استفاده کنیم. مثلاً سه خانه حافظه را جدا کنیم و بگوییم هر
   گاه آدرس دهی به آن سه خانه بود، بسته به محل آن منظور دستگاههای جانبی یا حافظه است.
- ضعف این روش در این است که مجبوریم از حافظه فضایی را هدر دهیم. اصطلاحاً در ایـن روش
   دستگاههای ۱/۵ به حافظه نگاشت شدهاند. به این روش Memory Mapped I/0 می گویند. حسن
   این روش سیم کشی خیلی کم است.
  - ۲. Bus داده، کنترل اوضعیت برای I/Oها جداگانه و bus حافظه نیز جداگانه متصل شود یعنی:



حسن این روش این است که دیگر داده و آدرس اشتباه نمیشوند، اما ضعف این روش در دو برابر شدن سیم-کشیها و متعاقباً پیچیده شدن طراحی CPU است.

۳. از bus داده و آدرس مشترک استفاده شود ولی bus کنترل اوضعیت جداگانه متصل شود یعنی:



با این شیوه چون سیگنال کنترل جداست، مشکل اشتباه شدن داده پیش نمی آید. به این روش Isolated-I/O می گویند. در حال حاضر همین تکنولوژی استفاده می شود. البته باید توجه داشته که فقط ۲ سیگنال کنترل نیست بلکه سیگنالهای read ,write ,ready برای همه مشترک است وفقط یک سیگنال IO/M اضافه می کنند که اگر ۱ بود یعنی IO مد نظر است و اگر 0 بود یعنی Mem مورد نظر بوده است.

این برای سادگی و حداقل استفاده کردن سیمکشیها استفاده میشود.

حال تصور کنید که از مورد سوم استفاده کنیم. در این حالت باید دید که چطور باید ارتباط را برقرار کرد. معمولاً از دستورات IV و IV استفاده می کنیم که به عنوان ۱ اپرند شماره PORT واحد IV داده می شود. این شماره PORT عملاً روی BUS آدرس قرار می گیرد و با این دستورات IO/M = 1.

برای ارتباط حافظه کافی است 0 = IO/M = 0 که در این حالت دستورات LOAD و STORE را داریم.

دستگاههای I/O کم است و به همین دلیل آدرس آنها کوچک است، تکنیک استفاده این است که از روی آدرس سیگنال Chip Enable ،IO/M مربوط به دستگاه جانبی را فعال کنیم (با استفاده از and و or)

در این توپولوژی همیشه یک طرف ولک CPU و یک طرف واحد I/O است. بعبارتی اگر مثلاً بخواهیم بین دو دستگاه مثلاً mem و printer ارتباط براقرار کنیم باید اطلاعات ر اول به CPU ببریم و سپس از آنجا انتقال دهیم (بایت

به بایت) اما مثلاً اگر بخواهیم یک فایل با حجم زیاد را انتقال دهیم سرعت کمی خواهیم داشت و CPU معطل خواهد شد. برای حل مشکل این پیشنهاد داده شد که در مواقع انتقال انبوه اطلاعات با کمترین زمان از واحد دیگری به نام (DMA (Direct Memory Access) استفاده کنیم و این گونه بود که واحد DMA مطرح شد. (برای انتقال انبوه اطلاعات بین I/O و Mem همیشه یک طرف انتقال است)

#### DMA دو سیگنال دارد:

- o Bus Request) BR درخواست باس)
  - o Bus Grant) BG مجوز باس)

در مواقع انبوه اطلاعات از این دو سیگنال استفاده می کند، عملاً:

- ✓ هر وقت واحد I/O بخواهد با Mem انتقال انبوه انجام دهد به DMA درخواست می دهد. DMA به DMA درخواست می دهد (BR) در صورتیکه CPU کارش با bus تمام شد (مثلاً وقتی که دستورالعمل تمام شد) از طریق BG مجوز استفاده از bus را به DMA می دهد.
- ✓ به محض گرفتن BG توسط DMA سیگنال ACK به واحد I/O داده میشود که می تواند مستقیماً به
   ✓ ارتباط برقرار کند. در این حین Bus ،CPUهای داده، آدرس و کنترل را High z می کند.



در این صورت DMA مثل یک CPU انتزاعی است با این تفاوت که دیگر اطلاعات داخل DMA نمی آید، مثلاً همزمان به Mem میگوید اطلاعات را بخوان و در Data Bus بگذار و مثلاً به Printer می گوید write کن یعنی ارتباط Mem و Printer مستقیما با Data Bus برقرار شود.

DMA از Bus کنترل و آدرس برای مشخص کردن آدرس Mem و. .. استفاده می کند. در ابتدای کار هـم DMA از Bus کنترل و آدرس برای مشخص کردن آدرس مربوط به Mem را از طریق Bus داده به DMA میفرستد و در DMA در یک رجیستر ذخیره می شود.

اما اشكال كار در كجاست؟!

وقتی DMA کار میکند، CPU در اصطلاح talk نمیکند و کارایی بدی خواهد داشت و عملاً برنامه ی در حال اجرا متوقف شده و کارایی پایین آمده است، در واقع باید گفت که دو روش وجود دارد:

- ۱. Burst Transfer (انتقال انبوه)
- ۲. Stealing Cycle (سیکل دزدی)

روش اول که در بالا توضیح داده شد و اما در روش دوم سیکلها یکی در میان به CPU و DMA داده می شود. یعنی یک بایت DMA انتقال می دهد و یک سیکل CPU کار می کند و. ..

به این ترتیب زمان انتقال اطلاعات بیشتری می شود اما کارایی پردازنده بهتر می شود اما مشکل اینجاست که CPU فکر کند که در Mem چیزی نوشته شود در حالیکه هنوز در حال انتقال اطلاعاتیم. یکی از راه حلها این است که می توان کاری کرد که CPU به آنجا آدرس دهی نکند و برنامه را متوقف نکند.

#### شيوهي انتقال اطلاعات:

یعنی با چه شیوهای و با چه پروتکلی اطلاعات انتقال یابد

#### ۱. سنکرون (همگام)



و اما چطور بفهمیم و مطمئن شویم که داده منتقل می شود.

در روش سنکرون به ازای هر clock اطلاعات انتقال میابد، این روش خوب نیست چون اولاً سیم clock میخواهیم و ثانیاً بعضی دستگاهها clock پذیر نیستند (مثل Mem)

### ۲. آسنکرون (ناهمگام)



البته هر كدام از دستگاهها مى توانند clock محلى داشته باشند.

انتقال اطلاعات به دو صورت ممكن است:

- ✓ سری(serial): همیشه یک بیت انتقال می یابد.
- ◄ موازی(parallel): چند بیت همزمان انتقال می یابد.

هر نوع کانکشنی پروتوکل مخصوص به خود را دارد.

ارتباط سرى: (RS 232)



جزوه معماری

برای ارتباط باید بیت شماره ۳ sender را به بیت ۲ receiver وصل کنیم و زمینها را باید به هم وصل کرد. اگر قرار بود ارتباط دو طرفه باشد بیت ۳ گیرنده را نیز به بیت ۲ فرستنده وصل می کنیم. به کابلِ چنین اتصالی cross می گویند که به دلیل عبور دو سیم از روی هم است. اگر اتصال به صورت cross نباشد (یعنی بیت ۲ و ۳ یک دستگاه به بیت ۲ و ۳ دستگاه دیگر وصل شود) اتصال به منزله رابط است.

اکنون قصد داریم در مورد اتصالات از دیدگاه آسنکرون و سنکرون صحبت کنیم ولی کافیست آسنکرون سری را مورد بررسی قرار دهیم چون حالت موازی را میتوان با افزایش پهنای بیت حالت سری شبیه سازی کرد.



الف) ارتباط آسنکرون با استفاده از سیگنال strobe

- ◄ به ابتكار فرستنده
  - ∢ به ابتکار گیرنده



به چنین ارتباطی آسنکرون strobeدار به ابتکار فرستنده می گویند. (یا به عبارتی فرستنده است). حالت دیگری نیز وجود دارد که گیرنده مشخص می کند که چه زمانی داده را معتبر فرض می کند که به آن strobeدار به ابتکار گیرنده می گویند. یعنی:



در این روش گیرنده اعلام می کند که آماده است تا داده را بگیرد. گیرنده دادهای را می گیرد که در زمان ۱ بودن strobe داده پایدارتر بوده. دقت کنیم که ارتباط، سری و یک بیتی است و در هر مرحله فقط یک بیت منتقل میشود پس برای انتقال هر بیت باید strobe یکبار کار کند. مزیت این روش اینست که فقط به دو سیم برای ارتباط نیاز دارد و عیب آن اینست که فرستنده هیچ کاری به این ندارد که گیرنده داده را استفاده کرده یا خیر. لذا روش دیگری نیز پدید آمد:

ب) با استفاده از تکنیک Handshaking (دست دهی)

- ◄ به ابتكار فرستنده
  - ◄ به ابتكار گيرنده

در این حالت سیگنال data valid نیز داریم.

درحالت به ابتكار فرستنده:



در حالت به ابتكار گیرنده:



در این روش داده وقتی برداشته می شود که توسط گیرنده دریافت شده باشد. در روش strobeدار اگر گیرنده busy باشد داده را نمی گیرد و آن را از دست می دهد.

#### وقفه و I/O:

دستگاههای لَخت کار CPU را سخت می کنند چون CPU باید زمان زیادی را منتظر انجام درخواستش از آنها بماند لذا باید دنبال روشی بود که لازم نباشد پردازنده منتظر بماند بلکه این دستگاههای I/O باشند که وقتی با CPU کار داشتند یا کار درخواستی آن را انجام دادند به CPU اطلاع دهند تا رسیدگی کند.

برای برقراری ارتباط بین CPU و CPU دو روش وجود دارد:

- ۳. Polling (سرکشی): یک flag باشد که هر وقت توسط دستگاه ۱/۵ شد (یعنی ۱ شـد) Polling باشد که عملاً سراغ آن برود که لازمه اش اینست که CPU در یک حلقه بی نهایت، سیگنالِ وقفه را چک کند که عملاً کارایی را از دست می دهد.
- با I/O میفرستد سپس درخواست یک وقفه به آن میدهد و داده را به CPU میفرستد سپس درخواست است به I/O ارسال میکند و همزمان روتین CPU سیگنال ACK را که به معنی پذیرش درخواست است به I/O ارسال میکند و همزمان روتین وقفه اجرا میشود که داده را Handle کند.



دو نوع وقفه داریم:

منظور از وقفههای سخت افزاری آنهایی است که برایشان سیم کشی مستقیم سخت افزاری انجام شده و اولویت بیشتری نسبت به وقفههای نرم افزاری دارند. وقفههای نرم افزاری دو دسته اند :

- ✓ وقفههایی که در خود CPU رخ میدهند مثل تقسیم بر صفر.
- $\checkmark$  وقفههایی که در زبان اسمبلی با دستور INT توسط خود کاربر ایجاد میشوند.

وقفههای نوع دوم مثل اجرای یک subroutine عمل می کنند با این تفاوت که نسبت به subroutineهای معمولی اولویت و الزام بیشتری برای اجرا دارند. به طور مثال بهتر است دستور نوشتن زمان روی مانیتور توسط روتین وقفه اجرا شود.

سوال اینجاست که برای وقفههای سخت افزاری چند پایه در CPU در نظر بگیریم؟ بدیهی است که هر چه تعداد دستگاههای I/O بیشتر باشد پایههای بیشتری لازم است و مدارها پیچیده تر می شوند. لذا از یک پایه وقفه استفاده شد که توسط قطعهای به نام (PIC(Programmable Interrupt Control قابل انشعاب به چند وقفه است. به عبارت دیگر PIC چندین پایه وقفه سخت افزاری را به یکی تبدیل می کند. دیا گرام آن چنین است:



Handle کردن (راه اندازی) وقفه به دو صورت است:

- ✓ Vectored (برداری): قابلیت آدرس دهی به وقفهها را دارد و هر وقت وقفه آمد آدرس آن در کلاک
   بعدی میآید.
- ✓ Non Vectored (غیربرداری): هر وقت وقفه آمد آدرس آن بـه صـورت اتوماتیـک از یـک محـل ثابـت
   خوانده میشود.

اگر برخی پایههای PIC همزمان ۱ شوند، اولویت بندی میکنیم و معمولاً بالاییها اولویت بیشتری دارند که در نتیجه عملاً PIC مثل یک I/O عمل میکند.

این روش برای زمانی است که میخواهیم وقفهها به صورت موازی از PIC به PIC بروند. می شود به صورت سری هم وقفهها را منتقل کرد که به آن Daisy Chain می گویند.



در این حالت درخواست به CPU می رود سپس CPU، سیگنال ACK را ارسال می کند. این سیگنال به اولین I/O می می میرسد اگر این دستگاه همانی باشد که وقفه را ارسال کرده ACK را می گیرد و ادامه روند وقفه را انجام می دهـ د در غیر اینصورت سیگنال ACK را به دستگاه بعدی در زنجیره I/Oها می فرستد و آن دستگاه نیز همین رونـ د را طی می کند تا بالاخره سیگنال به دستگاه موردنظر برسد. البته در این روش فقط به یک پایه وقفه نیاز داریم.

بــه وســيله علائـــم اختصــاری زيــر کامپيوترهــا بــه دســتههای زيــر تقســيم مــیشــوند : D:data I: instruction M: multiple S: single

- ✓ SISD: یعنی با یک دستور روی یک داده کار کنیم. (کامپیوتر پایه)
- ✓ SIMD: یعنی با یک دستور چندین داده دستکاری میشوند. مثل ضرب ماتریسها.
  - ساحت دایره. پند دستور ولی با یک داده مثل محاسبه مساحت دایره.  $\checkmark$
- ✓ MIMD: یعنی همزمان چند دستور با چند داده کار می کند. (البته هنوز چنین کامپیوتری ساخته نشده)

یک مسئله: فرض کنید CPU گذرگاه آدرس ۲۵ تایی دارد اما حافظه ۱۸ بیت ورودی دارد. چه کار کنیم؟

جواب: کافیست ۴ تا از این حافظه ها را کنار هم بگذاریم و از دو بیت در فرمت آدرس، برای انتخاب بین این ۴ تا در هنگام کار استفاه کنیم. بدین صورت :



# ضمیمه1: آشنایی با نرم افزار

ModelSim, SimWattch

ModelSim, SimWattch

در این ضمیمه نحوه نصب، اجرا و کار با برنامه های ModelSim و SimWattch شرح داده شده است

جزوه معماری

#### **ModelSim**

#### طریقه نصب و راه اندازی نرم افزار ModelSim

نرمافزار ModelSim یک شبیهساز سختافزار است. این شبیهساز هر سه زبان سختافزار ModelSim یک شبیهساز سختافزار است. این شبیهساز هر سه زبان سختافزار SystemC را پشتیبانی می کند. برنامههای توصیفی نوشته شده بازگردانی شده و شبیهسازی می شوند. نسخهای از این نرمافزار که ما مورد استفاده قرار می دهیم ModelSim SE 6. 1 است. برای نصب این نرمافزار ابتدا نصب کننده را اجرا می کنیم. برای نصب دو گزینه Full و Evaluation وجود دارد. برای نصب در حالت التخاب فایل Evaluation نیاز داریم، در حالی که نسخه Evaluation رایگان است. گزینه Full Product رایگان است. گزینه می کنیم.



بعد از قبول مراتب کپی رایت به پنجره انتخاب محل نصب میرسیم. این شاخه از قبل به صورت C:\modeltech\_6. 1e



بعد از طی این مراحل، نصب نرمافزار آغاز میشود. بعد از پایان کپی کردن فایلها، پنجره زیر با عنـوان Install ناهر می شود. Hardware Security Driver



این مرحله برای فعال سازی Licensing است. از آن جا که ما فایل License خود را از Licensing این مرحله برای فعال سازی می توانیم گزینه No را انتخاب کنیم.

در مرحله بعد پنجره زیر ظاهر می شود. گزینه Yes را انتخاب می کنیم. این کار باعث می شود که بتوانیم در «C:\modeltech\_6. استفاده کنیم. در واقع مسیر (PATH اضافه می شود. 1e\win32"



اگر بخواهیم به صورت دستی این متغیر را تغییر دهیم باید وارد System Properties شده و متغیر مربوطـه را ویرایش کنیم.

حالا اگر ModelSim را اجرا كنيم با اعلان خطاى زير مواجه مى شويم:



این اعلان خطا به ما می گوید که هنوز فایل License را ایجاد نکرده ایم. بنابراین به صورت زیر عمل می کنیم:

برای ایجاد فایل License از برنامه MentorKG. exe استفاده می کنیم. این برنامه یک ورودی Lisence. src می گیرد و خروجی Lisence را به ما می دهد. دستور زیر این کار را انجام می دهد:

MentorKG. exe -i license. src -o licensefile. dat -hd

جزوه معماری



یک پوشه با نام FlexLm در درایو C ایجاد کرده و فایل لیک پوشه با نام Lisencefile. dat را در آن پوشه کپی می کنیم. سپس یک متغیر محیطی با نام LM\_LISENCE\_FILE ایجاد کرده و شدار آن را برابر با "C:\FlexLm\lisencefile. dat" قرار می دهیم. برای این کار وارد System Properties شده و از مندوی Advanced گزینیه فاهر می شود:

حالا در قسمت User یک متغیر جدید با نام LM\_LICENSE\_FILE میسازیم و مقدار آن را برابر با "C:\FlexLm\lisencefile. dat"



بعد از تأیید پنجره متغیرهای محیطی میتوانیم ModelSim را اجرا کنیم.

#### آشنایی با محیط نرمافزار و شبوه کار با آن

هنگام باز کردن نرم افزار Model Sim با پنجره ی زیر مواجه می شوید. برای ایجاد یک فایل verilog باید گزینه ی Create New File را انتخاب کنید.



قبل از ساختن فایل باید یک project تعریف کنید. نرم افزار به طور اتوماتیک پنجرهی زیر را میآورد. هم چنین میتوانید در منوهای بالا بر File -> New -> Project کلیک کنید.

در هنگام تعریف project علاوه بر تعیین نام، باید مکان ذخیره سازی فایلها را نیز مشخص کنید. سپس یک فایل verilog بسازید. دقت کنید که پسوند را در نام فایل ذکر کنید و نوع فایل را از حالت عادی (VHDL) به حالت مورد نظر (verilog) تغییر دهید.





جزوه معماری

پس از ساختن فایل verilog با محیط برنامه نویسی زیر رو به رو میشوید:



در پنجرهی سمت چپ لیست فایلهای پروژه آمده است. میتوانید از طریق منوها فایلها بیشتری نیز اضافه کنید.



پـس از آنکـه برنامـه شـما کامـل شـده اسـت بایـد آن را compile کنید. این کـار را مـی توانیـد از طریـق گزینـه ی Compile در منوها انجام دهید، یا دکمه ی مخصوص آن را فشار دهید. (عکس مقابل را ببینید). در صورتی کـه برنامـه عاری از مشـکلات زبـانی باشـد، در پنجـره ی Transcript

پیغام سبز موفقیت compile میدهد. در غیر این صورت پیغام قرمز میده و تعداد خطاها را اعلام میکند. برای مشاهده ی خطاها کافی است بر روی پیغام double-click کنید. پنجرهای باز میشود که برای هر خطا یک پیغام قرمز در آن داده شده. با کلیک کردن بر روی هر یک از پیغامها میتونید، محل بروز خطا را در برنامه تان مشاهده نمایید.



در صورتی که compile با موفقیت انجام شد و قصد شبیه سازی یا اجرای برنامه خود را دارید، از طریق در صورتی که Simulate -> Start Simulation در منوها، یا از طریق دکمه ی مخصوص شبیه سازی (عکس مقایل را، می توانید وارد محوطه ی شبیه سازی می شوید. قبل از اجرا، باید تابع اجرایی را مشخص کنید. مثلا تابع امی انتخاب می کنید و OK را می زنید.

جزوه معماری





از این شبیه ساز می توانید برای debug کردن برنامههای توصیفی خود استفاده کنید. قسمتهای ترتیبی به صورت زمانی اجرا می شوند و می توان خط به خط آنها را اجرا کرد. روی این خطها می توانید نقاط استراحت (breakpoint) تعریف کنید و یا برای متغیرها نقاط استراحت تعیین کنید. این به معنی آن است که هر وقت متغیر مورد نظر تغییر کرد، برنامه متوقف می شود و شما می توانید مقادیر جدید را مشاهده کنید.

شبیه ساز ModelSim ابزارهایی برای دنبال کردن برنامه حین اجرا دارد که در هنگام ModelSim کردن بسیار مفید هستند. از آن جمله می توان محیطهای wave و List و Dataflow را نام برد. هرکدام از این ابزارها کارایی ویژه خود را دارند. اما ابزار wave از آن جا که می تواند مقدار متغیرها را در مقاطع مختلف زمانی نشان دهد، بیشتر مورد توجه است. روش کار با این پنجره به این صورت است که ابتدا باید از Debug -> Debug بیجره کنید. پنجره زیر ظاهر می شود. حالا برای نمایش متغیرها، در پنجره و به صورت زیر آنها را به صفحه موج اضافه کنید. البته این کار را با Drag and Drop نیز می توان انجام داد.

پنجره موج به صورت زیر است و در آن قسمتی مربوط به متغیرها و قسمتی مربوط به مقادیر و قسمتی مربوط به موج است. در قسمت موج یک خطکش هست که نشان دهنده زمان است. مثلا در شکل زیـر در زمـان ۱۰۰



نانوثانیه هستیم. این زمان البته در حین debug در نوار وسیله شبیهساز نیز درج می شود. می توانید مقادیر را به صور مختلف دودویی یا در مبناهای دیگر نمایش دهید. مقادیر  $\frac{(x)}{(x)}$  و امپدانس بالا $\frac{(x)}{(x)}$  با رنگهای دیگر نمایش می شوند.



می توانیم برای خواناتر شدن پنجره موج از نوارهای تقسیم کننده استفاده کنیم که هر قسمت مربوط به یک بخش را جدا کنند. این کار را می توان با کلیک راست کردن بر روی قسمت متغیرهای پنجره موج و انتخاب گزینه Insert Divider انجام داد.

#### Sim-Wattch

#### معرفی برنامه sim-wattch :

برنامه sim-wattch شبیه سازی جهت ارزیابی و ارائه جزئیات مربوط به کارایی سخت افزار و پردازنده طراحی شده با سیستم شامل حافظه دو سطحی(L1-L2) میباشد. همچنین این برنامه توانایی یافتن تاخیر موجود در همه عملیات خط لوله (Pipeline) را نیز دارد.

#### طریقه نصب برنامه sim-wattch:

این برنامه نیازی به نصب ندارد ؛ فقط کافی است که پوشه فشرده شده را از حالت فشردگی خارج کنیم. فایلهای مورد نیاز جهت انجام عملیات مورد نظر در پوشه موجود هستند. قابل ذکر است که در نسخه مربوط به ویندوز برخلاف نسخه تحت لینوکس, مشکلاتی اعم از نصب, اجرا بدلیل سادگی کار و آشنایی بیشتر با ویندوز کمتر مشاهده می شود.

#### نحوه کارکردن با شبیه ساز:

در ابتدا جهت شبیه سازی پردازنده مورد نظر باید ورودیهایی به برنامه sim-wattch داده شود. به عبارت دیگر نتایج خروجی پس از تحلیل بر روی برنامه کاری داده شده بدست میآید. برنامههای کاری مختلفی بعنوان استاندارد کاری جهت انجام تحلیلهای مربوط به این شبیه ساز وجود دارند که از جمله مهمترین آنها میتوان به استاندارد کاری جهت انجام تحلیل لازم به ذکر است که کلیه اطلاعات مورد نیاز ما جهت تحلیل خروجیهای مربوط به حافظه نهان در فایل خروجی موجود است. اطلاعاتی از جمله تعداد کل دسترسیها (Replacement), تعداد برخوردها (hit), اعداد و درصد فقدان ها(miss) ,تعداد و درصد جایگزینیها (Replacement) میزان مصرف برق و غیره از جمله اطلاعاتی است که به همراه حافظه نهانی که جهت تحلیلهای ما مورد نیاز میباشد (که در فایل خروجی وجود دارند.

حال باید ببینیم که ورودی باید به چه صورت باشد. برای دادن ورودی باید فایل sim-outorder. exe را اجرا کرده و با توجه به فرمانها و آرگومانهای موجود, ورودی موردنظر خود را تنظیم کنیم. نکته مهم در اجرای این فایل این است که باید در محیط Command Prompt) cmd) در ویندوز یا معادل آن در سیستم عامل لینوکس (که همان کنسول bash می باشد) فایل مذکور اجرا شود و پارامترهای موردنظر تنظیم شوند.

یکی از پارامترهای مهم جهت توصیف پردازنده, مشخصات مربوط به ظرفیت حافظه نهان, اندازه بلوک ها, cache یکی از پارامترهای مهم جهت توصیف پردازنده, مشخصات مربوط به k-way set associative cache است) میباشد. فرمت مشخص نمودن این مقادیر در مقابل حافظه نهان ul2 بصورت مقابل است :

ul2: cache line: block size: K: l

که cache line طبق رابطه مقابل بدست می آید:

Cache line = cache size /K \* block size

حال اگر هرکدام از پارامترهای بالا متغیر باشد, طبیعتا متغیرهای وابسته آن در فرمت بالا نیز تغییر خواهند کرد.

یکی دیگر از پارامترهای ورودی نام فایل خروجی میباشد که باید همان ابتدا مشخص شود. در واقع این نام باید بصورت نسبی بر پایه فولدر جاری مشخص شود.

در قسمت زیر نمونهای از ورودی را مشاهده می کنید. ورودی ها بعنوان آرگومان اجرایی فایل sim-outorder. در قسمت زیر نمونهای از ورودی را مشاهده می کنید. ورودی ها بعنوان آرگومان اجرایی فایل خروجی که با رنگی مجزا مشخص فده است, توجه بفرمایید:

توجه شود که اگر تعداد تست هایمان زیاد باشد, می توانیم فایل اجرایی با فرمت. bat (که فرمت sim-wattch رکه فرمت sim-wattch می باشد) ساخته و کلیه این ورودی ها را در آن کپی نماییم. سپس با قرار دادن این فایل در فولدر sim-outorder. exe وجود دارد و اجرای خود کار آن می توان بدون اتلاف وقت به خروجی ها دست یافت.

از جمله مهمترین نکاتی که باید مورد توجه قرار بگیرد این است که برنامه اجازه گرفتن بلوکهایی با اندازه کمتر از ۳۲ بایت را نمی دهد و خطایی بصورت ERROR: division by zero می دهد. پس لازم است که اندازه بلوکها را از ۳۲ شروع نماییم.

پس از اجرای برنامه با ورودی داده شده, فایل خروجی در آدرس داده شده ساخته می شود. پس از مراجعه به فایل و باز نمودن آن (ترجیحا از ادیتورهایی پیشرفته مثل Em-editor و یا ++hotepad استفاده شود تا هر خط بصورت مجزا نشان داده شود. ) کلیه اطلاعات موجود می باشد.

در زیر نمونهای از فایل خروجی پس از جستجوی عبارت  $\mathrm{ul}2$  آورده شده است. همانطور که مشاهده میشود, اطلاعات موردنظر روبروی هر گزینه آورده شده است :

```
280 dl1.repl rate
                                 0.0275 # replacement rate (i.e., repls/ref)
281 dll.wb rate
                                 0.0057 # writeback rate (i.e., wrbks/ref)
282 dll.inv rate
                                 0.0000 # invalidation rate (i.e., invs/ref)
283 ul2.accesses
                                2638849 # total number of accesses
284 ul2.hits
                                2587260 # total number of hits
                                 51589 # total number of misses
285 ul2.misses
286 ul2.replacements
                                 21816 # total number of replacements
287 ul2.writebacks
                                   8661 # total number of writebacks
288 ul2.invalidations
                                      0 # total number of invalidations
289 ul2.miss rate
                                 0.0195 # miss rate (i.e., misses/ref)
290 ul2.repl_rate
                                 0.0083 # replacement rate (i.e., repls/ref)
291 ul2.wb rate
                                 0.0033 # writeback rate (i.e., wrbks/ref)
292 ul2.inv rate
                                 0.0000 # invalidation rate (i.e., invs/ref)
                               59061458 # total number of accesses
293 itlb.accesses
294 itlb.hits
                               59046097 # total number of hits
295 itlb.misses
                                  15361 # total number of misses
```

پس از دریافت دادههای مربوطه و تجزیه و تحلیل دادهها و رسم نمودار میتوان مقادیر مربوط به ورودیهای مختلف را با یکدیگر مقایسه نمود.

## ضميمه 2: سوالات نمونه

در این بخش تلاش شده تا مسائلی با پاسخ آنها جمع آوری شود.

ضميمه ۲:سوالات نمونه

#### اعداد اعشاري:

- ۱. اعداد زیر را با توجه به **استاندارد IEEE754** به صورت ممیز شناور بنویسید. (منبع: Patterson,COD,Page195)
  - a (Single Precision) با دقت ساده (-3/4) -0. 75 .a
  - Double Precision) با دقت مضاعف (-3/4) -0. 75 .b
- c. عدد زیر که در مبنای دودویی و به صورت ممیز شناور و بادقت ساده میباشد را به مبنای دهدهی تبدیل نمایید.

| 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | o |
|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|
| 1  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |   |   |   |   |   |   |   |   |   |   |

 ۲. با استفاده از الگوریتمهای موجود در اعدادهای اعشاری دستورات محاسباتی زیر را با استفاده از ممیز شناور انجام دهید. (Patterson, COD)

**اعداد:** 5.5 و 0,4375- که در مبنای ۱۰ میباشند.

- a) عملگر جمع
- b) عملگر ضرب
- ۳. فرمت ممیز شناوری را در نظر بگیرید که ۸ بیت برای توان و ۲۳ بیت برای قسمت شناور میباشد حال اعداد زیر به این فرمت تبدیل نمایید. (Stalling,COD,Page 327)
  - -720 .a
  - 0.645 .b
  - ۴. دلایل استفاده از بایاس را بنویسید. (Patterson, COD ,Page 194)
- a. اگر توان عددی در پایهی ۲ باشد(B=2) و با ۶ بیت نمایش داده شود. مقدار بایاس چند میباشد؟( Stalling,COD,Page 327)
- b. اگر توان عددی در پایهی ۸ باشد(B=8) و با ۷ بیت نمایش داده شود. مقدار بایاس چند میباشد؟( Stalling,COD,Page 327)
- ۵. اعداد زیر با استفاده از استاندارد IBM 32bit , که در پایه ۱۶ میباشد و ۷ بیت را برای توان در نظر میگیرد را به اعداد ممیز شناور تبیل نمایید. (Stalling,COD,Page 327)
  - .\ .a
  - d. ٠. ۵

- 1/84 .C
- .• .d
- -• .\∆ .e
- f.  $\Delta \times 1 \cdot P^{-\gamma}$  . f
- $7.7 \times 1.7$  .g
  - ۶۵۵۳۵ .h
- با استفاده از الگوریتم تقسیم دو عدد اعشاری دو عدد زیر بر هم تقسیم نمایید. عدد اول: ۱. ۲۵
   عدد دوم: ۴. ۷۵

(عدد اول بر روی عدد دوم میباشد و همچنین دقت دستگاه ۴ بیت میباشد)

 ۷. حال سرریز و ته ریز را تعریف نمایید و سپس بگویید در عملیاتهای مختلف چه نوع خطایی ممکن است رخ دهد؟ ضميمه ۲:سوالات نمونه

حل مسائل:

۱) در این سوال باید مراحل زیر را گام به گام طی نمود

-0. 
$$11 = -0.75$$
 در ایتدا عدد را به صورت باینری در می آوریم: (a

$$-0. \ 11 = -1. \ 1 \times 2^{-1}$$
 حال این عدد را هنجار می کنیم: (b

$$(-1)^S \times (1 + Fraction) \times 2^{(Exponent - 127)}$$

که در Exponent مقدار بایاس به آن اضافه شده است بنایراین در فرمول آن این مقدار از آن کم کرده است

d) حال با توجه به تقسیم بندی بیتها در دو حالت مختلف می توانیم عدد خود به فرمت ممیز شناور در بیاوریم.

Single Precision (دقت ساده): 32 bits



Double Precision (دقت مضاعف):64 bits



a) در حالت دقت ساده اعداد (a

هرقسمت برابر زیر میشود.

S = 1

Exponent = -1 + 127 = 01111110

| 31           | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13   | 12 | 11 | 10 | Ø | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | o |
|--------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|------|----|----|----|---|---|---|---|---|---|---|---|---|---|
| 1            | 0  | 1  | 1  | 1  | 1  | 1  | 1  | o  | 1  | 0  | 0  | o  | o  | 0  | 0  | 0  | 0  | 0    | o  | 0  | 0  | 0 | o | o | o | 0 | o | o | o | 0 | o |
| 1 hit 8 hite |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | 23 h | te |    |    |   |   |   |   |   |   |   |   | _ |   |

S = 1

Exponent = 0111111110

همانند شکل زیر = Fraction



32 bits

) در این حالت جزییات عدد ما برابر است با

Exponent – Bias = 129 - 127 = 2

Fraction = 0.01

Number = -1.  $01 \times 2^2 = -1.25 \times 4 = -5.0$ 

۲) قبل از وارد شدن به الگوریتمهای این قسمت باید اعداد را هنجار نماییم. و سپس با استفاده از الگوریتمهای
 موجود در جزوه سوال را حل مینماییم.

$$0.5 = (0.1)_2 = (1.0 \times 2^{-1})_2$$

-0. 
$$4375 = (-0.0111)_2 = (-1.11 \times 2^{-2})_2$$

a) قدم اول: چک کردن صفر بودن اپرند ها

قدم دوم: مقایسه نماها: در این حالت عدد با نمای بزرگتر, عدد دوم میشود.

قدم سوم: شیفت دادن عدد با نمای کوچکتر به تعداد اختلاف نماها: به این ترتیب عدد دوم برابر است با  $(-0.111 \times 2^{-1})$ 

قدم چهارم: اعشار را جمع می کنیم :

$$(1.0 \times 2^{-1})_2 + (-0.111 \times 2^{-1})_2 = (-0.001 \times 2^{-1})_2$$

قدم چهارم: عدد را هنجار کنیم :

$$(-0.001 \times 2^{-1})_2 = (-1.000 \times 2^{-4})_2$$

در این حالت ما عدد هنجار شده را بدون بایاس در نظر می گیریم. قدم اول: جمع کردن نماها: 3 - 2 - 1 - 1 - 1 ضميمه ۲:سوالات نمونه

و یا موقع استفاده از بایاس می توان نوشت (-1+127) + (-2+127) - 127 = (-3+127) قدم دوم: عمل ضرب انجام شود.  $(1.0)_2 \times (-1.11)_2 = (-1.11)_2$  قدم سوم: هنجار کردن عدد.  $(-1.11 \times 2^{-3})_2 = (-1.11 \times 2^{-3})_2$ 

(٣

(a

- در ابتدا عدد را به دودویی تبدیل می کنیم. ۱۰۱۱۰۱۰۰-
  - هنجار کردن عدد: ۱. ۱۰۱۰۰۰۰ × ۲۹
- فیلد توان: با توجه به ۸ بیت بودن آن بنابراین ۱۲۸ برای بایاس به آن اضافه می کنیم که می شود ۱۰۰۰۱۰۰۱
  - فیلد اعشار و یا مانتیس برابر است با: ۱۱۰۱۰۰۰۰۰۰۰۰۰۰۰۰۰۰۰۰۰
    - فیلد علامت نیز برابر با یک می باشد.
    - b) در این حالت نیز باید مراحل بالا طی کنیم.
      - تبدیل عدد به باینری:. ۰. ۱۰۱۰۰۱
        - بیت علامت برابر با صفر است
        - قسمت توان برابر با: ۱۱۱۱۱۱۱
    - قسمت مانتیس هم برابر است با: ۱۰۰۱

(4

- a) دو دلیل عمده برای این کار میباشد.
- درست کردن سخت افزاری برای مقایسه در سیستم مکمل دو مشکل و پیچیده میباشد. که با این کار تمام اعداد مثبت میشوند و مقایسه آنها ساده تر می گردد. (پترسون)

• در تمامی مدارهای سختافزاری که برای انجام محاسبات ریاضی وجود دارد, چک می-کنند که عملوندها صفر نباشند, مثلا ممکن است که در یک محاسبه, عملوند صفر تعریف

نشده باشد که با این کار دیگر به مشکلی بر نمی خوریم. (جزوه(؟))

- b) برای تعیین بایاس مبنا مربوط نمیباشد. بنابراین برابر میشود با ۳۲
- C برای تعیین بایاس مبنا مربوط نمیباشد. بنابراین برابر میشود با ۶۴

(Δ

برای حل این سوال همانند زیر حل می کنیم.

```
= +1/16 \times 16^{1}
a. 1.0
                  = +8/16 \times 16^{0}
b. 0.5
                  = +4/16 \times 16^{-1}
c. 1/64
                  = +0 \times 16^{-64}
                  d. 0.0
        = -15/16 \times 16^{1}
e. -15.0
                  f. 5.4 \times 10^{-79} \approx +1/16 \times 16^{-64}
                  g. 7.2 \times 10^{75}
        \approx 1 \times 16^{63}
                  = 16^4 - 1
h. 65535
                  = 0 100 0100 1111 1111 1111 1111 0000 0000
```

۶) طبق الگوریتم باید مراحل زیر را طی کنیم.

عدد اول: ۱. ۲۵

- تبدیل اعداد به دودویی: عدد اول: ۱. ۰۱ عدد دوم: ۱۱. ۱۰۰
- هنجار کردن اعداد: عدد اول: ۱. ۰۱ عدد ئوم: ۱. ۲۲× ۲۲
  - عدم صفر بودن اپرندها
  - → تفریق دو نما: ۲ –۱ = ۱ –
  - ◄ عمل تقسيم انجام شود. ١. ١٠٠١١. ١ = ١. ١٠٠١

ضميمه ۲:سوالات نمونه

(\)

a. در ابتدا یه تعریف می پردازیم.

نیر ریز (underflow): قبل از ممیز فقط رقم صفر وجود داشته باشد.  $\prec$ 

مثال

$$-\frac{1.0011 \times 2^{10}}{0.0001 \times 2^{10}}$$

◄ سر ریز (overflow): قبل از ممیز عددی بزرگتر از ۱ وجود داشته باشد.

$$\begin{array}{r}
1.0011 \times 2^{10} \\
+ 1.0010 \times 2^{10} \\
\hline
10.0001 \times 2^{10}
\end{array}$$

b. در جمع: فقط سرریز اتفاق میافتد. در تفریق: صرفا ته ریز اتفاق میافتد در ضرب: فقط سرریز اتفاق میافتد. در تقسیم صرفا ته ریز اتفاق میافتد.

بخش ورودى خروجي

استخراج شده از کتابهای پترسون و استالینگ

۱۰- مراحل بررسی کردن یک وقفه را در یک سیستم بیان کنید

- And کردن منطقی وقفه جدید با interrupt mask field، برای بررسی اولویت وقفه جدید.
  - انتخاب كردن وقفه با اولويت بالاتر.
- ◄ تغییر دادن رجیستر interrupt mask field برای از کار انداختن تمامی وقفههای با اولویت برابر و یا اولویت کمتر(در صورتی که وقفه جدید اولویت پایین تری داشته باشد، این رجیستر بدون تغییر خواهد ماند.)
  - خخیره کردن حالت پردازنده برای شروع وقفه جدید
  - 🗲 ست کردن بیت وقفه (interrupt enable) برای پذیرش وقفههای با اولویت بالاتر
    - انجام عملیات مربوط به وقفه جدید
    - 🗲 بازگردانی پردازنده و interrupt mask field به حالت قبل.

۲- فرض کنیم برنامهای داریم که در ۱۰۰ ثانیه اجرا میشود، که ۹۰ ثانیه آن مربوط به زمان پردازنده و مابقی آن مربوط به ورودی/خروجی است. اگر سرعت پردازنده به مدت پنج سال با سرعت ۵۰٪ ارتقا پیدا کند، و سرعت ورودی/خروجی بدون تغییر باقی بماند، سرعت اجرا در پایان پنج سال چقدر خواهد بود؟

می دانیم که زمان اجرا برابر است با زمان پردازنده و زمان ورودی اخروجی:

 $١٠ = 9 + e_{ce}$  ورودی *اخروجی -*

زمان پردازنده در طول این پنج سال به ترتیب برابر ۱۲، ۶۰، ۴۰، ۲۷، ۲۱، ۹۰ خواهد بود. در نتیجه در پایان پنج سال سرعت پردازنده  $\frac{90+10}{12+10}$  برابر شده است، ولی سرعت اجرای کل برنامه  $\frac{90+10}{12+10}$  برابر خواهد شد. و زمان ورودی/خروجی برابر ۴۵٪ کل زمان اجرا خواهد بود.

۳- عوامل موثر بر کارایی یک سیستم ورودی *اخ*روجی با توجه به پهنای باند و سرعت (تاخیر) را بیان کنید.

کارایی یک سیستم ورودی/خروجی، چه بر اساس پهنای باند و چه براساس سرعت به تمامی المانهای بین دستگاه و حافظه بستگی خواهد داشت، شامل سیستم عامل که دستورهای ورودی/خروجی را تولید می کند. پهنای باند باس(گذرگاه ها)، حافظه، و میزان ماکسیمم انتقال از و یا به دستگاه ورودی/خروجی. مشابها سرعت به تاخیر دستگاه، به همراه تاخیر ایجاد شده در حافظه سیستم و گذرگاهها. پهنای باند و سرعت موثر به سایر در خواستهای ورودی/خروجی که ممکن است برای برخی منابع ایجاد اختلال کنند (مانند در خواست همزمان دو دستگاه از یک منبع) نیز بستگی دارد. در نهایت سیستم عامل گلوگاه خواهد بود؛ در برخی موارد سیستم عامل زمان زیادی را صرف می کند تا یک در خواست را از برنامه کاربر به یک ورودی/خروجی تحویل دهد که باعث ایجاد تاخیر زیاد می شود. در برخی موارد نیز سیستم عامل پهنای باند وروری/خروجی را به دلیل محدودیتهای خود در پشتیبانی همزمان عملهای ورودی/خروجی، محدود می کند.

۴- میخواهیم ماکسیمم پهنای باند برای یک گذرگاه سنکرون و یک گذرگاه آسنکرون را با هم مقایسه کنیم. گذرگاه سنکرون سیکل ۵۰ نانوثانیه گذرگاه سنکرون سیکل ۵۰ نانوثانیه دارد و هر انتقال یک سیکل طول می کشد. گذرگاه آسنکرون ۴۰ نانوثانیه برای هر handshake نیاز دارد. گذرگاه دیتا هر دو ۳۲ بیتی است. پهنای باند هر یک از گذرگاهها را برای خواندن یک کلمهای از یک حافظه ۲۰۰ نانوثانیهای پیدا کنید.

زمانهای مورد نیاز گذرگاه سنکرون مطابق زیر است:

فرستادن آدرس به حافظه: ۵۰ نانوثانیه

خواندن حافظه: ۲۰۰ نانوثانیه

فرستادن داده به دستگاه: ۵۰ نانوثانیه

در نتیجه ۳۰۰ نانو ثانیه نیاز خواهد داشت؛ یعنی حداکثر ۴بایت در هر ۳۰۰ نانوثانیه که برابر است با:

$$\frac{4}{300ns} = \frac{4MB}{0.3s} \approx 13.3 \frac{MB}{s}$$

۱۸۲

در نگاه اول گذرگاه آسنکرون بسیار کندتر به نظر خواهد آمد، چرا که هفت مرحله نیاز دارد (با توجه به مراحل گفته شده در طول درس) که هر یک ۴۰ نانوثانیه زمان نیاز خواهند داشت و زمان مربوط به حافظه که ۲۰۰ نانوثانیه خواهد بود. ولی برخی از این مراحل همزمان انجام میشوند. حافظه آدرس را در پایان مرحله اول دریافت می کند و تا شروع مرحله پنجم نیازی به گذاشتن داده بر روی گذرگاه نخواهد بود؛ در نتیجه مراحل ۲و۳و۴ همزمان با زمان دسترسی حافظه انجام خواهند شد:

مرحله ۱: ۴۰ نانوثانیه

مراحل ۲، ۳، ۴: ۲۰۰ نانوثانیه( چراکه با زمان دسترسی حافظه همزمان انجام میشوند)

مراحل ۵، ۶، ۷: ۳\*۴۰ ۱۲۰ نانوثانیه

در مجموع زمان مورد نیاز ۳۶۰ ثانیه خواهد بود:

$$\frac{4}{360ns} = \frac{4MB}{0.36s} \approx 111 \frac{MB}{s}$$

پس در نهایت گذرگاه سنکرون تنها حدود ۲۰٪ سریعتر خواهد بود.

۵- مزیت بزرگ وقفه نسبت به polling توانایی پردازنده برای انجام سایر کارها در حال انتظار برای یک وقفه است. فرض کنید پردازندهای ۱گیگاهرتزی داریم که باید ۱۰۰۰ باید داده از یک ورودی بخواند. ورودی یک بایت در هر ۰. ۰۲ میلی ثانیه تولید می کند. کد پردازش داده و ذخیره آن در بافر ۱۰۰۰ سیکل طول می کشد.

الف- اگر پردازنده با polling متوجه حضور دادهای شود، و تکرار ۶۰polling سیکل ظول بکشد، کل عملیات چند سیکل طول خواهد کشید؟

ب- اگر به جای polling از وقفه استفاده کنیم، چند سیکل از سایر عملیات می تواند هنگام ارتباط ورودی اخروجی صورت بگیرد؟( زمان اجرای وقفه ۲۰۰ سیکل است. )

الف- اگر فرض کنیم که پردازشگر داده را قبل از خواندن بایت بعدی پردازش می کند، سیکلهای صرف poll شده برابر خواهند بود با:

0.02 ms \* 1 GHz - 1000 = 19,000

که برابر خواهد بود با: ۳۱۶. ۷ poll. از آنجا که کل زمان polling برای یافتن یک بایت نیاز است، تعداد سیکلهای مصرف شده برای poll برابر خواهد بود با:

317 \* 60 = 19,020

پس در نتیجه هر بایت ۱۹۰۲۰ + ۱۹۰۲۰ سیکل مصرف می کند. و کل عملیات

.۲۰۰۲ \*۲۰۰۲ = ۲۰۰۲ سیکل مصرف می کند

.ب- هر بار که بایتی وارد میشود، پردازنده ۲۰۰ + ۲۰۰ استکل برای پردازش داده مصرف میکند

 $0.~02~\mathrm{ms}*1~\mathrm{GHz}$  - 1200=18800 سیکل مصرف شده برای انجام سایر عملیات

در نتیجه کل سیکل مصرف شده برای انجام سایر عملیات برابر خواهد بود با:

18800 \* 1000 = 18800000

جزوه معماری

بخش pipeline

۱. (کنکور ارشد ۱۳۸۰)در پردازندهای با ساختار خط لوله (pipeline) دستورات هشت مرحله (stage) اجرا می شوند. چنانچه دستوری از نوع پرش (Branch) باشد به دستورات بعد اجازهی ورود به خط لوله داده نمی شوند تا این که اجرا دستور پرش به پایان برسد. برنامهای درحال اجرا است که ۱۰۰ دستور دارد و بعد از هر ۱۹ دستور معمولی یک دستور پرش در آن ظاهر می شود. اگر تاخیر هر مرحله و ثباتهای مربوط به آن جمعا باشد، اجرا این برنامه چقدر طول می کشد؟ (برحسب ns)

۲. برای اجرا دستورات در یک پردازنده باید ۴ کار متوالی انجام شود که مدت زمان هر کار به ترتیب 4ns، 4ns
 ۲. برای اجرا دستورات در یک پردازنده باید ۴ کار متوالی انجام شود که مدت زمان هر کار به ترتیب 9ns
 ۹ns میباشد. اگر پردازنده ی دیگری طراحی کنیم که همین کارها را به صورت خط لوله (1ns فرض کنیم. افزایش سرعتی که پردازنده ی جدید در اجرا ۷ دستورالعمل متوالی غیر وابسته تولید می کند چقدر است؟

۳. جدول زیر زمان صرف شده برای برخی عملیات در یک کامپیوتر را نشان میدهد. اگر زمان صرف شده برای عملیات ۲۵ ALU کاهش یابد.

الف) آیا این کاهش زمانها در افزایش سرعت بدست آمده از تکنیک خط لوله تاثیر می گذارد؟اگر بله چقدر؟وگرنه چرا؟

ب) اگر این زمانها ۲۵٪ افزایش یابد چطور؟

| Instruction class                 | Instruction<br>fetch | Register<br>read |        | Data<br>access | Register<br>write | Total<br>time |
|-----------------------------------|----------------------|------------------|--------|----------------|-------------------|---------------|
| Load word (1w)                    | 200 ps               | 100 ps           | 200 ps | 200 ps         | 100 ps            | 800 ps        |
| Store word (SW)                   | 200 ps               | 100 ps           | 200 ps | 200 ps         |                   | 700 ps        |
| R-format (add, sub, and, or, slt) | 200 ps               | 100 ps           | 200 ps |                | 100 ps            | 600 ps        |
| Branch (beq)                      | 200 ps               | 100 ps           | 200 ps |                |                   | 500 ps        |

۴. در یک پردازنده دستورات به صورت خط لوله اجرا می شوند که دارای سه استگاه (stage) به قرار زیر است.

ایستگاه اول برای خواندن دستورات از حافظه، ایستگاه دوم برای اجرا دستورات، ایستگاه سوم برای ذخیره حاصل در حافظه یا بارگیری از حافظه.

دو روش پیادهسازی را باهم مقایسه می کنیم: روش اول استفاده از یک حافظهی یکپارچه است و روش دو بهره گرفتن از یک حافظه برای دستورات و یک حافظه برای داده می باشد.

اگر قطعه برنامهای دارای ۱۰۰ دستور باشد که همگی رجوع به حافظه دارند و هیچ نوع وابستگی داده بین آنها هم نیست آنگاه نسبت زمان اجرا روش اول را به روش دوم حساب کنید.

204/102 (\* 300/102 (\* 200/102 (\* 100/102 (\*

۵. (Stallings  $6^{th}$ ed- 12. 3) هر احتمال این که به یک دستور پرش شرطی یا stallings  $6^{th}$ ed- 12. 3) فیر شرطی برخورد کنیم و q احتمال این که اجرای یک دستور پرش باعث پریدن به یک آدرس غیر متوالی شود. و با فرض این که اجرای چنین دستوری نیاز به خالی شدن تمام مراحل خط لوله داشته باشد. زمان اجرای این q دستورالعمل با این تکنیک خط لوله چقدر است؟

9. (کنکور ارشد) اگر یک خط لوله (pipeline) سه ایستگاهی را به چهار ایستگاه تبدیل کنیم پریود ساعت از 0. 0 به 0 به 0 کاهش میابد فرض کنید 0" دستورات پرش هستند. دستور بعد از دستور پرش وارد لوله نمی شود تا اینکه دستور پرش به اتمام برسد. نسبت زمان اجرا 0 دستور در ساختار سه ایستگاهی به ساختار چهار ایستگاهی چقدر است؟

۹۸۶

حل مسائل:

در مورد سوالات خط لوله دو فرمول زیر مطرح است:

1.  $T_k = [k + (n-1)]\tau$ 

2.  $T_l=nk \tau$ 

 $T_k$  عداد دستورالعملها، n (stage) عداد مراحل (stage) تعداد دستورالعملها، t عداد دستورالعملها، t زمان اجرا با تکنیک خط لوله و t زمان اجرا به صورت عادی است.

۱. برای اجرای اولین دستور این برنامه 80ns وقت لازم است و بعد از آن تا ۱۸ دستور قبل از دستور پرش هر کدام 10ns طول میکشند. برای دستور پرش بعدی باز 80ns وقت لازم است و برای ۱۹ دستور بعد از پرش اول باز هر کدام 10ns زمان میخواهند. به همین ترتیب داریم:

t = (8+18)\*10 + ((8+19)\*10)\*3 + (8+20)\*10 = 1350ns

7. اگر این ۷ دستورالعمل را بدون تکنیک خط لوله انجام دهیم زمان 40ns=140ns اگر این ۷ دستورالعمل را بدون تکنیک خط لوله استفاده کنیم باید مدت زمان هر مرحله را برابر ۹ یعنی ماکزیمم زمان می شود. حال اگر از تکنیک خط لوله استفاده کنیم باید مدت زمان هر مرحله از خط لوله برابر مراحل در نظر بگیریم و با توجه به این که تاخیر ثبات خط لوله ۱ است پس تاخیر هر مرحله از خط لوله برابر 10ns است و باتوجه به این که دستورالعملها به هم وابسطه نیستند مدت زمان صرف شده برابر خواهد بود با: 10ns 1010 این حساب افزایش سرعت برابر با ۱. ۴ برابر خواهد بود.

٣.

الف)کاهش زمان انجام عملیات در ALU تاثیری در افزایش سرعت حاصل از تکنیک خط لوله نمی گذارد. زیرا این کار تاثیری بر طول چرخهی کلاک نمی گذارد.

ب)اگر زمان عملیات ALU ۲۵ ALU٪ بیشتر شود این عملیات گلوگاه عملیات خط لوله محسوب خواهند شد. و در این حالت طول چرخهی کلاک باید 250ns بشود. در این صورت سرعت ۲۰٪ کاهش میابد.

۴. اگر از دو حافظه یکی برای دستورات و یکی برای داده استفاده کنیم حالت بهینه برای خط لوله است و زمان اجرای ۱۰۰ دستورالعمل برابر خواهد بود با:  $\tau=102$   $\tau=102$  ولی اگر از یک حافظه یکپارچه استفاده کنیم چون نمیتوان به طور موازی هم از حافظه دستورالعمل واکشی کرد و هم داده پس در فرایند خط لوله بعد

از وارد شدن دو دستور اول دو حباب نیز وارد می شود تا خواندن از حافظه تداخل پیدا نکند پس زمان کل در این صورت برابر است با. 200 au

۵. تعداد دستوراتی که باعث این نوع پرش میشوند pqn و تعداد دستوراتی که باعث این نوع پرش نمیشوند  $T_k=pqnk\tau+(1-pq)[k+n-1]$  است. با استفاده از فرمول شماره ۱ و ۲ داریم:

۶. با توجه به فرمول بدست آمده از سوال قبل داریم:

$$\frac{1.6n + 1.4}{1.71n + 1.89}$$

فصل ۵ – سازمان و طراحی یک کامپیوتر پایه

۱- یک کامپیوتر از حافظه ای با 256k کلمه ۳۲ بیتی استفاده می کند. یک دستورالعمل دودویی در یک کلمه از حافظه ذخیره شده است. دستورالعمل چهار بخش دارد: بیت غیر مستقیم، یک کد عملیاتی، یک کد ثبات برای تعیین یکی از ۶۴ ثبات و بخش آدرس. الف) چند بیت در کدعملیاتی، کد ثبات و آدرس وجود دارد؟

ب) قالب کلمه دستورالعمل را ترسیم و تعداد بیت در هر قسمت را معین کنید. پ) در ورودیهای داده و آدرس حافظه چند بیت وجود دارد؟

۲- اختلاف بین دستور با آدرس مستقیم و غیرمستقیم چیست؟ چند ارجاع به حافظه برای هر نوع دستورالعمل لازم است تا عملوند را به ثبات پردازشگر منتقل کند

۳- ورودیهای کنترل زیر در سیستم گذرگاه شکل ۴-۵ فعالند. برای هر حالت انتقال ثباتی که در پالس ساعت بعدی اجرا شود را معین کنید.

| =    |              |    |    |        |        | _      |
|------|--------------|----|----|--------|--------|--------|
| 416  | <b>S</b> 2 . | S, | S. | LD بات | حافظه  | جعكنده |
| (الف | 1            | i  | 1  | IR     | خواندن |        |
| (ب   | 1            | 1  | 0  | PC     |        | _      |
| (ج   | 1            | 0  | 0  | DR     | نوشتن  |        |
| (د   | 0            | 0  | 0  | AC     |        | جمع    |

۴- انتقال ثباتهای زیر قرار است در سیستم شکل ۴-۵ اجرا شوند. برای هر انتقال: (۱)مقدار دودویی که باید به ورودیهای انتخاب گذرگاه  $S_1$ ,  $S_2$  اعمال شوند را معین کنید؛ (۲)ثباتی که کنترل LD آن باید فعال شود(اگر وجود دارد)؛ (۳)عمل نوشتن یا خواندن حافظه(اگر لازم است)؛ و (۴)عمل در جمع کننده و مدار منطقی (اگر وجود دارد).  $IR \leftarrow M[AR]$ Uhapping (۱)  $AR \leftarrow PC$ 

 $AC \leftarrow DR$ ,  $DR \leftarrow AC$  (3

 $M[AR] \leftarrow TR$  (5



شکل ۲-۵ ثباتهای کامپیوتر پایه متصل به یک گذرگاه مشترک

۵- توضیح دهید چرا هیچیک از ریزعملهای زیر در طول یک پالس ساعت در سیستم شکل ۴-۵ اجرا نمی شوند. رشته ریزاعمال لازم برای انجام عملیات را معین کنید

$$AC \leftarrow AC + TR$$
 (ب

$$DR \leftarrow DR + AC$$
 (عنییر نمی کند AC) (ج

9 قالب دستورات کامپیوتر پایه شکل 0 و لیست دستورات جدول 1 را ملاحظه کنید. برای هر یک از دستورا 1 بیتی، کد معادل چهاربیتی مبنای شانزده را نوشته و بزبان ساده بگوئید این دستور چه کاری انجام می دهد.



جدول ۲-۵ دستورالعملهای کامپیوتر پایه

|     | شانزدهى | کد شانزد.    |                                               |  |
|-----|---------|--------------|-----------------------------------------------|--|
| سبل | 1 = 0   | <i>[</i> = 1 | شرح                                           |  |
| AND | 0xxx    | 8xxx         | AND کردن کلمه حافظه با AC                     |  |
| ADD | lxxx    | 9xxx         | جمع کردن کلمه حافظه با AC                     |  |
| LDA | 2xxx    | Axxx         | بارگردن کلمه حافظه در AC                      |  |
| STA | 3xxx    | Bxxx         | ذخیره محتوای AC در حافظه                      |  |
| BUN | 4xxx    | Cxxx         | انشعاب نامشروط                                |  |
| BSA | 5xxx    | Dxxx         | انشعاب ورصبط آدرس بازگشت                      |  |
| ISZ | 6xxx    | Exxx         | افزایش و گذر در صورت نتیجه صفر                |  |
| CLA | 78      | 300          | پاک کردن AC                                   |  |
| CLE | 74      | 00           | پاک کردن E                                    |  |
| CMA | 72      | 200          | متمم کردن AC                                  |  |
| CME | 71      | 00           | متمم کردن E                                   |  |
| CIR | 70      | 080          | چرخش AC و E به راست                           |  |
| CIL | 70      | )40          | چرخش AC و E به چپ.                            |  |
| INC | 70      | )20          | افزایش AC                                     |  |
| SPA | 70      | 010          | گذر آز دستور بعدی اگر AC مثبت باشد            |  |
| SNA | 70      | 008          | گذر از دستور بعدی اگر AC منفی باشد            |  |
| SZA | 70      | 004          | گذر از دستور بعدی اگر AC صفر باشد             |  |
| SZE | 70      | 002          | گذر از دستور بعدی اگر E صفر باشد              |  |
| HLT | 70      | 001          | نوفف كامپيوتر                                 |  |
| INP | F       | 800          | ریافت کاراکتر و انتقال آن به AC               |  |
| OUT | F       | جي 400       | رِدَاشْتَن کارَاکترُ از AC و انتقال آن به خرو |  |
| SKI | F       | 200          | گذر مبتنی پر پرچم ورودی                       |  |
| SKO | F       | 100          | گذا مشد د د حد خوا حد                         |  |
| ION |         | 080          | گذر مبتنی بر پرچم خروجی<br>مالکردن وقعه ها    |  |
| IOF | F       | 040          | فيرفعال كردن وفعه ها                          |  |

۷- کدام دو دستور برای ۱ کردن فلیپ فلاپ E در کامپیوتر پایه بکار می روند؟

۸- یک دیاگرام زمانبندی مشابه شکل  $^{0}$  ترسیم و فرض کنید  $^{0}$  در  $^{0}$  برابر  $^{0}$  شده باشد بشرط اینکه سیگنال کنترل  $^{0}$  فعال باشد.

 $C_7T_3$ : SC  $\leftarrow 0$ 

با لبه پالس مربوط به  $T_1$  فعال می شود.  $C_7$ 



9- محتویات AC در کامپیوتر پایه عدد مبنای شانزده A937 است و مقدار اولیه E برابر ۱ است. محتویات AC به AR ،PC ،E ،AC و IR در مبنای ۱۶ پس از اجرای دستور CLA چیست. عمل قبل را ۱۱ بار با هر یک از دستورالعملها تکرار کنید. مقدار اولیه PC را عدد مبنای شانزده 021 فرض کنید.

۱۰- دستورالعملی در آدرس ۲۱۰ کامپیوتر پایه دارای I=0 کد عملیاتی AND و آدرس ۱۰۳ کامپیوتر پایه دارای ۱۰۳ است(تمام ارقام در مبنای شانزده است). کلمه حافظه واقع در آدرس ۱۰۸۳ دارای عملوند B8F2 و محتویات AC هم AG است. در طول سیکل دستور محتویات ثباتهای زیر را در پایان فا اجرا معین کنید: AC ، AR ، PC و IR مسئله را شش بار دیگر برا دستورالعمل ارجاع به حافظه دیگری تکرار کنید.

جزوه معماری

۱۱ - محتویات ثباتهای IR، AR، PC در مبنای شانزده وقتی که در کامپیوتر پایه دستور غیر مستقیم ISZ دریافت و اجرا شود چیست. مقدار اولیه PC را PC در نظر TFF برابر EA9F است. محتویات حافظه در آدرس بگیرید. محتویات حافظه در آدرس TFF برابر C35 است. محتویات حافظه در آدرس A9F هم C35 میباشد. پاسخ خود را برابر با FFFF میباشد. پاسخ خود را بصورت جدولی با پنج ستون با هر ستون برای یک ثبات، و هر سطر برای یک سیگنال بصورت جدولی با پنج ستون با هر شون برای یک ثبات، و هر سطر برای یک سیگنال زمان بندی تهیه کنید. محتویات هر ثبات را پس از لبه مثبت هر پالس ساعت نشان دهید. ۱۲ محتویات کا در کامپیوتر پایه AF است (تمام اعداد در مبنای شانزده). محتویات حافظه آدرس AF برابر با 32E میباشد. محتویات حافظه در آدرس 3AF هم 9AC است. محتویات حافظه در آدرس 3AF هم 9AC و در آدرس 9AC هم 9B9F است

- الف) دستورالعملي كه بعدا دريافت و اجرا شود چيست؟
- ب) عمل دودویی که در AC پس از اجرای دستورالعمل رخ می دهد چیست؟
- ج) محتویات ثباتهای AC ،DR ،AR ،PC و IR و AC محتویات ثباتهای شانزده چیست، همچنین مقادیر E و E در انتهای سیکل دستورالعمل را معین کنید.

-1 فرض کنید که شش دستور ارجاع به حافظه در کامپیوتر پایه در جدول -1 با جدول زیر تعویض شوند. آEA با موثر واقع در AR در -1 است. فرض کنید که جمع کننده و مدار منطقی شکل -1 میتواند عمل AC  $\leftarrow$  AC XOR DR را انجام دهد AC  $\leftarrow$  AC نده و مدار منطقی نمی توانند مستقیما تفریق را انجام دهند. تفریق فرض کنید که جمع کننده و مدار منطقی نمی توانند مستقیما تفریق را انجام دهند. تفریق باید بکمک مکمل -1 انجام شود. رشته عبارات انتقال ثبات لازم برای اجرای هر دستور لیست شده را از -1 به بعد مشخص کنید. دقت کنید که هیچ تغییری در -1 می دهند مگر اینکه دستورالعمل تغییری را در آن معین کند. شما می توانید با استفاده از -1 محتویات -1 و -1 را موقتا ذخیره و یا محتویات -1 و -1 را با هم عوض کنید.

| · =    | ندعمل د سبل                   | ر المراجع الم                          |
|--------|-------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 25     | XOR 000<br>ADM 001            | $AC \leftarrow AC \oplus M[EA]$ AC انحماری با OR $M[EA] \leftarrow M[EA] + AC$ مانطه $AC$ مانطه $AC$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| :<br>· | SUB 010<br>XCH 011<br>SEQ 100 | $AC \leftarrow AC - M[EA]$ $AC \leftarrow M[EA], M[EA] \leftarrow AC$ The second of the second o |
|        | BPA 101                       | (PC PC + 1)<br>If (AC > 0) then (PC EA) مثبت AC مثبت<br>و غير مغر بالند                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |

- ۱۴ تغییرات زیر را در کامپیوتر پایه بعمل آورید.
- ۱- یک ثبات CTR (ثبات شمارنده) را به سیستم گذرگاه اضافه کنید و آنرا با  $S_2S_1S_0=000$  انتخاب نمایید.
  - ۲- ISZ را با دستوری که یک عدد را در

## LDC Address CTR ← M[address]

۳- یک دستور ارجاع به ثبات ICSZ به مجموعه اضافه کنید: CTR را یک واحد اضافه کرده و از اجرای دستور بعدی اگر حاصل افزایش صفر است صرفنظر نمائید. مزیت این تغییر را بیان کنید.

-10 واحد حافظه کامپیوتر پایه در شکل -10 را با یک حافظه -10 عوض کنید. ان -10 اول -10 برای -10 اول این برای -10 برای -10 اول این برای -10 برای -10 این برای -10 برای اول برای -10 برای -10 برای برای برای -10 برای برای برای و بخش آدرس در مکانهای -10 برای این در کلمه دیگری که بدنبال دستور آمده است داده شده است. ریز اعمال را در -10 برای -10 برای برای برای برای همانگ باشد.

۱۶ کامپیوتری از یک حافظه هشت بیتی ۶۵۵۳۶ کلمه ای استفاده می کند. این کامپیوتر دارای AC و AC و AR (هر یک هشت بیت) است. یک ثباتهای AR (هر یک هشت بیت) است. یک دستور ارجاع به حافظه متشکل از سه کلمه است: یک کد عملیات A بیتی (یک کلمه) و یک

۱۹۶

آدرس ۱۶ بیتی (در دو کلمه بعدی). تمام عملوندها هشت بیت هستند. بیت غیر مستقیم هم وجود ندارد.

الف) بلاک دیاگرامی از کامپیوتر ترسیم کنید و ثباتها و حافظهها را مطابق شکل ۳-۵ نشان دهید. (از یک گذرگاه مشترک استفاده نکنید).

ب) طرز قرار گرفتن یک نمونه دستور سه کلمهای را به همراه عملوند ۸ بیتی در حافظه نشان دهید.

رشته ریز اعمال برای دریافت یک دستور ارجاع به حافظه را لیست کنید و سپس عملوند را در DR قرار دهید. از سیگنال زمانی  $T_0$  شروع کنید.

۱۷- یک کامپیوتر دیجیتال دارای ۱۶۳۸۴ حافظه ۴۰ بیتی در هر کلمه است. قالب کد دستور از شش بیت برای عملوند و ۱۴ بیت برای آدرس تشکیل شده است. (بیت غیر مستقیم ندارد). دو دستورالعمل دی یک کلمه جای داده شده ان و یک ثبات دستورالعمل ۴۰ بیتی IR هم در واحد کنترل وجود دارد. برنامهای را برای فازهای برداشت و اجرا در این کامپیوتر بنویسید.

۱۸- یک برنامه خروجی از آدرس ۲۳۰۰ نوشته شده است. این برنامه وقتی کامپیوتر یک وقفه را در IEN = 1 است) در FGO = 1

الف- چه دستوری باید در آدرس ۱ قرار گیرد؟

ب- دو دستور آخر برنامه خروجی چیست؟

۱۹ - عبارات انتقال ثبات برای ثبات R و حافظه در یک کامپیوتر مطابق زیر است (Xها توابع کنترل هستند و بطور تصادفی رخ میدهند).

 $X_3 X_1: R \leftarrow M[AR]$  کلمه حافظه را در R بنویس

 $X_1 X_2$ :  $R \leftarrow AC$  R انتقال AC انتقال AC

 $X1X_3$ :  $M[AR] \leftarrow R$ 

R را در حافظه بنویس

حافظه دارای ورودیهای داده، خروجیهای داده، ورودیهای آدرس و ورودیهای کنترل برای خواندن و نوشتن مطابق شکل Y-Y-Y است. سخت افزار Y و حافظه را بشکل بلاک دیاگرام بکشید. نشان دهید که چگونه توابع کنترل Y تا Y تا Y ورودی مولتی پلکسرهائیی که شما در دیاگرام وارد کرده اید، و ورودیهای خواندن و نوشتن حافظه را انتخاب می کنند.

۲۰ رشته اعمالی که باید توسط فلیپ فلاپ F انجام شوند با عبارت انتقال ثبات داده شده اند

 $XT_3: F \leftarrow 1$ 

۱ در F نشانده شود

 $yT_1: F \leftarrow 0$ 

F با ۰ یاک شود

 $ZT_2$ :  $F \leftarrow F'$ 

مكمل F

 $WT_5$ :  $F \leftarrow G$ 

مقدار G را به F انتقال بده

در غیر اینصورت F نباید تغییر یابد. دیاگرام منطقی مربوط به اتصالات گیتها که توابع کنترل و ورودیهای فلیپ فلاپ JK استفاده کرده و تعداد گیتها را حداقل کنید.

۲۱- مدار کنترل گیتی مربوط به شمارنده برنامه PC را در کامپیوتر پایه بدست آورید.

۲۲- مدار کنترل گیتی برای ورودی خواندن یک حافظه را در کامپیوتر پایه بدست آورید.

۲۳- مدار کامل منطقی وقفه را در کامپیوتر پایه نشان دهید. از فلیپ فلاپ JK استفاده کرده وگیتها را به حداقل برسانید.

 $X_2$  عبارت بولی را برای  $X_2$  (جدول  $V-\Delta$  را ملاحظه کنید) بدست آورید. نشان دهید که Vمی تواند با یک گیت V و یک V تولید شود.

۱۹۸

۲۵- عبارت بولی برای یک مدار گیتی که شمارنده SC را پاک کند بدست آورید. دیاگرام منطقی آنرا رسم نموده و نشان دهید که چگونه خروجی به ورودیهای INR و CLR از شمارنده SC وصل می شود شکل ۶-۵. تعداد گیتها را حداقل نمائید.

حل مسائل فصل  $\Delta$  معماری - طراحی کامپیوتر پایه

$$256K = 2^8 \times 2^{10} = 2^{18}$$
 -1  
 $64 = 2^6$ 

الف) آدرس: ۱۸ بیت

کد ثبات: ۶ بیت

مجموع: ۲۵ بیت

بیت غیر مستقیم: ۱ بیت

بيت عملياتي: 7 = 25 – 32

ب ۳۲ بیت

| ı | <sup>-</sup> 7 | 6        | ., 18   |  |
|---|----------------|----------|---------|--|
| I | opcode.        | Register | Addiess |  |

آدرس ۱۸ بیت

پ) داده ۳۲ بیت

۲- دستور با آدرس مستقیم ۲ ارجاع لازم دارد ۱) خواندن دستور ۲) خواندن عملوند
 اما دستور با آدرس غیرمستقیم ۳ ارجاع لازم دارد ۱)خواندن دستور ۲) خواندن آدرس
 عملوند ۳) خواندن عملوند

-٣

۱) داده از حافظه خوانده می شود روی گذرگاه قرار می گیرد و در IR بارگذاری می شود. ۱

 $\leftarrow$  M[AR]

 $PC \leftarrow TR$  به گذرگاه و بعد در PC بار گذاری می شود: TR (۲

۳) AC به گذرگاه، نوشتن در حافظه و بارگذاری در DR :

 $DR \leftarrow AC$ ,  $M[AR] \leftarrow AC$ 

 $AC \leftarrow AC + DR$  : AC نتیجه به AC (INPR (یا INPR) جمع  $AC \leftarrow AC + DR$ 

-4

|   |                          | $S_2S_1S_0$ | load | memory | Adder  |
|---|--------------------------|-------------|------|--------|--------|
| ١ | $AR \leftarrow PC$       | 010(PC)     | AR   | _      | _      |
| ٢ | $IR \leftarrow M[AR]$    | 111(M)      | TR   | Read   | _      |
| ٣ | $M[AR] \leftarrow TR$    | 110(TR)     | _    | Write  | _      |
| ۴ | $DR \; \leftarrow \; AC$ | 100(AC)     | DC,  | _      | انتقال |
|   | $DR \leftarrow AC$       |             | AC   |        | DR به  |
|   |                          |             |      |        | AC     |

 $-\Delta$ 

 $IR \leftarrow M[PC]$  (الف

PC نمی تواند آدرس را برای حافظه فراهم کند. آدرس باید ابتدا به AR منتقل شود

 $AR \leftarrow PC$  $IR \leftarrow M[AR]$ 

 $AC \leftarrow AC + TR$  (ب

عمل جمع باید با DR انجام شود، TR باید ابتدا به DR منتقل شود

جزوه معماری

$$DR \leftarrow TR$$
  
  $AC \leftarrow AC + DR$ 

 $DR \leftarrow DR + AC$  (7

جواب عمل جمع به AC منتقل میشود(نه DR) برای اینکه مقدار AC تغییر نکند مقدار

آن باید ابتدا در DR (یا TR) نگه داری شود. (به جواب ۴ نگاه کنید)

 $AC \leftarrow DR$ ;  $DR \leftarrow AC$ 

 $AC \leftarrow AC + DR$ 

 $AC \leftarrow DR$ ;  $DR \leftarrow AC$ 

-8

 $0001\ 0000\ 0010\ 0100 = (1024)_{16}$  (الف

ADD 024: محتوای M[024] را با AC جمع می کند و در AC ذخیره می کند.

 $1011\ 0001\ 0010\ 0100 = (B124)_{16}$  (ب

STAI 124: AC را در خانهای از حافظه ذخیره می کند که آدرس آن محتوای [124] STAI

0111 0000 0010 0000 = (7020)<sub>16</sub> (پ

است

INC، به AC یک واحد اضافه می کند

≡ CLE ClearE -Y

≡ complementE CME





-٩

|         | -   |       |      |     |      |
|---------|-----|-------|------|-----|------|
|         | E   | Ac    | PC   | AR  | .IR  |
| Initia! | 1   | A937  | 021  | _   | _    |
| CLA     |     | 0000  | 022  | 800 | 7800 |
| CLE     |     | A937  | 022. | 400 | 7400 |
| CMA     | . 1 | 56 C8 | 022  | 200 | 7200 |
| CME     | 0   | A937  | のコス  | 100 | 7/00 |
| CIR     |     | D49B  | 022  | 080 | 7080 |
| CIL     |     | 526F  | 022  | 040 | 7040 |
| INC     | - 1 | A938  | 022. | wo  | 7020 |
| 504     | 1   | A937  | 022  | 010 | 7010 |
| SNA.    | 1   | A937  | 023  | 008 | 7008 |
| SZA     | 1   | A937  | 022  | 004 | 7004 |
| SZE     | )   | A937  | 022  | 002 | 7000 |
| HLT     | ,   | A937  | 022  | 001 | 7801 |
|         |     |       |      |     |      |

-1.

| -       | PC  | AR  | DR   | AC    | IR   |
|---------|-----|-----|------|-------|------|
| Initial | 021 |     |      | A937  | _    |
| AND     | 022 | 083 | B8F2 | A332  | 0083 |
| ADD     | 022 | 083 | B8F2 | 6229  | 1083 |
| LDA     | 022 | 083 | B8F2 | 88F2  | 2083 |
| STA     | 022 | 083 | _    | A937  | 3083 |
| BUN     | 083 | 083 | _    | A937  | 4083 |
| BSA     | 084 | 084 | _    | A-937 | 5083 |
| ISZ     | 022 | 083 | B3F3 | A937  | 6083 |

-11

| -       | P.C | AR  | DR   | IR    | 5C_ |
|---------|-----|-----|------|-------|-----|
| Inilial | 7FF |     |      |       | 0   |
| To      | 7FF | 7FF | _    |       | /   |
| T,      | 800 | 7FF |      | EA9F  | 2   |
| Tz      | 800 | AgF |      | EA9 F | .3  |
| T3      | 800 | C35 |      | EA9F  | 4   |
| T4 .    | 800 | C35 | FFFF | EAAF  | 5   |
| To      | 800 | C35 | 0000 | EA9F  | 6   |
| 76      | 801 | C35 | 0000 | EAGE  | 0   |

-17

$$9 = (1001)_2$$
 (الف

ADD I 323

$$I = 1_9 ADD \leftarrow 001$$



ضميمه ۲۰۳ نمونه

AC = 7EC3 (
$$\varphi$$
(ADD) DR = 8B9F
result = 0A62
E = 1
IR = 932E PC = 3AF + 1 = 3B0 ( $\varphi$ 
E = 1 AR = 9AC
I = 1 DR = 889F
SC = 0000 AC = 0A62

-14

| XOR | Do T4:<br>Do T5:                                                | DR ← M[AR]<br>AC ← AC ⊕ DR, SC ← U                                              |
|-----|-----------------------------------------------------------------|---------------------------------------------------------------------------------|
| ADM | D, T4:<br>D, T5:<br>D, T6:                                      | DR = M[AR]<br>DR = AC, AC = AC + DR<br>M[AR] = AC, AC = DR, SC = O              |
| SUB | Da T4 !<br>Da T5 :<br>Da T6 :<br>Da T7 :<br>Da T8 :             | DR = H[AR]  DR = AC, AC = DR  AC = AC  AC = AC+1  AC = AC+DR, SC = D            |
| XCH | D <sub>3</sub> T <sub>4</sub> : D <sub>3</sub> T <sub>5</sub> : | DREMEAR] MEAR] = AC, ACEDR, SCEO                                                |
| SEQ | D4 T4:<br>D4 T5:<br>D4 T6:                                      | DR = M[AR]  TR = AC, AC = ACDDR  If (AC = 0) then (PC = PC+1), AC = TR,  SC = 0 |
| BPA | D5 T4:                                                          | If $(AC=0 \land AC(15)=0)$<br>then $(PC \leftarrow AR)$ , $SC \leftarrow 0$     |

۱۴ - این تغییرات باعث می شوند که دستور ISZ به جای ۲ بار ارجاع به حافظه، ۲ بار به ثباتها رجوع می کند، دستور جدید (ICSZ) می تواند در زمان  $T_3$  به جای  $T_6$  انجام شود که این باعث صرفه جویی ۳ پالس ساعت در اجرای دستورالعمل می شود





-18

الف)

| PC      |      | Mem        | ory |
|---------|------|------------|-----|
| 15      | 0    | Mem<br>64K | *8  |
| AR      |      | 7          |     |
| 5<br>TR | 9    | <u> </u> A | _   |
| 7       | TR O | 7<br>  D   | P   |

ب)



ج)

To: IR & M[PC], PC & PC+1

T: AR (0-7) & M[PC], PC & PC+1

T: AR (8-15) & M[PC], PC & PC+1

T: DR & M[AR]

-17



۱) ۴۰ بیت (دو دستور) را در حافظه خوانده و در PC بارگذاری میکنیم و PC رایک واحد افزایش میدهیم

- ۲) کد عملیاتی ۱ را رمزگشایی میکنیم
- ۳) دستور ۱ را با استفاده از آدرس ۱ انجام میدهیم
  - ۴) کد عملیاتی ۲ را رمز گشایی میکنیم

ضميمه ۲۰۷ ضميمه ۲۰۷

۵) دستور ۲ را با استفاده از آدرس ۲ انجام میدهیم

۶) به مرحلهی ۱ بازمی گردیم

- **1** A

الف) BUN 2300

اب) ION

BUN 0 I

-19



-۲۰



۲۱ از شکل ۶–۵ داریم:

$$Z_{DR} = 1$$
 if  $DR = 0$ ;  $Z_{AC} = 1$  if  $AC = 0$ 

Write = 
$$D_3T_4 + D_5T_4 + D_6T_6 + RT_1$$
 (M[AR]  $\leftarrow xx$ ) -YY   
  $(T_0 + T_1 + T_2)'(IEN)(FGI + FGO)$ :  $R \leftarrow 1$  -YY   
  $RT_2$ :  $R \leftarrow 0$ 



R'T<sub>0</sub>: AR  $\leftarrow$  PC -Y\*
RT<sub>0</sub>: TR  $\leftarrow$  PC

 $D_5T_4$ : M[AR]  $\leftarrow$  PC

$$X_2 = R'T_0 + RT_0 + D_5T_4 = (R'+R)T_0 + D_5T_4 = T_0 + D_5T_4$$



CLR(SC) = RT<sub>2</sub> + D<sub>7</sub>T<sub>3</sub>(I'+I) + (D<sub>0</sub>+D<sub>1</sub>+D<sub>2</sub>+D<sub>5</sub>)T<sub>5</sub> 
$$- \Upsilon \Delta + (D_3+D_4)T_4 + D_6T_6$$

