# 计算机组成 CPU 设计文档-P4

| 计算 | 机组成        | 戊 CPU 设计文档-P4       | . 1 |
|----|------------|---------------------|-----|
|    | 1.         | CPU 基本参数与指标         | . 2 |
|    | 2.         | CPU 模块结构            | . 2 |
|    | <b>-</b> 、 | 模块规格(数据通路)          | . 3 |
|    | 1.         | 数据通路                | . 3 |
|    | 2.         | IFU(取指令单元)          | . 3 |
|    | 3,         | GRF(通用寄存器组)         | . 4 |
|    | 4,         | ALU(逻辑运算单元)         | . 5 |
|    | 5.         | DM(数据存储器)           | . 6 |
|    | 6.         | Ext (位数扩展器)         | . 7 |
|    | 7.         | Nadd (分支指令 Pc 计算器)  | . 7 |
|    | 8.         | Jump(绝对跳转指令 Pc 计算器) | . 7 |
|    | 二、         | 模块规格(控制电路)          | . 8 |
|    | 三、         | CPU 功能测试            | 11  |
|    | 1.         | 功能测试原则              | 11  |
|    | 2.         | 测试策略                | 11  |
|    | 3,         | 测试实例                | 11  |
|    | 四、         | 本章思考题               | 17  |
|    | 9. ≰       | 5关 CPU 扩展的说明        | 2.0 |

# 整体结构与概览

### 1、CPU 基本参数与指标

处理器类型:单周期

处理器字长:32位

处理器支持指令集:{addu, subu, jr, sll(nop), ori, lui, beq, lw, sw, jal}

顶层封装模块端口:

表格 1 顶层封装模块端口

| 端口名   | 类型 | 描述                          |
|-------|----|-----------------------------|
| Reset | In | 接受同步复位信号,对 PC、GRF 和 Mem 复位。 |
| Clock | In | 接受时钟驱动信号,驱动 PC、GRF/W、IM/W   |

### 2、CPU 模块结构

#### a) 数据通路

- 1、IFU (取指令单元):包括 PC 和存放指令的 ROM, 用于输出当前指令码。
- 2、GRF (通用寄存器组):内含 32 个寄存器,支持对寄存器值的读写。
- 3、ALU(算术逻辑单元):运算执行部件,对 32 位数执行多种运算。
- 4、DM (数据存储器):存储数据部件,支持读写。
- 5、EXT(位扩展器):将16位数扩展为32位数,支持有/无符号扩展。
- 6、Nadd (条件分支计算器):根据 Pc+4 和立即数, 计算分支成立的 Pc 值。
- 7、Jump (无条件跳转 Pc 计算器):根据 Pc 和立即数, 计算 Jal 指令 Pc 值。

#### b) 控制信号

1、控制器:识别指令并生成 CPU 各部分的控制信号,使用逻辑阵列实现。

### 一、 模块规格(数据通路)

### 1、数据通路

表格 2 数据通路端口总表

|       | PC        | IF |           | GRF       | F         |           | ALU |          | DM       |      | Ex |          |
|-------|-----------|----|-----------|-----------|-----------|-----------|-----|----------|----------|------|----|----------|
| Instr | <u>PC</u> | IF | RA1       | RA2       | <u>WA</u> | <u>WD</u> | A   | <u>B</u> | С        | Addr | WD | Ex-32    |
| Addu  | Pc+4      | Pc | IF[25:21] | IF[20:16] | IF[15:11] | ALU       | R1  | R2       |          |      |    |          |
| Subu  | Pc+4      | Pc | IF[25:21] | IF[20:16] | IF[15:11] | ALU       | R1  | R2       |          |      |    |          |
| Jr    | R1        | Pc | IF[25:21] |           |           |           |     |          |          |      |    |          |
| SII   | Pc+4      | Pc |           | IF[20:16] | IF[15:11] | ALU       |     | R2       | IF[10:6] |      |    |          |
| Ori   | Pc+4      | Pc | IF[25:21] |           | IF[20:16] | ALU       | R1  | ZE(IM)   |          |      |    | IF[15:0] |
| Lui   | Pc+4      | Pc |           |           | IF[20:16] | ALU       |     | ZE(IM)   |          |      |    | IF[15:0] |
| Beq   | Nadd Pc4  | Pc | IF[25:21] | IF[20:16] |           |           | R1  | R2       |          |      |    |          |
| Lw    | Pc+4      | Pc | IF[25:21] |           | IF[20:16] | DM        | R1  | SE(IM)   |          | ALU  |    | IF[15:0] |
| Sw    | Pc+4      | Pc | IF[25:21] | IF[20:16] |           |           | R1  | SE(IM)   |          | ALU  | R2 | IF[15:0] |
| Jal   | Jump      | Pc |           |           | \$31      | ALU       |     |          |          |      |    |          |

<sup>\*</sup>SE : Sign-Extend; ZE: Zero-Extend

# 2、IFU(取指令单元)

### a) 端口

表格 3 IFU 端口表

| 端口名称  | 类型 | 功能描述              |
|-------|----|-------------------|
| Clock | In | 控制信号,接受时钟信号       |
| Reset | In | 控制信号,接受 Pc 同步复位信号 |

<sup>\*\*</sup>Lui 指令操作与指令手册存在细微差异,为统一化预先进行了 32 位扩展。

<sup>\*\*\*</sup>下划线端口:存在多路数据输入,需要使用选择器。

| Branch_Jump     | In  | 控制信号,接受指令是否为跳转指令                 |
|-----------------|-----|----------------------------------|
| Pc_Update[31:0] | In  | 数据通路,分支/跳转指令中接受 PC 更新值           |
| PC[31:0]        | Out | 数据通路,输出 PC(32 位 <b>Byte 编址</b> ) |
| Instr[31:0]     | Out | 数据通路,输出 32 位指令二进制码               |

#### b) 功能描述

- IFU 主要由 PC 和存放指令的 ROM 组成,用于取出指令和 PC 更新。
- ROM 规格为 1024\*32bits,字编址 (访问时需地址转换)。
- PC 为 32 位二进制, 起始地址为 0x00003000, **字节编址**, 支持向字编址 转换(除 4)。

#### c) 注意事项

● ROM 和 RAM 部件的地址端口为字编址地址。为保证兼容性,该设计在 顶层设计时用字节编址,而在次层具体部件设计时会进行字编址转换。

### 3、GRF(通用寄存器组)

### a) 端口

表格 4 GRF 端口表

| 端口名称              | 类型   | 功能描述                 |
|-------------------|------|----------------------|
| Clock             | In   | 控制信号,接受时钟信号          |
| Reset             | In   | 控制信号,接受同步复位信号        |
| RegWrite          | In   | 控制信号,接受寄存器写使能信号      |
| ReadAddr1/R[4:0]  | In   | 数据通路,读,接受 Rs 寄存器地址   |
| ReadAddr2/R[4:0]  | In   | 数据通路,读,接受 Rt 寄存器地址   |
| WriteAddr/W[4:0]  | In   | 数据通路,写,接受被写入寄存器地址    |
| WriteData/W[31:0] | In   | 数据通路,写,接受被写入数据       |
| RegData1/R[31:0]  | Out  | 数据通路,读,输出 Rs 寄存器值    |
| RegData2/R[31:0]  | Out  | 数据通路,读,输出 Rt 寄存器值    |
| WPC[31:0]         | None | 调试信号,用于寄存器写时 display |

### b) 功能描述

- GRF 中共有 32 个寄存器,对应 MARS 中的 32 个通用寄存器。(注意:不包括 hi, lo, pc 寄存器。)
- 读:GRF 读功能时作为组合逻辑电路,根据输入地址信号,输出数据。
- 写:GRF 写功能作为时序逻辑电路,相应的 Addr, Data, RegWrite 应在时钟上升沿前做好准备。

#### c) 备注

- 此版本 GRF 读写功能的地址和数据端口独立,可实现同步读写操作。
- 0号寄存器恒为0值,不可被改写。

### 4、ALU(逻辑运算单元)

### a) 端口

表格 5 ALU 端口表

| 端口名称         | 类型  | 功能描述                    |
|--------------|-----|-------------------------|
| AluOp[3:0]   | In  | 控制信号,接受算术逻辑信号           |
| A[31:0]      | In  | 数据通路,接受算术逻辑操作数 A        |
| B[31:0]      | In  | 数据通路,接受算术逻辑操作数 B        |
| C[4:0]       | In  | 数据通路,接受算术逻辑操作数 C (常于移位) |
| Result[31:0] | Out | 数据通路,输出结果               |

# b) 功能描述

● ALU 受 AluController 的控制信号控制,输出不同的算术逻辑结果:

表格 6 ALU 功能表

| AluOp | 功能             | 适用指令         |
|-------|----------------|--------------|
| 000/0 | 32 位 +,不带溢出检测  | addu, lw, sw |
| 001/1 | 32 位 - ,不带溢出检测 | subu         |

| 010/2 | 32 位                                          | ori      |
|-------|-----------------------------------------------|----------|
| 011/3 | $32 \stackrel{\frown}{\Omega}$ compare =      | beq      |
| 100/4 | 32 位 <<16                                     | lui      |
| 101/5 | 32 ⟨ <u>\ū</u> =A                             | jr       |
| 110/6 | 32 位 左移运算 B< <c< td=""><td>sll(nop)</td></c<> | sll(nop) |

# 5、DM(数据存储器)

### a) 端口

表格 7 数据存储器端口表

| 端口名称            | 类型   | 功能描述                                    |
|-----------------|------|-----------------------------------------|
| Clock           | In   | 控制信号,接受时钟信号                             |
| Reset           | In   | 控制信号,接受异步复位信号                           |
| MemWrite        | In   | 控制信号,接受写使能信号                            |
| MemRead         | In   | 控制信号,接受读使能信号                            |
| MemAddr[31:0]   | In   | 数据通路,接受 <b>读</b> /写操作地址, byte <b>编址</b> |
| WriteData[31:0] | In   | 数据通路,写,写入数据                             |
| ReadData[31:0]  | Out  | 数据通路,读,输出数据                             |
| WPC[31:0]       | None | 调试信号,用于主存写时 display                     |

### b) 描述

- 数据存储器使用 RAM 实现,容量为 1024\*32bits,RAM 地址为**字编址**。
- 读/写共用一个地址端口,同一时钟周期只能进行读/写的其中之一。
- 起始地址: 0x00000000。

# 6、Ext(位数扩展器)

表格 8 16-32 位扩展器端口表

| 端口名称      | 类型  | 功能描述                        |
|-----------|-----|-----------------------------|
| ExtOp     | In  | 控制信号,控制扩展方式(0-zero, 1-sign) |
| In[15:0]  | In  | 数据通路,接收待扩展的 16 位数字。         |
| Out[31:0] | Out | 数据通路,输出扩展后的 32 位数字。         |

# 7、Nadd(分支指令 Pc 计算器)

表格 9 Nadd 端口表

| 端口名称         | 类型  | 功能描述                      |
|--------------|-----|---------------------------|
| PC+4[31:0]   | In  | 数据通路,不发生跳转时下条指令地址         |
| Offset[31:0] | In  | 数据通路,偏移量( <b>正负,字编址</b> ) |
| Out[31:0]    | Out | 数据通路,PC + 4 + Offset << 2 |

# 8、Jump(绝对跳转指令 Pc 计算器)

表格 10 Jump 端口表

| 端口名称        | 类型  | 功能描述                             |
|-------------|-----|----------------------------------|
| PcHead[3:0] | In  | 数据通路,Pc 大区编址                     |
| Jim[25:0]   | In  | 数据通路,J/Jal 指令立即数( <b>绝对字编址</b> ) |
| Out[31:0]   | Out | 数据通路,{PcHead, Jim, 00}           |

# 二、 模块规格(控制电路)

本设计电路中,由于 Verilog 条件判断的易操作性和 jr 型指令与其他 R 型指令在控制信号上存在许多差异。因此不同于 Logisim 中使用 Controller 和 ALUController 分别控制,本电路仅采用 Controller 进行控制。

### 1、Controller 主控单元

### a) 端口

表格 11 主控单元端口功能表

| 端口名称         | 类型  | 功能(所在通路,作用部件,描述)                    |  |
|--------------|-----|-------------------------------------|--|
| Ор           | In  | 数据通路,指令的 Instr[31:26]               |  |
| Func         | In  | 数据通路,指令的 Instr[5:0]                 |  |
| RegWrite     | Out | 控制信号,GRF,GRF 写使能信号 (1-允许,0-不允许)     |  |
| MemRead      | Out | 控制信号,Mem,Mem 读使能信号(1-允许,0-不允许:高阻)   |  |
| MemWrite     | Out | 控制信号,Mem,Mem 写使能信号(1-允许,0-不允许)      |  |
| Branch_Jump  | Out | 控制信号,IF,IF 接受外部 Pc 更新信号(1-允许,0-不允许) |  |
| WaSel[1:0]   | Out | 控制信号,MUX,GRF 写地址选择<br>0:Rt          |  |
|              |     | 0 . Rt<br>1 : Rd                    |  |
|              |     | 2 : \$31(ra)                        |  |
| WdSel[1:0]   | Out | 控制信号,MUX,GRF 写数据选择                  |  |
| Wusel[1.0]   | Out | 0 : Alu                             |  |
|              |     | 1 : Memory                          |  |
|              |     | 2 : Pc                              |  |
| ExtOp        | Out | 控制信号,16-32 位扩展类型(1-符号扩展,0-无符号扩展)    |  |
| AluSrc       | Out | 控制信号,MUX,ALU-B 端口选择器信号(1-扩展器,0-RD2) |  |
| AluOp[3:0]   | Out | 控制信号,ALU,ALU 驱动信号(具体请参加 ALU 功能表)    |  |
| nPc Sel[1:0] | Out | 控制信号,MUX,Pc 更新值选址                   |  |
|              |     | 0: Branch 部件                        |  |
|              |     | 1:Jump 部件                           |  |
|              |     | 2:Alu 部件(jr)                        |  |

### b) 信号真值表

表格 12 理论信号真值表

| Instr        | addu   | Subu   | Jr     | Sll    | Ori    | Lw     | Sw     | Beq    | Lui    | Jal    |
|--------------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|
| Ор           | 000000 | 000000 | 000000 | 000000 | 001101 | 100011 | 101011 | 000100 | 001111 | 000011 |
| Func         | 100001 | 100011 | 001000 | 000000 | xxxxxx | xxxxxx | xxxxxx | xxxxxx | xxxxxx | xxxxxx |
| RegWrite     | 1      | 1      | X      | 1      | 1      | 1      | 0      | 0      | 1      | 1      |
| MemRead      | 0      | 0      | 0      | 0      | 0      | 1      | 0      | 0      | 0      | 0      |
| MemWrite     | 0      | 0      | 0      | 0      | 0      | 0      | 1      | 0      | 0      | 0      |
| Branch_Jump  | 0      | 0      | 1      | 0      | 0      | 0      | 0      | 1      | 0      | 1      |
| WaSel[1:0]   | 1      | 1      | XX     | 1      | 0      | 0      | XX     | XX     | 0      | 2      |
| WdSel[1:0]   | 0      | 0      | XX     | 0      | 0      | 1      | XX     | XX     | 0      | 2      |
| ExtOp        | X      | x      | x      | x      | 0      | 1      | 1      | 1      | x      | x      |
| AluSrc       | 0      | 0      | X      | 0      | 1      | 1      | 1      | 0      | 1      | х      |
| AluOp[3:0]   | 0      | 1      | 5      | 6      | 2      | 0      | 0      | 3      | 4      | xxxx   |
| nPc_Sel[1:0] | XX     | XX     | 2      | XX     | XX     | XX     | XX     | 0      | XX     | 1      |

表格 13 实现信号真值表

| Instr        | addu   | Subu   | Jr     | S11    | Ori    | Lw     | Sw     | Beq    | Lui    | Jal     |
|--------------|--------|--------|--------|--------|--------|--------|--------|--------|--------|---------|
| Ор           | 000000 | 000000 | 000000 | 000000 | 001101 | 100011 | 101011 | 000100 | 001111 | 000011  |
| Func         | 100001 | 100011 | 001000 | 000000 | xxxxxx | xxxxxx | xxxxxx | xxxxxx | xxxxxx | xxxxxx  |
| RegWrite     | 1      | 1      | 0(x)   | 1      | 1      | 1      | 0      | 0      | 1      | 1       |
| MemRead      | 0      | 0      | 0      | 0      | 0      | 1      | 0      | 0      | 0      | 0       |
| MemWrite     | 0      | 0      | 0      | 0      | 0      | 0      | 1      | 0      | 0      | 0       |
| Branch_Jump  | 0      | 0      | 1      | 0      | 0      | 0      | 0      | 1      | 0      | 1       |
| WaSel[1:0]   | 1      | 1      | 0(xx)  | 1      | 0      | 0      | 0(xx)  | 0(xx)  | 0      | 2       |
| WdSel[1:0]   | 0      | 0      | 0(xx)  | 0      | 0      | 1      | 0(xx)  | 0(xx)  | 0      | 2       |
| ExtOp        | 0(x)   | 0(x)   | 0(x)   | 0(x)   | 0      | 1      | 1      | 1      | 0(x)   | 0(x)    |
| AluSrc       | 0      | 0      | 0(x)   | 0      | 1      | 1      | 1      | 0      | 1      | 0(x)    |
| AluOp[3:0]   | 0      | 1      | 5      | 6      | 2      | 0      | 0      | 3      | 4      | 0(xxxx) |
| nPc_Sel[1:0] | 0(xx)  | 0(xx)  | 2      | 0(xx)  | 0(xx)  | 0(xx)  | 0(xx)  | 0      | 0(xx)  | 1       |

<sup>\*:</sup> beq 指令: 进入 ALU 比较的值都源于寄存器; 立即数为符号扩展。

\*\*: lui 指令与 ori 指令:前者完全不顾及 GRF 读操作,且对扩展方式不在意。

### 三、 CPU 功能测试

### 1、 功能测试原则

- 所测试的指令不能够超出 CPU 支持的范围。(谨防同指令标识的拓展指令。)
- 测试的首要目标:全面(例如:正负性、边界数据、边界存储等)。
- 测试步骤:控制信号 -> 单指令 -> 多指令,寄存器、主存 -> 综合

### 2、 测试策略

- 1、控制信号正确性检查:独立检查每条指令的控制信号是否符合设计。
- 2、单指令正确性检查:
  - a) Addu, subu: 正正 (溢出/不溢), 负负 (溢出/不溢), 正负, 负正。
  - b) Lui, ori:负数的构造。
  - c) Sw, lw:非零数边界存储,正负偏移存储。
  - d) Beq:成立与不成立跳转,下跳与上跳。
  - e) Sll 检查: Nop 功能。
  - f) Jal 检查:正负绝对跳转, \$31 赋值细节检查。(pc4)
  - g) Jr 检查: \$31, \$0, \$8 检查
- 3、综合性程序检查:带条件的存值+带条件的取值。

### 3、 测试实例

#### a) 控制信号正确性检查

使用下列代码检查各指令运行时,控制信号值是否符合期望,控制信号期望

#### 输出于第三节以表格给出,在此不再赘述。

```
addu $t1, $t2, $t3
subu $t1, $t2, $t3
lw $t1, 12($t2)
sw $t1, 12($t2)
ori $t2, $t2, 0xffff
lui $t1, 0xf
sll $t1, $t2, 2
back:
beq $t1, $t2,back
jal next
nop
next:
jr $ra
jr $t0
```

代码 1 控制信号正确性检查代码

### b) 单指令正确性检查

单指令正确性检查首先是 lui 和 ori, 因为这两条指令才能构造非零数。而 后, 利用构造完成的各种数值, 对指令 addu、subu、lw 和 sw 进行测试。

测试代码与期望结果如下:

```
# 单指令运算正确性检查:addu, subu, lw, sw, ori, lui # 检查内容与期
望结果
# Lui, Ori
lui $s0, 0x7ff1
                            # 功能检查: $16 = 0x7ff10000
ori $s1, $zero, 0xf001
                            # 功能检查: $17 = 0x0000f001
lui $s2, Oxffff
                     # 负数构造: $19 = -4
ori $s3, $s2, 0xfffc
# addu, subu
addu $t0, $s0, $s1
                            # 不溢出相加: $8 = 0x7ff1f001
addu $t1, $s0, $s0
                            # 溢出相加: $9 = 0xffe20000
addu $t2, $s3, $s3
                            # 负负相加 $10 = -8
addu $t3, $s1, $t2
                            # 正负相加 $11 = 61433
subu $t4, $s1, $t3
                            # 正正相减 $12 = 8
subu $t5, $t3, $s1
                            # 正正相减 $13 = -8
subu $t6, $s3, $t5
                            # 负负相减 $14 = 4
lui $s4, 0x8000
subu $t7, $s4, $t4
                            # 负正相减(溢出) $15 = 0x7ffffff8
# sw, lw
ori $t8, 0
sw $t0, 0($t8)
                        # sw 下边界测试: mem[0] =
0x7ff1f001
sw $t1, 16($t8)
                            # sw 偏移量测试: mem[4] =
0xffe20000
ori $t9, 4092
sw $t4, 0($t9)
                            # sw 上边界测试: mem[1023] = 8
sw $t5, -16($t9)
                             # sw 负偏移测试: mem[1019] = -8
ori $t8, 13
lw $s4, 3($t8)
                            # 和为 4 倍偏测试: $20 = 0xffe20000
                            # 上边界测试 $21 = 8
lw $s5, 0($t9)
                            # 无效界读入测试
lw $s6, 4($t9)
```

代码 2 单指令真确性检查代码 1

而后针对 beq、jal、jr 指令进行检测

```
# 单指令正确性检查: ori, lui, beg, jal, jr # 检查期望结果和 pc
跳转情况
                         # 检测目的与预期结果
# bea
ori $t0, 1
ori $t1, 2
ori $t2, 3
ori $t4, 1
addu $s0, $s1, $s2
                             # 非跳转语句选择无效检测: pc = pc +
4 (not pc + 4 + 0x8021)
                                 # 不跳转检测: pc = pc+4
beq $t0, $t1, label2
nop
label1:
   lui $s0, 0xf000
                                 # 正跳转检测: pc = pc+4+8
   beg $t0, $t4, label4
label2:
   lui $s1, 0x0f00
label3:
   lui $s2, 0x00f0
   jal function begin
                                 # 非 ra 跳转,至 return 标签
   ori, $t5, 0x3048
   ir $t5
label4:
   lui $s3, 0x000f
   addu $t0, $t0, $t4
   beg $t0, $t1, label3 # 逆跳转检测: pc = pc+4-16
   jal function end
return:
   ori $s6, $zero, 0x00f0
   jal function end
function begin:
   ori $s4, $zero, 0xf000
   jr $ra
   ori $s5, $zero, 0x0f00
function end:
# 顺序: label1 - > label4 -> label 3-> function begin -> return
-> function end
# 最终期望输出: $16 = 0xf0000000, $17 = 0, $18 = 0x00f00000, $19
= 0 \times 0000 f0000, $20 = 0 \times 0000 f000, $21 = 0, $22 = 0000000 f0, $31 = 0
00003050, $8 = 3
```

代码 3 单指令正确性检查代码 2

# c) Beq, jal, jr 检查: 死循环构造

```
# beq, jal, jr测试: 死循环维护
ori $t0, 100
ori $t1, 50
ori $t2, 150
addu $t1, $t1, $t0

label:
    beq $t1, $t2, loop1
    jal end

loop1:
    jal loop2
    jal label

loop2:
    jr $ra
end:
```

d) 综合性程序检查: 递归运算检查。检查时,主要检查输出运行步骤和\$16 的值是否和 Mars 一致。

```
# p4 指令综合测试
# addu, subu, jr, sll(nop), ori, lui, lw, sw, beq, jal
ori $t1, 4
ori $t2, 4
                          # 4 层级别的递归
ori $t3, 1
lui $sp, 0
ori $s7, 0x3044
ori $sp, 4096
                               # initial $sp to 4092
ori $a0, 1
                          # set 调用函数参数
jal function begin
nop
jal end
function begin:
    subu $sp, $sp, $t1
    sw $s0, 0($sp)
    subu $sp, $sp, $t1
    sw $ra, 0($sp)
   beq $a0, $t2, return
                                   # if(a0 == t2)return;
                          # li $s0 0
   lui $s0, 0
   ori $s0, 0
                          # int i = 1;
   loop:
        # start of main content
       addu $s1, $s1, $s0
                              # s1 += i;
       subu $sp, $sp, $t1
                              # backup
       sw $a0, 0($sp)
                              # a0 ++
       addu $a0, $a0, $t3
       jal function begin
                              # call next layer
       nop
       lw $a0, 0($sp)
       addu $sp, $sp, $t1
                               # recover
       # end of main content
       addu $s0, $s0, $t3
                               # i++
       beg $s0, $a0, loop end
       nop
                          # 此语句在程序中的编号不可以发生变化
       jr $s7
   loop end:
   return:
   lw $ra, 0($sp)
   addu $sp, $sp, $t1
   lw $s0, 0($sp)
    addu $sp, $sp, $t1
   jr $ra
   nop
function end:
   end:
# 期望输出: $16 = 0 + 1*(0 + 1) + ... + (n-2)*(0 + 1 + ... + n-2), 当 n=4
时,结果为7
```

代码 4 综合性功能检测代码

### 四、 本章思考题

1. 根据你的理解,在下面给出的 DM 的输入示例中,地址信号 addr 位数为 什么是[11:2]而不是[9:0]? 这个 addr 信号又是从哪里来的?

| 文件   | 模块接口定义                                                                                                                                                                                                                                                    |  |  |  |
|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| dm.v | <pre>dm(clk,reset,MemWrite,addr,din,dout);   input clk; //clock   input reset; //reset   input MemWrite; //memory write enable   input [11:2] addr; //memory's address for write   input [31:0] din; //write data   output [31:0] dout; //read data</pre> |  |  |  |

答: 在使用 reg 模拟的 DM 中, reg 的大小实际上为 32 位即一字大小, 而输入的 地址是按照 byte 编址的, 为了转换为 word 编址,则需要右移两位,也便等价于 选择[11:2]这个区段。这个 addr 信号来源于 alu 计算和取位的结果。

2. 在相应的部件中,reset 的优先级比其他控制信号(不包括 clk 信号)都要高,且相应的设计都是同步复位。清零信号 reset 是针对哪些部件进行清零复位操作?这些部件为什么需要清零?

答:reset 信号对象时 GRF、PC 和 DM。复位可以理解为重新执行这一段程序,因此要对电路中"有长久影响"的"时序部件"进行恢复,这其中便包括 PC、GRF 和 DM(IM 由于存储指令固不进行复位)。

3. 列举出用 Verilog 语言设计控制器的几种编码方式 (至少三种),并给出代码示例。

#### 答:

表格 14 编码方式表

| 编码方式          | 样例                                  |
|---------------|-------------------------------------|
| Assign+三目赋值运算 | Assign Rtype = (Op = 000000) ? 1:0; |
| Case 语句       | Case(Op):                           |

|       | 6'b000000: {Rtype, lw} = 2'b10;<br>6'b100011:{Rtype, lw} = 2'b01;<br>Default: {Rtype, lw} = 2'b00; |
|-------|----------------------------------------------------------------------------------------------------|
| If 语句 | If(Op == 6'b000000)<br>{Rtype, lw} = 2'b10;                                                        |
|       | Elseif(Op == 6'b100011)                                                                            |
|       | ${Rtype, lw} = 2'b01;$                                                                             |
|       | Else $\{Rtype, lw\} = 2'b00;$                                                                      |

4. 根据你所列举的编码方式,说明他们的优缺点。

#### 答:

- a) assign 语句+三目运算符。优点:极致简洁, 无需考虑锁存器问题。缺点: 在条件较多时, 需要嵌套, 容易出现错误。
- b) case 语句。优点:简洁,接口性强。缺点:多变量赋值时容易造成锁存器,只能判断单一变量。
- c) if-else 语句。优点:灵活性强,C 语言形式。缺点:多变量赋值时易造成锁存器,新增维护时不方便。
- 5. C语言是一种弱类型程序设计语言。C语言中不对计算结果溢出进行处理,这意味着 C语言要求程序员必须很清楚计算结果是否会导致溢出。因此,如果仅仅支持 C语言,MIPS 指令的所有计算指令均可以忽略溢出。 请说明为什么在忽略溢出的前提下,addi 与 addiu 是等价的,add 与 addu 是等价的。提示:阅读《MIPS32® Architecture For Programmers Volume II: The MIPS32® Instruction Set》中相关指令的 Operation 部分 。

答:addi、add 之于 addiu、addu 的差异是 33 位\32 位操作和在利用加法器计算出结果后是否需要进行溢出判断。而带溢出判断的指令之所以将加法操作数变为 33 位其原理是分析"次高位和最高位是否有相同的进位"以判断是否溢出,最后

也会只取出低 32 位的数 (等价于 32 位操作数运算)。因此若始终忽略溢出语句, 那么 if (true)的内容可以直接被忽视, 易知是等价的。

- 6. 根据自己的设计说明单周期处理器的优缺点。
  - a) 优点
    - i. 以组合逻辑电路为主, 时序部件很少, 电路简单易实现。
    - ii. 指令执行完全按照顺序,不存在依赖(结构、数据、控制)的问题。
  - b) 缺点
    - i. 运行时间慢,时钟周期取决于最慢执行指令的时常。
    - ii. 低吞吐率。
- 7. 简要说明 jal、jr 和堆栈的关系。

答:jal、jr 和堆栈三者常常一并使用以完成子函数的调用功能,三者运用在子函数调用时往往会按照:寄存器备份入栈-jal 跳转记录-函数执行-寄存器恢复出栈-jr 返回调用位置的顺序执行。因此也可以理解为 jal 与堆栈的压入相关,而 jr 与堆栈的弹出相关。

# 9. 有关 CPU 扩展的说明

本单周期 CPU 支持一定的扩展,允许使用 Logisim 软件对线路进行调整,以完成更多指令功能,用户在自行拓展时,应主要遵循以下几个步骤。

- 分析指令,查阅现有 Controller 真值表和数据通路总表。
- 手工绘制新增指令的数据通路,并写出需要修改和新增的控制信号。(考 虑是否新增数据元件)
- 先完善数据通路。先微观:以每个功能子电路为单位新增和修改功能; 后宏观:根据端口表修改通路。
- 后完善控制电路:根据分析结果在 Controller 中新增或修改控制信号。
- 测试阶段:控制信号测试-单指令多情况测试-综合测试。
- \*:在现场测试修改时, **若对 v 文件进行了改动,请务必在文档文件起头注** 释。