# Σχεδίαση και υλοποίηση ενός μικροεπεξεργαστή βασισμένο στην μικροαρχιτεκτονική ARMv6 σε γλώσσα περιγραφής υλικού (verilog)

Παναγιώτης Σκριμπόνης AEM:1256 skrimpon@inf.uth.gr

### Εισαγωγή

Ο σκοπός αυτής της εργασίας ήταν η σχεδίαση και υλοποίηση ενός μικροεπεξεργαστή βασισμένο στην μικρόαρχιτεκτονική ARMv6 σε γλώσσα περιγραφής υλικού (verilog), καθώς και ενός compiler ο οποίος θα μπορούσε να διαβάζει την assembly και να βγάζει γλώσσα μηχανής σε γλώσσα C++. Ο μικροεπεξεργαστής μπορεί να εκτελεί αριθμητικές/λογικές εντολές, εντολές πολλαπλασιασμού/διαίρεσης, εντολές branch/jump, καθώς και load/store.

## Μικροεπεξεργαστής

Ο Μικροεπεξεργαστής υποστηρίζει το εξής σύνολο εντολών:

| Εντολές αριθμητικής, λογικής, σύγκρισης,ελέγχου και μεταφοράς |                                              |    |    |    |          |    |        |    |       |      |      |           |    |        |    |    |   |   |   |   |   |   |         |
|---------------------------------------------------------------|----------------------------------------------|----|----|----|----------|----|--------|----|-------|------|------|-----------|----|--------|----|----|---|---|---|---|---|---|---------|
| Condition                                                     | 0                                            | 0  | ı  |    | Opcode S |    |        | S  | Rn Rd |      |      | Operand 2 |    |        |    |    |   |   |   |   |   |   |         |
| 31 30 29 28                                                   | 27                                           | 26 | 25 | 24 | 23       | 22 | 21     | 20 | 19    | 18 1 | 7 16 | 15        | 14 | 13 12  | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 2 1 0 |
| Εντολές πολλαπλασιασμού και πολλαπλασιασμού-πρόσθεσης         |                                              |    |    |    |          |    |        |    |       |      |      |           |    |        |    |    |   |   |   |   |   |   |         |
| Condition                                                     | 0                                            | 0  | 0  | 0  | 0        | 0  | Α      | S  |       | Rd   |      |           | Rr |        |    | Rs | 6 |   | 1 | 0 | 0 | 1 | Rm      |
| 31 30 29 28                                                   | 27                                           | 26 | 25 | 24 | 23       | 22 | 21     | 20 | 19    | 18 1 | 7 16 | 15        | 14 | 13 12  | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 2 1 0 |
| Εντολές διαίρεσης και διαίρεσης-πρόσθεσης                     |                                              |    |    |    |          |    |        |    |       |      |      |           |    |        |    |    |   |   |   |   |   |   |         |
| Condition                                                     | 1                                            | 1  | 0  | 0  | 0        | 0  | Α      | S  |       | Rd   |      |           | Rr |        |    | Rs | 5 |   | 1 | 0 | 0 | 1 | Rm      |
| 31 30 29 28                                                   | 27                                           | 26 | 25 | 24 | 23       | 22 | 21     | 20 | 19    | 18 1 | 7 16 | 15        | 14 | 13 12  | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 2 1 0 |
|                                                               | Εντολές απλής λέξης ή byte από/προς τη μνήμη |    |    |    |          |    |        |    |       |      |      |           |    |        |    |    |   |   |   |   |   |   |         |
| Condition                                                     | 0                                            | 1  | Ι  | Р  | С        | В  | W      | L  | Rn    |      | Rd   |           |    | Offset |    |    |   |   |   |   |   |   |         |
| 31 30 29 28                                                   | 27                                           | 26 | 25 | 24 | 23       | 22 | 21     | 20 | 19    | 18 1 | 7 16 | 15        | 14 | 13 12  | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 2 1 0 |
| Εντολές διακλάδωσης και διακλάδωσης-σύνδεσης                  |                                              |    |    |    |          |    |        |    |       |      |      |           |    |        |    |    |   |   |   |   |   |   |         |
| Condition                                                     | 1                                            | 0  | 1  | Κ  |          |    | Offset |    |       |      |      |           |    |        |    |    |   |   |   |   |   |   |         |
| 31 30 29 28                                                   | 27                                           | 26 | 25 | 24 | 23       | 22 | 21     | 20 | 19    | 18 1 | 7 16 | 15        | 14 | 13 12  | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 2 1 0 |

Ολες οι εντολές στην κωδικοποίηση τους έχουν ένα πεδίο συνθήκης συφωνα με το οποίο αποφασίζεται από τον μικροεπεξεργαστή εαν θα εκτελεστεί η εντολή:

| Πεδίο Συνθήκης                                                  | Επίθεμα Συνθήκης | Όνομα                        | Έλεγχος Κωδικού Συνθήκης         |
|-----------------------------------------------------------------|------------------|------------------------------|----------------------------------|
| b <sub>31</sub> b <sub>30</sub> b <sub>29</sub> b <sub>28</sub> |                  |                              |                                  |
| 0 0 0 0                                                         | EQ               | Equal (zero)                 | Z = 1                            |
| 0 0 0 1                                                         | NE               | Not Equal to Zero            | Z = 0                            |
| 0 0 1 0                                                         | CS               | Carry set                    | C = 1                            |
| 0 0 1 1                                                         | CC               | Carry clear                  | C = 0                            |
| 0 1 0 0                                                         | MI               | Minus                        | N = 1                            |
| 0 1 0 1                                                         | PL               | Plus                         | N = 0                            |
| 0 1 1 0                                                         | VS               | Overflow                     | V = 1                            |
| 0 1 1 1                                                         | VC               | No Overflow                  | V = 0                            |
| 1 0 0 0                                                         | HI               | Unsigned Higher              | $\bar{C}VZ=0$                    |
| 1 0 0 1                                                         | LS               | Unsigned Lower or same       | $\bar{C}VZ=1$                    |
| 1 0 1 0                                                         | GE               | Signed greater than or equal | $\overline{N} \oplus V = 0$      |
| 1 0 1 1                                                         | LT               | Signed less than             | $\overline{N} \oplus V = 1$      |
| 1 1 0 0                                                         | GT               | Signed greater than          | $ZV(\overline{N} \ominus V) = 0$ |
| 1 1 0 1                                                         | LE               | Signed less than or equal    | $ZV(\overline{N} \ominus V) = 1$ |
| 1 1 1 0                                                         | AL               | Always                       |                                  |
| 1 1 1 1                                                         |                  | Not used                     |                                  |

### Αριθμητικες και Λογικές Εντολές

Οι αριθμητικές και λογικές πράξεις, όπως επίσης και οι πράξεις σύγκρισης, ελέγχου και μεταφοράς επιτελούνται από εντολές της μορφής Α. Το πρώτο όρισμα εμπεριέχεται στον καταχωρητή Rn. Το δεύτερο όρισμα είτε περιέχεται στον καταχωρητή Rm, είτε είναι ένα μη προσημασμένο 8-bit άμεσο όρισμα, κάτι που καταδικνείεται από το I (25-bit). Το αποτέλεσμα της πράξης καθορίζεται από το opcode(24,...,21bit) και τοποθετείται στον καταχωρητή Rd. Εαν το S(20-bit) είναι 1, οι σημαίες των κωδικών συνθήκης θα επηρεαστούν από το αποτέλεσμα, αλλιώς αν το S είναι 0 θα παραμείνουν ως έχουν.

Για να σχεδιαστεί το μονοπάτι αυτό χρησιμοποιήθηκαν οι συνδιαστικοί αλγόριθμοι του Barrel Shifter καθως και του Carry Look-Ahead Adder.

| Opcode                                                          | Όνομα | Αλλάζουν οι εξής σημαίες               |   |   |   |   |  |
|-----------------------------------------------------------------|-------|----------------------------------------|---|---|---|---|--|
| B <sub>24</sub> b <sub>23</sub> b <sub>22</sub> b <sub>21</sub> |       |                                        | N | Z | V | C |  |
| 0 0 0 0                                                         | AND   | $Rd \leftarrow [Rn] \land Oper2$       | Х | Х |   | Χ |  |
| 0 0 0 1                                                         | EOR   | $Rd \leftarrow [Rn] \oplus Oper2$      | Χ | Χ |   | Χ |  |
| 0 0 1 0                                                         | SUB   | $Rd \leftarrow [Rn] - Oper2$           | Χ | Χ | Χ | Χ |  |
| 0 0 1 1                                                         | RSB   | $Rd \leftarrow Oper2 - [Rn]$           | Χ | Χ | Χ | Χ |  |
| 0 1 0 0                                                         | ADD   | $Rd \leftarrow [Rn] + Oper2$           | Χ | Χ | Χ | Χ |  |
| 0 1 0 1                                                         | ADC   | $Rd \leftarrow [Rn] + Oper2 + [C]$     | Χ | Χ | Χ | Χ |  |
| 0 1 1 0                                                         | SBC   | $Rd \leftarrow [Rn] - Oper2 + [C] - 1$ | Χ | Χ | Χ | Χ |  |
| 0 1 1 1                                                         | RSC   | $Rd \leftarrow Oper2 - [Rn] + [C] - 1$ | Χ | Χ | Χ | Χ |  |
| 1 0 0 0                                                         | TST   | $[Rn] \wedge Oper2$                    | Χ | Χ |   | Χ |  |
| 1 0 0 1                                                         | TEQ   | $[Rn] \oplus Oper2$                    | Χ | Χ |   | Χ |  |
| 1 0 1 0                                                         | CMP   | [Rn] - Oper2                           | Χ | Χ | Χ | Χ |  |
| 1 0 1 1                                                         | CMN   | [Rn] + Oper2                           | Χ | Χ | Χ | Χ |  |
| 1 1 0 0                                                         | ORR   | $Rd \leftarrow [Rn] \lor Oper2$        | Χ | Χ |   | Χ |  |
| 1 1 0 1                                                         | MOV   | $Rd \leftarrow Oper2$                  | Χ | Χ |   | Χ |  |
| 1 1 1 0                                                         | BIC   | $Rd \leftarrow [Rn] \land \neg Oper2$  | Χ | Χ |   | Χ |  |
| 1 1 1 1                                                         | MVN   | $Rd \leftarrow \neg Oper2$             | Χ | Χ |   | Χ |  |

### Εντολές Πολλαπλασιασμού

Στο μονοπάτι αυτό χρησιμοποιήθηκαν οι συνδιαστικοί αλγόριθμοι του πολλαπλασιασμού Booth με 3-bit έλεγχο και του Carry Look-Ahead Adder, για την υποστήριξη των εντολών

| Α               | Όνομα | Εντολή                             | Αλλάζουν οι εξής σημαίες |   |   |   |  |
|-----------------|-------|------------------------------------|--------------------------|---|---|---|--|
| b <sub>21</sub> |       |                                    | N                        | Z | V | С |  |
| 0               | MUL   | $Rd \leftarrow [Rm] * [Rs]$        | Χ                        | Х |   | Х |  |
| 1               | MLA   | $Rd \leftarrow [Rm] * [Rs] + [Rn]$ | Χ                        | Χ |   | Χ |  |

#### Εντολές Διαίρεσης

Στο μονοπάτι αυτό χρησιμοποιήθηκαν οι συνδιαστικοί αλγόριθμοι της διαίρεσης χωρίς επαναφορά καθως και του Carry Look-Ahead Adder, για την υποστήριξη των εντολών:

| Α               | Όνομα | Εντολή                           | Αλλάζουν οι εξής σημαίες |   |   |   |  |
|-----------------|-------|----------------------------------|--------------------------|---|---|---|--|
| b <sub>21</sub> |       |                                  | N                        | Z | V | C |  |
| 0               | DIV   | $Rd \leftarrow [Rm]/[Rs]$        | Χ                        | Χ |   | Х |  |
| 1               | DVA   | $Rd \leftarrow [Rm]/[Rs] + [Rn]$ | Χ                        | Χ |   | Χ |  |

# Εντολές Φορτωσης και αποθήκευσης δεδομενων

| B L                             | Όνομα | <br>Εντολή           |
|---------------------------------|-------|----------------------|
| b <sub>22</sub> b <sub>20</sub> |       |                      |
| 0 0                             | LDR   | $Rd \leftarrow [EA]$ |
| 0 1                             | LDB   | $Rd \leftarrow [EA]$ |
| 1 0                             | SDR   | $[EA] \leftarrow Rd$ |
| 1 1                             | SDB   | $[EA] \leftarrow Rd$ |

#### **Compiler**

Για να φτιάξουμε τον μεταγλωτιστή χρησιμοποιήσαμε τον πίνακα με τα opcodes της κάθε εντολής για να κάνουμε parse ένα αρχείο με assebly, το output χρησιμοποιείται για να κάνει initiliaze την μνήμη

#### **Future Work**

Ως μελλοντική δουλειά θα ήθελα να αλλάξω το interface με το οποίο ο επεξεργαστής κάνει προσπέλαση εντολές και δεδομένα. Ειδικά για τα δεδομένα θα ήθελα να βάλω ένα AXI4-Master Interface έτσι ώστε να μπορεί να έχει κάποια AXI4-slaves. Ιδανικά θα ήθελα να μπορώ να τον τρέξω σε μια πλατφόρμα επαναδιατασόμενης λογικής (FPGA). Επίσης, επειδή τα μονοπάτια δεδομένων είναι ανεξάρτητα μεταξύ τους θα ήταν ενδιαφέρον να εφαρμόσω των αλγόριθμο του Tomasulo.