

### Karlsruher Institut für Technologie Institut für Technische Informatik (ITEC)

Rechnerorganisation im WS 2020/21

## 2. Übungsblatt

Abgabetermin: 30. November, 13:15 Uhr

Prof. Dr. Jörg Henkel Dr.-Ing. Lars Bauer Roman Lehmann, M. Sc. Haid-und-Neu-Str. 7, Geb. 07.21 (Technologiefabrik)

Email: roman.lehmann@kit.edu

| Aufgabe 1 | (4 Punkte) |
|-----------|------------|
|-----------|------------|

1. Was besagt das Moore'sche Gesetz der Mikroelektronik?

1 P.

2. Aus welchen Komponenten besteht ein Mikroprozessor?

1 P.

3. Was versteht man unter einem Ein-Chip-Mikrocomputer?

1 P

4. Was bedeutet "Ein Prozessor ist ein 64-Bit-Prozessor"?

1 P.

<u>Aufgabe 2</u> (4 Punkte)

Beantworten Sie folgende Fragen zur Funktionsweise einer arithmetisch-logischen Einheit (Arithmetic Logic Unit, ALU):

1. In welchem Register legen die meisten ALUs Informationen über das Ergebnis der letzten Operation ab? Nennen und erläutern Sie drei Flags, die auf einer gängigen Prozessorarchitektur aus diesem Register ausgelesen werden können.

2 P.

2. Viele ALUs bieten als Operation sowohl logisches als auch arithmetisches Rechtsschieben an. Erklären Sie den Unterschied zwischen beiden Operationen. Welcher mathematischen Operation entspricht das arithmetische Rechtsschieben.

2 P.

<u>Aufgabe 3</u> (4 Punkte)

Welche Funktion erfüllt die folgende Sequenz von MIMA-Befehlen?

LDV 0x2014

NOT

STV 0x2015

LDC 0x0001

ADD 0x2015

STV 0x2016

Geben Sie für die ersten drei Maschinenbefehle das jeweilige Befehlswort (siehe Beiblatt) hexadezimal und binär an.

Aufgabe 4 (7 Punkte)

Die MIMA sei eine mikroprogrammierte Minimalmaschine, die nach dem Von-Neumann-Prinzip aufgebaut ist, d. h. Maschinenbefehle werden sequentiell abgearbeitet (siehe Tutoriumsblatt: Architektur der MIMA). In der Lese-Phase (fetch phase) wird ein über IAR adressierter Befehl aus dem Speicher gelesen und im IR abgelegt. In der anschließenden Ausführungsphase (execute phase) wird der Befehl dekodiert und ausgeführt. Dann folgt ein Zugriff auf den nächsten Befehl.

Die Befehlsbearbeitung wird vom Steuerwerk SW gesteuert, welches über 10 Meldesignale als Eingänge und 18 Steuersignale als Ausgänge verfügt. Außerdem enthält das SW zumindest einen Mikroprogrammspeicher für maximal 256 Mikrobefehle und ein Register für den ausgelesenen Mikrobefehl. Nehmen Sie an, dass ein Hauptspeicherzugriff (Lesen und Schreiben) drei Takte dauert und währenddessen  $\mathsf{R}=1$  (bzw.  $\mathsf{W}=1$ ) sein muss. Eine ALU-Operation sei nach einem Takt abgeschlossen.

Das Mikroprogramm für die Lese-Phase (fetch phase) besteht aus fünf Mikrobefehlen:

$$\left. \begin{array}{lll} \text{1. Takt:} & \mathsf{IAR} \to \mathsf{SAR}; & \mathsf{IAR} \to \mathsf{X}; & \mathsf{R} = 1 \\ \text{2. Takt:} & \mathsf{Eins} \to \mathsf{Y}; & \mathsf{R} = 1 \\ \text{3. Takt:} & \mathsf{ALU} \text{ auf Addieren;} & \mathsf{R} = 1 \\ \text{4. Takt:} & \mathsf{Z} \to \mathsf{IAR} \\ \text{5. Takt:} & \mathsf{SDR} \to \mathsf{IR} \end{array} \right\} \quad \text{Fetch-Phase}$$

- 1. Erklären Sie, was innerhalb dieser 5 Takte passiert.
- 2. Kodieren Sie das oben angegebene Mikroprogramm für die Lese-Phase (fetch phase). Das Mikroprogramm soll bei der 8-Bit-Adresse 0x00 beginnen. Verwenden Sie das folgende 28-Bit-Mikrobefehlsformat:



Beispiel: 0x77: 700079  $A_w = X = Y = 1$  (Akku -> X; Akku -> Y)
Adresse des nächsten Befehls ist 0x79

2 P.

5 P.

Aufgabe 5 (6 Punkte)

Welche MIMA-Befehle werden durch die folgenden in Register-Transfer-Schreibweise angegebenen Mikroprogramme realisiert?

Bei den Mikroprogrammen handelt es sich dabei immer um die Ausführungs-Phase, die in Takt 7 beginnt.

- 1. 7. Takt:  $IR \rightarrow SAR$ ; R = 1
  - 8. Takt:  $Akku \rightarrow X$ ; R = 1
  - 9. Takt: R = 1
  - 10. Takt SDR -> Y
  - 11. Takt ALU auf 111
  - 12. Takt Z -> Akku
- 2. 7. Takt: IR -> IAR
- 3. 7. Takt: IR  $\rightarrow$  SAR; R = 1
  - 8. Takt: R = 1
  - 9. Takt: R = 1
  - 10. Takt: SDR -> Akku
- 4. 7. Takt: IR -> Akku
- 5. 7. Takt: Akku -> SDR
  - 8. Takt: IR  $\rightarrow$  SAR; W = 1
  - 9. Takt: W = 1
  - 10. Takt: W = 1

Aufgabe 6 (2 Punkte)

Füllen Sie folgende Tabelle aus. Richtige Antworten werden mit 0.5 Punkten bewertet, falsche mit -0.5 Punkten. Nicht ausgefüllte Felder werden nicht bewertet.

|                                                                                        | wahr | falsch |
|----------------------------------------------------------------------------------------|------|--------|
| Alle Maschinenbefehle der MIMA-Architektur haben die Länge von einem Da-               |      |        |
| tenwort, sind also 24 Bit lang.                                                        |      |        |
| Die Lese- und Dekodierphase des Befehlszyklus laufen unabhängig vom auszu-             |      |        |
| führenden Befehl immer identisch ab.                                                   |      |        |
| Um -1 als Konstante in das Akku-Register zu laden, kann der LDC-Befehl (load           |      |        |
| constant) der MIMA-Architektur verwendet werden.                                       |      |        |
| Die MIMA-Architektur kann 2 <sup>24</sup> Speicherzellen adressieren, da das Speicher- |      |        |
| AdressRegister (SAR) eine Breite von 24 Bit besitzt                                    |      |        |

#### Architektur der MIMA



| $C_2C_1C_0$ | ALU Operation                                    |
|-------------|--------------------------------------------------|
| 0 0 0       | tue nichts (d.h. Z -> Z)                         |
| 0 0 1       | X + Y -> Z                                       |
| 0 1 0       | rotiere X nach rechts -> Z                       |
| 0 1 1       | X AND Y -> Z                                     |
| 100         | X OR Y -> Z                                      |
| 1 0 1       | X XOR Y -> Z                                     |
| 1 1 0       | Eins-Komplement von X -> Z                       |
| 1 1 1       | falls $X = Y$ , -1 -> Z, sonst $0 \rightarrow Z$ |

| OpCode | Mnemo | onik | Beschreibung                       |
|--------|-------|------|------------------------------------|
| 0      | LDC   | С    | c -> Akku                          |
| 1      | LDV   | а    | <a> -&gt; Akku</a>                 |
| 2      | STV   | а    | Akku -> <a></a>                    |
| 3      | ADD   | а    | Akku + <a> -&gt; Akku</a>          |
| 4      | AND   | а    | Akku AND <a> -&gt; Akku</a>        |
| 5      | OR    | а    | Akku OR <a> -&gt; Akku</a>         |
| 6      | XOR   | а    | Akku XOR <a> -&gt; Akku</a>        |
| 7      | EQL   | а    | falls Akku = <a>:-1 -&gt; Akku</a> |
|        |       |      | sonst: 0 -> Akku                   |
| 8      | JMP   | а    | a -> IAR                           |
| 9      | JMN   | а    | falls Akku < 0 : a -> IAR          |
| F0     | HAL.  | Т    | stoppt die MIMA                    |
| F1     | NOT   | Г    | bilde Eins-Komplement von A        |
|        |       |      |                                    |

#### Register

Akku: Akkumulator
X: 1. ALU Operand
Y: 2. ALU Operand
Z: ALU Ergebnis
Eins: Konstante 1

IAR: InstruktionsadreßregisterIR: InstruktionsregisterSAR: SpeicheradreßregisterSDR: Speicherdatenregister

#### Steuersignale vom SW

- für den internen Datenbus

A<sub>r</sub>: Akku liest
A<sub>w</sub>: Akku schreibt
x: X-Register liest
y: Y-Register liest

z: Z-Register schreibtE: Eins-Register schreibt

P<sub>r</sub>: IAR liest
P<sub>w</sub>: IAR schreibt
I<sub>r</sub>: IR liest
I<sub>w</sub>: IR schreibt
D<sub>r</sub>: SDR liest

D<sub>w</sub>: SDR schreibt s: SAR liest

- für die ALU

c2-c0: Operation auswählen

für den SpeicherR: Leseanforderung

w: Schreibanforderung

#### Meldesignale zum SW

T: Takteingang

N: Vorzeichen des Akku  $B_{23}$ - $B_{16}$ : OpCode-Feld im IR

#### **Befehlsformate**



F1 NOT bilde Eins-Komplement von Akku -> Akku
F2 RAR rotiere Akku eins nach rechts -> Akku

## Vorlesung Rechnerorganisation Wintersemester 2020/21

# - Übungsblatt 2 -

| Tutoriumsnummer |  |
|-----------------|--|
|                 |  |
|                 |  |
|                 |  |
|                 |  |
|                 |  |
|                 |  |

| Name, Vorname:  |  |
|-----------------|--|
| ,               |  |
| Matrikelnummer: |  |
|                 |  |
| Studiengang:    |  |
| 0 0             |  |
| Name des Tutors |  |