

## Karlsruher Institut für Technologie Institut für Technische Informatik (ITEC)

Rechnerorganisation im WS 2020/21

## Musterlösungen zum 7. Übungsblatt

Prof. Dr. Jörg Henkel Dr.-Ing. Lars Bauer Roman Lehmann, M. Sc. Haid-und-Neu-Str. 7, Geb. 07.21 (Technologiefabrik)

Email: roman.lehmann@kit.edu

Lösung 1 (6 Punkte)

1. Physikalische Repräsentation

2 P.

- Statisches RAM-Speicherelement: Gespeicherter Wert wird als Zustand eines Flipflop repräsentiert, d.h. als momentaner Schaltzustand der beteiligten Transistoren
- Dynamisches RAM-Speicherelement: Gespeicherter Wert wird als Ladungszustand eines Kondensators repräsentiert
- 2. Zugriffszeit und Integrationsdichte

2 P.

- Statisches RAM-Speicherelement: Geringere Zugriffszeit und geringere Integrationsdichte
- Dynamisches RAM-Speicherelement: Höhere Zugriffszeit und höhere Integrationsdichte
- 3. Verwendete Speicherelemente

2 P.

- Statisches RAM-Speicherelement: Registersatz der CPU, L1-Cache der CPU
- Dynamisches RAM-Speicherelement: Hauptspeicher des Rechners

2 P.

Lösung 2 (4 Punkte)

1. Aufbau einer statischen CMOS-RAM-Zelle:



2. Aufbau einer dynamischen CMOS-Speicherzelle:



2 P.

Lösung 3 (6 Punkte)

1. Zugriffszeit: Maximale Zeitdauer bis Daten nach Anlegen der Adresse zur Verfügung 2 P.

Zykluszeit: Minimale Zeitspanne die zwischen zwei aufeinanderfolgenden Speicheranfragen eingehalten werden muss.

 $\Rightarrow$  Zykluszeit  $\geq$  Zugriffszeit.

In der Praxis ist die Zykluszeit meist größer, da der Speicher nach einem Zugriff und vor einer neuen Anfrage eine "Erholungsphase" benötigt.

2 P. 2. Beim Auffrischen wird der Inhalt einer Zeile des Speichers ausgelesen und danach neu in die selbe Zeile zurückgeschrieben.

Notwendigkeit des Auffrischens: Der Kondensator eines DRAM-Speicherelements verliert durch Leckströme über die Zeit Ladung. Das periodische Auffrischen sorgt alle paar Millisekunden für die Erhaltung der gespeicherten Ladung. Sonst würde mit Verlust der Ladung auch der Speicherinhalt verloren gehen.

3. 2 P.



SA: Spalten-Adresse

4

Lösung 4 (8 Punkte)

- 1. Speicherelement mit der Adresse  $AFFE_{16}$ Zeilennummer  $FE_{16} = 254_{10}$  Spaltennummer  $AF_{16} = 175_{10}$
- 2. i.) Organisation des RAM-Speichers:



ii.) Quadratischer Silizium-Chip, deshalb ist es zweckmäßig z=s=6 zu wählen. Damit ergibt sich für die Anzahl der Wortleitungen/Bitleitungen:

$$Z = 2^z = 2^6 = 64$$
  $S = 2^s = 2^6 = 64$ 

iii.) 
$$z = s = 6$$

Lösung 5 (7 Punkte)

- 1.  $512 \times 8$ -Organisation: 512 Speicherstellen mit 8-Bit Wörter  $\Rightarrow$  512 Stellen müssen adressiert werden. Dazu sind 9 Adressleitungen erforderlich.
- 2. Es sind 8 RAM-Bausteine der Organisation 8k×2 notwendig, um einen Speicher mit einer Kapazität von 16k Wörter und einer Wortbreite von 8 Bit zu realisieren.
- 3. ROM-Baustein der Speicherkapazität von 8192 Bits und 9 Adressleitungen  $\Rightarrow 2^9 = 512$ , somit können 512 Zellen adressiert werden  $\Rightarrow \frac{8192}{512} = 16$ , es handelt sich somit um eine  $512 \times 16$ -Organisation

Anordnung der Chips: 8 Chips pro Zeile

- 5. 10 Chips mit je  $4K \times 4$  Bit  $\Rightarrow$  Speicher der Organisationsform:  $8K \times 20$  Bit (5 Chips pro Zeile; 2 Zeilen). Das 20. Bit bleibt unbenutzt.
  - 3 Chips der Organisation  $8K \times 1$  Bit und 8 Chips der Organisation  $4K \times 4$  Bit realisieren exakt den geforderten Speicher, aber mit einem Chip mehr.