

# فاز اول پروژه:

در این مرحله از پروژه میبایست در محیط شماتیک نرمافزار Quartus، پردازندهای با مشخصات زیر را پیاده سازی کنید.

## • فرمت و مجموعه دستورالعملهای محاسباتی و منطقی:

| Opcode            | Destination I     | Reg Sou  | rce Reg 1                                               | Source Reg 2                                                 | S/R Amount      | Reser | rved  |  |  |  |  |  |  |  |  |  |  |
|-------------------|-------------------|----------|---------------------------------------------------------|--------------------------------------------------------------|-----------------|-------|-------|--|--|--|--|--|--|--|--|--|--|
| 31 30 29 28 27 26 | 25   24   23   22 | 21 20 19 | 18 17 16                                                | 15 14 13 12 11                                               | 10 9 8 7 6      | 5 4 3 | 2 1 0 |  |  |  |  |  |  |  |  |  |  |
| Оро               | code              | Instruct | tion                                                    | Description                                                  |                 |       |       |  |  |  |  |  |  |  |  |  |  |
| 000               | 001               | ADD      | )                                                       | DST ← SRC1 + SRC2                                            |                 |       |       |  |  |  |  |  |  |  |  |  |  |
| 000               | 010               | SUB      |                                                         | $DST \leftarrow S$                                           | RC1 – SRC2      |       |       |  |  |  |  |  |  |  |  |  |  |
| 000               | 011               | MUI      |                                                         | DST ← SRC1 × SRC2                                            |                 |       |       |  |  |  |  |  |  |  |  |  |  |
| 000               | 100               | DIV      |                                                         | DST ← SRC1 ÷ SRC2                                            |                 |       |       |  |  |  |  |  |  |  |  |  |  |
| 000               | 101               | MOI      | )                                                       | DST ← SRC1 % SRC2                                            |                 |       |       |  |  |  |  |  |  |  |  |  |  |
| 000               | 110               | MAX      | $MAX \qquad \qquad DST \longleftarrow MAX (SRC1, SRC2)$ |                                                              |                 |       |       |  |  |  |  |  |  |  |  |  |  |
| 000               | 111               | MIN      |                                                         | DST ← MIN (SRC1, SRC2)                                       |                 |       |       |  |  |  |  |  |  |  |  |  |  |
| 001               | 000               | NOT      | − ~SRC1                                                 |                                                              |                 |       |       |  |  |  |  |  |  |  |  |  |  |
| 001               | 001               | NAN      | D                                                       | DST ← SI                                                     | RC1 ~& SRC2     |       |       |  |  |  |  |  |  |  |  |  |  |
| 001               | 010               | XNO      | R                                                       | DST ← SI                                                     | RC1 ~^ SRC2     |       |       |  |  |  |  |  |  |  |  |  |  |
| 001               | 011               | SHL      | SHL DST ← SRC1 << S/R AMOUNT                            |                                                              |                 |       |       |  |  |  |  |  |  |  |  |  |  |
| 001               | 100               | SHR      | L                                                       | $DST \longleftarrow SRC1$                                    | >> S/R AMOUNT   |       |       |  |  |  |  |  |  |  |  |  |  |
| 001               | 101               | ROL      | , DS                                                    | ST ← ROTATE LEF                                              | T (SRC1, S/R AM | OUNT) |       |  |  |  |  |  |  |  |  |  |  |
| 001               | 110               | ROR      | MOUNT)                                                  | )                                                            |                 |       |       |  |  |  |  |  |  |  |  |  |  |
| 001               | 111               | SLT      |                                                         | SRC1 <sr< td=""><th>C2: DST = 1</th><td></td><td></td></sr<> | C2: DST = 1     |       |       |  |  |  |  |  |  |  |  |  |  |

## • فرمت و مجموعه **دستورالعملهای با عملوند صریح** (Immediate):

| Opcode                      | Destination Reg | Source Reg             | Immediate Data                                                      |
|-----------------------------|-----------------|------------------------|---------------------------------------------------------------------|
| 31   30   29   28   27   26 | 25 24 23 22 21  | 20   19   18   17   16 | 15   14   13   12   11   10   9   8   7   6   5   4   3   2   1   0 |
|                             | Opcode          | Instruction            | Description                                                         |
|                             | 010000          | LDI                    | $DST[15:0] \leftarrow IMM$                                          |
|                             | 010001          | LUI                    | $DST[31:16] \leftarrow IMM$                                         |
|                             | 010010          | ADDI                   | $DST \leftarrow SRC + SIGN EXTEND (IMM)$                            |
|                             | 010011          | SUBI                   | $DST \leftarrow SRC - SIGN EXTEND (IMM)$                            |
|                             | 010100          | MULI                   | $DST \leftarrow SRC \times SIGN EXTEND (IMM)$                       |
|                             | 010101          | DIVI                   | DST ← SRC ÷ SIGN EXTEND (IMM)                                       |
|                             | 010110          | NANDI                  | DST ← SRC ~& SIGN EXTEND (IMM)                                      |
|                             | 010111          | XNORI                  | DST ← SRC ~^ SIGN EXTEND (IMM)                                      |
|                             |                 | •                      |                                                                     |

#### • فرمت و مجموعه دستورالعملهای دسترسی به حافظه:

|       | Op | pcode Value Reg (VR) Address Reg (AR) Offset |                                                 |    |     |    |    |    |    |    |    |    |    |                                            |       |      |       |               |       |       |     |      |                 |          |     |     |   |   |     |  |
|-------|----|----------------------------------------------|-------------------------------------------------|----|-----|----|----|----|----|----|----|----|----|--------------------------------------------|-------|------|-------|---------------|-------|-------|-----|------|-----------------|----------|-----|-----|---|---|-----|--|
| 31 30 | 29 | 28                                           | 27                                              | 26 | 25  | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16                                         | 15    | 14   | 13    | 12            | 11    | 10    | 9   | 8    | 7               | 6        | 5   | 4   | 3 | 2 | 1 0 |  |
|       |    | Opcode Instruction                           |                                                 |    |     |    |    |    |    |    |    |    |    |                                            |       |      |       | $\mathcal{L}$ | )esci | ripti | on  |      |                 |          |     |     |   |   |     |  |
|       |    |                                              | 011000 LW VR ← MEM [\$AR+ SIGN EXTEND (Offset)] |    |     |    |    |    |    |    |    |    |    |                                            |       | )]   |       |               |       |       |     |      |                 |          |     |     |   |   |     |  |
|       |    |                                              |                                                 | 01 | 100 | 1  |    |    |    |    | SW | -  |    | MEM [\$AR+ SIGN EXTEND (Offset)] ← VR      |       |      |       |               |       |       |     |      |                 |          |     |     |   |   |     |  |
|       |    |                                              |                                                 | 01 | 101 | 0  |    |    |    |    | LB |    |    | VR[7:0] ← MEM [\$AR+ SIGN EXTEND (Offset)] |       |      |       |               |       |       |     |      |                 |          |     |     |   |   |     |  |
|       |    |                                              |                                                 | 01 | 101 | 1  |    |    |    |    | SB |    |    | ME                                         | M [\$ | SAR- | - SIC | GN E          | XTE   | END   | (Of | fset | t)] <b>&lt;</b> | <u> </u> | VR[ | 7:0 | ] |   |     |  |

## • فرمت و مجموعه دستورالعملهای پرش و توقف:

|    |                                | Opo                                        | ode |     |      |    | I  | Reg | 1  |    |    | F  | Reg 2                        |                                                      | Address |    |    |  |    |    |    | Address                  |     |   |   |   |   |   |   |  |   |   |   |   |   |
|----|--------------------------------|--------------------------------------------|-----|-----|------|----|----|-----|----|----|----|----|------------------------------|------------------------------------------------------|---------|----|----|--|----|----|----|--------------------------|-----|---|---|---|---|---|---|--|---|---|---|---|---|
| 31 | 30                             | 29                                         | 28  | 27  | 26   | 25 | 24 | 23  | 22 | 21 | 20 | 19 | 18                           | .7                                                   | 16      | 15 | 14 |  | 13 | 12 | 1  | 11                       | 10  |   | 9 | 8 | 7 | 6 | 5 |  | 4 | 3 | 2 | 1 | 0 |
|    | Opcode Instruction Description |                                            |     |     |      |    |    |     |    |    |    |    |                              |                                                      |         |    |    |  |    |    |    |                          |     |   |   |   |   |   |   |  |   |   |   |   |   |
|    |                                | 011100 JMP PC ← PC[31:18]   Address   "00" |     |     |      |    |    |     |    |    |    |    |                              |                                                      |         |    |    |  |    |    |    |                          |     |   |   |   |   |   |   |  |   |   |   |   |   |
|    |                                | 011101 JR $PC \leftarrow \$Reg1$           |     |     |      |    |    |     |    |    |    |    |                              |                                                      |         |    |    |  |    |    |    |                          |     |   |   |   |   |   |   |  |   |   |   |   |   |
|    |                                |                                            |     | 01  | 1110 |    |    |     |    | B  | EQ |    | REG1 == REG2: PC ← PC + SIGN |                                                      |         |    |    |  |    |    |    | EXTEND ( Address   "00") |     |   |   |   |   |   |   |  |   |   |   |   |   |
|    | 011111                         |                                            |     |     |      |    |    |     |    | В  | LT |    | RI                           | REG1 < REG2: PC ← PC + SIGN EXTEND ( Address   "00") |         |    |    |  |    |    |    |                          |     |   |   |   |   |   |   |  |   |   |   |   |   |
|    |                                |                                            |     | 000 | 0000 |    |    |     |    | Н  | LT |    |                              |                                                      |         |    |    |  |    |    | ST | ГΟ                       | P P | C |   |   |   |   |   |  |   |   |   |   |   |

### توضيحات:

- طول کلمه در این معماری ۳۲ بیت است.
  - تعداد ثباتهای عمومی ۳۲ است.
- کوچکترین واحد دسترسی به حافظه بایت بوده و فضای آدرس دهی از صفر تا ۱-۲۳۲ است. اما می توانید برای تست و سنتز مدار خود در Quartus، سایز حافظه را کوچکتر در نظر بگیرید.
  - دستورالعملها به صورت خط لوله اجرا می شوند.
  - نمایش اعداد در این معماری به صورت مکمل ۲ است.
  - برای طراحی هر یک از اجزاء مورد نیاز می توانید در صورت نیاز از بلوکهای اساسی در قسمت Wizard استفاده کنید.
- تمام ثباتها (اعم از PC، PC) و ...) میبایست یک درگاه ریست ناهمگام ٔ داشته باشند که به سیگنال ریست پردازنده متصل باشند (با یک شدن این سیگنال محتوای این ثباتها صفر می شود).
  - در دستورالعملهای BLT و SLT مقایسه مقدار دو ثبات به صورت بی علامت  $^{7}$  انجام می شود.
- در دستورات SB ،LB و LDI بخش های باقی مانده باید به صورت SIGN EXTEND پر شوند. اما در دستور LUI بخش کم ارزش که عمل لود در آن صورت نمی گیرد، باید بدون تغییر باقی بماند.
- نتیجه تابع mode که نشانگر باقی مانده تقسیم SRC1 بر SRC2 است، در مواردی که هر دو عدد منفی باشند، ممکن است منفی باشد. همچنین، در صورتی که دو عدد هم علامت نباشند، فرض کنید نتیجه تقسیم همواره منفی است در نتیجه، ممکن است باقی مانده منفی باشد.
- از دستور HLT برای اعلام پایان اجرای برنامه به پردازنده استفاده می شود. در نتیجه، با اجرای این دستور، نباید PC دیگر افزایش پیدا کند تا فراخوانی دستور بعدی از حافظه متوقف شود.
- برای طراحی ساده تر دستورات ضرب و تقسیم می توانید از مدار ترکیبی به جای ترتیبی استفاده کنید. در صورت تمایل به استفاده از مدار ترتیبی برای این دستورات می توانید درخت تقسیم کلاک را به گونه ای طراحی کنید که از ورود سیگنال کلاک به بقیه واحدها تا آماده نشدن نتیجه این دستورات، جلوگیری کنید.

<sup>2</sup> Asynchronous

<sup>&</sup>lt;sup>1</sup> Pipeline

<sup>&</sup>lt;sup>3</sup> Unsigned

- انواع مخاطراتی که ممکن است در پردازنده ی طراحی شده رخ دهد را گزارش کرده و برای رفع آنها در صورت نیاز ساختار پردازنده را تغییر دهید.
  - پردازندهی خود را توسط برنامهای که تمام دستورالعملهای نام برده در آن وجود داشته باشد، بیازمایید.
- پس از اطمینان از صحت اجرای تمامی دستورالعملها، کد ماشین محاسبه جمله nام دنباله فیبوناچی را داخل حافظه قرار
  دهید و نتیجه اجرای برنامه روی پردازنده و زمان اجرا بر اساس تعداد سیکل را گزارش کنید.
- حال فرض کنید یک حافظه نهان <sup>۵</sup> به اندازه ی ۴ کیلوبایت بین پردازنده و حافظه اصلی سیستم قرار گیرد. همچنین، فرض کنید پردازنده همواره دادهی مورد نیاز خود را از حافظه نهان می گیرد و در صورت فقدان داده در حافظه نهان، ابتدا بلوک حاوی داده موردنظر از حافظه ی اصلی به حافظه نهان آورده شده و سپس، داده از حافظه ی نهان به پردازنده تحویل داده می شود. لازم به ذکر است انتخاب تمامی پارامترهای طراحی حافظه ی نهان از جمله ساختار حافظه (نگاشت مستقیم، نگاشت انجمنی کامل یا نگاشت انجمنی مجموعهای)، اندازه ی بلوک، مکانیزم جایگزینی بلوکهای حافظه نهان و سیاست نوشتن اختیاری می باشد.
- پس از اطمینان از صحت اجرای تمامی دستورالعملها در پردازنده ی جدید، کد ماشین محاسبه جمله ۱/۱ منباله فیبوناچی
  را مجددا داخل حافظه قرار دهید و تعداد سیکل کاهش یافته در ساختار جدید را گزارش کنید.
  - استفاده از کد Verilog یا VHDL تنها برای طراحی واحدهای کنترلی مجاز می باشد.

## فاز دوم پروژه:

در این مرحله، میبایست از بین پروژههای الف تا د یکی را به دلخواه انتخاب کرده و کمک پردازنده ی متناظر با آن را در محیط شماتیک نرمافزار Quartus پیاده سازی کنید. سپس، باید پردازنده ی کمکی خود را به پردازنده ی اصلی که در فاز قبل طراحی کردهاید، متصل کنید تا پردازنده ی اصلی بتواند از این واحد برای اجرای دستورالعملهای کمکی استفاده کند. جزئیات طراحی کمک پردازنده، نحوه ی اتصال پردازندهها و طراحی ساختار دستورالعملها برای کمک پردازنده بر عهده دانشجویان است. توجه داشته باشید که ساختار دستورالعملهای کمک پردازنده باید مطابق با فرمت ساختار دستورالعملهای پردازنده ی اصلی باشد. همچنین، برای مدیریت ارتباط بین پردازنده ی اصلی و پردازنده ی کمکی می توانید به تعداد مورد نیاز، دستور به مجموعه

<sup>&</sup>lt;sup>4</sup> Hazard

<sup>&</sup>lt;sup>5</sup> Cache

دستورالعملهای پردازنده ی اصلی اضافه کنید. درنهایت، باید مشخص گردد که هر یک از عملیات خواسته شده در چند سیکل انجام می شود.

الف) کمک پردازنده برای محاسبات برداری: این کمک پردازنده باید قادر به انجام دستورالعملهای جمع، تفریق، ضرب نقطهای، ضرب عدد در بردار، تقسیم بردار بر عدد، نرمال کردن و محاسبهی اندازه روی بردارها به صورت predicate باشد (یعنی عملیات برداری روی زیرمجموعهای از عناصر بردار که توسط ماسک مشخص می شود انجام شود). همچنین، می توانید در صورت عملیات برداری روی زیرمجموعهای از عناصر بردار که توسط ماسک بردازنده در نظر بگیرید. کمک پردازنده باید بتواند یک نیاز دستورالعملهای دسترسی به حافظه، کنترلی و پرشی برای کمک پردازنده در نظر بگیرید. کمک پردازنده باید بتواند یک بردار را از حافظه خوانده و آن را در حافظه ذخیره نماید. پس از اتمام مراحل طراحی، کمک پردازنده ی خود را توسط برنامهای که تمام دستورالعملهای نام برده در آن وجود داشته باشد، بیازمایید. پس از اطمینان از صحت اجرای تمامی دستورالعملها، با predicate از تابع predicate و با استفاده از تابع عناصر صفر آنها را تبدیل به یک کرده و سپس دو ماتریس  $n \times n$  را از ورودی گرفته و با استفاده از تابع عناصر صفر آنها را تبدیل به یک کرده و سپس دو ماتریس را در هم ضرب کند.

ب) کمک پردازنده برای اعداد مختلط: این کمک پردازنده باید قادر به انجام دستورات جمع، تفریق، ضرب، تقسیم، مقایسه، معکوس، مزدوج و تبدیل نمایش قطبی به نمایی و یا بالعکس روی اعداد مختلط باشد. همچنین، می توانید در صورت نیاز دستورالعملهای دسترسی به حافظه، کنترلی و پرشی برای کمک پردازنده در نظر بگیرید. کمک پردازنده باید بتواند یک عدد مختلط را به هر یک از دو فرمت قطبی و یا نمایی از حافظه خوانده و آن را در حافظه ذخیره نماید. پس از اتمام مراحل طراحی، کمک پردازندهی خود را توسط برنامهای که تمام دستورالعملهای نام برده در آن وجود داشته باشد، بیازمایید. پس از اطمینان از صحت اجرای تمامی دستورالعملها، با استفاده از دستورات اسمبلی برنامهای بنویسید که در آن دو عدد مختلط به فرمت قطبی را از ورودی گرفته و مزدوج حاصل تقسیم را به فرمت نمایی ذخیره کند.

ج) کمک پردازنده برای اعداد ممیز شناور: این کمک پردازنده باید قادر به انجام دستورات جمع، تفریق، ضرب، تقسیم، مقایسه، معکوس و گرد کردن (به نزدیکترین عدد صحیح) روی اعداد ممیز شناور با دقت ساده ۲۶ براساس استاندارد ۲۶۹-IEEE باشد. همچنین، می توانید در صورت نیاز دستورالعملهای دسترسی به حافظه، کنترلی و پرشی برای کمک پردازنده در نظر

\_

<sup>6</sup> Mask

<sup>&</sup>lt;sup>7</sup> Single Precision

بگیرید. همانند موارد استثناء در نظر گرفته شده در استاندارد IEEE <sup>^</sup>، برای هر یک از موارد زیر باید در خروجی سیگنالی وجود داشته باشد که آن ها را گزارش کند. این موارد عبارتند از:

- Division by zero •
- QNaN (quiet not a number) •
- SNaN (signaling not a number)
  - Inexact •
  - Underflow •
  - Overflow •

پردازنده باید بتواند یک عدد ممیز شناور را از حافظه خوانده و آن را در حافظه ذخیره نماید. پس از اتمام مراحل طراحی، کمک پردازنده ی خود را توسط برنامهای که تمام دستورالعملهای نام برده در آن وجود داشته باشد، بیازمایید. پس از اطمینان از صحت اجرای تمامی دستورالعملها، با استفاده از دستورات اسمبلی برنامهای بنویسید که در آن دو عدد ممیز شناور را از ورودی گرفته، عدد بزرگتر را بر عدد کوچکتر تقسیم کرده و نتیجهی گرد شده را ذخیره کند.

د) کمک پردازنده برای چند جملهایها: این کمک پردازنده باید قادر به انجام دستورات جمع، تفریق، ضرب، تقسیم، مشتق و محاسبهی مقدار در یک نقطه روی چند جملهایها باشد. همچنین، می توانید در صورت نیاز دستورالعملهای دسترسی به حافظه، کنترلی و پرشی برای کمک پردازنده در نظر بگیرید. پردازنده باید بتواند یک چند جملهای را از حافظه خوانده و آن را در حافظه ذخیره نماید. پس از اتمام مراحل طراحی، کمک پردازندهی خود را توسط برنامهای که تمام دستورالعملهای نام برده در آن وجود داشته باشد، بیازمایید. پس از اتمام مراحل طراحی، با استفاده از دستورات اسمبلی برنامهای بنویسید که در آن یک چند جملهای از ورودی گرفته و ریشهی آن را با استفاده از روش نیوتن-رافسون محاسبه و ذخیره کند.

در صورت تشخیص تقلب، نمره صفر برای تقلب دهنده و گیرنده لحاظ خواهد شد. این پروژه را در قالب گروههای ۴ نفره می توانید انجام دهید.

<sup>&</sup>lt;sup>8</sup> IEEE Standard for Floating-Point Arithmetic," in *IEEE Std 754-2008*, vol., no., pp.1-70, 29 Aug. 2008, doi: 10.1109/IEEESTD.2008.4610935.