# Logic Design Lab Report: Week 9

2017-18538 황선영

### 1. Introduction

이번 lab 에서는 8-bit universal shift register 를 verilog 를 이용하여 implement 하고 simulate 했다.

# 2. Implementation

verilog 를 통하여 구현한다.

### 3. Result

아래의 표를 참고하여 code 를 작성하였다.

## Asynchronous CLRb

| CLRb | MODE |    | 2832 | SER | IAL | PARALLEL |    |    |    |    |    |    |    |         | PARALLEL |         |         |         |         |         |         |               |
|------|------|----|------|-----|-----|----------|----|----|----|----|----|----|----|---------|----------|---------|---------|---------|---------|---------|---------|---------------|
|      | S1   | 50 | CLK  | SDL | SDR | D7       | D6 | D5 | D4 | D3 | D2 | D1 | DO | Q7(t+1) | Q6(t+1)  | Q5(t+1) | Q4(t+1) | Q3(t+1) | Q2(t+1) | Q1(t+1) | Q0(t+1) |               |
| 0    | X    | X  | X    | X   | Х   | X        | X  | X  | X  | Х  | X  | X  | X  | 0       | 0        | 0       | 0       | 0       | 0       | 0       | 0       | CLEAR         |
| 1    | Х    | X  | *    | X   | Х   | Х        | X  | X  | X  | X  | Х  | X  | X  | Q7(t)   | Q6(t)    | Q5(t)   | Q4(t)   | Q3(t)   | Q2(t)   | Q1(t)   | Q0(t)   | NO CHANGE     |
| 1    | 1    | 1  | 1    | Х   | Х   | d7       | d6 | d5 | d4 | d3 | d2 | d1 | d0 | d7      | d6       | d5      | d4      | d3      | d2      | d1      | d0      | PARALLEL LOAD |
| 1    | 1    | 0  | †    | 0   | X   | X        | X  | X  | X  | X  | X  | X  | X  | Q6(t)   | Q5(t)    | Q4(t)   | Q3(t)   | Q2(t)   | Q1(t)   | Q0(t)   | 0       | SHIFT LEFT    |
| 1    | 1    | 0  | Ť    | 1   | X   | X        | X  | X  | X  | X  | X  | X  | X  | Q6(t)   | Q5(t)    | Q4(t)   | Q3(t)   | Q2(t)   | Q1(t)   | Q0(t)   | 1       |               |
| 1    | 0    | 1  | †    | X   | 0   | X        | X  | X  | X  | Х  | X  | X  | X  | 0       | Q7(t)    | Q6(t)   | Q5(t)   | Q4(t)   | Q3(t)   | Q2(t)   | Q1(t)   | SHIFT RIGHT   |
| 1    | 0    | 1  | †    | X   | 1   | X        | X  | X  | X  | X  | X  | X  | X  | 1       | Q7(t)    | Q6(t)   | Q5(t)   | Q4(t)   | Q3(t)   | Q2(t)   | Q1(t)   |               |
| 1    | 0    | 0  | †    | Х   | X   | X        | X  | X  | X  | Х  | X  | X  | X  | Q7(t)   | Q6(t)    | Q5(t)   | Q4(t)   | Q3(t)   | Q2(t)   | Q1(t)   | Q0(t)   | HOLD          |









#### 4. Conclusion / Discussion

Verilog 를 이용하여 CLK 가 비동기화된 8-bit universal shift register 를 구현할 수 있었다.