# چکیده:

در این پروژه می خواهیم فیلتر FIR را با الگوریتم های مختلفی بسازیم و کار با Matlab HDL یاد بگیریم

### مفدمه:

در این پروژه از Matlab HDL Coder و Modelsim استفاده شده است که ما ابتدا فیلتری را به صورت دستی با زبان Verilog ساختیم سپس همان فیلتر را با Matlab ساختیم و کد Verilog را با ان تولید کردیم این کار را یک بار با الگریتم CSD و یک بار به صورت DA ساخته ایم

# ابزار ها:

در اين پروژه از Modelsim و Matlab و Quartes استفاده شده است و مدل FPGA را Cyclone II انتخاب كرده ايم

### قسمت1:

1) ابتدا فیلتر FIR را که در زیر نیز امده است به صورت دستی نوشته ایم. در این فیلتر ضرایب 480و-320و 31 است که انها را به صورت CSD در نظر گرفته ایم

```
fo filo (
                                       always @(posedge clk, posedge rst) begin
   .A(X),
                                        if(rst)
   .Out (f00)
                                          regEn = 0;
 fl fill (
                                        else
   .A(reglO),
                                          regEn = 1;
   .Out (f10)
 f2 fil2 (
   .A(reg20),
                                       regl6 Rl (
   .Out (f20)
                                        .clk(clk),
                                        .rst(rst),
adder Addl (
                                        .regEn(regEn),
   .A(f00),
   .B(flO),
                                        .regIn(X),
   .Out (A10)
                                         .regOut (reg10)
) =
adder A2dd(
   .A(A10),
                                       reg16 R2 (
   .B(f20),
                                         .clk(clk),
   .Out (A20)
                                         .rst(rst),
                                        .regEn(regEn),
assign Out = A2O;
                                        .regIn(regl0),
                                         .regOut (reg20)
endmodule
```

کد کامل در فایل قرار دهده شده است و ضرایب به صورت CSD هستند

2) در این قسمت فیلتر را به کمک بخش Simulink Matlab و با استفاده از بلاک Gain ساخته ایم و ضرایب هم چنان به صورت CSD هستند



همان طور که در شکل مشخص است از بلاک های Gain , Sum , Delay استفاده شده است سپس به کمک Matlab یک Subsystem از شکل ساخته و برای سیستم مورد نظر کد Verilog و Testbench انرا ساخته ایم که کد ها در فایل موجود اند

در این قسمت همتن فیلتر قسمت 2 را بجای استفاده از Gain از بلاک Shift استفاده می کنیم و دوباره مانند قبل کر
 Verilog و Testbench ان را می سازیم



كد ها در فايل اورده شده ان.

- 4) با استفاده از کد های Testbench تولید شده فیلتر های ساخته شده را امتحان می کنیم و می بینیم که درست کار می کنند
  - 5) حال كد هاى Verilog را به Quartes برده و انها را synthesis مى كنيم و داده هاى زير به دست مى ايند:

Handwrite\_FIR\_CSD© Total Logic Elements: 135, Total Registers: 33; Matlab\_Gain\_FIR© Total Logic Elements: 208, Total Registers: 102; Matlab\_Shift\_FIR© Total Logic Elements: 133, Total Registers: 32;

6) تفاوت کد های Gain, Shift در ان است که در Gain کد تولید شده به ازای هر Gain Block یک رجیستر استفاده شده و تمام مقادیر ثابت ان رجیستر شده اند ولی در Shift این مقادیر با استفاده از Assign بدست امده ان و دیگر رجیستر نیستند به امین دلیل تعداد رجیستر و LE کمتری استفاده شده است.



$$y[n] = x[n] * f[n] = \sum_{k=0}^{L-1} f[k]x[n-k]$$

### قسمت2:

1) در این قسمت فیلتر FIR را به صورت دستی با کد Verilog و با الگوریتم DA ساخته ایم که در ان از LUT استفاده شده است و ضراب ان 3,12,12,3 هستند

```
else begin
                                                             assign table in[0] = x0[0];
                                                             assign table_in[1] = x1[0];
p <= (p >> 1) + (table out << 2); // p/2+table*4
                                                             assign table in[2] = x2[0];
x0[0] \leftarrow x0[1];
                                                             assign table in[3] = x3[0];
x0[1] \leftarrow x0[2];
                                                             always @(posedge clk or posedge reset)
x0[2] \leftarrow x0[3];
                                                             begin : DA //---> DA in behavioral style
x1[0] \leftarrow x1[1];
                                                             parameter s0=0, s1=1;
x1[1] \leftarrow x1[2];
                                                            reg [0:0] state;
x1[2] \leftarrow x1[3];
                                                            reg [2:0] count; // Counts the shifts
x2[0] \leftarrow x2[1];
                                                             if (reset) // Asynchronous reset
x2[1] \leftarrow x2[2];
                                                            state <= s0:
x2[2] \leftarrow x2[3];
                                                             else
                                                            case (state)
count = count + 1;
                                                            s0 : begin // Initialization
                                                             state <= sl;
state <= sl;
                                                             count = 0;
end
                                                             p <= 0;
                                                            x0 <= x in0;
end
                                                             xl <= x inl;
endcase
                                                             x2 <= x in2;
                                                             x3 <= x in3;
end
case3 LC Table0( .table in(table_in), .table_out(table_out)); s1 : begin // Processing step
                                                            if (count == 4) begin // Is sum of product done?
assign lut = table out; // Provide test signal
                                                             y <= p; // Output of result to y and
endmodule
                                                             state <= s0; // start next sum of product</pre>
```

و LUT ان به شکل زیر است:

```
module case3 (input [3:0] table_in,
output reg [3:0] table_out);
// This is the DA CASE table for the 4 coefficients: 3, 12, 12, 3
always @(table_in)
begin
case (table in)
0 : table_out = 0;
1 : table_out = 3;
2 : table_out = 12;
3 : table_out = 15;
4 : table_out = 12;
5 : table_out = 15;
6 : table_out = 24;
  : table_out = 27;
8 : table_out = 3;
9 : table_out = 6;
10: table_out = 15;
11: table_out = 18;
12: table_out = 15;
13: table_out = 18;
14: table_out = 27;
15: table_out = 30;
default : ;
endcase
end
endmodule
```

سپس این کد را به Quartes برده و داده های زیر را می گیریم: Handwrite\_FIR\_DA© Total Logic Elements: 39, Total Registers: 31;



2) در این قسمت همان کد قبلی را با BCF=2 به معنی اینکه 2بیت از ورودی وارد LUT می شود را می نویسیم کد ان در فایل موجود است

سپس کد را به Quartes می بریم و داریم:

Matlab\_Gain\_FIR<sup>©</sup> Total Logic Elements: 39, Total Registers: 31;



ACTIVATE VVIII OWS Go to Sottings to activate Window

3) در این قسمت فیلتر را بدون LUT می سازیم و به جای نا از یک MUX استفاده می کنیم که تغریبا همان RTL مربوط به LUT است

```
output reg [3:0] Out);

// This is the DA CASE table for the 4 coefficients: 3, 12, 12, 3

// MUX with 4 Select bit
always @(Select)
begin
begin
case (Select)
0 : Out = 0;
1 : Out = 3;
2 : Out = 12;
3 : Out = 15;
4 : Out = 12;
5 : Out = 15;
6 : Out = 24;
7 : Out = 27;
8 : Out = 3;
9 : Out = 6;
10: Out = 15;
11: Out = 18;
12: Out = 15;
13: Out = 18:
14: Out = 27;
15: Out = 30;
default : ;
endcase
end
endmodule
```

اینجا همانند قبا فیلتر را ساخته ایم ولی به جای LUT از MUX با 4 بیت Select استفاده کرده ایم. کد را به Quartes برده و داریم:

Handwrite\_FIR\_DA\_No LUT<sup>©</sup> Total Logic Elements: 39, Total Registers: 31;



4) در این قسمت فیلتر را با استفاده از Matlab و HDL Code می خواهیم به صورت DA بسازیم برای این کار از Block در استفاده کرده و در قسمت Properties ان را به صورت DA انتخاب می کنیم و کد Verilog و Testbench ان را ما سازیم



سپس کد را به Quartes برده و داریم:

Matlab\_FIR\_DA <sup>©</sup> Total Logic Elements: 178, Total Registers: 143;



5) برای مقایسه این روش ها داریم:

Logic elements: HDL Code > No LUT > BCF=1 > BCF=2

Registers: HDL Code > No LUT > BCF=1 > BCF=2

دلیل آن این است که در LUT BCF=2 ها 8 بیتی است و به تعدهد کمتری رجیستر نیاز دارید و در No LUT که از MUX استفاده شده چون LUT ندارد و RTL است تعداد بیشتر دارد و در نهایت HDL Code بیشترین است