#### CAPITOLO 2

### **CORRELATORI**

#### 2.1. GENERALITA

I correlatori sono dispositivi hardware o software in grado di elaborare le grandezze f(t) funzioni del tempo, già menzionate, per trarne le funzioni di correlazione rispettivamente C(r) e C(r)x.

Le strutture dei correlatori sono diverse a seconda che si debbano trattare dei segnali del tipo f(t) o del tipo X(t) o f(t) trasformati in X(t).

In ogni caso tutti i correlatori sono forniti di due ingressi per i segnali da elaborare e di una uscita dalla quale si sviluppa la funzione di correlazione voluta; i correlatori possono indifferentemente calcolare sia la funzione di autocorrelazione che la funzione di correlazione incrociata dato che la diversità tra le due funzioni risiede soltanto nelle caratteristiche dei segnali applicati agli ingressi.

Si definiscono correlatori di tipo analogico quei dispositivi hardware o software che sono progettati per l'elaborazione diretta delle grandezze ( o funzioni del tempo) del tipo f(t).

Si definiscono correlatori di tipo digitale quei dispositvi hardware o software che sono progettati per l'elaborazione delle funzioni del tempo tipo X(t) o f(t) trasformate in X(t)

Le strutture elettriche dei due tipi di correlatori, analogici o digitali, sono completamente diverse, ma le informazioni fornite dalle due funzioni C(r) e C(r)x sono molto simili anche se i grafici che le rappresentano, a volte, mostrano significative differenze.

Il trattamento delle funzioni f(t), eseguito in un correlatore analogico, fornisce, rispetto ad un correlatore digitale che deve trattare le f(t) trasformate in X(t) dopo limitazione d'ampiezza, una maggiore immunità al disturbo che dovesse inquinare la f(t).

Dopo quanto detto potrebbe sembrare che la scelta tra le due solu-

zioni strutturali del correlatore, analogica o digitale, dovesse necessariamente propendere per la prima, ma ciò non è sempre conveniente.

Infatti se si deve realizzare un solo dispositivo di correlazione in grado di funzionare in un campo di segnali di ingresso per frequenze medio basse si può risolvere il problema sviluppando una struttura analogica ottimamente rispondente alle necessità del caso.

Se invece si devono realizzare numerosi dispositivi di correlazione, e vedremo più avanti che è questo un caso abbastanza frequente, il costo, l'ingombro e le limitazioni in frequenza della soluzione analogica suggeriscono senz'altro la scelta della soluzione digitale ,anche se un poco meno efficiente nel sopprimere le componenti del disturbo che inquinano i segnali.

I correlatori analogici sono in effetti costosi ed ingombranti in termini di hardware e richiedono accurate messe a punto; nelle versioni software richiedono complicate interfacce verso il calcolatore e lunghi tempi di macchina per l'elaborazione dei segnali di ingresso.

I correlatori digitali invece sono meno costosi, poco ingombranti e non necessitano di messe a punto particolari.

#### 2.2 STRUTTURA DEL CORRELATORE ANALOGICO.

Un correlatore analogico è costituito essenzialmente da tre unità così come è mostrato in figura 2.1.

Agli ingressi del correlatore sono applicate le grandezze f1(t) ed f2(t) nel caso di correlazione incrociata; o su entrambi gli ingressi la grandezza f(t) nel caso di autocorrelazione.



Figura 2.1 Schema a blocchi del correlatore analogico

L'unità (a) racchiude il dispositivo per il ritardo temporale del segnale f2(t); il ritardo r che viene introdotto è variabile a passi discreti dall'operatore che effettua la misura o da un sistema automatico all'uopo predisposto.

L'unità (b) costituisce il primo elemento di calcolo che esegue automaticamente il prodotto di f1(t), per f2(t) ritardata del tempo r.

L'unità (c) è l'elemento aritmetico che esegue le somme dei prodotti in uscita dal moltiplicatore.

L'insieme di queste tre unità risolve l'integrale :

$$C(r)1,2 = (1/To)$$
  $f1(t) \times f2(t+r) dt$ 

Infatti il significato dell'algoritmo ora indicato ci dice che la C(r)1,2 si ottiene eseguendo un numero infinito di prodotti seguito da un corrispondente numero di somme nell'intervallo di tempo To ; cioè:

$$f1(t0)xf2(t0+r)+f1(t1)xf2(t1+r)+f1(t2)xf2(t2+r) +.....$$

dove t0, t1, t2, ... rappresentano i successivi tempi incrementati di quantità infinitesime nell'arco di tempo To che definisce i limiti dell'integrale stesso; tutto ciò ripetuto per ogni passo discreto di r.

### 2.2.1 L'UNITÀ DI RITARDO ANALOGICA

L'unità di ritardo analogica per la variazione discreta del valore di r è costituita da un insieme di cellule a componenti passivi per le soluzioni hardware o da un blocco di memorie per le soluzioni software.

Descriveremo perciò in dettaglio soltanto le strutture hardware, dato che la gestione di un banco di memorie in un calcolatore è cosa ordinaria per chi lo usa normalmente (analizzeremo in un paragrafo separato i problemi connessi al software).

Le cellule di ritardo, le cui strutture elementari sono mostrate in figura 2.2, possono essere di due tipi; il tipo (a) detto a K costante e il tipo (b) detto ad m derivato.



Figura 2.2 Cellule elementari per catene di ritardo

Nella realizzazione dei correlatori si devono impiegare numerose cellule dei tipi indicati, collegate in serie, in modo da realizzare il massimo valore voluto del ritardo con la desiderata definizione di passo r tra un ritardo e il successivo.

Le cellule così impiegate, dette in catena di ritardo, sono mostrate, nel caso di K costante, in figura 2.3.

Questa struttura obbliga a raddoppiare il valore della capacità nei punti di connessione tra cellule contigue, ciò allo scopo di mantenere il corretto adattamento di impedenza tra i quadripoli in base alle caratteristiche calcolate.



Figura 2.3 Catena di ritardo a K costante

Il segnale f2(t), applicato tra i terminali (a) e (b) è disponibile alla presa 0, il segnale f2(t+r) è disponibile alla presa 1, il segnale f2(t+2r) è disponibile alla presa 2 e così via fino al massimo ritardo alla presa n in cui si ha il segnale f2(t+nr).

La scelta del tipo di cellula è dipendente dal tipo del segnale da applicare al correlatore; si possono impiegare cellule a K costante, che hanno una struttura semplice, quando il segnale stesso f(t) è ad una sola frequenza od è definito in una banda di frequenze molto stretta, dell'ordine del  $\pm$ 10% rispetto alla frequenza centrale F con la quale si impo-

sta il calcolo della cellula ; se invece il segnale è definito in una banda di frequenze molto ampia è consigliabile l'impiego delle cellule ad m derivato.

La ragione di ciò risiede nel fatto che le cellule a K costante producono un ritardo che è sensibilmente dipendente dalla frequenza di lavoro e quindi nel processo di correlazione si ritardano diversamente le frequenze applicate con conseguente distorsione delle C(r).

Le cellule ad m derivato possono avere invece una sensibile indipendenza del ritardo dalla frequenza di lavoro e perciò meglio si adattano ai casi in cui la banda delle frequenze applicate è molto ampia.

Per il calcolo degli elementi passivi che costituiscono le singole cellule di ritardo ci limiteremo a riportare alcune formule tra le più comuni, rimandando il lettore interessato a tutta la teoria sull'argomento al testo di G. Potier citato nel Rif.bibliografico n.6.

## 2.2.1.1. Esempio di calcolo di una catena di ritardo analogica a K costante.

Per il calcolo della catena assumiamo i seguenti dati:

Ritardo totale dalla catena nr = 500 microsecondi

Ritardo elementare per una cellula r = 20 microsecondi

Frequenza centrale della banda di lavoro F = 9500 Hz

Banda di lavoro F1=9000 Hz; F2=10500 Hz (inferiore al 10% di F)

Resistenza di chiusura della catena R = 1000 ohm

Lo schema della cellula è riportato nella seguente figura 2.4.



Figura 2.4 Cellula di ritardo a K costante I valori dei componenti si calcolano secondo le seguenti formule:

C = ro/(2 Zo) L = ro Zo

dove ro = 1/( 3.1416 Fc) Zo = R 
$$\sqrt{1 - (F/Fc)^2}$$

in cui Fc =  $\frac{F}{Sen(3.1416 \text{ r F})}$  2.1)

In base alle 2.1) e ai dati assunti calcoliamo gli elementi della catena di ritardo:

Fc = 
$$\frac{9500 \text{ Hz}}{\text{Sen}(3.1416 \text{ x } 20 \text{ x } 10^{-6} \text{ x } 9500 \text{ Hz})} = 16901.4 \text{ Hz}$$

Zo = 1000 ohm x 
$$\sqrt{1 - (\frac{9500 \text{ Hz}}{16901.4 \text{ Hz}})^2} = 827 \text{ ohm}$$

$$ro = \frac{1}{3.1416 \text{ x } 16901.4 \text{ Hz}} = 18.83 \text{ microsecondi}$$

$$C = ro/(2Zo) = \frac{18.83 \times 10^{-6}}{2 \times 827 \text{ ohm}} = 0.01138 \text{ microfarad}$$

$$L = ro \ x \ Zo = 18.83 \ x \ 10^{-6} \ x \ 827 \ ohm = 15.57 \ milliHenri$$

Dato che la catena prevede un ritardo totale di 500 microsecondi si dovranno impiegare 25 cellule collegate in serie con l'accortezza di raddoppiare il valore di C calcolato nel punto di connessione tra una cellula e la successiva, così come indicato in figura 2.5



C= 11380 pF 2C= 22760 pF L= 15,57 mH R= 1000 ohm

Figura 2.5 Catena di ritardo a K costante dimensionata

Questo tipo di struttura per funzionare correttamente deve ricevere il segnale f2(t) tra i punti (a) e (b), tramite un generatore di tensione (amplificatore operazionale) che abbia una impedenza d'uscita inferiore di almeno 1/100 del valore di R.

Per questa configurazione della catena di ritardo si deve osservare che l'ampiezza della f2(t) nelle prese intermedie è 1/2 dell'ampiezza d'ingresso e di ciò si deve tenere conto nella impostazione completa del correlatore.

## 2.2.1.2 Esempio di calcolo di una catena di ritardo analogica ad m derivato

Per la realizzazione di questo tipo di catena è necessario disporre oltre alle cellule di ritardo di due cellule speciali di terminazione della catena (LS;CI) così come indicato in figura 2.6.



Figura 2.6 Catena di ritardo ad m derivato

Le formule che definiscono i componenti e le caratteristiche della catena sono le seguenti :

$$CI = \frac{1 - 0.64^2}{2 \times 0.64} CK$$
 2.2)

$$CD = \frac{CO}{1.62562}$$

$$CT = \frac{0.64 \times CK}{2} + \frac{CD}{2}$$

$$CC = CO \times \frac{0.62562}{1.62562}$$

$$LS = \frac{0.64 \text{ x LK}}{2}$$

$$LO = r \times R$$

( LO è l'induttanza globale della bobina che ha una presa al centro collegata a CC )

Sfas.Cell. = 2 Arctang 
$$\frac{1.275}{\sqrt{\frac{1.275}{3.1416 \text{ x r x FL}}}}^2 - 1$$

FC = 
$$\frac{1.275}{3.1416 \text{ x r}}$$
  
dove CK =  $\frac{r}{1.275 \text{ x R}}$ ; CO = r/R; LK =  $\frac{R \text{ x r}}{1.275}$ 

in cui r è il ritardo voluto ,R è la resistenza di chiusura stabilita per la catena e FL è la massima frequenza di lavoro.

Il calcolo della catena di ritardo ad m derivato è facilmente eseguibile mediante l'impiego del seguente programma in BASIC che consente la determinazione dei diversi valori dei componenti partendo, per ovvia comodità, dal valore del tipo di capacità disponibile che più è impiegato nella catena stessa cioè CD.

```
10 REM Calcolo catene di rit. a m deriv. (partenza da CD disponibile)
20 REM ritardo in microsecondi r=T
30 INPUT "T in microsec."; T
40 INPUT "CD in pf"; CD
50 INPUT "FL (freq. di lavoro)"; FL
60 \text{ CO} = 1.62562 \cdot \text{CD}
70 \text{ R} = (\text{T} \cdot (10^- - 6)) / (\text{CO} \cdot 10^- - 12)
80 \text{ LO} = R * T * (10^-6)
90 CC= CO * (.62562/1.62562)
100 FC = 1.275/(3.14 * T * (10^-6))
110 \text{ LK} = R/(3.14 * FC)
120 \text{ CK} = 10^{12}/(3.14 * \text{FC} * \text{R})
130 \text{ LS} = .64 * \text{LK}/2
140^{\circ} \text{CI} = 2 * ((1-(.64^{\circ}2))/(4 * .64)) * \text{CK}
150 \text{ CP} = .64 \cdot \text{CK}/2
160 \text{ CT} = (\text{CD/2}) + \text{CP}
170 FA= 2 * (180/3.14) * ATN (1.275/(SQR((1.275 * 10 ^ 6/(3.14 * FL *
     T)) ^2-1)))
180 PRINT "R (ohm) = "; R
190 PRINT "LO (Henry) = "; LO
200 PRINT "LS (Henry)="; LS
210 PRINT "Cl (pf) ="; CI
220 PRINT "CC (pf)="; CC
230 PRINT "CT (pf) = "; CT
240 PRINT "Sfas.cel.a FL (gradi) = "; FA
250 PRINT " FC (Hz) = "; FC
```

Un primo esempio numerico chiarirà il procedimento : Sia da dimensionare una catena di ritardo ad m derivato avente le seguenti caratteristiche ;

```
[ ] Ritardo richiesto per cellula: r = 5 microsecondi
[ ] Capacità disponibile CD = 7500 pf
[ ] Frequenza più elevata della banda di lavoro FL = 25000 Hz.
L'esecuzione del programma ci dà:
RUN
```

```
T in microsec.? 5
CD in p f ? 7500
FL (freq. di lavoro)? 25000
R(ohm) = 410.0999
LO(Henry) = 2.050499E-03
LS(Henry)=5.146353E-04
CI(pf) = 4410.691
CC(pf) = 4692.15
CT (pf)=6809.991
Sfas.cel.a FL (gradi) = 44.85835
FC (Hz) = 81210.18
```

#### OK

Come si può vedere il calcolo fornisce, oltre ai valori dei componenti, anche i valori di Sfas.Cell. ed FC che sono necessari per la validazione di catena di ritardo:

Il primo valore indica l'entità dello sfasamento della singola cellula che, per sfruttare al meglio la costanza del ritardo al variare della frequenza, è necessario che sia inferiore o al massimo uguale a 45° alla più

elevata frequenza FL della banda di lavoro; ciò è verificato per il nostro esempio.

Il secondo valore FC=81210.18 Hz indica la frequenza di taglio di ciascuna cellula che deve essere almeno 1.54 volte il valore della frequenza massima a cui si vuol fare lavorare la cellula; in questo caso FC/FL = 3.25 e la condizione è ampiamente rispettata.

Un altro esempio numerico è utile per comprendere meglio come devono giocare le variabili per il calcolo di questo tipo di catena di ritardo:

Supponiamo che sia necessaria una catena di ritardo ad m derivato con le seguenti caratteristiche:

```
    [ ] Ritardo richiesto per cellula: r = 17 microsecondi
    [ ] Frequenza più elevata della banda di lavoro : FL= 15000 Hz
    [ ] Capacità disponibile ; CD = 5000 pf.
    l'esecuzione del programma ci da:
    RUN
```

T in microsec.? 17

CD in pf? 5000

FL(freq. di lavoro)? 15000

R(ohm) = 2091.51

LO(Henry) = 3.555567E-02

LS(Henry) = 8.923774E-03

CI(pf) = 2940.46

CC(pf) = 3128.1

CT(pf) = 4539.994

Sfas.cel.a FL (gradi) = 91.67837

FC(Hz) = 23885.35

Ok

Come si vede il calcolo indica che alla frequenza più elevata della banda di lavoro lo sfasamento per ciascuna cellula è di ben 91.67° che, essendo molto maggiore dei 45° stabiliti, ci dice che il ritardo della cellula a quella frequenza non è più indipendente dalla frequenza stessa.

Il valore di FC = 23885.35 invece, non essendo molto vicino a FL= 15000, è tale che FC/FL = 1.59, perciò la cellula può ancora lavorare a quella frequenza.

Naturalmente esiste una soluzione al problema della riduzione della variabilità di r con la frequenza, ricorrendo all'impiego di 2 cellule invece che di una per ottenere il ritardo di 17 microsecondi voluto; infatti con questa nuova impostazione si ha:

```
    [] Ritardo richiesto per cellula; r = 17/2 = 8.5 microsecondi
    [] Frequenza più elevata di lavoro; FL = 15000 Hz
    [] Capacità disponibile; CD = 5000 pf
    L'esecuzione del programma ci dà:
    RUN
```

```
T in microsec ? 8.5

CD in pf ? 5000

FL(freq. di lavoro)? 15000

R(ohm) = 1045.755

LO(Henry) = 8 888916E-03

LS(Henry) = 2.230944E-03

CI(pf) = 2940.46

CC(pf) = 3128.1

CT(pf) = 4539.994

Sfas.cel.a.FL (gradi) = 45.75128

FC(Hz) = 47770.7
```

Ok

Dove lo sfasamento per cellula ora è 45.75128° che si può ritenere un valore accettabile e il rapporto FC/FL è aumentato a 3.18.

Nelle catene ad m derivato strutturate come in figura 2.6 è necessario che il generatore di tensione (amplificatore operazionale) abbia una impedenza di circa 1/100 di R.

E' necessario, anche per questo tipo di catena, tenere presente che l'ampiezza delle f2(t) presente sulle varie prese è attenuata di 0.5 volte rispetto alla f2(t) di ingresso.

## 2.2.1.3 Osservazioni sulla costruzione delle catene di ritardo

Tre osservazioni importanti devono essere fatte sulla costruzione delle catene di ritardo:

- A) Le catene di ritardo, sia a K costante che ad m derivato, sono facilmente costruibili in laboratorio per una ampia gamma di frequenze; per realizzare però catene di ritardo per frequenze superiori a 100 KHz è richiesta molta esperienza, dato che i valori di L e C sono generalmente molto piccoli e diversi fattori ne possono alterare le grandezze, modificando completamente il regolare comportamento delle catene stesse.
- B) Per il regolare funzionamento delle catene di ritardo è indispensabile che i valori di L, C, R, siano molto precisi, entro +/- 1 % del valore nominale, per evitare l'insorgere di onde stazionarie lungo le catene, che provocano sia modificazioni di ampiezza del segnale sia alterazione dei ritardi calcolati.
- C) E' consigliabile non fare scorrere corrente continua attraverso le cellule delle catene di ritardo; qualora situazioni circuitali lo impongano è necessario verificare, in base alle caratteristiche degli induttori,

che l'entità della corrente continua non alteri il valore dell'induttanza stessa.

D) Le catene di ritardo, sia a K costante che ad m derivato, data lo loro struttura circuitale, si comportano come dei filtri passa basso che, dalla frequenza di taglio in poi, attenuano molto marcatamente i segnali applicati; infatti sono impiegate come elementi di ritardo soltanto per frequenze sensibilmente inferiori alla frequenza di taglio FC, non soltanto perchè in tali condizioni il ritardo stesso è poco influenzato dalla banda dei segnali, ma anche perchè diversamente non sarebbe accettabile la forte attenuazione da esse provocata.

E implicito perciò che le bande naturali dei segnali f(t) applicati alle catene di ritardo vengano automaticamente limitate dalla frequenza di taglio delle catene stesse.

Al di là cioè delle distorsioni delle C(r) dovute alla variabilità di r con la frequenza, non è possibile determinare i legami di interdipendenza tra le f(t) per valori della banda dei segnali che si avvicinano troppo alla frequenza di taglio di questi dispositivi.

#### 2.2.2 – L'UNITÀ DI MOLTIPLICAZIONE

L'unità di moltiplicazione può essere realizzata con diversi componenti in commercio se hardware e mediante normali routine di calcolo se software.

Prenderemo come esempio pratico di unità di moltiplicazione, che si presta facilmente ad essere poi montata su qualsiasi piastra a circuito stampato, il dispositivo MPY 634 BM della BURR-BROWN le cui caratteristiche principali sono qui di seguito riportate.

Il dispositivo garantisce una precisione di moltiplicazione dell'ordine del +/- 0,5% nei quattro quadranti e può lavorare fino a frequenze dell'ordine di 10 MHz.

Il moltiplicatore necessita di alimentazione stabilizzata di +/- 15 v e non richiede trimmer di pretaratura.

## 2.2.2.1 Dettagli circuitali del moltiplicatore

La configurazione circuitale che meglio si adatta ai nostri scopi è mostrata nella figura 2.7:



Figura 2.7 Moltiplicatore analogico





## **MPY634**

## Wide Bandwidth PRECISION ANALOG MULTIPLIER

#### **FEATURES**

- WIDE BANDWIDTH: 10MHz typ
- ±0.5% MAX FOUR-QUADRANT ERROR
- INTERNAL WIDE-BANDWIDTH OP AMP
- EASY TO USE
- LOW COST
- ENHANCED RELIABILITY SCREENING AVAILABLE

#### **APPLICATIONS**

- PRECISION ANALOG SIGNAL PROCESSING
- MODULATION AND DEMODULATION
- VOLTAGE-CONTROLLED AMPLIFIERS
- VIDEO SIGNAL PROCESSING
- VOLTAGE-CONTROLLED FILTERS AND OSCILLATORS

#### **DESCRIPTION**

The MPY634 is a wide bandwidth, high accuracy, four-quadrant analog multiplier. Its accurately laser-trimmed multiplier characteristics make it easy to use in a wide variety of applications with a minimum of external parts, often eliminating all external trimming. Its differential X, Y, and Z inputs allow configuration as a multiplier, squarer, divider, squarerooter, and other functions while maintaining high accuracy.

The wide bandwidth of this new design allows signal processing at I.F., R.F., and video frequencies. The internal output amplifier of the MPY634 reduces design complexity compared to other high frequency multipliers and balanced modulator circuits. It is capable of performing frequency mixing, balanced modulation, and demodulation with excellent carrier rejection.

An accurate internal voltage reference provides precise setting of the scale factor. The differential Z input allows user-selected scale factors from 0.1 to 10 using external feedback resistors.



International Airport Industrial Park - P.O. Box 11400 - Tucson, Arizona 85734 - Tel. (602) 746-1111 - Twx: 910-952-1111 - Cable: BBRCORP - Telex: 66-6491

## **SPECIFICATIONS**

ELECTRICAL At  $T_A = +25^{\circ}\text{C}$  and  $V_B = \pm 15\text{VDC}$  unless otherwise specified.

| MODEL                                                | M                 | PY634KP/ | KU   |              | MPY634A                                    | M                       |     | MPY634BI | M     | М   | PY634SM | <u> </u> | İ        |
|------------------------------------------------------|-------------------|----------|------|--------------|--------------------------------------------|-------------------------|-----|----------|-------|-----|---------|----------|----------|
|                                                      | MIN               | TYP      | MAX  | MIN          | TYP                                        | MAX                     | MIN | TYP      | MAX   | MIN | TYP     | MAX      | UNITS    |
| MULTIPLIER                                           |                   |          |      |              |                                            |                         |     |          |       |     |         |          |          |
| PERFORMANCE                                          |                   |          |      | /v           | ·<br>• · · · · · · · · · · · · · · · · · · | ١,                      |     |          |       |     |         |          |          |
| Transfer Function                                    |                   |          |      | (A1          | X2) (Y1 - '                                | 12)<br>+ Z <sub>2</sub> |     |          |       |     |         |          |          |
| Total Error <sup>m</sup>                             |                   |          |      | i            | 10V                                        |                         |     |          |       |     |         |          |          |
| $(-10V \le X, Y \le +10V)$                           |                   |          | ±2.0 |              |                                            | ±1.0                    |     |          | ±0.5  |     |         |          | %        |
| T <sub>A</sub> = min to max                          |                   | ±2.5     |      | l            | ±1.5                                       |                         |     | ±1.0     |       |     |         | ±2.0     | %        |
| Total Error vs Temperature                           |                   | ±0.03    |      |              | ±0.022                                     |                         |     | ±0.015   |       |     |         | ±0.02    | %/°C     |
| Scale Factor Error                                   |                   |          | 1    |              |                                            |                         | 1   |          |       |     |         |          |          |
| (SF = 10.000V Nominal) <sup>(2)</sup>                |                   | ±0 25    |      | Į.           | ±0.1                                       |                         |     |          |       |     | •       |          | %        |
| Temperature Coefficient of                           |                   |          |      | l            |                                            |                         |     |          |       |     |         |          |          |
| Scaling Voltage                                      |                   | ±0.02    |      | Ì            | ±0.01                                      | {                       | 1   | ±0.01    |       |     | •       |          | %/°C     |
| Supply Rejection (±15V ±1V)                          |                   | •        |      | į            | ±0.01                                      |                         |     | *        |       |     | *       |          | %        |
| Nonlinearity                                         |                   |          |      | i            |                                            |                         |     |          |       |     |         |          |          |
| X (X = 20Vp-p, Y = 10V)                              |                   | •        |      |              | ±0.4                                       | <b>[</b>                |     | 0.2      | ±0.3  |     | *       |          | %        |
| Y (Y = 20Vp-p, X = 10V)                              |                   | •        |      |              | ±0.01                                      |                         |     |          | ±0.1  |     | •       |          | %        |
| Feedthrough <sup>(3)</sup>                           |                   |          |      | l            |                                            |                         | ŀ   | 1 1      |       |     |         |          |          |
| X (Y Nulled, Y = 20V                                 |                   | 400      |      | l            | 100                                        |                         |     | 10.45    |       |     | _       |          |          |
| p-p, 50Hz)                                           |                   | ±0.3     |      | İ            | ±0.3                                       |                         |     | ±0.15    | ±0.3  |     | •       |          | %        |
| Y (X Nuiled, Y = 20V                                 |                   |          | 1    | l            | +0.04                                      |                         | 1   |          | أيمدا |     |         |          | ١        |
| p-p, 50Hz)<br>Both Inputs (500kHz, 1V rms)           |                   | •        |      | 1            | ±0.01                                      |                         | l   | 1        | ±0.1  |     | •       |          | %        |
| Unnulled                                             | 40(4)             | 50       |      | 45           | 55                                         |                         |     | 60       |       |     |         |          | dB       |
| Nulled                                               | 55 <sup>(4)</sup> | 60       |      | 55           | 65                                         |                         | 60  | 70       |       |     |         |          | dB       |
| Output Oiîset Voltage                                | 33                | ±50      | ±100 | 33           | ±5                                         | ±30                     | 00  | 😲        | ±15   | 1   | •       |          | mV       |
| Output Offset Voltage Drift                          |                   | + 50     | ±100 | ŀ            | ±200                                       | 130                     |     | ±100     | 1.3   |     |         | ±500     | μV/°C    |
|                                                      |                   |          |      | <del> </del> |                                            |                         |     | 2.100    |       |     |         | 1000     | μν, υ    |
| DYNAMICS                                             |                   | ł        |      | İ            | į.                                         |                         |     |          |       | l   |         |          | l        |
| Small Signal BW,                                     | 6141              |          | ]    |              |                                            |                         |     |          |       |     | ·       |          |          |
| (V <sub>OUT</sub> = 0.1V rms)                        | 6                 | •        |      | 8            | 10                                         |                         | •   |          |       | 6   | •       |          | MHz      |
| 1% Amplitude Error                                   |                   |          |      | l            |                                            |                         | l   |          |       | Ì   |         |          |          |
| (CLOAD = 1000pF)                                     |                   | l :      |      | l            | 100                                        |                         | l   | •        |       |     | •       |          | kHz      |
| Siew Rate (Vout = 20Vp-p)                            |                   |          |      | l            | 20                                         |                         |     |          |       |     | •       |          | V/μs     |
| Settling Time                                        |                   |          | 1    | İ            |                                            |                         | ŀ   |          |       |     |         |          |          |
| (to 1%, ΔV <sub>out</sub> = 20V)                     |                   |          |      | <b></b>      | 2                                          |                         |     |          |       |     | •       |          | μs       |
| NOISE                                                |                   |          | Ì    | i            | 1                                          |                         | 1   |          |       |     | }       |          | l        |
| Noise Spectral Density:                              |                   |          |      | 1            |                                            | ]                       | l   |          |       | İ   |         |          |          |
| SF = 10V                                             | ŀ                 | •        |      | 1            | 0.8                                        |                         | l   |          |       | i   | ٠       |          | μV/√H:   |
| Wideband Noise:                                      |                   | 1        |      | 1            |                                            | ļ.                      | ĺ   |          |       |     |         |          | ŀ        |
| f = 10Hz to 5MHz                                     |                   | *        | 1    | l            | 1                                          |                         | l   | •        |       |     | •       |          | mVrms    |
| f = 10Hz to 10kHz                                    |                   | *        |      | L            | 90                                         |                         |     | •        |       |     | •       |          | μVrms    |
| OUTPUT                                               |                   | ĺ        |      | 1            |                                            |                         |     |          |       |     |         |          |          |
| Output Voltage Swing                                 |                   |          |      | ±11          | l                                          |                         | ١ ٠ |          |       | •   |         |          | V        |
| Output impedance (f ≤ 1kHz)                          |                   |          |      | l            | 0.1                                        |                         | l   |          |       |     |         |          | Ω        |
| Output Short Circuit Current                         |                   |          |      | l            |                                            |                         | 1   |          |       |     |         |          | 1        |
| $(R_L = 0, T_A = min to max)$                        |                   | •        |      |              | 30                                         |                         |     | •        |       |     | •       |          | mΑ       |
| Amplifier Open Loop Gain                             |                   |          |      | ŀ            |                                            | l                       | l   |          |       | İ   |         |          | l        |
| (f = 50Hz)                                           | l                 | •        |      | l            | 85                                         | l                       | l   | •        |       |     | •       |          | dB       |
| INPUT AMPLIFIERS                                     |                   | <u> </u> |      | l            |                                            |                         |     |          |       |     |         |          | t        |
| (X, Y and Z)                                         | l                 | ľ        |      |              |                                            | i                       | l   |          |       |     |         |          | ł        |
| Input Voltage Range                                  | •                 | •        |      | l            |                                            | İ                       | 1   |          |       | l   |         |          | l        |
| Differential Vin (Vom = 0)                           |                   |          |      | ľ            | ±12                                        |                         | l   |          |       | ļ   |         |          | l v      |
| Common-Mode V <sub>IN</sub> (V <sub>DIFF</sub> = 0)  |                   | •        | i    | ì            | ±10                                        |                         | 1   |          |       | l   |         |          | v        |
| (see Typical Performance Curves)                     | i                 | -        |      | i            |                                            | 1                       | ļ   | 1        |       | l . |         | i        | l '      |
| Offset Voltage X, Y                                  | l                 | ±25      | ±100 | i            | ±5                                         | ±20                     | l   | ±2       | ±10   | l   | •       | •        | m∨       |
| Offset Voltage Drift X, Y                            | 1                 | 200      |      | l            | 100                                        | 1                       | l   | 50       |       | l   |         |          | µV/°C    |
| Offset Voltage Z                                     | l                 | ±25      | ±100 |              | ±5                                         | ±30                     | 1   | ±2       | ±15   | l   | •       |          | mV       |
| Offset Voltage Drift Z                               | Ī                 |          | 1    | l            | 200                                        |                         | l   | 100      |       | l   |         | 500      | μV/°C    |
| CMRR                                                 | •                 | •        |      | 60           | 80                                         |                         | 70  | 90       |       | ٠ ا | •       | 1        | dB       |
| Bias Current                                         | i                 | •        | •    | l            | 0.8                                        | 2.0                     | l   |          | •     | I   | •       | •        | μA       |
| Offset Current                                       |                   | •        |      |              | 0.1                                        |                         | ,   |          |       |     | •       | 2.0      | μΑ       |
| Differential Resistance                              | L                 | •        |      | <u> </u>     | 10                                         |                         |     | . •      |       | I   | •       |          | MΩ       |
| DIVIDER PERFORMANCE                                  |                   |          |      | l            | /7 - 7 1                                   | -                       |     |          | -     |     |         |          | 1        |
| Transfer Function (X <sub>1</sub> > X <sub>2</sub> ) |                   |          | ı    | 10V          | $\frac{(Z_z-Z_1)}{(X_1-X_2)}$              | + Y <sub>1</sub>        | 1   |          |       | l   |         | 1        | I        |
| Total Error <sup>(1)</sup> untrimmed                 |                   | 1        | 1    |              | $(X_1-X_2)$                                |                         | ł   | [        |       | l   | l       | İ        | I        |
| $(X = 10V, -10V \le Z \le +10V)$                     |                   | 1.5      | 1    | 1            | ±0.75                                      | 1 .                     | ł   | ±0.35    | }     | l   | ±0.75   | 1        | <b>%</b> |
| $(X = 1V, -1V \le Z \le +1V)$                        |                   | 4.0      |      | l            | ±2.0                                       | 1                       | l   | ±1.0     |       | l   | 10.75   | l        | %        |
| $(0.1V \le X \le 10V, -10V \le$                      | l                 | 1        | 1    | l            |                                            | ĺ                       | l   |          |       | l   | 1       | l        | l ~      |
| Z ≤ 10V)                                             |                   | 5.0      | 1    |              | ±2.5                                       | 1                       | 1   | ±1.0     | 1     | i . |         | i        | •        |

#### **ELECTRICAL (CONT)**

At  $T_A = +25$ °C and  $V_8 = \pm 15$ VDC unless otherwise specified.

| MODEL                                                                                    | ME                     | Y634KP/ | KU                      |            | MPY634A                                   | M                  |     | MPY634B | ×   | M       | PY634SM | 1    |                  |
|------------------------------------------------------------------------------------------|------------------------|---------|-------------------------|------------|-------------------------------------------|--------------------|-----|---------|-----|---------|---------|------|------------------|
|                                                                                          | MIN                    | TYP     | MAX                     | MIN        | TYP                                       | MAX                | MiN | TYP     | MAX | MIN     | TYP     | MAX  | UNITS            |
| SQUARE PERFORMANCE<br>Transfer Function                                                  |                        | •       |                         |            | 1 - X <sub>2</sub> ) <sup>2</sup><br>110V | - Z <sub>2</sub>   |     | •       |     |         | ٠       |      |                  |
| Total Error (-10V ≤ X ≤10V)                                                              |                        | ±1.2    |                         |            | ±0.6                                      |                    |     | ±0.3    |     |         | •       |      | %                |
| SQUARE-ROOTER<br>PERFORMANCE                                                             |                        |         |                         | /400       | $V(Z_2 - Z_1)$                            |                    |     |         |     |         |         |      |                  |
| Transfer Function ( $Z_1 \le Z_2$ )<br>Total Error <sup>(1)</sup> ( $1V \le Z \le 10V$ ) |                        | ±2.0    |                         | V 101      | /(22 2 <sub>1</sub><br>  ±1.0             | ) + X <sub>2</sub> |     | ±0.5    |     |         | •       |      | %                |
| POWER SUPPLY Supply Voltage: Rated Performance Operating Supply Current, Quiescent       | •                      |         |                         | ±8         | ±15                                       | ±18 -              | •   |         | •   | •       | •       | ±20  | VDC<br>VDC<br>mA |
| TEMPERATURE RANGE<br>Specification<br>Storage                                            | ≠ <sup>(5)</sup><br>40 |         | * <sup>(5)</sup><br>+85 | -25<br>-65 |                                           | +85<br>+150        | :   |         | •   | 55<br>* |         | +125 | ပံ့<br>လ         |

<sup>\*</sup>Specification same as for MPY634AM.

NOTES: (1) Figures given are percent of full scale, ±10V (i.e., 0.01% = 1mV). (2) May be reduced to 3V using external resistor between ~Vs and SF. (3) Irreducible component due to nonlinearity; excludes effect of offsets. (4) KP grade only. (5) KP grade only. 0°C to +70°C for KU grade.

#### **MECHANICAL**







#### ABSOLUTE MAXIMUM RATINGS

| Parameter             | MPY634AM/BM     | MPY634KP/KU | MPY634SM   |
|-----------------------|-----------------|-------------|------------|
| Power Supply Voltage  | ±18             | •           | ±20        |
| Power Dissipation     | 500mW           | •           | •          |
| Output Short-Circuit  |                 |             |            |
| to Ground             | Indefinite      | •           |            |
| Input Voltage (all X, |                 |             | i          |
| Y and Z)              | ±V <sub>8</sub> | •           |            |
| Temperature Range:    |                 |             | }          |
| Operating             | -25/+85°C       | •           | -55/+125°C |
| Storage               | -65/+150°C      | -40/+85°C   |            |
| Lead Temperature      |                 |             |            |
| (10s soldering)       | +300°C          |             |            |
| SOIC 'KU' Package     |                 | +260°C      |            |

Specification same as for MPY634AM/BM.

#### PIN CONFIGURATIONS (TOP VIEW)



#### ORDERING INFORMATION



## **TYPICAL PERFORMANCE CURVES**

 $T_A = +25$ °C,  $V_S = \pm 15$ VDC unless otherwise noted.









dove la grandezza f1(t) è applicata al pin 10 e la grandezza f2(t+r) è applicata al pin 3; l'uscita del prodotto f1(t)xf2(t+r) è disponibile al pin 8 secondo la seguente espressione:

$$Vu = \frac{f1(t) \times f2(t+r)}{10}$$
 (caratteristica dello MPY634 BM) 2.3)

Le caratteristiche del moltiplicatore, riportate nelle pagine precedenti indicano che i livelli massimi di ingresso (ai pin 3 e 10) devono essere contenuti entro +/- 10V; ciò sta a significare nel nostro caso, che i valori massimi di picco delle grandezze f1(t) e f2(t+r) non devono essere superiori a 10 V.

Per fare un semplice esempio applicativo possiamo supporre all'ingresso del moltiplicatore le grandezze f1(t) = A Sen Wt e f2(t) = A Sen W(t+r) già richiamate nel paragrafo 1. 2. 3.

Se supponiamo che A sia = 10 V, così come prescritto per il dispositivo in questione, la tensione di uscita del moltiplicatore, in base alla 2.3), sarà:

$$Vu = \frac{10 \text{ Sen Wt x } 10 \text{ Sen W(t+r)}}{10} = 10 \text{ Sen Wt Sen W(t+r)}$$

Avremo modo di vedere, nel paragrafo seguente, a che livello di tensione massima si perviene in corrispondenza al massimo della C(r), che, come sappiamo, si ha per r=0.

Le caratteristiche di ingresso del moltiplicatore indicano una resistenza differenziale tipica di 10 M ohm che consente il collegamento diretto, a qualsiasi catena di ritardo dato che le impedenze di queste sono generalmente almeno due ordini di grandezza inferiori a tale valore.

La caratteristica di uscita del moltiplicatore indica una resistenza inferiore ad 1 ohm ; ciò consente di collegare all'uscita stessa qualsiasi tipo di circuito integratore senza alterare minimamente il corretto funzionamento dello MPY 634.

## 2.2.2.2. Osservazioni sul circuito realizzativo del moltiplicatore

Il dispositivo che abbiamo preso ad esempio ha delle ottime caratteristiche funzionali che si estendono fino alla frequenza massima di 10 MHz; naturalmente il montaggio di questo componente non presenta alcun problema per impieghi a frequenze intorno ai 100 KHz. Invece quando il moltiplicatore è impiegato nel campo di frequenze molto superiori a 100 KHz, ed in particolare alle più alte consentite, deve essere curato attentamente il disegno del circuito stampato onde evitare che i percorsi di alcune piste creino accoppiamenti capacitivi o induttivi tali da provocare interferenze tra i due ingressi o tra gli ingressi e l'uscita, che certamente porterebbero a sensibili distorsioni della C(r) o della C(r)1,2; le prime nel caso di autocorrelazione le seconde nel caso di correlazione incrociata.

#### 2.2.3 L'UNITÀ INTEGRATORE PER IL CORRELATORE ANALOGICO

L'unità integratore è la parte più semplice di tutto il correlatore, ma svolge un compito essenziale che, come vedremo, gioca un ruolo determinante in particolari applicazioni dei metodi di correlazione.

Descriviamo nel prosieguo l'integratore hardware dato che dedicheremo un intero paragrafo per tutto il problema relativo allo sviluppo software.

Lo schema del circuito integratore è riportato nella seguente figura 2.8:



Figura 2.8 Unità integratore

I terminali (a), (b) ricevono la tensione di uscita del moltiplicatore e ai terminali (c),(d) è presente la funzione di correlazione C(r) o di correlazione incrociata C(r)1,2.

La caratteristica dell'integratore è costituita dalla frequenza di taglio Ft così espressa:

$$Ft = \frac{1}{6.28 \text{ R C}}$$
 2.4)

dove Rè in Ohm e C in Farad.

Se ad esempio R = 1 Mohm e C = 1 microfarad si ha;

$$Ft = \frac{1}{6.28 \times 10^6 \times 10^{-6}} = 0.159 \text{ Hz}$$

Il compito dell'integratore è duplice:

- A) Accumulare in C, mediandoli, i valori della C(r) o C(r)1,2 che variano nel tempo a seguito delle variazioni intrinseche delle grandezze f1(t) e f2(t+r) e a seguito delle variazioni imposte a r.
- B) Eliminare, filtrandole, le componenti spurie dei prodotti  $f1(t) \times f2(t+r)$ .

Sul punto A) ben poco c'è da dire; nella capacità C vengono fatte le somme e le medie dei valori ora positivi, ora negativi delle tensioni al-

l'uscita del moltiplicatore.

Sul punto B) invece si devono fare alcune importanti considerazioni; per far ciò ci rifaremo ancora una volta per semplicità, alle grandezze f1(t)=A Sen Wt e f2(t)=A Sen W (t+r).

Le grandezze in questione si presentano, all'uscita del moltiplicatore nella forma:

$$Vu = \frac{A \text{ Sen Wt x A Sen W(t+r)}}{10}$$

se supponiamo ancora A = 10 e sviluppiamo il prodotto secondo le note formule trigonometriche otteniamo:

$$Vu = 10 \left\{ (1/2) \cos[Wt-W(t+r)] - (1/2) \cos[Wt+W(t+r)] \right\} = 10 \left\{ [(1/2) \cos Wr] - [(1/2) \cos (2Wt+Wr)] \right\} = 5 \cos Wr - 5 \cos (2Wt+Wr)$$

questo risultato mette ben in evidenza ciò che esce dal moltiplicatore; un termine 5 Cos Wr che rappresenta la C(r) voluta e un termine spurio, 5 Cos (2Wt+ Wr), che ha una frequenza doppia rispetto alla frequenza delle grandezze f1(t) e f2(t+r) di ingresso.

Questo termine viene filtrato dall'azione dell'integratore dato che generalmente quest'ultimo ha una frequenza di taglio Ft molto piccola rispetto alle frequenze di ingresso.

Il risultato complessivo dell'azione dell'integratore è quindi di presentare alla sua uscita la C(r) e con essa una piccola parte del termine spurio che sarà tanto più attenuato quanto più sarà bassa la frequenza di taglio Ft.

Se le grandezze di ingresso non sono del tipo f(t)=Sen Wt, ma di tipo del tutto diverse, gli sviluppi sopra esposti non cambiano nella so-

stanza; si avrà sempre in uscita dall'integratore la funzione di correlazione C(r) o la funzione di autocorrelazione C(r)1,2, che compete alle caratteristiche delle grandezze di ingresso, più una tensione spuria, variabile nel tempo in ampiezza e polarità, la cui ampiezza stessa sarà tanto più piccola quanto più bassa sarà la Ft dell'integratore.

La tensione spuria, che come vedremo gioca in modo negativo in molte applicazioni dei metodi di autocorrelazione o correlazione incrociata, va sotto il nome di VARIANZA d'uscita dovuta al segnale.

A questo punto sorge spontanea una domanda: perchè non si dimensionano gli integratori con valori tali da rendere completamente insignificante la varianza?

La risposta al quesito è semplice: riducendo il valore di Ft non si riduce soltanto la varianza, ma si riduce anche la "velocità di assestamento" del correlatore al variare di r; questo nuovo parametro, a seconda del tipo di applicazione del correlatore, non può essere ridotto a piacere ma è subordinato alla situazione esterna che il correlatore stesso deve controllare.

#### 2.2.4 UN CORRELATORE ANALOGICO COMPLETO

Dopo quanto abbiamo visto delle singole unità del correlatore è utile mostrarne una struttura circuitale completa che potrà servire come indirizzo al progettista per dimensionare questo tipo di dispositivo in base alle proprie esigenze specifiche.

Supponiamo di dover misurare la funzione di autocorrelazione C(r) della grandezza f(t) che andremo ora a definire assieme agli altri parametri necessari allo scopo:

[ ] f(t) Grandezza elettrica (tensione) funzione del tempo definita in una banda di frequenze compresa tra 10000 e 25000 Hz.

```
[] Valore massimo di tensione = 5 Vpp
[] Ritardo elementare r = 5 microsecondi
[] Numero delle cellule di ritardo N = 20
[] Frequenza di taglio integratore Ft = 1.6 Hz
```

Dati gli elementi sopra riportati si può impiegare la catena di ritardo ad m derivato calcolata nel primo esempio del paragrafo 2.2.1.2 e si può utilizzare il moltiplicatore MPY634 secondo lo schema di figura 2.9,in cui all'uscita dell'integratore è stato sistemato un operazionale ad elevata impedenza di ingresso ,LM308, per disaccoppiare l'unità integratore dai circuiti o strumenti che vengono collegati al correlatore.

La C(r) si ricaverà per punti discreti spostando il cursore K dalla presa 0 alla presa 20; per ciascun valore del ritardo r introdotto si registrerà il corrispondente valore di C(r) per poi tracciare il grafico della funzione di autocorrelazione raccordando, con tratto a mano, i punti rilevati.

Il correlatore mostrato in figura 2.9 è configurato per autocorrelare il solo segnale f(t) nella banda naturale che lo distingue; banda che necessariamente deve essere ampiamente contenuta entro la frequenza di taglio della catena di ritardo.

Nel correlatore infatti il segnale f(t) è applicato, tramite A1, alla catena di ritardo e da essa perviene al moltiplicatore con f(t) prelevata costantemente alla presa 0 e con f(t+r) prelevata di volta in volta, mediante lo spostamento progressivo di K, su tutti i 20 passi di ritardo disponibili. Una volta posizionato il cursore K sulla presa voluta sarà necessario, prima di procedere alla misura di C(r), attendere l'assestamento della tensione ai capi dell'integratore.



| A1 = OP07       | LO = 2  mH (con presa centrale)    |
|-----------------|------------------------------------|
| A2 = LM 308     | CI = 4410  pF                      |
| R1 = 100  K ohm | CT = 6809 pF                       |
| R2 = 200  K ohm | CC = 4692  pF                      |
| R3 = 410  ohm   | CD = 7500  pF                      |
| R4 = 100  K ohm | C1 = 1 micro F. (in policarbonato) |
| LS = 0.5  mH    | C2 = 15  micro F.  20  V.c.c.      |

Figura 2.9 Correlatore analogico

Se invece il correlatore è destinato ad eseguire rilievi di correlazione incrociata tra segnali del tipo f1(t) e f2(t) la C(r)1,2 si otterrà mediante il circuito di figura 2.10 che si differenzia da quello di figura 2.9 soltanto per la configurazione di ingresso.



Figura 2.10 Configurazione di ingresso correlatore per rilievo C(r)1,2

In questa configurazione f2(t) è applicata, tramite A2, alla catena di ritardo per subire in essa le traslazioni temporali tipo f2(t+r), mentre la f1(t) è applicata tramite A1 ed un blocco di compensazione all'ingresso del moltiplicatore, pin 10. Il blocco di compensazione (BC), formato da una sola cellula di ritardo più le due terminali (LS; CI) è indispensabile per introdurre anche su f1(t) lo stesso ritardo che la prima cellula terminale della catena di ritardo introduce su f2(t) per r=0. In questo modo si consente la misura di C(r=0).

Nel caso molto frequente in cui debbano essere valutate le C(r) o le C(r)1,2 per segnali del tipo f(t) o f1(t);f2(t) definiti in bande diverse da quelle naturali i circuiti di figura 2.9 e 2.10 dovranno essere preceduti da filtri adatti per la selezione delle bande piazzate nel modo più opportuno nell'ambito degli spettri delle frequenze naturali; in questo caso si

potranno avere le configurazioni di ingresso dei correlatori mostrate nella figura 2.11.

Per il progetto dei filtri di precorrelazione si rimanda il lettore al capitolo 7 ad essi dedicato.



LA f(t) all'uscita (u) E' PER L'INGRESSO DEL CORRELATORE DI FIGURA 2.9



LA f1(t) e 1a f2(t) PRESENTI RISPETTIVAMENTE SU u1 ED u2 SONO PER GLI INGRESSI DEL CORRELATORE DI FI-GURA 2.10

Figura 2.11 Sistemazione dei filtri di precorrelazione

## 2.3 STRUTTURA DEL CORRELATORE DIGITALE

Un correlatore digitale è costituito essenzialmente da quattro unità così come mostrato in figura 2.12.



Figura 2.12 Schema a blocchi correlatore digitale

L'unità (a) costituisce il gruppo dei limitatori e delle cellule di campionamento dei segnali di ingresso f1(t) e f2(t).

L'unità (b) rappresenta il dispositivo per il ritardo temporale del segnale X2(t) ottenuto da f2(t) dopo la limitazione ; il ritardo che viene introdotto è variabile, a passi discreti, o dall'operatore o da un apposito circuito automatico programmato.

L'unità (c) è l'elemento di calcolo che consente di eseguire il prodotto dei segni, ora positivi ora zero, delle grandezze a due stati X1(t) e X2(t+r).

L'unità (d) è l'elemento aritmetico che esegue in continuità le somme dei prodotti in uscita dal moltiplicatore.

#### 2.3.1 L'UNITÀ DI RITARDO DIGITALE

L'unità di ritardo digitale per la variazione discreta del valore di r è costituita, per la soluzione hardware, da un insieme di circuiti integrati digitali (SHIFT REGISTER) del tipo SERIAL INPUT – PARALLEL OUT-PUT, e per la soluzione SOFTWARE da un blocco di memorie.

Descriveremo perciò in dettaglio soltanto l'applicazione delle unità di ritardo hardware, dato che nelle applicazioni software è solo questione di gestione di memorie.

Un tipico esempio di unità di ritardo digitale è fornita dal circuito integrato 4557 B ,le cui caratteristiche sono qui di seguito riportate. Il dispositivo è un sistema di ritardo digitale programmabile in modo che il segnale entrante a due stati, proveniente dalla cellula di campionamento (CC), possa essere ritardato da 1 a 64 passi ciascuno del valore di r stabilito.

L'entità del passo di ritardo è determinata dalla frequenza del Clock esterna che deve essere applicata al circuito integrato.

Lo schema del dispositivo collegato come catena di ritardo digitale è mostrato in figura 2.13.



Figura 2.13 Catena di ritardo digitale

## Dati integrato 4557 B

## 1-TO-64 BIT VARIABLE LENGTH SHIFT REGISTER

DESCRIPTION -- The 4557B is a 1-to-64 Bit Variable Length Shift Register with two Serial Data Inputs  $(D_A,D_B)$ , a Data Select Input  $(S_D)$ , six Register Length Select Inputs  $(S_1,S_2,S_4,S_8,S_{16})$  and  $S_{32}$ , active LOW and active HIGH Clock Inputs  $(\overline{CP}_0)$  and  $(\overline{CP}_1)$ , True and Complementary Data Outputs (Q and  $(\overline{Q})$  and an overriding asynchronous Master Reset Input (MR).

The 4557B register length is programmable. As shown in the Register Selection Table, any shift register length of between 1 and 64 bits can be selected by applying appropriate logic levels to the Register Length Select Inputs  $(S_1, S_2, S_4, S_8, S_{16})$  and  $(S_{32})$ . Shift register length equals the sum of the 6-bit data word formed by the Register Length Select Inputs  $(S_{32}, S_{16}, S_8, S_4, S_2, S_1)$  plus one.

With Data Select Input  $(S_D)$  LOW, information at the Serial Data Input,  $D_B$ , is shifted into the Variable Length Shift Register on either a HIGH-to-LOW transition at  $\overline{CP_0}$  while  $CP_1$  is HIGH or a LOW-to-HIGH transition at  $CP_1$  while  $\overline{CP_0}$  is LOW. With the Data Select Input  $(S_D)$  HIGH, information at Serial Data Input  $D_{A_1}$  is shifted into the register on appropriate logic level transitions and logic levels at the Clock Inputs  $(\overline{CP_0})$  and  $CP_1$  as described above.

True and Complementary Data Outputs (Q and  $\overline{Q}$ ) from the last stage of the variable length shift register are made available

A HIGH on the Master Reset Input (MR) clears all registers to zero (Q=LOW, Q=HIGH) independent of all other inputs.

- 1-TO-64 BIT PROGRAMMABLE SHIFT REGISTER
- TRUE AND COMPLEMENTARY DATA OUTPUTS AVAILABLE
- ASYNCHRONOUS MASTER RESET
- TRIGGERS ON EITHER A HIGH-TO-LOW OR LOW-TO-HIGH TRANSITION
- . SERIAL DATA INPUT FROM EITHER OF TWO SOURCES

#### PIN NAMES

 $D_A,D_B$  $\mathsf{s}_\mathsf{D}$ 

S<sub>1</sub>,S<sub>2</sub>,S<sub>4</sub>,S<sub>8</sub>,S<sub>16</sub>,S<sub>32</sub> CP<sub>0</sub>

CP<sub>1</sub>

MR Q

Serial Data Inputs Data Select Input

Register Length Select Inputs Clock Input (H→L Triggered) Clock Input (L→H Triggered)

Master Reset Input Data Output

Complementary Data (Active LOW) Output

#### REGISTER SELECTION TABLE

|                 | SE              | LECT           | INPU           | 18             |                | REGISTER LENGTH |
|-----------------|-----------------|----------------|----------------|----------------|----------------|-----------------|
| s <sub>32</sub> | s <sub>16</sub> | s <sub>8</sub> | S <sub>4</sub> | s <sub>2</sub> | s <sub>1</sub> |                 |
|                 | Ł               | L              | ۱.             | L              | L              | 1-BITS          |
| L               | L               | L              | L              | L              | H              | 2 BITS          |
| L               | L.              | L              | L              | Н              | L              | 3-BITS          |
| L               | L               | L              | L              | н              | н              | 4-BITS          |
| L               | L               | L              | Н              | L              | L              | 5-BITS          |
| L               | L               | L              | н              | L              | н              | 6-BITS          |
|                 |                 | ٠.             |                |                |                |                 |
|                 | 1               |                |                |                |                | *               |
| н               | L               | L              | L              | L              | L              | 33-BITS         |
| Н               | L               | L              | Ļ              | L              | Н              | 34-BITS         |
| Н               | L               | L              | L              | Н              | L              | 35-BITS         |
|                 |                 |                |                |                |                |                 |
|                 |                 |                |                |                |                |                 |
| н               | н               | н              | н              | L              | L              | 61-BITS         |
| Н               | Н               | Н              | н              | L              | Н              | 62-BITS         |
| Н               | Н               | Н              | Н              | н              | L              | 63 BITS         |
| Н               | Н               | Н              | Н              | н              | н              | 64-BITS         |



Il valore del ritardo elementare r è dato dal reciproco della frequenza di CLOCK; se ad esempio vogliamo r=5 microsecondi la frequenza del clock dovrà essere : Fck=  $1/5x10^{-6} = 200$  KHz.

La frequenza FcK, che si determina in base al valore del ritardo elementare r voluto, deve essere in ogni caso almeno 3 volte la frequenza massima della banda in cui è definita la grandezza X2(t) da ritardare.

Se ciò non si può realizzare con una sola cellula sarà necessario impiegarne due o più, in modo che il ritardo r voluto sia la somma di più cellule di ritardo inferiore alle precedenti, tali quindi da richiedere una FcK superiore in modo da soddisfare la condizione imposta.

Il segnale X2(t) per r=0 dovrà essere preso all'esterno del circuito integrato, nel punto indicato con x nella figura 2.13, dato che l'integrato 4557 B non prevede predisposizione per ritardo zero.

Per tutti gli altri valori di ritardo si dovrà prelevare la X2(t+r) dall'uscita dell'integrato,pin 10, che presenterà il ritardo voluto in base all'opportuna predisposizione dei 6 bit di selezione ritardo.

La catena di ritardo digitale, così come mostrato nella figura 2.13, riceve indirettamente la X2(t), ottenuta dopo limitazione della f2(t), a due stati compresi ta 0 e +5V.

Il segnale a livello logico X2(t), infatti, è applicato al 4557 B tramite una cellula di campionamento digitale (1 cellula di SHIFT REGISTER), che ha lo scopo di evitare che la prima cellula della catena di ritardo, fungendo da campionatore, ritardi di r/2 invece che di r.

Vedremo più avanti che questo ritardo di campionamento r/2 è attribuito anche a X1(t) in modo da non alterare l'interdipendenza temporale dei due segnali prima del calcolo della funzione di correlazione.

Da quanto abbiamo visto risulta evidente la grande semplicità di questo tipo di catena di ritardo rispetto alla corrispondente catena di ritardo di tipo analogico. Si comprende pertanto che se i fenomeni fisici da indagare richiedono un numero elevato di passi di ritardo è conveniente impiegare un correlatore del tipo digitale.

#### 2.3.2 L'UNITÀ DI MOLTIPLICAZIONE DIGITALE

Questa unità di moltiplicazione, detta anche moltiplicatore a coincidenza di polarità, è uno tra i dispositivi più semplici che l'elettronica digitale è in grado di offrire.

Il processo di moltiplicazione tra i segni del segnale istantaneamente a +5v o a 0v, nella cui durata di stato è contenuta la caratteristica dei segnali stessi, mira a stabilire quando i segni dei segnali sono istantaneamente coincidenti, sia sui valori positivi che sui valori zero.

Questa funzione è la classica risposta di un circuito EXCLUSIVE-NOR che sotto riportiamo:

|         | A | В | U |
|---------|---|---|---|
| $1^{a}$ | 0 | 0 | 1 |
| $2^{a}$ | 1 | 0 | 0 |
| $3^{a}$ | 0 | 1 | 0 |
| $4^{a}$ | 1 | 1 | 1 |

La tabella ci mostra che l'uscita del EXCLUSIVE – NOR è al livello 1 quando i due ingressi sono coincidenti, tanto che siano entrambi zero, 1ª riga, quanto che siano entrambi 1,4ª riga; per gli altri due stati non coincidenti, righe 2ª e 3ª l'uscita del dispositivo è zero.

Dato che la distribuzione delle coincidenze di segno e di durata dei segnali è funzione dalla interdipendenza di questi l'uscita della EXCLU-SIVE – NOR, opportunamente integrata nel tempo fornirà il valore dell'interdipendenza stessa tra i segnali, cioè la C(r)x.

Uno dei circuiti integrati che meglio si prestano come unità di moltiplicazione digitale è il 4077 B la cui caratteristica logica di EXCLUSIVE – NOR è quella della precedente tabella .

Pertanto una unità di moltiplicazione logica è ricavabile da un solo quarto del componente 4077 B così come riportato in figura 2.14



Figura 2.14 Cellula exclusive-nor

Le caratteristiche elettriche del 4077 B sono di seguito riportate. Anche per questa unità del correlatore digitale si nota la grande semplicità strutturale rispetto al corrispondente moltiplicatore analogico. Se l'integrato 4077 B è alimentato a +5V esso può ricevere i segnali X2(t+nr) direttamente dall'unità di ritardo che abbiamo mostrato nel paragrafo precedente.



Dati 4077 B

NOTE: The Flatpak version has the same pinouts (Connection Diagram) as the Dual In-line Package.

|                            |             |                                       |         |         |           | ı                       | IMITS                 |         |                                            |                  |     |                |           |        |                         |  |
|----------------------------|-------------|---------------------------------------|---------|---------|-----------|-------------------------|-----------------------|---------|--------------------------------------------|------------------|-----|----------------|-----------|--------|-------------------------|--|
| SYMBOL                     | PARAMET     | ER                                    | ٧       | D = 5   | ٧ .       | ٧ <sub>D</sub>          | D = 10                | ٧       | ٧ <sub>D</sub>                             | D = 15           | V   | UNITS          | Т         | EMP    | TEST CONDITIONS         |  |
|                            |             |                                       | MIN     | TYP     | MAX       | MIN                     | TYP                   | MAX     | MIN                                        | TYP              | MAX |                |           | *      |                         |  |
|                            | Quiescent   | \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ |         |         | 1         |                         |                       | 2       |                                            |                  | 4   |                | MIN       | , 25°C | All inputs at 0 V       |  |
|                            | Power       | XC                                    |         |         | 7.5       |                         |                       | 15      |                                            |                  | 30  | μA             | ٨         | 1AX    | or V <sub>DD</sub>      |  |
| DO                         | Supply      | VAA                                   |         |         | 0.25      |                         |                       | 0.5     |                                            |                  | 1   |                | MIN       | , 25°C |                         |  |
| Ì                          | _           | XM                                    | 7.5     |         | 15        |                         | 30                    |         | μA                                         |                  |     |                |           |        |                         |  |
|                            | Current     | ł                                     |         |         | L         |                         |                       | :       | 1                                          | 1                | 30  | L              | ] A       | 1AX    |                         |  |
| AC CHAF                    | RACTERISTIC | ł                                     | D as sh | nown, \ | L         | ν, τ <sub>Α</sub> -     | 25" C                 | :       | te 2)                                      | TS.              | 30  |                | ] N       | 1AX [  |                         |  |
|                            | RACTERISTIC | ł                                     |         | iown, \ | L         | v, T <sub>A</sub> -     |                       | (See No |                                            |                  |     | DD = 15        |           | UNITS  | TEST CONDITION:         |  |
|                            | RACTERISTIC | s: v <sub>D</sub>                     |         | iown, \ | L         | V <sub>DD</sub>         | 5V                    | (See No | LIMI                                       | 10V              | V   | DD = 15        |           |        | TEST CONDITION:         |  |
| AC CHAF                    | RACTERISTIC | S: V <sub>D</sub>                     | ETER    | iown, \ | /ss - 0 \ | V <sub>DD</sub>         | 5V<br>P MA            | (See No | LIMI                                       | 10V              | V   | DD = 15        | SV.       |        | TEST CONDITION:         |  |
| SYMBOL                     | RACTERISTIC | ARAM                                  | ETER    | nown, \ | /ss - 0 \ | V <sub>DD</sub>         | 5V<br>P MA            | (See No | LIMI <sup>*</sup>                          | 10V<br>MAX       | V   | DD - 15        | ov<br>MAX | UNITS  |                         |  |
| SYMBOL<br><sup>t</sup> PLH | Propagation | CS: V <sub>D</sub>                    | ETER    | nown, \ | /ss - 0 \ | V <sub>DD</sub><br>N TY | - 5V<br>P MA<br>5 110 | (See No | LIMI <sup>*</sup> V <sub>DD</sub> = TYP 27 | 10V<br>MAX<br>55 | V   | DD = 15<br>TYP | MAX<br>44 | UNITS  | C <sub>L</sub> = 50 pF, |  |

## 2.3.3 L'UNITÀ INTEGRATORE E IL TRASLATORE DI LIVELLO

L'unità integratore del correlatore digitale è del tutto simile a quella del correlatore analogico; in questa applicazione, avendo i livelli diversi da zero tutti la stessa ampiezza, essa si limiterà a sommare le energie contenute nei singoli impulsi che dipenderanno dalla durata e dal numero degli stessi.

In questo caso però C(r)x non assumerà valori positivi e negativi ma soltanto valori zero o positivi dato che l'uscita dell'integrato 4077B si sviluppa tra 0 e + Val. In queste condizioni, per poter paragonare le C(r)x con le C(r) si dovranno fare le seguenti considerazioni:

Al massimo positivo della C(r)x corrisponde il massimo positivo della C(r).

Allo zero della C(r)x corrisponde il massimo valore negativo della C(r).

Al valore mediano della C(r)x corrisponde il valore zero della C(r).

Da ciò consegue che per ottenere dal sistema digitale funzioni di correlazione simili a quelle analogiche dobbiamo anzitutto individuarne gli algoritmi; questi si ottengono modificando tutte le funzioni di correlazione digitale normalizzate, descritte nel paragrafo 1.4, moltiplicandole per il termine Val./2 così come ad esempio la 1.16) e la 1.17) che diventano rispettivamente:

$$C(r)x = \frac{\text{Val.}}{3.14} \text{ Arcsen } \frac{\text{Sen( 6.28 F1 r)}}{\text{( 6.28 F1 r)}}$$

$$C(r)x = \frac{\text{Val.}}{3.14} \text{ Arcsen} \left[ \frac{\text{Sen}(6.28 \text{ DF r})}{(6.28 \text{ DF r})} \text{ Cos } (6.28 \text{ Fo r}) \right]$$
2.6)

Se vogliamo ora che dal correlatore digitale si generino le 2.5); 2.6), funzioni di correlazione paragonabili, nell'aspetto, a quelle del correlatore analogico dobbiamo operare sulle tensioni all'uscita dell'integratore digitale uno spostamento di livello.

Un esempio grafico chiarirà il concetto: dall'uscita di un correlatore digitale, alimentato con Val. = 5V, si ha la C(r)x riportata in figura 2.15



Figura 2.15 C(r)x in uscita dal correlatore digitale

questa funzione dovrà essere traslata in basso affinchè ai valori inferiori a +2.5V corrispondano dei valori negativi, così come si avrebbero se il correlatore fosse analogico; dopo la traslazione si otterrà il grafico di figura 2.16.



Figura 2.16 C(r)x del correlatore traslata in basso

Dalla curva di figura 2.16 si vede che ora la C(r)x è paragonabile con le analoghe C(r).

Questa operazione si esegue semplicemente mediante il collegamento dell'unità integratore con un'amplificatore operazionale così come mostrato in figura 2.17. L'operazionale è configurato come un sommatore che da un lato riceve la C(r)x e dall'altro riceve una tensione continua regolabile che consente di variare il livello base d'uscita.



Figura 2.17 Traslatore di livello

In questo circuito, mediante la regolazione di P1, si trasla verso i valori negativi la C(r)x fino ad ottenere l'effetto desiderato. Il traslatore ha inoltre il compito di disaccoppiare l'unità integratore dai circuiti o strumenti che vengono collegati al correlatore.

Anche nell'unità integratore digitale si presentano gli stessi problemi già visti per l'unità integratore analogica.

Si avrà pertanto anche in questa soluzione circuitale, per gli stessi motivi già visti al paragrafo 2.2.3, la presenza della varianza d'uscita dovuta al segnale e il conflitto tra la riduzione della varianza stessa, riducendo Ft, e la conseguente riduzione della velocità di assestamento del correlatore digitale.

#### 2.3.4 UN CORRELATORE DIGITALE COMPLETO

Analogamente a quanto abbiamo mostrato nel paragrafo 2.2.4 illustreremo una struttura circuitale completa di un correlatore digitale che potrà servire come aiuto al progettista.

Il circuito dell'autocorrelatore che riportiamo in figura 2.18 può essere adattato ad un caso pratico e data la semplicità può essere di base per il dimensionamento di sistemi simili.



Figura 2.18 Correlatore digitale

· Nel circuito si nota la presenza dei due limitatori e dei due campionatori (CC), disposti sui due canali del correlatore per le ragioni già spiegate alla fine del paragrafo 2.3.1

Per la misura C(r = 0)x il commutatore K deve stare nella posizione indicata; per tutti gli altri 64 valori di r il commutatore K deve prelevare il segnale all'uscita del 4557 B che dovrà opportunamente essere programmato sul valore di r prescelto mediante la opportuna combinazione dei 6 bit di selezione ritardo.

L'autocorrelatore si trasforma in un sistema per la correlazione incrociata applicando semplicemente a ciascun limitatore i segnali f1(t) e f2(t).

Anche nell'impiego dei correlatori digitali si presenta sovente la necessità di valutare le C(r)x o le C(r)x1,2 per segnali del tipo f(t) o f1(t);f2(t) definiti in bande diverse da quelle naturali; in questi casi i limitatori dovranno essere preceduti dai circuiti di filtraggio passa basso o passa banda già illustrati nella figura 2.11.

# 2.3.5 LE CARATTERISTICHE DEI LIMITATORI DEI CORRELATORI DIGITALI

Nel paragrafo precedente abbiamo visto che a volte i segnali f(t) devono essere trasformati in grandezze del tempo del tipo X(t), a due stati, per poterle poi trattare con i circuiti digitali al fine di ottenere le funzioni di autocorrelazione o di correlazione incrociata con circuiti più semplici di quelli analogici.

La trasformazione in oggetto si ottiene mediante l'applicazione delle grandezze f(t) a dispositivi di limitazione d'ampiezza che hanno delle caratteristiche particolari; vediamole in ordine:

- A) Il limitatore deve poter trasformare le f(t) in X(t) entro un'ampia dinamica d'ampiezza; deve pertanto operare correttamente sia ai massimi livelli della f(t) sia ai livelli minimi.
- B) L'onda d'uscita X(t), qualora la f(t) sia del tipo f(t)=SenWt, deve essere un'onda rettangolare in cui la presenza della seconda armonica di f(t) sia attenuata almeno di 40 dB rispetto all'ampiezza dell'onda rettangolare d'uscita.
- C) Il limitatore deve presentare le caratteristiche di cui ai punti precedenti in tutto il campo delle frequenze in cui è definita la f(t).

D) Il limitatore deve essere intrinsecamente stabile anche se eccitato da tensioni impulsive di ingresso.

Un dispositivo di questo tipo, che trasforma la f(t)=A Sen Wt così come abbiamo già mostrato in figura 1.12 ,è facilmente realizzabile nel campo delle frequenze medio basse, diventa invece un complicato problema tecnico se deve essere realizzato per frequenze molto alte. Una struttura circuitale molto stabile che bene si adatta alle frequenze medio basse è mostrata in figura 2.19.



Figura 2.19 Circuito limitatore

I guadagni dei singoli stadi A1,A2,...An devono essere tali che quando i diodi d'ingresso entrano in limitazione il segnale all'uscita dell'operazionale non viene distorto dalla saturazione dell'operazionale stesso; vediamo un esempio:

Quando i diodi entrano in limitazione ai loro capi si ha una tensione di circa 1.4 Vpp, se il guadagno G dell'operazionale sarà di 18 volte alla sua uscita si presenterà un segnale di circa 25 Vpp che, se l'operazionale è alimentato tra +15 e -15v, non porterà in saturazione l'amplificatore, dato che il margine a quel livello è di circa altri 3 Vpp.

Il numero n degli stadi dipende dalla dinamica del segnale f(t); deve essere tale da consentire che il minimo segnale previsto per f(t) impegni completamente i diodi di ingresso dello stadio (n-2).

Un altro esempio chiarirà la cosa in base ai seguenti dati e alla tabella dei livelli annessa:

f(t) minimo = 10 mVpp

G singolo stadio = 18 volte

Livello in uscita di uno stadio per portare in assoluta conduzione i diodi dello stadio seguente = 25 Vpp

TABELLA LIVELLI CIRCUITO LIMITATORE

|               |                      |                       | ·                                                    |
|---------------|----------------------|-----------------------|------------------------------------------------------|
| Amplificatore | Tensione di ingresso | Tensione di<br>uscita | Stato dei diodi<br>di ingresso agli<br>amplificatori |
| A1            | 10 mVpp              | 180 mVpp              | non sono<br>in conduzione                            |
| A2            | 180 mVpp             | 3.2 Vpp               | non sono in conduzione                               |
| A3            | ~1 Vpp               | ~18 Vpp               | conduzione con<br>Vbe ~ 0.5V                         |
| A4            | 1.4 Vpp              | 25 Vpp                | piena conduz.<br>con Vbe= 0.7V                       |
| A5            | 1.4 Vpp              | 25 Vpp                | piena conduz.<br>con Vbe= 0.7V                       |
| A6            | 1.4 Vpp              | 25 Vpp                | piena conduz.<br>con Vbe= 0.7V                       |
|               |                      |                       |                                                      |

La tabella mostra chiaramente che i diodi di ingresso dello stadio (n-2), cioè A4, sono in piena conduzione per il minimo segnale previsto per la f(t). Il limitatore deve pertanto essere realizzato con 6 stadi in cascata. Gli amplificatori operazionali devono essere ad elevato SLEW RATE ed i diodi, del tipo per alte velocità, devono essere selezionati a coppie per la stessa Vbe.

Il limitatore è completato da un circuito finale a soglia che consente alla X(t) di essere disponibile tra -0.7V e +4.3V per l'applicazione ai circuiti logici del correlatore digitale.

Il limitatore che abbiamo illustrato potrà essere realizzato in un solo esemplare se si dovrà trasformare la f(t) in X(t) per misurare la funzione di autocorrelazione con il circuito di figura 2.18.

Il limitatore dovrà invece essere realizzato in due esemplari se si dovrà misurare la funzione di correlazione incrociata tra f1(t) trasformata in X1(t) e f2(t) trasformata in X2(t).

## 2.3.6 IL CORRELATORE IMPLEMENTATO TRAMITE SOFTWARE

Abbiamo già specificato al paragrafo 2.2. che la C(r)1,2 e la C(r)x1,2 altro non sono che la somma di infiniti prodotti estesa per un tempo To; ciò per la C(r)1,2 è:

$$C(r)1,2=f1(t1) \times f2(t1+r) + f1(t2) \times f2(t2+r) + f1(t3) \times f2(t3+r) + ....$$

dove t1; t2; t3; .... rappresentano i successivi tempi incrementati di quantità infinitesime.

Nell'elaborazione delle C(r)1,2 o C(r)x1,2 per via software con un MICROPROCESSORE ,ad esempio, gli incrementi temporali non possono più essere degli infinitesimi, ma necessariamente devono essere degli incrementi di tempo finiti, più brevi possibile.

Ciò impone che le f1(t) e f2(t) debbano essere introdotte nel micro-

processore mediante campionatura, tramite convertitori A/D; il campionamento non deve seguire il criterio di NYQUIST per la ricostruzione dei segnali, ma deve consentire di sovracampionare i segnali il più possibile, compatibilmente con la velocità complessiva di macchina, in modo da realizzare all'interno del microprocessore una funzione di correlazione che più si avvicini a quella computata con hardware analogico.

In questo caso, detta Fc la frequenza di campionatura, la funzione di correlazione C(r)1,2 avrà la forma:

$$C(r)1,2 = f1(to + 1/Fc) \times f2(to + r + 1/Fc) + f1(to + 2/Fc) \times f2(to + r + 2/Fc) + ....$$

dove to è l'istante iniziale del processo. In questa implementazione nel microprocessore (MP) , inoltre, il ritardo r può variare tra 0 e n/Fc a passi di k/Fc con k intero, mediante opportuno comando esterno tramite una porta del MP.

Il sistema di carica delle memorie del MP con i campioni di f1(t) e f2(t) è lasciato naturalmente alla fantasia del softwerista così come l'esplorazione delle memorie stesse per formare i vari prodotti nelle diverse condizioni del ritardo r predisposto dall'esterno.

Si suggerisce invece un utile algoritmo per l'implementazione delle somme successive nella parte di software che sostituisce l'unità di integrazione.

L'algoritmo in questione ha un comportamento simile a quello dell'unità integratrice analogica già vista nel paragrafo 2.2.3.

Ha su di essa un notevole vantaggio; può essere variato il tempo di integrazione via software con un comando dall'esterno mediante una porta del MP.

L'integrazione numerica si esegue secondo l'equazione iterativa :

$$Y(m+1) = Y + Y(m)-Y(m)/B$$
 2.7)

dove Y(m) è il contenuto della memoria in cui vengono depositate le somme dei prodotti f1(to+1/Fc)xf2(to+r+1/Fc) ecc, dopo la (m) esima somma, Y è il valore del prodotto che entra per il calcolo del campione di integrazione (m+1) esimo e B è un intero che rappresenta il coefficiente di integrazione.

Il calcolo del valore Y(m) è legato al valore di B nel seguente modo :

Quando il numero dei campioni (m) raggiunge il valore del B impostato, il livello di Y(m) si porta al 68 % del valore massimo BY raggiungibile con un numero infinito di campioni; così come il valore di RC dell'integratore dei correlatori hardware stabilisce il tempo entro il quale l'ampiezza della C(r) raggiunge il 63 % del valore massimo che le compete.

Se il calcolo secondo la 2.7) viene eseguito non considerando le cifre decimali, approssimando agli interi inferiori, il valore di Y(m+1) raggiunge con un numero finito di campioni il valore BY dove B, che è l'equivalente della RC del circuito di integrazione analogico, può essere variato a piacere su comando esterno al MP. La C(r) in uscita dal MP, in forma numerica, viene trasformata in dato analogico mediante un convertitore D/A seguito da un adatto filtro passa basso per l'eliminazione degli spettri ripetuti dovuti alla campionatura.

Lo schema a blocchi misto (hardware/software) del sistema completo è riportato infine in figura 2.20; in esso si individuano tutte le funzioni hardware e software che sono state sopra descritte.

La scelta dei convertitori A/D deve essere fatta, sia in base alle frequenze massime da convertire, sia in funzione della dinamica delle f(t) che subordina il numero dei bit di conversione, naturalmente se le grandezze sono del tipo X(t) i convertitori possono essere dei più semplici. Anche la scelta del microprocessore è subordinata alla frequenza delle grandezze f(t) ed alla frequenza di campionatura Fc entro il periodo della quale devono essere svolti tutti i calcoli necessari per la determinazione della C(r).



Figura 2.20 Sistema di correlazione con microprocessore