| Vorname: | Name: |
|----------|-------|
| MatrNr.: | Note: |

 $28.08.2006,\,14.00\,\,Uhr-16.00\,\,Uhr$ 

### UNIVERSITÄT KARLSRUHE Institut für Industrielle Informationstechnik

- Prof. Dr.-Ing. habil. K. Dostert -

**Diplomprüfung im Fach** 

"Mikrorechnertechnik"

# Musterlösung H06

| Aufgabe:               | 1  | 2 | 3  | 4  | 5  | 6  | 7 | 8 | 9  | 10 | gesamt |
|------------------------|----|---|----|----|----|----|---|---|----|----|--------|
| Punkte:                |    |   |    |    |    |    |   |   |    |    |        |
| Erreichbare Punktzahl: | 10 | 9 | 11 | 10 | 10 | 11 | 9 | 9 | 12 | 9  | 100    |

#### Aufgabe 1: Speicher und speicherbasierte Anwendungen

10 Punkte

a)

EPROM: electrically programmable read only memory → beschreibbarer Lesespeicher Ja, ein EPROM kann mittels UV-Licht gelöscht warden.

b)

RAM: random access memory

SRAM: statisches RAM DRAM: dynamisches RAM

Speicherung der Information in DRAM-Zelle mittels Kondensator.

c)

Die DRAM-Zelle benötigt einen Refresh. Refresh bezeichnet das Auffrischen der gespeicherten Information, da die Information aufgrund von Entladevorgängen ansonsten ohne Refresh verloren gehen würde.

d)

3.75 GByte = 4026531840 Byte = 32212254720 Bit

$$y = (2^x)^2 \cdot 2 \cdot x => x = 15$$

#### Aufgabe 2: Zahlendarstellung in Mikrorechnerprogrammen

9 Punkte

a) 
$$1110\ 0010_{\rm h} = 2^7 + 2^6 + 2^5 + 2^1 = 226$$

b) Als 2er-Komplementdarstellung: 
$$1110\ 0010_b = -2^7 + 2^6 + 2^5 + 2^1 = -30$$
  
Als Betrags-Vorzeichendarstellung:  $1110\ 0010_b = -(2^6 + 2^5 + 2^1) = -98$ 

c) 
$$1110\ 0010_{b} = -1 + \frac{2^{6} + 2^{5} + 2^{1}}{2^{7}} = -0.234375$$

=> VZ= negativ

Exponent:  $1000\ 1001_b = 137 => Exp = 137-127 = 10_d$ 

Mantisse: m= 001 1000 0000 0000 0000 0000

Dezimalwert = 
$$(-1)^1 \cdot [1 + m] \cdot 2^{Exp}$$
  
=  $(-1)^1 \cdot [1 + (2^{-3} + 2^{-4})] \cdot 2^{10}$   
=  $-1216$ 

e) Dezimalwert= 
$$-1 + \frac{1}{2} + \frac{1}{2^5} + \frac{1}{2^8} + \frac{1}{2^{11}} + \frac{1}{2^{12}} = -\frac{1901}{2^{12}} = -0,4641$$

f) 
$$-\left(10 + \frac{3}{16}\right) = (-1)^{1} \cdot 10 \frac{3}{16}$$
$$= (-1)^{1} \cdot \left[2^{3} + 2^{1} + \frac{1}{8} + \frac{1}{16}\right] = (-1)^{1} \cdot \left[2^{3} + 2^{1} + 2^{-3} + 2^{-4}\right]$$
$$= (-1)^{1} \cdot 2^{3} \cdot \left[1 + 2^{-2} + 2^{-6} + 2^{-7}\right]$$
$$= (-1)^{1} \cdot \left[1 + 2^{-2} + 2^{-6} + 2^{-7}\right] \cdot 2^{130-127}$$

=> VZ= negativ

Exponent:  $130_d = 1000\ 0010_b$ 

Mantisse: m= 010 0011 0000 0000 0000 0000

Aufgabe 3: FSM 11 Punkte

a), b)



c)

| Befehl                  | OPC3 | OPC2 | OPC1 |
|-------------------------|------|------|------|
| unbedingte Verzweigung  | 0    | 1    | 0    |
| Sprung in Unterprogramm | 1    | 1    | 0    |
| Reset                   | 0    | 0    | 0    |
| bedingter Sprung        | 1    | 0    | 1    |

### **Aufgabe 4: CMOS-Transfergates**

10 Punkte

a)



b)

Transfergate leitet für  $T=1, \ \overline{T}=0$ Transfergate sperrt für  $T=0, \ \overline{T}=1$ 

c)



d)

Funktion: Halbaddierer

| a | b | С | d |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 0 |

## Aufgabe 5: Arithmetik-Schaltungen

10 Punkte

a) Zustandstabelle eines Volladdierers:

| а | b | С | d | e |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 | 0 |
| 0 | 1 | 0 | 1 | 0 |
| 0 | 1 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 | 0 |
| 1 | 0 | 1 | 0 | 1 |
| 1 | 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 1 | 1 |

- b) Volladdierer mit Summenbit d und Übertragsbit e.
- c) Längster Pfad: 6 Gatter => 18 ns.

d) 
$$f = \frac{1}{T} = \frac{1}{18 \text{ns}} = 55,56 \text{MHz}.$$

#### Aufgabe 6: Serielle Schnittstelle des 80C51

11 Punkte

a)

Simplexbetrieb: Informationsfluss nur in eine Richtung möglich Halbduplexbetrieb: Informationsfluss in beide Richtungen möglich,

aber nicht gleichzeitig

Vollduplex: Informationsfluss in beide Richtungen gleichzeitig möglich

b)

Zählerschritte von Timer 1 bis zum Überlauf:  $100_{16} - 80_{16} = 80_{16} = 128_{10}$ 

Eingangstakt von Timer 1:

Eingangsteiler der seriellen Schnittstelle: Timer 1-Überlaufrate dividiert durch

16 (SMOD = 1) oder 32 (SMOD = 0)

$$\Rightarrow \quad \text{Baudrate (SMOD=0)} = \frac{10 \,\text{MHz}}{12} \cdot \frac{1}{32} \cdot \frac{1}{128} = 203,45 \, baud$$

$$\text{Baudrate (SMOD=1)} = \frac{10 \,\text{MHz}}{12} \cdot \frac{1}{16} \cdot \frac{1}{128} = 406,90 \, baud$$

oder: Baudrate (SMOD) = 
$$\frac{10 \,\text{MHz}}{12} \cdot \frac{1}{2^{5-\text{SMOD}}} \cdot \frac{1}{128} = \frac{6510}{2^{5-\text{SMOD}}} baud = 203,45 \cdot 2^{\text{SMOD}} baud$$

c)

|      | Bit 7 |   |       |   |     |   |   | Bit 0 |
|------|-------|---|-------|---|-----|---|---|-------|
| SCON | 0     | 1 | X/0/1 | 1 | X   | X | 0 | 0     |
| TCON | X/0   | 1 | X     | X | X   | X | X | X     |
| TMOD | 0     | 0 | 1     | 0 | X   | X | X | X     |
| ΙE   | 1     | X | X     | 1 | 0/X | X | X | X     |

d)

Maximale Baudrate: TH1 = 255 (1 Zählerschritt bis zum Überlauf), SMOD = 1

$$\Rightarrow$$
 Baudrate =  $\frac{10 \text{ MHz}}{12} \cdot \frac{1}{16} = 52083 \text{ baud}$ 

### Aufgabe 7: Mikrocontrollerprogrammierung

9 Punkte

Beim 80C51 handelt es sich um einen 8 bit Mikrocontroller, daher darf der Parameter a<sub>3</sub> maximal 255 betragen. b) Die Zufallszahlenfolge lautet:  $X_0=3 \Rightarrow X_1=64 \Rightarrow X_2=21.$ c) Programmcode DSEG FIRSTRND EQU 3H; Anfangswert  $X_n$  für Zufallsgenerierung RANDOM: DS 1 CALL GETRND ; Zufallszahl initialisieren -------INITRND: MOV RANDOM, #FIRSTRND ; festen Anfangswert setzen RET ; Zufallszahl berechnen (Algorithmus nach D.H. Lehmer (1948))------;  $X_{n+1} = (a_1 * X_n + a_2) \mod a_3$ , mit  $a_1 = 37$ ,  $a_2 = 53$ ,  $a_3 = 100$ **GETRND:** CALL INITRND ; den Wert X<sub>n</sub> initialisieren ; den Wert X<sub>n</sub> in Akku A laden MOV A, RANDOM VOM B,#37 ; das Produkt a<sub>1</sub>\*X<sub>n</sub> berechnen MUL  $\mathbf{A}\mathbf{B}$ ADD A,#53 B,#100 MOV ; Modulo-Berechnung DIV MOV RANDOM, B ; den Wert  $X_{n+1}$  nach RANDOM schreiben RET 

### Aufgabe 8: Architektur von DSPs und Analyse von Assemblercode

9 Punkte

a)

| Register | Inhalt nach Befehl 1 | Inhalt nach Befehl 2 | Inhalt nach Befehl 3 |
|----------|----------------------|----------------------|----------------------|
| R0       | \$0002               | \$0000               | \$0000               |
| X0       | \$E00000             | \$C00000             | \$000003             |
| R4       | \$0005               | \$0005               | \$0004               |
| Y0       | \$060000             | \$00005              | \$050000             |

b)

X0: \$400000 = 0,5 dezimal Y0: \$400000 = 0,5 dezimal

 $\Rightarrow X0 \cdot Y0 = 0,25$ A: \$200000 = 0,25

 $\Rightarrow X0 \cdot Y0 + A = 0,25 + 0,25 = 0,5$ 

| A2   | A1       | A0       |
|------|----------|----------|
| \$00 | \$400000 | \$000000 |

#### Aufgabe 9: Simulation von VHDL-Modellen

12 Punkte

```
MAC-Einheit
b)
entity test is
end test:
Die Entity einer Testbench muss leer sein.
c)
architecture test arch of test is
signal clk1 : std_logic;
signal reset1: std_logic;
signal a1, b1: integer range 0 to 127;
           : integer range 0 to 145160;
signal cl
component exam
port (clk : in std_logic;
      reset : in std logic;
      a, b : in integer range 0 to 127;
      c: out integer range 0 to 145160);
end component;
begin
exam_comp : exam
    port map (clk1, reset1, a1, b1, c1);
process
begin
clk1 <= \1';
wait for 10 ns;
clk1 <= '0';
wait for 10 ns;
end process;
reset1 <= '0',
          '1' after 20 ns;
a1 <= 0,
      21 after 60 ns,
      5 after 100 ns;
b1 <= 0,
      3 after 40 ns,
      7 after 80 ns,
      16 after 100 ns,
      0 after 120 ns;
end test_arch;
```

d) 
$$3 \cdot 21 + 7 \cdot 21 + 5 \cdot 16 = 290$$



Signale werden um einen Taktschritt verzögert übergeben.

### Aufgabe 10: Logikbeschreibung mit VHDL

9 Punkte

a)
Die Schaltung hat zwei Eingänge vom Typ "bit" und einen Ausgang von Typ "bit", die entweder den Zustand '0' oder '1' annehmen können.

b)

| a | b | С |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

Verknüpfungsgleichung:  $c = \overline{a \oplus b}$ 

c)

```
ARCHITECTURE g2 OF K_Gatter IS
   BEGIN
   g <= '1' WHEN d = '1' AND e = '0' AND f = '1' ELSE
   '0';
END g2;</pre>
```