







### 指令集体系结构(ISA)与I/0

- ❖处理器要为I/O做什么?
  - ▶輸入: 读字节序列
  - ▶输出: 写字节序列
- ❖有些处理器有专门的输入输出指令
- ❖另外的模式(MIPS):
  - ▶用load实现输入,用store实现输出(小规模)
  - ➤ Memory Mapped Input/Output
  - > 贡献出一部分地址空间作为输入输出设备的通信通路

**公 北京航空航天大学** 

5

### 处理器-I/0的速度不匹配

- ◆1 GHz 的微处理器每秒可以执行10亿条load或store指令 (4,000,000 KB/s 数据率)
  - I/O设备的数据率范围从 0.01 KB/s到125,000 KB/s
- ❖ 输入: 设备无法及时准备好数据供处理器load
  - 可能还需要等待人类响应
- ❖ 输出: 设备无法及时准备好接收处理器store的数据
- *❖ 怎么办*?

60 北京航空航天大学

### 处理器执行动作前先查询状态

- ❖通向设备的通信通路上通常有2个寄存器:
  - 控制寄存器 用来确认是否允许读/写 (I/O ready)
  - 数据寄存器 暂存数据
- ❖接着处理器load(输入)或者store(输出)数据寄存器
  - 重置控制寄存器 Ready bit (1 → 0)

❖这一过程称为"Polling"(轮询)

(5) 共京航空航天大学

### I/O 示例 (MIPS中的轮询)

❖输入: 从键盘读入\$√0

```
Waitloop: lui $t0, 0xfffff # ffff0000 lw $t1, 0($t0) # control reg andi $t1,$t1,0x1 beq $t1,$zero, Waitloop lw $v0, 4($t0) # data reg
```

❖输出:从\$a0写到显示器

❖ "Ready" —处理器的视角!

**公** 共京航空航天大学

轮询的处理器时间占比

- ❖鼠标轮询:
  - > 占用时间: 30 [轮询/秒] × 400 [时钟周期/轮询] = 12K [时钟周期/秒]
  - > 时间百分比: 1.2×10⁴ [时钟周期/秒] / 10° [时钟周期/秒] = 0.0012%
  - ▶鼠标轮询对处理器影响很小
- ❖磁盘轮询:
  - ▶ 频率: 16 [MB/秒] / 16 [B/轮询] = 1M [轮询/秒]
  - >占用时间: 1M [轮询/秒] × 400 [时钟周期/轮询] = 400M [时钟周期/秒]
  - > 时间百分比: 4×108 [时钟周期/秒] / 109 [时钟周期/秒] = 40%
  - >不可接受!
- ❖问题:轮询,读写较小的块

轮询的开销

- ❖处理器规格: 1 GHz 时钟频率, 完成一个轮询操作需要400个时钟周期(轮询程序, 读写设备, 返回)
- ❖轮询对CPU资源的占用:
  - ▶鼠标: 每秒30次查询,确保不会遗漏用户的动作
  - ▶ 软盘: 以2字节为一个单元, 50 KB/sec的数据率传输, 没有遗漏
  - ▶硬盘: 以16字节大小的块为单位, 16 MB/秒的数据传输率, 没有遗漏

**公** 此京航空航天大学

10

### 替代方案?

- ❖浪费太多处理器时间用于"自旋等待"(spin-waiting) I/O就绪
- ❖当I/O设备就绪时调用相关的过程
- ❖方案: 使用*异常* 机制触发I/O, 然后在I/O进行数据传输的时候 中断程序

(5) 北京航空航天大学

(5) 北京航空航天大学

### 异常和中断

- ❖突发的"事件需要改变控制流
  - >不同的指令集体系结构会使用不同的术语
- ❖异常
  - >CPU内部产生 (例如未定义的opcode, 溢出, 系统调用, TLB 缺失)
- ❖中断
  - ▶来自外部I/O控制器
- ❖需要牺牲性能

On 此京航空航天大学

13

### 异常的特性

- ❖可重启的异常
  - >流水线能够清空指令
  - >处理程序的执行,执行完毕后返回指令
    - 重新取指和执行
- ❖PC+4 保存在EPC 寄存器
  - ▶识别导致异常的指令
  - ▶使用PC+4是因为它是流水线执行中可以获得的信号
    - 处理程序必须能够校准这个值以获得正确的地址

05 北京航空航天大学

处理异常

- ❖ MIPS中异常由系统控制协处理器(CP0)处理
- ❖ 保存出问题 (或者被中断)的指令的PC内容
  - >MIPS: 保存在特殊的寄存器中

Exception Program Counter (EPC)

- ❖ 保存问题的描述
  - ➤ MIPS: 保存在特殊的寄存器中, Cause 寄存器
  - ▶最简单的实现只需要1bit (0:未定义的opcode, 1:溢出)
- ❖ 转跳到异常处理代码(exception handler code),起始地址: 0x80000180
- ❖ 通知操作系统
  - ▶可以"杀"程序
  - >对于 I/O 设备请求或系统调用, 通常同时切换到另一个进程
    - 比如当发生 TLB 缺失 和页失效时

ca 此京航空航天大学

1/

### 处理程序的动作

- ❖读 Cause 寄存器, 传递给相关的处理程序
- ❖操作系统确定需要采取的行动:
  - ▶如果是可重启的异常,执行正确的操作然后使用EPC返回程序
  - >否则, 结束程序并使用EPC, Cause 寄存器等信息报告错误

(A) 北京航空航天大学



- ❖I/O 中断与异常很相似,不同之处在于:
  - ▶I/O 中断是 "异步"的
  - >需要传递更多的信息
- ❖"异步"是相对于指令执行的
  - >I/O 中断不与任何指令关联,但可以在任何指令执行的过程中发生
  - >I/O 中断不会阻止任何指令的运行

2. 此京职宣航及大学

17

寄存器

SR

CAUSE

EPC

PRID

12

13

14

15

### 协处理器0 (CP0)

- ❖4个寄存器:SR、Cause、EPC、PRId
  - ▶阅读《See MIPS Run Linux》第3章
  - ▶无关寄存器及无关位可以不阅读

❖理解要点:

▶SR:用于对系统进行控制

• 指令可读可写

▶Cause:指令读取,硬件控制写入

■ IP[7:2]: 对应外部6个中断源

■ ExcCode[6:2]: 异常/中断类型编码值

▶EPC:用于保存异常/中断发生时的PC

保存PC:硬件控制写入指令读取:中断服务程序

▶PRId: 处理器ID

**成 共享航空航头大学** 可以田干实现个性的编码



### EPC

❖EPC:保存中断/异常时的PC

>以便从中断/异常服务程序返回至被中断指令

❖ERET:中断/异常服务程序返回指令

|    | 31                                                                 | 26 | 25    | 22 | 21   | 18 | 17   | 14 | 13   | 10 | 9    | 6 | 5      | 0 |
|----|--------------------------------------------------------------------|----|-------|----|------|----|------|----|------|----|------|---|--------|---|
| 编码 | CP0                                                                |    | 80000 |    |      |    |      | е  | ret  |    |      |   |        |   |
|    | 010000                                                             |    | 1000  |    | 0000 |    | 0000 |    | 0000 |    | 0000 |   | 011000 |   |
|    | 6                                                                  |    |       |    |      |    | 20   |    |      |    |      |   |        | 6 |
| 格式 | eret                                                               |    |       |    |      |    |      |    |      |    |      |   |        |   |
| 描述 | eret将保存在CP0的EPC寄存器中的现场(被中断指令的下一条地址)写入PC,从而实现从中断、异常或指令执行错误的处理程序中返回。 |    |       |    |      |    |      |    |      |    |      |   |        |   |
| 操作 | PC ← CP0[epc]                                                      |    |       |    |      |    |      |    |      |    |      |   |        |   |
| 示例 | eret                                                               |    |       |    |      |    |      |    |      |    |      |   |        |   |
|    | 当程序被硬件中断、指令执行异常(如除以0、算术溢出)时,PC+4将被保存在EPC中。                         |    |       |    |      |    |      |    |      |    |      |   |        |   |

ca 北京航空航天大学

\_ \_ \_



- ❖IP[7:2]:6位待决的中断位,分别对应6个外部中断
  - ▶记录当前哪些硬件中断正在有效
  - ▶1-有中断;0-无中断
- ❖ExcCode[6:2]:异常编码,记录当前发生的是什么异常
  - ▶共计32种
  - >要求表中3种

| ExcCode | 助记符 | 描述              |
|---------|-----|-----------------|
| 0       | Int | 中断              |
| 10      | RI  | 不识别(非法)指令       |
| 12      | Ov  | 算术指令导致的异常(如add) |



On 北京航空航天大学

- ❖如何处理多个在不同流水段同时发生的异常?
- ❖如何以及在什么位置处理外部的异步中断?

异常: 只要求实现非法指令和溢出

05 北京航空航天大学

SR寄存器

◇IM[7:2]:6位中断屏蔽位,分别对应6个外部中断

>1-允许中断,0-禁止中断

◇IE:全局中断使能

>1-允许中断;0-禁止中断

◇EXL:异常级

>1-进入异常,不允许再中断;0-允许中断

>重入需要OS的配合,特别是堆栈

31 28 27 26 25 24 23 22 21 20 19 18 17 16 15 10 9 8 7 6 5 4 3 2 1 0 CU3-0RPFRREMX[PX]SEV[TS]SR[NM] 0 Impl
In EIC (external int ciri) mode

In EIC (external int ciri) mode

| PL | KSU | CU3-0RPFRREMX[PX]SEV[TS]SR[NM] 0 Impl
In EIC (external int ciri) mode



### 异常处理(5段流水线)

- ❖在流水线中保持异常标志直到提交点 (MEM段)
- ❖对于给定的指令,在早期流水段的异常会覆盖后面的异常
- ❖在提交点注入外部中断 (覆盖其它的)
- ❖异常到达提交点: 更新Cause和EPC寄存器, 清空所有流水段, 向取指阶段注入处理程序的PC

**加州京航空航天大学** 

25













### 中断驱动的 I/0 示例 (1/2)

- ❖假定以下系统特性:
  - >每次传输包括中断在内需要500个时钟周期的开销
  - ▶磁盘吞吐: 16 MB/秒
  - ▶每传输16字节产生一个中断
  - ▶处理器主频 1 GHz
- ❖如果磁盘的操作占程序执行的5%, 处理器被磁盘 操作消耗的百分比是多少?
  - >5% × 16 [MB/秒] / 16 [B/中断] = 50,000 [中断/秒]
  - >50,000 [中断/秒] × 500 [时钟周期/中断] = 2.5×10<sup>7</sup> [时钟周期/秒]
  - ▶2.5×10<sup>7</sup> [时钟周期/秒] / 10<sup>9</sup> [时钟周期/秒] = 2.5%

2 北京航空航天大学

33

### 协处理器指令及用途

- ❖指令: MFC0、MTC0
  - ▶不能直接修改CPO寄存器,必须借助通用寄存器
- ❖MFC0:读取CP0寄存器至通用寄存器
  - ▶SR: 获取处理器的控制信息
  - ➤ Cause:获取处理器当前所处的状态 ➤ EPC:获取被异常/中断的指令地址
  - ▶PRId:读取处理器ID(可以读取你的个性签名)
- ❖MTC0:通用寄存器值写入CP0寄存器
  - ▶SR: 对处理器进行控制, 例如关闭中断
  - ▶EPC:操作系统中用于多任务切换

(5) 北京航空航天大学

### 中断驱动的I/0 示例 (2/2)

- ❖2.5% (中断) 远比40% (轮询)要好
- ❖真实的解决方案: 直接内存访问(DMA) 机制
  - >设备控制器直接与内存交互完成数据传输,不通过处理器
  - >每页传输完成产生-次中断

**公** 此京航空航天大学

| 信号名          | 方向  | 用途                | 产生来源及机制                 |  |  |
|--------------|-----|-------------------|-------------------------|--|--|
| A1[4:0]      | - 1 | 读CP0寄存器编号         | 执行MFC0指令时产生             |  |  |
| A2[4:0]      | - 1 | 写CP0寄存器编号         | 执行MTC0指令时产生             |  |  |
| DIn[31:0] I  |     | CPO寄存器的写入数据       | 执行MTC0指令时产生<br>数据来自GPR  |  |  |
| PC[31:2]     | - 1 | 中断/异常时的PC         | PC                      |  |  |
| ExcCode[6:2] | - 1 | 中断/异常的类型          | 异常功能部件                  |  |  |
| HWInt[5:0]   | 1   | 6个设备中断            | 外部硬件设备(如鼠标、键盘)          |  |  |
| We           | - 1 | CP0寄存器写使能         | 执行MTC0指令时产生             |  |  |
| EXLSet       | - 1 | 用于置位SR的EXL(EXL为1) | 流水线在WB阶段产生              |  |  |
| EXLCIr       | - 1 | 用于清除SR的EXL(EXL为0) | 执行ERET指令时产生             |  |  |
| clk          | - 1 | 时钟                |                         |  |  |
| rst          | - 1 | 复位                |                         |  |  |
| IntReq       | 0   | 中断请求,输出至CPU控制器    | 是HWInt/IM/EXL/IM的函数     |  |  |
| EPC[31:2]    | 0   | EPC寄存器输出至NPC      |                         |  |  |
| DOut[31:0]   | 0   | CPO寄存器的输出数据       | 执行MFC0指令时产生,输出数据<br>GPR |  |  |

# 设计CPO: SR ◇由于无用位较多,因此只定义有用位 〉reg [15:10] im; 〉reg exl, ie; ◇SR整体表示为: {16′b0, im, 8′b0, exl, ie} ◇im, ie的行为很简单 if (当Wen有效并且Sel为对应的寄存器编号) {im, exl, ie} <= {DIn[15:10], DIn[1], DIn[0]};</p> reg [5:0] im与reg [15:10] im 是等价的,但后者编码风格更好

# 

# 



### 设计CPO:输出CPO寄存器

- ❖除了SR/Cause/EPC/PRId外,一律输出0。
- ❖可以设计一个5选1的MUX。
- ❖也可以用行为描述,样例代码:

此京航空航天大学