# 计算机组成原理



# 计算机组成原理课程组

(刘旭东、高小鹏、肖利民、牛建伟、栾钟治)

Daren.

65 北京航空航天大学

# 门电路概述

- "门电路"是能实现某种逻辑关系的电路,它是数字电路的基本逻辑单元电路。基本的逻辑门有与门、或门、非门,复合逻辑门有与非门、或非门、与或非门、异或门等。
- ❖逻辑门电路主要分为两类
  - >分立元件门: 由电阻、二极管、三极管等分立元件构成
  - ▶集成门: 把构成门电路的基本元件制作在一小片半导体芯片上
    - 集成反相器、缓冲器,集成与门、与非门,集成或门、或非门,集成异或门,集成三态门

第二部分:组合逻辑

一.逻辑门电路

1.晶体管和MOS管

2.逻辑门电路实现
二.布尔代数及其门电路实现
1.逻辑代数基本概念
2.逻辑代数的运算法则
3.逻辑函数的表达式
4.逻辑函数的简化法
三.Verilog HDL介绍
四.基本组合逻辑部件设计

# 门电路概述

- ❖ 门电路是组合逻辑电路、触发器、时序逻辑电路、存储器的理论基础
- ❖ 要学好后面的电路,必须先了解门电路的电路结构、工作原理及逻辑功能
  - 組合逻辑电路是由各种逻辑门以一定的方式组合在一起构成的 数字电路。
  - ▶ 触发器是由多个逻辑门(大多是与非门)交叉耦合构成的。
  - > 时序逻辑电路是由组合逻辑电路和触发器构成的。
  - 存储器主要由地址译码器、存储矩阵和输出控制电路构成。

3





# 半导体二极管的开关特性

- ❖ 半导体器件的开关特性:有导通和截止两种状态,导通状态下允许电信号通过,截止状态下禁止电信号通过。
  - ▶ 静态特性(稳态开关特性):器件稳定在导通和截止两种状态下的 特性:
  - 二极管单向导电性:外加正向开启电压导通,反向电压截止—— 受外加电压极性控制的开关
  - ∠ 二极管的正向开启电压、锗管约为0.2-0.5V, 硅管为0.5-0.7V。
    如无特殊说明,本章中默认为0.7V。
  - 当加在二极管上的电压U<sub>D</sub><V<sub>D</sub>(0.7V)时,二极管截止,电流I<sub>D</sub>=0;
     当U<sub>D</sub>>V<sub>D</sub>(0.7V)时,二极管导通,而且一旦导通,则U<sub>D</sub>=V<sub>D</sub>(0.7V)不变。因此,V<sub>D</sub>称为钳位电压。
  - > 当二极管的反向电压超过一个阈值( $V_z$ )时,二极管会被击穿,此时二极管上的压降是 $V_z$ 。

此京航空航天大学



# 晶体三极管的开关特性

- ❖ 在模拟电路中,晶体三极管主要作为线性放大元件和非线性元件。在数字电路中,主要作为开关元件。
- ❖ 晶体管共发射极电路放大能力强,也即控制能力强,只要在输入端加上两种不同幅值的信号,就可以控制晶体管的导通或截止。
- ❖ 作为开关电路,晶体三极管主要工作在截止区和饱和区。
- ❖ 三极管的稳态开关特性是指三极管稳定在截止和饱和导通 两种状态下的特性。

**公** 北京航空航天大学

۵

# 晶体三极管三个工作区的特点总结

○ 发射结正偏,集电结反偏

放大区: <sup>●</sup> 有电流放大作用, I<sub>c</sub>=βI<sub>B</sub>

○ 输出曲线具有恒流特性

○ 发射结、集电结处于反偏

● 晶体管C、E之间相当于开路

○ 发射结、集电结处于正偏

■ 晶体管C、E之间相当于短路







### MOS管

此京航空航天大学

工作区

截止区

(发射结反偏、

集电结反偏)

放大区

(发射结正偏、

集电结反偏)

饱和区

(发射结正偏、

集电结正偏)

- ❖MOS集成电路由MOS管作为基本开关元件构成
- ❖属于单极型集成电路

MOS (Metal Oxide Semiconductor Field Effect Transistor, 金属氧化物半导体场效应管)管中只有一种载流子(自由电子或空穴)参与导电。

# 1、MOS管的结构与符号

分为NMOS管和PMOS管两种类型 (1) NMOS管

在P型半导体衬底上制作两个高掺杂浓度的N型区,形成源极和漏极。

晶体三极管的稳态开关特性

可靠条件

 $V_{RE} \le 0$ 

 $V_{BC} < 0$ 

 $V_{RF} > 0$ 

 $V_{RC} < 0$ 

 $V_{BE} \ge 0.7V$ 

 $V_{BC}>0$ 

 $I_B \ge I_{BS} = (V_{CC} - V_{CES}) / \beta R_C$ 

工程近似

 $V_{RE} < 0.7V$ 

 $V_{BC} < 0$ 

 $V_{RE} \ge 0.7V$ 

 $V_{RC} < 0$ 

特点

 $I_R = I_C = I_F \approx 0$ 

 $V_0 = V_{CC}$ 

 $I_C = \beta \times I_R$ 

 $V_o = V_{cc}$ 

 $I_C = I_{CS} = (V_{CC} - V_{CC})$ 

V<sub>CES</sub>)/R<sub>C</sub>

 $V_o = V_{CES}$ 

=0.3V

I<sub>C</sub>XR<sub>C</sub>



▶ NMOS管有增强型和耗尽型 两种类型。



增强型 耗尽型 NMOS管 NMOS管

型 NMO 管 簡4

NMOS管 简化符号

等效电路

С

В

В

11 (6) 对京航空航天大学

**(2) 北京航空航天大学** 

# NMOS管的工作原理



 $S \circ \begin{array}{c|c} D_1 & D_2 \\ \hline \\ S & \\ \hline \end{array} \hspace{-0.5cm} D$ 

- 对于增强型NMOS管,如果V<sub>GS</sub>=0 ,则两个N区和P型 底衬形成两个背向的PN结,无论V<sub>DS</sub>为正或负,总有一 只PN结反偏,NMOS管都不能导通,I<sub>n</sub>=0。
- \* 当V<sub>cs</sub>>V<sub>cs(TH)</sub>(开启电压,1~3V),自由电子在正电场的吸引下,聚集在栅极下的衬底表面,形成N型沟道,把两个N区沟通,在V<sub>DS</sub>作用下,NMOS管导通,形成遍极电流l。。
- 随着V<sub>GS</sub>升高,导电沟道的截面积将增大,I<sub>D</sub>增加—— 可以通过改变V<sub>GS</sub>控制I<sub>D</sub>的大小。

On 此京航空航天大学

13

# 第二部分:组合逻辑 - 逻辑门电路 1. 晶体管和MOS管 2. 逻辑门电路实现 - 布尔代数及其门电路实现 1. 逻辑代数基本概念 2. 逻辑代数的运算法则 3. 逻辑函数的定法 4. 逻辑函数的简化法 二. Verilog HDL介绍 三. 基本组合逻辑部件设计

### PMOS管

### (2) PMOS管

- ▶ PMOS管是在N型半导体衬底上制作两个高掺杂浓度的 P型区,形成源极和漏极。
- > PMOS管也有增强型和耗尽型两种类型。



增强型 PMOS管 耗尽型 PMOS幣 PMOS管 简化符号

- ❖ 对于增强型PMOS管,当V<sub>GS</sub>=0时,则两个P区和N型村底形成两个 背向的PN结,无论V<sub>DS</sub>为正或负,PMOS管都不能导通,I<sub>D</sub>=0。
- ❖ 当V<sub>GS</sub>C-V<sub>GS[TH]</sub>,自由电子在负电场的排斥下,栅极下的底衬表面的自由电子数量减少、空穴数量大大增加,形成P型沟道,把两个P区沟通,PN结消失,PMOS管导通,形成漏极电流。

on 此京航空航天大学

14

### 与逻辑

❖ 只有当开关A、B同时闭合时,指示灯P才 会亮。

输入条件(开关A、B):闭合——"1" 断开——"0" 输出结果(灯P):亮——"1",灭——"0"



指示灯控制电路

- ❖ 只有决定事件结果的全部条件(输入)同时具备时,结果(输出)才发生——这种因果关系叫做逻辑与(或逻辑乘)。
- 逻辑与又称为逻辑乘。运算规则:只要输入中有一个0,输出就为0;只有输入全为1时,输出才为1。

运算规则

0-0=0

0-1=0

1.0=0

1.1=1

(2) 北京航空航天大学



- ❖逻辑关系的表示方法
- ① **真**值表 (truth table): 用 "0"和 "1"表示输入与 输出之间全部关系的表格。
- ②逻辑函数表达式:用逻辑运算符把各种逻辑的输出 与输入之间的关系连接起来,形成逻辑函数表达式。

又称逻辑乘  $P = A \cdot B$ 逻辑乘运算符 =AB号也可以省略 =A&B

与逻辑真值表

③ 逻辑符号: 将与、或、非等各种逻辑关系用特定的图形符号表示。



与逻辑符号

**公 北京航空航天大学** 

# 与逻辑的二极管实现

### 3. 功能描述

A(V) B(V)

0.3 0.3

0.3 3.0

3.0 0.3

3.0 3.0

(1) 功能表

Y(V)

1.0

1.0

1.0

3.7

(2) 真值表

- A B 0 0 0 1 0 10 0 11
- (4) 工作波形图 (时序图) A \_\_\_\_\_

(3) 表达式 Y=AB

用1代表高电平(输入3.0V。 输出3.7V),则可以得到真 值表

# 在功能表中,用0代表低电 ❖与门的时序图还体现了"门"的概念!

平 (輸入0.3V,輸出1.0V), 差A为輸入信号,B为控制信号,当B为低 电平时,无输出信号,门是"关闭"的; > 当B为高电平时,输出信号Y同输入信号, 门是"打开"的。

65 北京航空航天大学

# 与逻辑的二极管实现

❖ 实现逻辑与运算的电路称为与门。

1、电路结构



### 2、工作原理

- ▶ 当A、B为高电平3.0V时, D1、D2均导通, 则输出 Y=3+0, 7=3, 7V.
- > 当A、B为低电平0.3V (輸入低电平额定值 V<sub>11</sub>) 时,D₁、D₂均导 通,由于二极管导通后的钳位电压为0.77,则输出 Y=0. 3+0. 7=1. 0V:
- ➢ 当A为0.3V、B为3.0V (輸入高电平额定值 V<sub>H</sub>) 时, D₁优先导 通,输出Y=0.3+0.7=1.0V,D。被反偏截止:

此京航空航天大学

### 或逻辑

在决定事件结果的诸多条件中只要有任何一个满足,结果就会发生—— 这种因果关系叫做逻辑或(或逻辑加)。



# 或逻辑的二极管实现

- ❖ 实现或逻辑运算的电路称为或门。
- 1. 电路结构和逻辑符号



# 2. 工作原理

- ❖ 当A、B为低电平0.3V时, D<sub>1</sub>、D<sub>2</sub>均导通,由于二极管导通后的钳位电压为0.7V,则输出Y=0.3-0.7= -0.4V。
- ❖ 当A为0.3V、B为3.0V时, D₂优先导通,则输出Y=3.0-0.7= 2.3V; 由于A只有0.3V ,则D,被反偏截止。
- ❖ 当A、B均为高电平3.0V时, D<sub>1</sub>、D<sub>2</sub>均导通,则输出Y=3-0.7=2.3V。

ca 共京航空航天大学

21

# 非逻辑

只要条件具备了,结果便不会发生;而条件不具备时,结果一定发生——这种因果关系叫做逻辑非(也称逻辑反)。



| ① 真值表 |   |  |
|-------|---|--|
| Α     | Р |  |
| 0     | 1 |  |
| 1     | 0 |  |

② 逻辑函数 表达式

$$P = \overline{A} = \sim A$$

③ 运算规则

 $\overline{0}=1$ ,  $\overline{1}=0$ 

④ 逻辑符号



O 北京航空航天大学

23

# 或门的二极管实现

# 3、功能描述

# (1) 功能表

| A(V) B(V) | Y(V) |
|-----------|------|
| 0.3 0.3   | -0.4 |
| 0.3 3.0   | 2.3  |
| 3.0 0.3   | 2.3  |
| 3.0 3.0   | 2.3  |

### (2) 真俏表

| A B | Υ |
|-----|---|
| 0.0 | 0 |
| 01  | 1 |
| 10  | 1 |
| 11  | 1 |
|     |   |

# (4) 工作波形 (时序图)



(3) 表达式 F=A+B

北京航空航天大学

22

# 非逻辑的三极管实现

# 1、电路结构



# 2、工作原理

- 当V<sub>i</sub>=0.3V时, T截止; D<sub>CL</sub>导通, 输出V<sub>O</sub>≈ V<sub>CL</sub>
   =3.0V(忽略D<sub>CI</sub>上的电压降时)。
- 当V<sub>i</sub>=3V时, T饱和导通, V<sub>CES</sub>≈0.3V, D<sub>CL</sub>截止, 输出V<sub>O</sub>=V<sub>CES</sub>=0.3V。

gg 北京航空航天大学

24\_

# 非逻辑的三极管实现

# 3、功能描述

(1) 功能表

| 4(V) | Y(V) | l |
|------|------|---|
| 0.3  | 3.0  |   |
| 3.0  | 0.3  |   |

(2) 真值表

| Α | Υ |
|---|---|
| 0 | 1 |
| 1 | 0 |

(4) 工作波形 (时序图)



(3) 表达式 Y=A 输出与输入之间满足 "非"逻辑关系。所以 此电路称为非门。

输出与输入波形有180°的相位差, 所以非门也称为反相器。

**公** 此京航空航天大学

25 25

# 或非逻辑

# ◆表示方法

① 逻辑符号



(部标)

②真值表(或非)

| A B | P |
|-----|---|
| 0 0 | 1 |
| 0 1 | 0 |
| 1 0 | 0 |
| 1.1 | 0 |

③ 逻辑函数表达式

$$P = \overline{A + B} = \sim (A \mid B)$$

❖特点: (输入)全低(输)出高、(输入)一高(输)出低

**6.** 北京航空航天大学

# 非逻辑的CMOS实现

- ❖ CMOS是由NMOS和PMOS管形成的电路结构, 称为 互补MOS (Complementary Symmetry MOS)
  - (1) 电路结构



❖ CMOS反相器中,两只晶体管总有一只处于截止状态,使得驱动管 和负载管的导通电阻都可以做得很小——使电路驱动负载能力增强, 同时也使静态功耗极低。

此京航空航天大学

# 或非门的分立元件实现

- ❖ 或非门由二极管或门和三极管 非门复合而成。
- ▶ 只要A或B有一个高电平(3.0V) 3.0V D₁ 导通 , 二极管或门的输出就为高电平, 经三极管非门反相后,输出为低电
- > 只有全部输入为低电平 (0.3V) , D<sub>1</sub>、D<sub>2</sub>均导通,二极管或门的输出 才为低电平 (-0.4V), T截止, 输 出V<sub>○</sub>为高电平 (3.7V)。



### 真值表

| A B | F |
|-----|---|
| 0 0 | 1 |
| 0 1 | 0 |
| 10  | 0 |
| 11  | 0 |

② 表达式 F=A+B



2. 北京航空航天大学













# TTL与非门的电气特性

- ❖集成电路的外部特性是指通过集成电路芯片 引脚反映出来的特性,包括电路的逻辑功能 和电气特性。
  - 逻辑功能可以用逻辑符号、功能表、真值表、 逻辑函数表达式和时序图来表示:
  - ▶ 电气特性主要有电压传输特性、输入特性、输出特性、动态特性等。
- ❖TTL与非门的电气特性主要有电压传输特性、 输入特性、输出特性、电源特性和传输延迟 特性。

| | 此京航空航天大学



# 电源特性

### 2、电源特性

- ❖ TTL集成电路的V<sub>CC</sub>=+5V±10%(即V<sub>CC</sub>=4.5V~5.5V)
- ❖ TTL与非门工作在关态和开态时的电源电流值/cc不同!
- ▶ 功耗:门电路工作时所消耗的电功率,Pp=Vcc\*Icc
  - > 未带任何负载时的静态功耗称为**空载功耗**,典型值为16mW。
  - 空载截止功耗——电路处于稳定关态时的空载功耗
  - > 空载导通功耗——电路处于稳定开态时的空载功耗
- ➢ 平均功耗——空载截止功耗与空载导通功耗之和的一半 TTL与非门的平均功耗约为10mW。
- ❖ 当与非门从关态到开态、或从开态到关态转换过程中, T<sub>4</sub>、
  T<sub>5</sub>会瞬间同时导通 → 电源出现瞬时最大电流——动态尖峰电流。
  - 在计算数字系统的电源容量(功率)时一定要 考虑动态尖峰电流的影响,留出一定的余量。

On 此京航空航天大学

37

# 与非门的NMOS实现 1、NMOSij V<sub>DD</sub> +10V 真值表 NMOS门使 用正电源! AB Y 00 0 1 10 0V 11 0 Y=AB 与非门 NMOS与非门 $\rightarrow$ 当A、B中任一个(或两个)为低电平时,至少一只 驱动管截止,串联支路不导通,输出Y≈Vnn,为高电 ▶ 只有当A、B均为高电平时,两只驱动管均导通,串 联支路才导通,输出Y≈0,为低电平。 **6.** 北京航空航天大学

# 扇入系数与扇出系数

# 1、扇入系数 (ni)

▶ TTL与非门输入端的头数,一般n,=2~8

# 2、扇出系数 (n<sub>o</sub>)

▶ TTL与非门输出带同类门的个数,体现了带载能力,一般n。=2~8

○ \* 在过去传统的小规模数字电路设计中,扇入扇出问题是一个必须注意的问题。但在现代的数字系统设计中已几乎不存在此类问题了。因为现在设计的逻辑电路规模很大,且趋向于单片实现方式。可以很好地使用EDA技术,使扇入扇出问题在EDA软件中被自动考虑进去,不必人为介入。

2. 北京航空航天大学

(5) 北京航空航天大学



# 各种集成门电路性能比较



- 与TTL门电路相比,传统的CMOS门电路特点是集成 度高、功耗低,但工作速度较慢、抗静电能力差。不 过目前新型的CMOS门电路工作速度已经有了很大提 高、抗静电能力也大为改善,基本能够与TTL门电路 相媲美了。
- 因此CMOS门电路获得了更为广泛的应用,尤其在大规模集成电路和微处理器中已占据了重要地位。

to be to a final

# 逻辑代数

- ❖ 所谓"逻辑",指事物间的因果关系。当两个二进制数码表示不同的逻辑状态时,它们之间可以按照指定的某种因果关系进行推理运算,称为逻辑运算。
- ❖ 1849年英国数学家乔治•布尔(George Boole)提出了描述客观事物逻辑关系的数学方法──布尔代数(Boolean algebra),成功地将形式逻辑问题归结为一种代数运算。
- ❖ 布尔代数后来被广泛用于开关电路和数字逻辑电路的分析和 设计,因此也叫做开关代数或逻辑代数。
- ❖ 布尔代数=逻辑代数,布尔变量=逻辑变量,布尔表达式=逻辑 表达式,布尔函数=逻辑函数

# 逻辑常量和逻辑变量

- ❖ 在逻辑运算中其值不会改变的量称为逻辑常量。
  - ▶ 最基本的逻辑常量是 "0" 和 "1" (还有高限 "z"、未知 "x")
  - 用 "0"和"1"表示一个事物的两种不同逻辑状态,如一件事情的 是和非、真和假、有和无、好和坏,电平的高和低、电流的有和无、 灯的亮和灭、开关的闭合和断开等。
  - > 这种只有两种对立逻辑状态的逻辑关系称为二值逻辑。
- ❖ 在逻辑运算中其值会发生改变的量称为逻辑变量, 由字母或字母加数字组成。
- ※ 逻辑变量的两种表示形式
   原变量: A、B、C、A<sub>1</sub>
   反变量: Ā、B、C、Ā<sub>1</sub>
   原变量与反变量的关系: "互非"或"互补"

资产全航空间未有<sup>6</sup> 43 资产全航空间未有<sup>6</sup>



- **❖表示方法**
- ① 逻辑符号



# ② 逻辑函数表达式

$$P = \overline{AB + CD} = \sim (A \& B \mid C \& D)$$

**公** 此京航空航天大学

# 同或逻辑

- **❖表示方法** 
  - ① 逻辑符号



- ③逻辑函数表达式: P=A⊙ B = AB+AB
- ❖特点: (输入)相同(输出)为1、(输入)相异(输出)为0
- ▶ 异或、同或逻辑只有两个输入: 与(与非)、或(或非) 逻辑可以有两个以上的输入; 非逻辑只有一个输入。
- ▶ 异或逻辑与同或逻辑是互非关系:

$$\overrightarrow{A \oplus B} = A \odot B$$
;  $\overrightarrow{A \odot B} = A \oplus B$   $\overrightarrow{AB} + \overrightarrow{AB} = \overline{\overrightarrow{AB} + AB}$ 

②真值表 (同或)

AB

0 1

1 0

1 1

gg 北京航空航天大学



- ❖表示方法
- ① 逻辑符号



② 真值表 (异或)

| AB  | P |
|-----|---|
| 0 0 | 0 |
| 0 1 | 1 |
| 1 0 | 1 |
| 1 1 | 0 |

# ③ 逻辑函数表达式

$$P=A \oplus B$$
  $P = A \overline{B} + \overline{A}B$   
=  $A \& (\sim B) | (\sim A) \& B$ 

❖特点: (输入)相同(输出)为0、(输入)相异(输出)为1

此京航空航天大学



# 逻辑代数的基本公式

❖ 逻辑代数的基本公式包括5条基本公理和9条基本定律。

# 1、逻辑代数基本公理

- ❖公理1: 设A为逻辑变量,若A≠0,则A=1:若A≠1,则 A=0。
- ❖公理2: 0•0=0:1+1=1。
- ❖公理3: 1•1=1: 0+0=0。
- ❖公理4: 0• 1=0: 1+0=1: 1• 0=0: 0+1=1。
- ❖公理5: 0=1: 1=0。

ca 此京航空航天大学

# 逻辑代数基本定律(2/2)

互补律:  $A + \overline{A} = 1$  (6)  $A \cdot A = 0$ 

(6')

常用于化简时消去某个因子、配项:

或者将某个乘积项变为最小项 重叠律: A + A = A

(7')  $(7) A \cdot A = A$ 

# 常用于化简时添加某一项

反演律:  $\overline{A \cdot B} = \overline{A} + \overline{B}$  (8)  $\overline{A + B} = \overline{A} \cdot \overline{B}$  (8')

又称德·摩根定律: 积之反等于反之和(逻辑变量与运算后取反等于各 个逻辑变量分别取反的或运算);和之反等于反之积(逻辑变量或运 算后取反等于各个逻辑变量分别取反的与运算)

还原律(对合律):  $\overline{A} = A$  (9)

记住! 也适用

于多个变量

# 逻辑代数基本定律(1/2)

# 2、逻辑代数基本定律

**自等律:** A + 0 = A (1)  $A \cdot 1 = A$  (1')

0-1律: A + 1 = 1 (2)  $A \cdot 0 = 0$  (2')

交換律: A + B = B + A (3)  $A \cdot B = B \cdot A$  (3')

结合律: (A + B) + C = A + (B + C) (4)

 $(A \cdot B) \cdot C = A \cdot (B \cdot C) \tag{4'}$ 

分配律: A(B+C) = AB + AC(5)

A + BC = (A + B)(A + C) (5')

此京航空航天大学

# 逻辑代数的基本定理

逻辑代数的基本定理包括代入定理、反演定理和对偶定理。

# 1、代入定理

- ❖ 代入定理: 在任何一个包含某个相同变量的逻辑等式 中,用另外一个函数式代入式中所有这个变量的位置, 等式仍然成立。
- ❖ 用途: 扩大基本公式和常用公式的使用范围

例如已知:  $A + \overline{A} = 1$  则:  $ABC + \overline{ABC} = 1$ 

O 北京航空航天大学

# 反演定理

# 2、反演定理

- ❖定理规定: 将原函数F中的全部 "•"换成 "+", "+"换成 "•", "0" 换成"1", "1"换成"0", 原变量换成反变量, 反变量换成原变量, 所得到的新函数就是原函数的反演式,记作 $\overline{F}$ 。
- ❖用途:直接求已知逻辑函数的反函数,可用于公式的化简

【例1】已知  $F = (A+B)(\overline{A}+C)(B+C+D)$  试化简F。

解:  $\overline{F} = \overline{AB} + A\overline{C} + \overline{BCD} = \overline{AB} + A\overline{C}$  根据包含律

则  $F = \overline{F} = (A+B)(\overline{A}+C)$ 

❖规则: ①遵循 "()"→ "•"→"+"的运算优先顺序: ② 不属于单个变量上的"非号"在变换中不变。

不变 不变

已知  $F_1 = AB + \overline{(C+D)B} + \overline{BC} + 0$  则反函数  $\overline{F_1} = (\overline{A} + \overline{B}) \cdot \overline{\overline{CD} + \overline{B}} \cdot \overline{\overline{B} + \overline{C}} \cdot 1$ 

**公** 北京航空航天大学

65 北京航空航天大学

# 逻辑代数的常用公式

- ❖常用公式1: AB + AB = A(10)
  - $AB + AB = A(B+B) = A \cdot 1 = A$ 对偶式:  $(A+B)\cdot (A+B)=A$ (10')
- > 结论: 若两个乘积项除了公有因子外,不同的因子恰好互补, 则这两个乘积项可以合并为一个由公有因子组成的乘积项。
- ❖常用公式2: 吸收律1 (11) A + (AB) = A

 $A + AB = A(1+B) = A \cdot 1 = A$ 对偶式: A(A+B)=A 吸收律2 (11')

> 结论: 若两个乘积项中有一个乘积项的部分因子恰好是另一个 乘积项的全部,则这个乘积项是多余的。

# 对偶定理

# 3、对偶定理

- ❖定理规定: 将原函数F中的全部 "•"换成 "+", "+"换成 "•", "0"换成"1", "1"换成"0", 所得到的新函数就是原函数的 对偶式。记作F'或F'。
- ❖用途:已知某公式成立,则可以得到其对偶公式仍成立。 扩大了基本公式和常用公式的使用范围

例如函数  $F_1 = AB + \overline{(C+D)B} + \overline{BC} + 0$  的对偶式是:

$$F_1' = (A+B) \cdot C\overline{D} + B \cdot \overline{B+C} \cdot 1$$

又如  $F_2 = A + B + \overline{C} \cdot \overline{D + E}$  的对偶式是:  $F_2' = A \cdot B \cdot (\overline{C} + \overline{D \cdot E})$ 

分配律: 
$$A(B+C) = AB + AC$$
 (5)

$$A + BC = (A + B)(A + C)$$
 (5')

- 对偶定理与反演定理的不同:无须将原变量和反变量互换
- 对偶定理仍遵守反演定理的两条规则

政策航空航天大学

# 常用公式3



❖常用公式3:

A + AB = A + B吸收律3 (12)

证:根据分配律

$$A + \overline{AB} = (A + \overline{A})(A + B) = 1 \cdot (A + B) = A + B$$
  
对偶式:  $A \cdot (\overline{A} + B) = A \cdot B$  (12')

> 结论: 若两个乘积项中有一个乘积项的部分因子恰好是另 一个乘积项的补,则该乘积项中的这部分因子是多余的。

# 常用公式4及推论

❖常用公式4:

$$\overline{AB + AC + BC} = \overline{AB + AC}$$

(13)

包含律 证: 
$$AB + \overline{AC} + BC = AB + \overline{AC} + (A + \overline{A})BC$$

$$= AB(1+C) + \overline{A}C(1+B) = AB + \overline{A}C$$

对偶式: 
$$(A+B)(\overline{A}+C)(B+C) = (A+B)(\overline{A}+C)$$
 (13')

$$^{\diamond}$$
公式4推论:  $AB + \overline{AC} + \overline{BCDEF}$  ... =  $AB + \overline{AC}$ 

 $\overrightarrow{a}$ : AB+AC+BCDEE..=AB+AC+BC+BCDEE..=

$$AB+\overline{AC}+BC=AB+\overline{AC}$$

> 结论: 若两个乘积项中的部分因子恰好互补,而这两个乘积项中的其余因 子都是第三乘积项的部分因子,则这个第三乘积项是多余的。



# 逻辑函数的常用表达式

❖ 常用表达式包括:与或式、或与式、与或非式、与 非与非式、或非或非式

# 1、与或式

$$F = AB + CD$$



# 2、或与式

$$E = (A + D)(C + D)$$

$$F = (A+B)(C+D)$$



# 3、与或非式

$$F = \overline{AB + CD}$$



# 5、或非或非式

常用表达式

4、与非与非式

 $= A \cdot B \cdot C \cdot D$ 

$$F = (A+B)(C+D)$$

$$= \overline{(A+B)(C+D)}$$

$$= \overline{A+B+C+D}$$

 $F = AB + CD = \overline{AB + CD}$ 

全部用与非门实现——减少了使用门的种类



北京航空航天大学

65 北京航空航天大学

# 逻辑函数的标准表达式

- ❖逻辑函数的表达形式是不唯一的,在数字电路手工设计技 术中,为便于真值表表述、卡诺图表述和逻辑化简等,引 入逻辑函数的标准表达式
- ❖逻辑函数的标准表达式建立在最小项和最大项概念基础上
- ❖标准表达式包括: 最小项表达式和最大项表达式
  - ▶ 最小项表达式是全部由最小项构成的与或式(积之和式)
  - > 最大项表达式是全部由最大项构成的或与式(和之积式)

### ❖最小项

- ▶ 设有n个变量,它们所组成的具有n个变量的"与"项(乘积项)中,每个 变量以原变量或反变量的形式出现且仅出现一次,则这个乘积项称为最小
- ▶ n个变量有2n个最小项
- ▶ 3变量 (A,B,C) 有8个最小项:

 $\overline{ABC}$ ,  $\overline{ABC}$ 

2. 此京职宣航及大学

北京航空航天大学

# 最小项编号

| 最小项                         | ABC的取值 | 编号                    |
|-----------------------------|--------|-----------------------|
| $\overline{ABC}$            | 000    | $m_{O}$               |
| $\overline{A}\overline{B}C$ | 001    | $m_1$                 |
| $\overline{A}B\overline{C}$ | 010    | $m_2$                 |
| $\overline{A}BC$            | 011    | $m_3$                 |
| $A\overline{B}\overline{C}$ | 100    | $m_4$                 |
| $A\overline{B}C$            | 101    | $m_5$                 |
| $AB\overline{C}$            | 110    | <i>m</i> <sub>6</sub> |
| ABC                         | 111    | $m_7$                 |

> 根据最小项编号可以迅速推断它所代表的最小项。

# 最小项的特点

- ① 对于任何一个最小项,只有对应的一组变量取值,使其值为1,其 余情况下均为0:
- ② 全体最小项之和为1:
- ③ 任意两个最小项的乘积为0: 为什么?
- ④ 具有相邻性的两个最小项之和可以合并为一个乘积项,消去一个以 原变量和反变量形式出现的变量, 保留由没有变化的变量构成的乘 积项。例: $ABC + ABC = \overline{AB}$

相邻最小项:除一个变量互为相反外,其余变量分别相同的两个最小项。

- ▶ 为书写方便,把最小项记做m;。
- ▶ 下标i的取值规则:按照变量顺序将最小项中的原变量 用1表示、反变量用0表示,得到一个二进制数,与其 对应的十进制数即该最小项的编号i。

此京航空航天大学

### 最大项

### ❖最大项

- ▶ 设有n个变量,它们所组成的具有n个变量的 "或"项(和项)中,每个变量以原变量或反 变量的形式出现且仅出现一次,则这个和项称 为最大项。
- ▶ n个变量有2<sup>n</sup>个最大项
- ▶ 3变量(A,B,C) 有8个最大项:

 $\overline{A} + \overline{B} + \overline{C} \cdot \overline{A} + \overline{B} + C \cdot \overline{A} + B + \overline{C} \cdot \overline{A} + B + C$  $A + \overline{B} + \overline{C} \cdot A + \overline{B} + C \cdot A + B + \overline{C} \cdot A + B + C$ 

▶ 若2个最大项中只有1个变量分别以原变量和反 变量的形式出现, 其余的变量分别相同, 则称 这2个变量具有相邻性。

2. 北京航空航天大学

# 最大项的特点

- > 最大项的特点
  - ① 对于任何一个最大项,只有对应的一组变量取值,使 其值为0,其余情况下均为1:
  - ② 全体最大项之积为0:
- 为什么?

例: $(\overline{A} + B + \overline{C})(A + B + \overline{C}) = [(\overline{A} + (B + \overline{C}))](A + (B + \overline{C})] = B + \overline{C}$ 

- ▶ 为书写方便,把最大项记做Mi。
- 下标i的取值规则:按照变量顺序将最大项中的原变量用0表示、反变量用1表示,得到一个二进制数,与其对应的十进制数即该最大项的编号i。

**公** 共京航空航天大学

65

# 最小项表达式

### 1. 最小项表达式

- ❖ 全部由最小项构成的与或式,也称标准与或式,可由最小项推导法直接从真值表中导出。
- ❖ 例如:三人表决器设计的输出表达式

$$F = \overline{A}BC + A\overline{B}C + AB\overline{C} + ABC$$

$$F(A, B, C) = m_3 + m_5 + m_6 + m_7$$

$$F(A, B, C) = m_3 + m_5 + m_6 + m_7$$

最小项 表达式

| ABC   | F |
|-------|---|
| 0 0 0 | 0 |
| 0 0 1 | 0 |
| 0 1 0 | 0 |
| 0 1 1 | 1 |
| 100   | 0 |
| 1 0 1 | 1 |
| 1 1 0 | 1 |
| 1 1 1 | 1 |

真值表

- ❖ 最小项推导法--从真值表推出逻辑函数表达式的一种方法
  - 使输出为1的输入组合写成乘积项的形式,其中取值为1的输入用原变量表示,取值为0的输入用反变量表示,然后把这些乘积项加起来。

gg 北京航空航天大学

67

# 最大项编号

| 最大项                                          | ABC的取值 | 编号      |
|----------------------------------------------|--------|---------|
| A+B+C                                        | 000    | $M_{0}$ |
| $A+B+\overline{C}$                           | 001    | $M_1$   |
| $A+\overline{B}+C$                           | 010    | $M_2$   |
| $A+\overline{B}+\overline{C}$                | 011    | $M_3$   |
| $\bar{A}$ + $B$ + $C$                        | 100    | $M_4$   |
| $\bar{A}+B+\bar{C}$                          | 101    | $M_5$   |
| $\overline{A} + \overline{B} + C$            | 110    | $M_6$   |
| $\overline{A} + \overline{B} + \overline{C}$ | 111    | $M_7$   |

December 4 #

66

F

ABC

0 0 0

0 0 1

0 1 1

1 0 0

101

111

表达式

# 最大项表达式

【例2】将  $F = AB + \overline{ABC}$ 写成标准与或表达式。

 $F = AB(C + \overline{C}) + \overline{ABC} = ABC + AB\overline{C} + \overline{ABC} = \sum m (3,6,7)$  **gda** 

# 2. 最大项表达式

- ❖ 全部由最大项构成的或与式,也称标准 或与式,可由最大项推导法直接从真值 表中导出。
- ❖ 例如: 三人表决器设计的输出表达式

$$F = (A+B+C)(A+B+\overline{C})(A+\overline{B}+C)(\overline{A}+B+C)$$

$$F(A,B,C) = M_0 \cdot M_1 \cdot M_2 \cdot M_4$$

$$F(A,B,C) = \Pi M(0,1,2,4)$$

❖最大项推导法

把使输出为0的输入组合写成和项的形式,其中取值为0的输入用原变量表示,取值为1的输入用反变量表示,然后把这些和项乘起来。

10 北京航空航天大学





# 设计优化

- ❖ 设计优化
  - ▶ 面积优化——使设计的电路或系统占用的逻辑资源尽量少
  - > <mark>时间优化——使设计的电路或系统的输入信号到达输出的路</mark> 程尽量短
- ❖ 逻辑函数的简化是实现面积优化的一种方式。
- ❖ 过去逻辑函数的简化是非常重要而又繁琐的工作:
- ❖ 在现代数字电路或系统的设计中,设计优化主要由 EDA工具自动完成,一般无须设计者介入。

O 此京航空航天大学

70

# 逻辑函数的公式简化法

- ❖逻辑函数的公式简化法的原理是反复使用逻辑代数的基本公式、基本定理和常用公式,消去函数中多余的乘积项和因子,以求得最简形式。
- 一、"与或"表达式的化简
- ❖最简与或表达式
  - > 1、乘积项的个数最少(用门电路实现,用的与门数最少);
  - ≥ 2、在满足1的条件下,乘积项中的变量最少(与门的输入端
  - 最少)。 ▶ 省器件:用最少的门,门的输入也最少。
- ❖常用的化简方法有:合并乘积项法、吸收项法和配项 法

# 或与表达式的化简

- 二、"或与"表达式的化简
- ❖最简或与表达式
  - >1、或项个数最少(或门用的最少);
  - >2、在满足1的条件下,或项中变量数量少(或门的输入端量少)。
- ▶ 化简方法
  - 1、利用对偶规则,将"或与"表达式转换为"与或"表达式。
  - 2、实际化简"与或"表达式。
  - 3、利用对偶规则将最简"与或"表达式转换为最简"或与"表达式。

On 北京航空航天大学

# 合并乘积项法

- ❖逻辑函数的公式简化常用的方法(以与或表达式的化 简为例)有:合并乘积项法、吸收项法、配项法、消 除冗余项法
- 1、合并乘积项法——利用互补律消去1个变量

化简 
$$F = A(BC + \overline{B}\overline{C}) + AB\overline{C} + A\overline{B}C$$

解: 
$$F = ABC + A\overline{B}\overline{C} + AB\overline{C} + A\overline{B}C$$
 利用分配律展开  
=  $(ABC + A\overline{B}C) + (A\overline{B}\overline{C} + AB\overline{C})$  合并

$$=AC(B+\overline{B})+A\overline{C}(\overline{B}+B)$$
 互补律

$$= AC + A\overline{C}$$
 **5**

$$=A(C+\overline{C}\,)=A$$

65 北京航空航天大学



# 吸收项法和配项法

2. 北京航空航天大学

# 2、吸收项法——利用吸收律和包含律减少"与"项

化简 
$$F = A\overline{B} + \overline{A}B + ABCD + \overline{A}\overline{B}CD$$
  
解:  $F = (A\overline{B} + \overline{A}B) + (AB_{\blacksquare} + \overline{A}\overline{B})CD$  合并乘积项

$$= (A\overline{B} + \overline{A}B) + (A\overline{B} + \overline{A}B) + CD$$

$$= A\overline{B} + \overline{A}B + CD$$

$$= A\overline{B} + \overline{A}B + CD$$

$$= B\mathbf{W}$$

$$= B\mathbf{W}$$

# 3、配项法——利用互补律,配在乘积项上

化简 
$$F = AB + \overline{A}\overline{B}C + BC$$

解: 
$$F = AB + \overline{ABC} + BC(A + \overline{A})$$
 配项  
=  $AB + \overline{ABC} + ABC + \overline{ABC}$  展升

$$=(AB + ABC) + (\overline{A}\overline{B}C + \overline{A}BC)$$
 合并

$$= AB (1+C) + \overline{AC} (B+\overline{B})$$
 14.

$$= AB + \overline{A}C$$

1律、互补律

 $A+\overline{AB}=A+B$