# 计算机组成原理



计算机组成原理课程组 (刘旭东、高小鹏、肖利民、牛建伟、来钟治)

**公** 此京航空航天大学

# Verilog HDL概述

❖ 硬件描述语言 (Hradware Description Language)是一种用形式化方法 (即文本形式)来描述和设计数字电路和数字系统的高级模块化语言。它是设计人员和EDA工具之间的一个桥梁,主要用于编写设计文件,在EDA工具中建立电路模型,也用来编写测试文件进行仿真。

# 用HDL描述设计

65 北京航空航天大学

上 共

综合、仿真 ── 目标了

→ 编程下载

- \* HDL发展至今已有近三十年的历史,到20世纪80年代,已出现了數十种 硬件描述语言。80年代后期,HDL向着标准化、集成化的方向发展, 最终VHDL、Verilog HDL先后成为IEEE标准。
  - ▶ VHDL: VHSIC Hardware Description Language (VHSIC—— Very High Speed Integrated Circuits), 其高速集成电路的硬件 描述语言,来源于美国军方,1987年成为IEEE标准。目前标准化 程度最高的一种HDL。

gg 北京航空航天大学

第二部分: 组合逻辑

一. 逻辑门电路

二. 布尔代数及其门电路实现

三. Verilog HDL介绍

- 1. Verilog HDL概述
- 2. Verilog HDL的词法
- 3. Verilog HDL常用语句
- 4. 不同抽象级别的Verilog HDL模型
- 四. 基本组合逻辑部件设计
  - 1. 运算单元电路
  - 2. 编码器/译码器
  - 3. 多路选择器

2

## Verilog HDL概述

- ❖ Verilog HDL可以用来进行数字电路的建模、仿真验证、时序分析、逻辑 综合。
- ❖ Verilog HDL抽象级别:系统级,算法级,RTL级,门级,开关级
- ❖ Verilog HDL具有行为描述和结构描述功能。行为描述包括系统级、算法级和RTL级3种抽象级别;结构描述包括包括门级和开关级2种抽象级别。
- ❖ 语法结构上的主要特点
  - >形式化地表示电路的行为和结构:
  - ▶借用C语言的结构和语句:
  - 可在多个层次上对所设计的系统加以描述,语言对设计规模不加任何 限制。
  - ▶具有混合建模能力: 一个设计中的各子模块可用不同级别的抽象模型 来描述:
  - >基本逻辑门、开关级结构模型均内置于Verilog HDL语言库中,可直接调用;









# Verilog HDL实例

#### 【例4】 多路选择器

```
module mux4 (input [3:0] d0, d1, d2, d3, input [1:0] s, output [3:0] y);
wire [3:0] low, high;
mux2 lowmux (d0, d1, s[0], low);
mux2 highmux (d2, d3, s[0], high);
mux2 finalmux (low, high, s[1], y);
Endmodule

module mux2 (input [3:0] d0, d1, input s, output [3:0] y);
tristate t0 (d0, ~s, y);
tristate t1 (d1, s, y);
endmodule
```

highmux

# Verilog HDL模块的结构

#### 3、信号类型声明

- 信号类型声明用来说明设计电路的功能描述中,所用的信号的数据 类型以及函数声明。
- ➤ 信号的數据类型主要有连线 (wire)、寄存器 (reg)、整型 (integer)、实型 (real) 和时间 (time) 等类型。

#### 4、功能描述

- 功能描述是Verilog HDL程序设计中最主要的部分,用来描述设计模块的内部结构和模块端口间的逻辑关系,在电路上相当于器件的内部电路结构。
- 功能描述可以用assign语句、元件例化(instantiate)、always 块语句等方法来实现,通常把确定这些设计模块描述的方法称为建模。

# Verilog HDL模块的结构

## 1、模块端口定义

- 模块端口定义用来声明设计电路模块的输入输出端口,端口定义格式: module模块名(端口1,端口2,端口3,...);
- 在端口定义的國孫弧中,是设计电路模块与外界联系的全部输入输出端口信号或引脚,它是设计实体对外的一个通信界面,是外界可以看到的部分(不包含电源和接地端),多个端口名之间用","分隔。

#### 2、I/O说明

模块的I/O说明用来声明模块端口定义中各端口数据流动方向,包括输入(input)、输出(output)和双向(inout)。

input 端口1,端口2,端口3,...; output 端口1,端口2,端口3,...; inout 端口1,端口2,端口3,...;

➢ 端口定义、I/O说明和程序语句中的标点符号及 圆括弧均要求用半角符号书写!

此京职生职及大学

10

# 逻辑功能定义

- ❖在Verilog 模块中有3种方法可以描述电路的逻辑功能:
- ① 用assign 语句

数据流描述

assign  $x = (b \& \sim c)$ ;

②用元件例化 (instantiate) and myand3(f,a,b,c);

结构描述

常用于描述

组合逻辑

#### 门元件关键字

#### 例化元件名

- ★ 注1:元件例化即是调用Verilog HDL提供的元件或由某子模块定义的实例元件;
- ❖ 注2: 元件例化包括门元件例化和模块元件例化;
- 注3: 例化元件名也可以省略! 若不省略,则每个实例元件的名字必须唯一! 以避免与其它调用该元件的实例相混淆。

(2) 北京航空航天大学

# 逻辑功能定义 (续)

③ 用 "always" 块语句 行为描述

always @(posedge clk) // 每当时钟上升沿到来时执行一遍块内语句 begin

if(load) out = data; // 同步預置数据 else out = data + 1 + cin; // 加1计数 end

- ◆注1: "always" 块语句常用于描述时序逻辑,也可描述组合逻辑。
  - ❖注2: "always" 块可用多种手段来表达逻辑关系,如 用if-else语句或case语句。
  - \*注3: "always" 块语句与assign语句是并发执行的, assign语句一定要放在"always" 块语句之外!

Darenes e e se

13

# 运算符的比较

| C语言 | Verilog HDL | 功能   | C语言 | Verilog HDL | 功能         |
|-----|-------------|------|-----|-------------|------------|
| +   | +           | 加    | <=  | <=          | 小于等于       |
| _   | _           | 减    | ==  | ==          | 等于         |
| *   | *           | 乘    | !=  | !=          | 不等于        |
| 1   | 1           | 除    | ~   | ~           | 按位取反       |
| %   | %           | 取模   | &   | &           | 按位与        |
| !   | !           | 逻辑非  | 1   | I           | 按位或        |
| &&  | &&          | 逻辑与  | ٨   | ^           | 按位异或       |
| II  | II          | 逻辑或  | <<  | <<          | 左移         |
| >   | >           | 大于   | >>  | >>          | 右移         |
| <   | <           | 小于   | ?:  | ?:          | 等同于if-else |
| >=  | >=          | 大于等于 |     |             |            |

Verilog HDL与C语言的运算符几乎完全相同!

65 北京航空航天大学

15

# Verilog HDL语句

❖ 语句及函数的比较

|        | C语言             | Verilog HDL     |
|--------|-----------------|-----------------|
| 函数     | 无参函数,有参函数       | function块语句     |
| 赋值语句   | 赋值变量 = 表达式;     | 阻塞赋值,非阻塞赋值      |
| 条件语句   | if-else         | if-else         |
| 条件语句   | switch          | case            |
| 循环语句   | for             | for             |
| 循环语句   | while           | while           |
| 中止语句   | break           | break           |
| 宏定义语句  | define (以符号#开头) | define (以符号'开头) |
| 格式输出函数 | printf          | printf          |

2. 此京航空航天大学

14

# Verilog HDL模块的结构

❖ Verilog HDL程序的三种描述方式

结构 (Structur al) 描述

对设计电路的结构进行描述,即描述设计电路使用的元件及这些元件之间的连接关系

属于低层次的描述方法,包括门级和开关级2种抽象级别

行为 (Behaviou ral) 描述 对设计电路的<mark>逻辑功能</mark>的描述,并不用关心设计电路 使用哪些元件以及这些元件之间的连接关系

展于高层次的描述方法,包括系统级、算法级和寄存 器传输级等3种抽象级别

数据流 (Data Flow)描述

> 采用持续赋值语句

O 北京航空航天大学

# Verilog HDL模块

❖Verilog HDL模块的模板(仅考虑用于逻辑综合的程序)

```
module < 顶层模块名 < (< 输入输出端口列表>);
output 输出端口列表;
input 输入端口列表;
// (1) 使用assign语句定义逻辑功能
wire < 结果信号名>;
assign < 结果信号名>=表达式;
// (2) 使用always 护定义逻辑功能
always @ (< 敏感信号表达式>)
begin
//过程赋值语句
//if语句
//case语句
//while,repeat,for循环语句
//task,function调用
end
```

此京航空航天大学

17

# Verilog HDL的词法

- ❖ Verilog HDL源程序由空白符分隔的词法符号流组成。
- ❖ 词法符号包括空白符、注释、操作符(运算符)、常数、字符串、标识符及关键字。

#### 一、空白符和注释

- Verilog HDL的空白符包括空格、Tab、换行和换页符号。空白符如果不是出现在字符串中,编译源程序时将被忽略。
- ❖ 注释用来帮助读者理解程序,编译源程序时将被忽略。 注释分为行注释和块注释两种方式。
  - >行注释用符号// (两个斜杠) 开始,注释到本行结束。
  - ▶<mark>块注释</mark>用/\*开始,用\*/结束。块注释可以跨越多行,但它们不能嵌套。

g 北京航空航天大学

# Verilog HDL模块的模板

❖ Verilog HDL模块的模板(续)

#### // (3) 元件例化

例化元件名也 可以省略!

On 此京航空航天大学

18

# 二、常数

- ❖ 常数包括整数、x (未知)和z (高阻)值、负数、实数
- ❖ 整数的4种进制表示形式:
  - > 二进制整数 (b或B);
  - > 十进制整数 (d或D):
  - ▶十六进制整数(h或H);
  - > 八进制整数 (o或O)。

建议最好与明

位宽和进制 不易

出错!

|   | · / (ACHIESE (OSAC)   |                                   | 片相,                   |
|---|-----------------------|-----------------------------------|-----------------------|
|   | 整数的3种表达方式             | 说明                                | 举 例                   |
|   | 位宽> '<进制符号> <數<br><>> | 完整的表达方式                           | 8'b11000101或<br>8'hc5 |
| < | 进制符号> <数字>            | 缺省位宽,则位宽由机器<br>系统决定,至少32位         | hc5                   |
| < | <b>数字</b> >           | <del>峽省进制为十进制</del> ,位宽<br>默认为32位 | 197                   |

◇ 这里位宽指对应二进制数的宽度。

❖整数型常量是可以综合的,而实数型和 字符串型常量都是不可综合的

OD 北京航空航天大学

# x和z值

- ❖x和z值
  - >x表示不定值,z表示高阻值;
  - >x和z代表的二进制位数取决于所用的进制
  - "?"是z的另一种表示符号,建议在case语句中使用?表示高阻态z 【例2.17 】 casez (select) 4'b???1: out = a: 4'b??1?: out = b: 4'b?1??: out = c:

4'b1???: out = d: endcase

❖ 负数

- ▶ 在位宽前加一个负号,即表示负数,负数通常表示为该负数的二进
- > 如: -8'd5 //-5的补码, = 8'b11111011

On 北京航空航天大学

21

#### 三、字符串

- ❖字符串是用双引号括起来的可打印字符序列,不能多行书写。
- ❖作用: 在仿真时显示一些相关信息,或者指定显示的格式
  - >例: "INTERNAL ERROR", "this is an example for Verilog HDL"
- ❖字符串能够用在系统任务(如\$display、\$monitor)中作为变量, 字符串的值可像数值一样存储在寄存器中,也可以像对数字一样 对字符串进行赋值、比较和拼接操作

**[例]** \$display(\$time,,,"a=%h b=%h c=%h",a,b,c); // 显示当前仿真时间,空3格后显示a=xx b=xx c=xx

❖ 字符串属于reg型变量, 宽度为字符串中字符 的个数乘以8。

```
【例】reg[8*12:1] stringvar;
      initial
       begin
          stringvar = "Hello world!";
        end
```

65 北京航空航天大学

# 实数 (Real)

- ❖实数的两种表示法
  - > 十进制表示法

**2.0.** 5.678, 0.1 //合法

• 2 //非法,小数点两侧都必须有数字

> 科学计数法

// 等于435.1×10<sup>2</sup>=43510 43 5.1e2

■ 5E-4 //等于5×10-4=0.0005, e与E相同

❖实数通过四舍五入被转换为最相近的整数

【例】42.446, 42.45 // 若转换为整数都是42 92.5, 92.699 //若转换为整数都是93

-15.62, -25.26 // 若转换为整数分别为-16, -25

> 下划线""可随意用在整数或实数的数字中间,以提高可读性。 但数字的第1个字符不能是下划线,也不能用在位宽和进制处。

此京航空航天大学

22

#### 四、标识符

- ❖任何用Verilog HDL语言描述的对象都通过其名字来识别,这 个名字被称为标识符。标识符可由字母、数字、下划线和\$符 号构成。
- ❖如源文件名、模块名、端口名、变量名、常量名、实例名等。
- ❖ 定义标识符时应遵循如下规则
  - ① 首字符必须是字母或下划线,不能是数字或\$符号!
  - ② 字符数不能多于1024个。
  - ③ 大小写字母是不同的。
  - ④ 不要与关键字同名!
  - ❖ 合法的名字:
    - > A\_99\_Z
    - Reset
    - 54MHz Clock\$
    - Module

- ❖ 不合法的名字:
  - > 123a
  - > \$data
  - module
  - > 7seg.v
  - ▶ out\* //不允许包含字符\*

O 北京航空航天大学

# 五、关键字

- ❖ 关键字(保留字)——Verilog HDL事先定义好的确认符
- ,用来组织语言结构;或者用于定义Verilog HDL提供的 门元件(如and, not, or, buf)。
- ❖每个关键字全部用小写字母定义!
- ——如always, assign, begin, case, casex, else, end, endmodule, for, function, if, input, module, output, repeat, table, time, while, wire
- ❖ Verilog -1995的关键字有97个,Verilog -2001增加了5个 共102个。

Sacasassa

25

#### 1、算术运算符

**❖双目运算符** 

| 算术运算符 | 功能 |
|-------|----|
| +     | 加  |
| _     | 减  |
| *     | 乘  |
| 1     | 除  |
| %     | 求模 |

- ❖ 进行整数除法运算时,结果值略去小数部分,只取整数部分!
- ❖ 求模即是求一个数被另一个数相除后所得的余数。%称为求模 (或求余)运算符,要求%两侧均为整型数据;
- ❖ 求模运算结果值的符号位取第一个操作数的符号位! 【例】-11%3 结果为-2
- ❖ 进行算术运算时,若某操作数为不定值x,则整个结果也为x。

六、运算符及表达式

- 运算符也称为操作符,是Verilog HDL预定义的函数符号, 这些函数对被操作的对象(即操作数)进行规定的运算, 得到一个结果。
- ❖运算符按功能分为9类:
  - > 算术运算符
  - > 逻辑运算符
  - > 关系运算符
  - > 等值运算符
  - > 缩减运算符
  - ➤ 条件运算符 ➤ 位运算符
  - > 移位运算符
  - > 位拼接运算符

- ❖ 运算符按操作数的个数分为3类:
  - ▶ 单目运算符——带一个操作数
- ▶ 逻辑非!,按位取反~,缩减运 算符,移位运算符
- > 双目运算符——带两个操作数
- 算术、关系、等值运算符,逻辑运算符(除逻辑非外)、位运算符(除按位取反外)
- ▶ 三目运算符——带三个操作数
- > 条件运算符

26

## 2、逻辑运算符

- ❖逻辑运算符把它的操作数当作布尔变量(逻辑1、逻辑0或不定值):
  - ▶非零的操作数被认为是真(1'b1);
  - >零被认为是假(1'b0);
  - ➤<mark>不确定的操作数如4'bxx00,被认为是不确定的(可能为零,也可能为非零)(记为1'bx);但4'bxx11被认为是真(记为1'b1,因为它肯定是非零的)。</mark>

【例】若A=4'b0000, B=4'b0101 则!A=1'b1, A&&B=1'b0, A||B=1'b1。

| 逻辑运算符  | 功能  |
|--------|-----|
| &&(双目) | 逻辑与 |
| (双目)   | 逻辑或 |
| !(单目)  | 逻辑非 |

❖ 如果操作数不止一位,应将操作数作为一个整体来对待!

❖ 进行逻辑运算后的结果为布尔值(为1或0或x)!

(4) 北京航空航天大学

28

(5) 北京航空航天大学

# 3、位运算符

| 11 11 11 | 位运算符   | 功能   |
|----------|--------|------|
| 单目运算符    | ~      | 按位取反 |
|          | &      | 按位与  |
| 双目运算符    | 1      | 按位或  |
|          | ^      | 按位异或 |
|          | ^~, ~^ | 按位同或 |

- ❖ 位运算符中的双目运算符要求对两个操作数的相应位<mark>逐位</mark> 进行逻辑运算。位运算其结果与操作数位数相同。
- ❖ 两个不同长度的操作数进行位运算时,将自动按右端对齐, 位数少的操作数会在高位用0补齐。

【例】若A = 5'b11001, B = 3'b101, 则A&B = (5'b11001)&(5'b00101) = 5'b00001

On 此京航空航天大学

29

# 5、等值运算符

❖双目运算符

| 等值运算符 | 功能  |
|-------|-----|
| ==    | 等于  |
| !=    | 不等于 |
| ===   | 全等  |
| !==   | 不全等 |

- Quartus II不支持!
- ❖ 运算结果为1位的逻辑值1或0或x。
- ❖ 所有的等值运算符优先级别相同。
- ❖ ===和!==运算符常用于case表达式的判别,又称为 "case等式运算符"。
- ❖ 等于运算符(==)和全等运算符(===)的区别:
  - ▶ 使用等于运算符时,两个操作数必须逐位相等,结果才为1;若某些位为x或z,则结果为x。
  - ▶ 使用全等运算符时,若两个操作数的相应位形式上完全一致(如同 是1,或同是0,或同是x,或同是z),则结果为1;否则为0。

(A) 此京航空航天大学

# 4、关系运算符

## ❖ 双目运算符

❖ 用来对两个操作数进行比较。

|          | 大系还异付     | り 肥   |
|----------|-----------|-------|
|          | <b>~</b>  | 小于    |
|          | <b>(=</b> | 小于或等于 |
|          | >         | 大于    |
| <b>₹</b> | >=        | 大于或等于 |

**平石二份份** 电船

- ❖ 运算结果为1位的逻辑值1或0或x。关系运算时,若声明的关系为真,则返回值为1;若关系为假,则返回值为0;若某操作数为不定值x,则返回值为x、表示结果县權糊的。
- ❖ 所有的关系运算符优先级别相同。
- ❖ 关系运算符的优先级低于算术运算符。

【例】a<size - 1 等同于: a<(size - 1) size - (1<a) 不等同于: size-1<a

也是非阻塞赋值

括号内先运算

算术运算先运算

此京航空航天大学

\_

# 6、缩减(缩位)运算符

- ❖ 单目运算符
- \*运算法则与位运算符类似,但 运算对象只有一个,运算过程 不同!

注意缩减运算符和 位运算符的区别!

| 缩碱运算符  | 功能  |      |
|--------|-----|------|
| &      | 与   |      |
| ~&     | 与非人 | 位运   |
| - 1    | 或   | 位运算符 |
| ~      | 或非  | 没有   |
| ^      | 异或  |      |
| ^~, ~^ | 同或  |      |
|        |     |      |

- · 对单个操作数进行递推运算,即先将操作数的最低位与第二位进行与、或、与非、或非等运算,再将运算结果与第三位进行相同的运算,依次类推,直至最高位。
- ❖ 运算结果缩减为1位二进制数。

【例】 reg[3:0] a;

b=|a; //等效于 b=((a[0]|a[1])|a(2))|a[3] 【例2.18】设A=8'b11010001,则&A=0(在与缩减运算中,只有A中的数字全为1时,结果才为1);A=1(在或缩减运算中,只有A中的数字全为0时,结果才为0)。

**6** 北京航空航天大学

# 7、移位运算符

- ❖单目运算符
- ❖常用于移位寄存器的设计

| 移位运算符 | 功能 |
|-------|----|
| >>    | 右移 |
| <<    | 左移 |

❖ 用法: A>>n 或 A<<n</p> 将操作数右移或左移n位,同时用n个0填补移出的空位。注意 操作数的位数不变!

【例】 4'b1001>>3 的结果= 4'b0001: 4'b1001>>4的结果= 4'b0000 4'b1001<<1的结果= 4'b0010; 4'b1001<<2的结果= 4'b0100; 1<<6 = 32'b00...01000000

左移的数据 会丢失!

将操作数右移或左移n位,相 当于将操作数除以或乘以2<sup>n</sup>。

右移的数据 会丢失!

**公** 北京航空航天大学

# 9、位拼接运算符

- ❖位拼接运算符为{}
- ❖用于将两个或多个信号的某些位拼接起来,表示一个整体信 号。
- ❖用法: {信号1的某几位,信号2的某几位,.....,信号n的某几位}
- >例如在进行全加运算时,可将进位输出与算术和拼接在一起使用。

【例2.19 】output [3:0] sum;

//算术和

output cout;

//进位输出

input[3:0] ina,inb;

input cin:

assign {cout,sum} = ina + inb +cin; //进位与算术和拼接在一起

>位拼接可以嵌套使用,或用重复法简化书写

【例2.20】{3{a,b[3:0]}}

 $=\{\{a,b[3],b[2],b[1],b[0]\},\{a,b[3],b[2],b[1],b[0]\},\{a,b[3],b[2],b[1],b[0]\}\}$ 

65 北京航空航天大学



# 运算符的优先级

| 类 别     | 运算符       | 优先级 |
|---------|-----------|-----|
| 逻辑非、按位取 | ! ~       | 高   |
| 反       |           |     |
| 算术运算符   | * / %     |     |
|         | + -       |     |
| 移位运算符   | << >>     |     |
| 关系运算符   | < <= > >= |     |
| 等式运算符   | ==!===!== |     |
| 缩减运算符   | & ~&      |     |
|         | ^ ^~      |     |
|         | ~         |     |
| 逻辑运算符   | &&        | 1   |
|         | ll l      | 低   |
| 条件运算符   | ? :       |     |

\*为避免错误,提高程 序的可读性,建议使 用括号来控制运算的 优先级!

【例】 (a>b)&&(b>c) (a = =b)||(x = = y)(!a)||(a>b)

(5) 北京航空航天大学

# 七、Verilog HDL数据对象

❖Verilog HDL数据对象是指用来存放各种类型数据的容器, 包括常量和变量。

#### (1) 常量

> 常量用来存放一个恒定不变的数据,一般在程序前部定义。用 parameter来定义一个标识符,代表一个常量,称为符号常量或 parameter常量。

#### parameter 常量名1 = 表达式, 常量名2 = 表达式, .... 常量名n = 表达式;

- ▶ parameter是常量定义关键字,常量名是用户定义的标识符,表达式是为常量赋的值。
- ➤每个赋值语句的右边必须为常数表达式,即只能包含数字或先前定 义过的符号常量!
- > parameter常量常用来定义延迟时间和变量宽度。当程序中有多处地方用到相同的常量时,建议用parameter常量来定义—便于修改,有意义
- >parameter常量是本地的,其定义只在本模块内有效。

[例] parameter addrwidth = 16;

On 此京航空航天大学

37

# nets型变量

# 1. nets型变量

- ❖ 网络型变量 (nets型变量) 是输出值始终随输入的变化 而变化的变量。
- ❖ 一般用来定义电路中的各种物理连线。
- ❖ 有两种驱动方式:在结构描述中将其连接到一个门元件 或模块的输出端;或用assign语句对其赋值
- ❖ 常用的nets型变量
  - ▶ wire, tri: 连线类型 (两者功能一致), 可综合
  - > wor, trior: 具有线或特性的连线 (两者功能一致)
  - > wand, triand: 具有线与特性的连线 (两者功能一致)
  - ▶ tri1, tri0: 上拉电阻和下拉电阻
  - > supply1, supply0: 电源(逻辑1)和地(逻辑0),可综合

变量

# (2) 变量

- ❖在程序运行过程中,其值可以改变的量,称为变量。
- ❖其数据类型有19种,常用的有3种:
  - ▶ 网络型 (nets type)
  - ▶寄存器型 (register type )
  - ▶数组 (memory type)

❖其它数据类型: large型、medium型、 scalared型、small型、time型、tri 型、tri0型、tri1型、triand型、trior 型、trireg型、vectored型、wand型、 wor型等

38

#### wire型变量

#### ❖wire型变量

- > 最常用的nets型变量,常用来表示以assign语句赋值的组合逻辑信号。
- > 模块中的输入/输出信号类型(<br/>
  (<br/>
  增为wire型——当对输入/输出信号不加以信号类型声明时,则输入/输出信号为wire型。
- > 可用做任何方程式的输入,或 "assign"语句和实例元件的输出。

(EEE)

北京航空航天大学

wire 变量名1,变量名2,....变量名n;

【例】 将输入a赋值给wire型变量b input a;

wire b; /\* 中间节点。若为output信号,则默认为wire型变量,不必单独声明 \*/
assign b=a; //当a变化时,b立即随之变化

gg #全航空机关大学 39

## wire型向量(总线)

位宽为1位的变量称为标量,

位宽超过1位的变量称为向量。向量的宽度定义:

[MSB: LSB] /\* MSB(Most Significant Bit, 最高有效位), LSB (Least Significant Bit, 最低有效位) \*/

鲁或

wire[n-1:0] 变量名1,变量名2,...,变量名m; 或 wire[n:1] 变量名1,变量名2,...,变量名m;

> 每条总线 位宽为n

共有m 条总线

# 【例】 wire型向量

wire[7:0] in,out;

assign out=in; //将等号右边的值赋给等号左边的变量。

**对 北京航空航天大学** 

и

# register型变量与nets型变量的区别

- ❖ register型变量需要被明确地赋值,并且在被重新 赋值前一直保持原值。
- ❖ register型变量必须通过过程赋值语句赋值!不能通过assign语句赋值!
- ❖ nets型变量必须通过assign语句赋值!不能通过过 程赋值语句赋值!
- ❖ 在always、initial、task、function等过程块内被 赋值的每个信号必须定义成register型!

(5) 北京航空航天大学

# register型变量

# 2. register型变量

- ❖寄存器型变量(register型变量)对应具有状态保持作用的电路元件(如触发器、寄存器等),常用来表示过程块语句(如initial, always, task, function)内的指定信号。
- ❖常用的register型变量
  - ▶reg: 常代表触发器、寄存器,可综合
  - ▶integer: 32位带符号整数型变量,可综合
- **∫**>real: 64位带符号实数型变量,表示实数寄存器,用于仿真
- ▶ time: 无符号时间变量,用于对仿真时间的存储与处理

**纯数学的** 抽象描述

OD 此京航空航天大学

42

# reg型变量

### ❖req型变量

- ▶reg型变量是数字系统中存储设备的抽象,常用于具体的硬件描述, 是最常用的寄存器型变量。
- ▶它是在过程块中被赋值的信号,往往代表触发器(沿触发时),但 不一定就是触发器(也可以是组合逻辑信号,电平触发时)!

僧鼠 req 变量名1,变量名2, .......变量名n;

# ❖reg型向量(总线)

reg[n-1:0] 变量名1,变量名2, ...,变量名m; 或 reg[n:1] 变量名1,变量名2, ...,变量名m;

【例】 reg[4:1] regc,regd; //regc,regd为4位宽的reg型向量 reg[0:7] data; //8位寄存器型变量,最高有效位是0,最低有效位是7 > 向量定义后可以采用多种使用形式(即赋值) data=8'b00000000; data[5:3]=3'B111; data[7]=1;

(6) 北京航空航天大学



# Verilog HDL常用语句

|         | 门基元赋值语句               |               |
|---------|-----------------------|---------------|
| 赋值语句    | 连续赋值语句                |               |
|         | 过程赋值语句                |               |
| 块语句     | begin_end语句           |               |
|         | fork_join语句           | Quartus II不支持 |
| 条件语句    | if_else语句             |               |
|         | case语句                |               |
|         | forever语句             |               |
| 循环语句    | repeat <del>语</del> 句 |               |
|         | while语句               |               |
|         | for语句                 |               |
|         | initial语句             | Quartus II不支持 |
| 结构声明语句  | always语句              |               |
|         | task语句                |               |
|         | function语句            |               |
|         | 'define语句             |               |
| 编译预处理语句 | 'include语句            | Quartus II不支持 |
|         | 'timescale语句          | Quartus II不支持 |

# Verilog HDL常用语句

- 一、结构声明语句
- 二、赋值语句
- 三、条件语句
- 四、循环语句
- 五、语句的顺序执行与并行执行
- ❖ 语句是构成Verilog HDL程序不可缺少的部分。
- Verilog HDL的语句包括赋值语句、条件语句、循环语句、 结构声明语句和编译预处理语句等类型,每一类语句又包括 几种不同的语句。
- ❖ 有些语句属于顺序执行语句,有些语句属于并行执行语句。

on 此京航空航天大学

46

# 一、结构声明语句

- ❖具有某种独立功能的电路,均在过程块中描述,Verilog HDL的任何过程模块都是放在结构声明语句中,结构声明语 句分为4种:
  - ▶initial语句——沿时间轴只执行一次
  - >always语句——不断重复执行,直到仿真结束
  - ▶task语句——可在程序模块中的一处或多处调用
  - >function语句——可在程序模块中的一处或多处调用
- 1、always块语句
- 包含一个或一个以上的声明语句(如:过程赋值语句、任务调用、 条件语句和循环语句等),在仿真运行的全过程中,在定时控制下被反复执行。
  - ❖ always块通常带触发条件:



- ❖ 在always块中被赋值的只能是register型变量。
- ❖ 每个在仿真一开始便开始执行,当执行完块中最后一个语句,继续从always块的开头执行。

OD 北京航空航天大学





# 2、initial语句 ❖initial语句是面向模拟仿真的过程语句,通常不能被逻辑综合工 具支持。initial块内的语句仅执行一次。 【例2.26】对各变量进行初始化。 parameter size=16: 得或 initial reg[3:0] addr: reg reg1; 语句1; reg[7:0] memory[0:15]; 语句2: begin reg1 = 0: 语句n: for(addr=0;addr<size;addr=addr+1); memory[addr]=0; ❖ 在仿真的初始状态对各变量进行初始化: ❖ 在测试文件中生成激励波形(如时钟信号)作为电路的仿真信号。 此京航空航天大学





- ❖ function语句用来定义函数,函数的目的是通过返回一个用于某表达式 的值,来响应输入信号。适于对不同变量采取同一运算的操作。
- ❖ 函数在模块内部定义,通常在本模块中调用,也能根据按模块层次分级 命名的函数名从其他模块调用。而任务只能在同一模块内定义与调用!

國際意义

function <返回值位宽或类型说明>函数名: 端口声明: 缺省则返回1位

只能是input 局部变量定义: 其他语句:

reg型数据

endfunction

与函数定义中的 输入变量对应!

函數调用

<函数名>(<表达式1>, <表达式2>, .....)

2. 此京职宣航及大学

#### 二、赋值语句

- ❖赋值语句分为3类:
- 1、门基元赋值语句(门元件例化)

# 基本逻辑门关键字(门输出,门输入1,门输入2,...,门输入n);

- ▶ 基本逻辑门关键字是Verilog HDL预定义的逻辑门,包括 and、or、not、xor、nand、nor等: 圆括弧中内容是被描 述门的输出和输入信号。
- ▶ 例如,具有a、b、c、d 这4个输入和y为输出的与非门的门 基元赋值语句为nand (y,a,b,c,d); 该语句与assign y =! (a && b && c && d); 等效

function语句举例

函数在综合时被理解成具有独立运算功能的电路, 每调用一次 函数,相当于改变此电路的输入,以得到相应的计算结果。

【例2.29】 利用函数对一个8位二进制数中为0的位进行计数。 function[3:0] get0; //函数的定义, 计算x中0的个数

input [7:0] x; — 只有输入变量

reg[3:0] count; integer i; begin count=0:

for(i=0;i<=7;i=i+1)//循环核对x中的每一位

if(x[i]==1'b0) count=count+1;

get0 = count; //将运算结果赋给与函数同名的内部寄存器

endfunction

对应函数的输入变量

assign number = get0(rega); //对函数的调用

函数的调用是通过将函数作为调用函数的表达式中的操作数来实现的!

北京航空航天大学

内部寄存器

# 2、连续赋值语句 (assign语句)

用于对wire型变量赋值,是描述组合逻辑最常用的方法之一。

assign 赋值变量 = 表达式;

▶【例】4输入与非门

assign y = ! (a && b && c && d);

- ▶ 连续赋值语句的 "="号两边的变量都应该是wire型变量。
- ▶ 在执行中,输出v的变化跟随输入a、b、c、d的变化而变化, 反映了信息传送的连续性。

# 【例】 2选1多路选择器

module mux2\_1(out,a,b,sel);

input a,b,sel; output out; //输入、输出信号默认为wire型变量 assign out =( sel==0) ? a:b; //若sel为0,则out=a; 否则out=b endmodule

北京航空航天大学

O 北京航空航天大学

# 





# 三、条件语句

条件语句分为两种: if-else语句和case语句; 它们都是顺序语句,应放在 "always"块内!

> 对于每个判定 只有两个分支

## 1、if-else语句

- ❖判定所给条件是否满足,根据判定的结果(真或假)决定执行给出的两种操作之一。
- ❖if-else语句有3种形式,格式与C语言中的if-else语句类似
  - ▶其中"表达式"为逻辑表达式或关系表达式,或一位的变量。
  - ▶ 若表达式的值为0、或x、或z,则判定的结果为"假";若为1,则 结果为"真"。
  - >执行的语句可为单句,也可为多句;多句时一定要用"begin\_end"语句括起来,形成一个复合块语句。

600 共享航空航天大学

#### if-else语句的表示方式 适于对不同的 方式3 (多重选择 方式1(非完整性IF语句): 条件,执行不 的IF语句): < 同的语句 if (表达式) 语句1: if (表达式1) 语句1: 方式2 (二重选择的IF语句): else if (表达式2) 语句2: if (表达式1) 语句1: else if (表达式3) 语句3; 语句2: else 语句n: ❖ else子句不能作为语句单独使用,它是if 语句的一部分,必须与if配对使用!

❖ 允许一定形式的表达式简写方式,如:

2. 此京职宣航及大学

O 北京航空航天大学

➤if(expression) 等同于if(expression = = 1)

▶if(! expression) 等同于if(expression!=1)



#### 四、循环语句

61

- ❖循环语句用来控制语句的执行次数。分为4种:
  - ▶ for语句——有条件的循环语句。通过3个步骤来决定语句的循环 执行:
    - (1) 给控制循环次数的变量赋初值。
    - = (2) 判定循环执行条件,若为假则跳出循环,若为真,则执行指定的语句后,转到第(3) 步。
    - (3) 修改循环变量的值, 返回第(2) 步。
  - ▶ repeat语句——连续执行一条语句n次
- ▶ while语句——执行一条语句直到某个条件不满足。首先判断循环执行条件表达式是否为真,若为真,则执行后面的语句或语句块,直到条件表达式不为真;若不为真,则其后的语句一次也不被执行!
- ▶ forever语句——无限连续地执行语句,可用disable语句中断!
  多用在initial块中,以生成时钟等周期性波形

64 经企业企业企业工作

#### 1、for语句

功能:一般用途的循环语句,允许一条或更多的语句被重复地执行。

for (表达式1;表达式2;表达式3) 语句

行照用面質的

for (循环指针 = 初值; 循环指针 < 终值; 循环指针 = 循环指针 + 步长值)
begin 执行语句; end

for语句比while语句简洁!

两条语句

规则: 当for循环开始执行时,循环变量已赋予初值。在每一次循环执行之前(包括第一次),都必须检查表达式2(循环执行条件),若它为假(0、x或z),则立刻退出循环。而在每一次循环执行之后,都要使循环变量增值。

ca 共京航空航天大学

65

# 

#### for语句举例 【例2.34】用for语句描述的7人投票表决器: 若超过4人(含4人)投赞成 票,则表决通过。 module vote7 ( pass,vote ); output pass: input [6:0] vote: reg[2:0] sum: //sum为reg型变量,用于统计赞成的人数 integer i: // 循环变量 reg pass; always @(vote) 将循环变量定义为整型 begin sum = 3'b000; //sum初值为0 $for(i = 0; i \le 6; i = i+1)$ //for语句 if(vote[i]) sum = sum+1; //只要有人投赞成票,则 sum加1 if(sum>=3'd4) pass =1'b 1; //若超过4人赞成,则表决通过 pass =1'b 0; end

#### 3、while语句

endmodule

此京航空航天大学

- 功能:有条件地执行一条或多条语句。只要循环执行条件表达式为真,则循环语句就重复执行!
- ❖ 規则: 首先判断循环执行条件表达式是否为真。若为真,则执行后面的 语句或语句块;然后再回头判断循环执行条件表达式是否为真,若为真 ,再执行一次后面的语句:如此不断,直到条件表达式不为真。

**EEE** 

while (循环执行条件表达式) begin ..... end while语句 通常用在测 试文件中!

- 1.首先判断循环执行条件表达式是否为真,若不为真,则其后的语句 一次也不被执行!
- 2.在执行语句中,必须有一条改变循环执行条件表达式的值的语句!
  3.while语句只有当循环块有事件控制(即@(posedge clock))时 才可综合!

**在** 北京航空航天大学

#### while语句举例 【例2.37】用while语句对一个8位二进制数中值为1的位进行计数 module count1s while ( count.rega.clk ): output[3:0] count; input [7:0] rega; 的何用for语句 input clk: 改写此程序呢? reg[3:0] count: always @(posedge clk) begin:count1 //用作循环执行条件表达式 //count初值为0 reg[7:0] tempreg; count = 0: // tempreg 初值为rega // 若tempreg 非0,则执行以下语句 tempreg = rega; begin if(tempreg[0]) count = count+1; //只要temprep最低位为1。则count加1 tempreg = tempreg >>1; //右移1位 end end 改变循环执行条件表达式的值 endmodule 69 On 北京航空航天大学

# 五、语句的顺序执行与并行执行

- ❖ Verilog HDL中有顺序执行语句和并行执行语句之分。
- 1、语句的顺序执行

65 北京航空航天大学

- ▶在 "always"模块内,对于阻塞赋值语句,逻辑按书写的顺序执行,若随意 颠倒赋值语句的书写顺序,可能导致不同的结果! (见下页例子)。
- ▶而对于非阻塞赋值语句,是并发执行的。
- >注意阻塞赋值语句当本语句结束时即完成赋值操作!

forever **€** begin end 则循环将无限进行下去!

4、forever语句

此京航空航天大学

❖功能: 无条件连续执行forever后面的语句或语句块。 ▶forever循环应包括定时控制或能够使其自身停止循环,否 ▶常用在测试文件中产生周期性的波形,作为仿真激励信号。 ▶可综合性: 尽管Quartus II支持该语句,但一般情况下是不 可综合的! 如果forever循环被@(posedge clock)形式的时 间控制打断,则是可综合的。



# 2、语句的并行执行

- >多个 "always"模块、 "assign"语句、实例元件调 用、"always"模块内的非阻 寒赋值语句都是并行执行的!
- ▶它们在程序中的先后顺序对结果并没有影响。
- ➤【例2.42】将两条赋值语句分别放在两个 "always"模块中,若颠倒两个 "always"模块顺序,对仿真结果没有影响,同【例2.41】——q和a的波形完全一样。

```
【例2.42】并行执行模块。
module parall1(q,a,clk);
output q,a;
```

input clk;

reg q,a; always @(posedge clk) begin

q=~q; end

always @(posedge clk)
begin

a=~q;

end endmodule

On 北京航空航天大学

65 北京航空航天大学

73

## 不同抽象级别的Verilog HDL模型

Verilog HDL的行为描述和结构描述

- ❖ Verilog HDL具有行为描述和结构描述功能
  - 行为描述是对设计电路的逻辑功能的描述,并不用关心设计电路使用哪些元件以及这些元件之间的连接关系。行为描述通过描述电路的行为特性来设计电路,属于高层次的描述方法,包括系统级、算法级和寄存器传输级等3种抽象级别。
  - 给构描述是对设计电路的结构进行描述,即描述设计电路使用的元件及这些元件之间的连接关系。结构描述通过调用电路元件(如逻辑门,甚至晶体管)来构建电路,属于低层次的描述方法,包括门级和开关级2种抽象级别。
- 並重点掌握高层次描述方法,但门级描述在一些电路设计中也有一定的实际意义(系统速度快)。

# 不同抽象级别的Verilog HDL模型

- ❖ 用Verilog HDL描述的电路称为该设计电路的Verilog HDL模型。
- 一个复杂电路的完整Verilog HDL模型由若干个Verilog HDL模块构成,每个模块由若干的子模块构成——可分别用不同抽象级别的Verilog HDL 描述。
- ❖ 在同一个Verilog HDL模块中可有多种级别的描述。
  - > 系统級(system level): 用高級语言结构(如case语句)实现的设计模块外部 性能的模型:
  - >算法数(algorithmic level): 用高级语言结构实现的设计算法模型 (写出逻辑 事状式)。
  - >RTL级(register transfer level): 描述数据在寄存器之间流动和如何处理这些数据的模型:
  - ▶门数(gate level): 描述逻辑门(如与门、非门、或门、与非门、三态门等)以及逻辑门之间连接的模型:
  - >开关级(switch level): 描述器件中三极管和储存节点及其之间连接的模型。

**公** 共京航空航天大学

74

# 不同抽象级别的Verilog HDL模型

- 采用的抽象级别越高,设计越容易,程序代码越简单;但耗用器件资源更多。对特定综合器,可能无法将某些抽象级别高的描述转化为电路!
- ❖ 基于门级描述的硬件模型不仅可以仿真,而且可综合,且系统速度 快。
- →一般用系统级、算法级(写出逻辑表达式)或RTL级来描述逻辑功能,尽量避免用门级描述,除非对系统速度要求比较高的场合才采用门级描述。

65 北京航空航天大学





- ❖ 组合逻辑电路的设计——根据给定的功能要求,采用某种设计方法,得到满足功能要求且最简单的组合逻辑电路。
- ❖组合逻辑电路的手工设计方法
  - **逻辑抽象——确定输入、输出变量,分析因果关系,列出真值表**
  - > 写出逻辑函数表达式——根据真值表写出逻辑函数的标准表达式
  - > 逻辑化简——用公式化简法或卡诺图化简法化简为最简逻辑函数表达式
  - > 绘逻辑图——根据最简逻辑函数表达式画出原理图



O 此京航空航天大学

# 组合逻辑电路的结构和特点

- ❖按照逻辑功能的不同特点,数字电路分为两大类:
  - > 组合逻辑电路和时序逻辑电路
- ❖组合逻辑电路是将逻辑门以一定的方式组合在一起,使 其具有一定逻辑功能的数字电路。
- ❖它是一种无记忆电路——任一时刻的输出信号仅取决于 该时刻的输入信号,而与信号作用前电路原来所处的状态无关。



- ❖组合逻辑电路的特点
  - > 由逻辑门电路组成
  - >输出不能再直接反馈到输入(不能有环路)和存储电路
  - >当时的输出仅由当时的输入决定——速度快

n 此京航空航天大学

78

# 组合逻辑电路的自动设计方法

- ❖ 基于HDL和EDA工具的组合逻辑电路的设计方法
  - ▶<mark>逻辑抽象</mark>——确定输入、输出变量,列出真值表(复杂系统也可不写出真值表,而直接用HDL的系统级描述方式)
  - >写出逻辑表达式——根据真值表写出逻辑函数的标准表达式
  - ▶HDL编程——如用case语句、if-else语句,assign语句

# ❖ 有3种途径

- ▶逻辑抽象→HDL编程(系统级描述,如用case语句或if-else语句)
- ▶逻辑抽象→写出逻辑函数表达式→HDL编程(算法级描述,assign语句)
- ▶逻辑抽象→写出逻辑函数表达式→绘逻辑图 (适于简单电路)





- 常用的组合逻辑电路有算术运算电路、编码器、译码器、数据选择器、数值比较器、奇偶校验器等
- ❖ 算术运算电路是能完成二进制数算术运算的器件
- ❖ 半加器和全加器是算术运算电路的基本单元电路

# 1、半加器

- ➤ <mark>半加器</mark>——能对两个1位二进制数进行相加求和,并向高位进位的逻辑电路。
- ▶特点:不考虑来自低位的进位。



| 具但农 |   |    |    |  |  |  |
|-----|---|----|----|--|--|--|
| Α   | В | so | СО |  |  |  |
| 0   | 0 | 0  | 0  |  |  |  |
| 0   | 1 | 1  | 0  |  |  |  |
| 1   | 0 | 1  | 0  |  |  |  |
| 1   | 1 | 0  | 1  |  |  |  |
|     |   |    |    |  |  |  |

**(1)** 此京航空航天大学

81

# 1位全加器的HDL设计

❖方法─:根据全加器的功能列出1位全加器的真值表,由真值表推出输出的逻辑表达式,然后用assign语句建模(算法级描述)

#### 真值表

| A B CI | so | со  |
|--------|----|-----|
| 000    | 0  | 0   |
| 0 0 1  | 1  | 0   |
| 010    | 1  | 0   |
| 011    | 0  | 1   |
| 100    | 1  | 0   |
| 101    | 0  | 1   |
| 110    | 0  | 1   |
| 111    | 1  | - 1 |

 $SO = \overrightarrow{ABCI} + \overrightarrow{ABCI} + \overrightarrow{ABCI} + \overrightarrow{ABCI} + \overrightarrow{ABCI}$ 

CO = ABCI + ABCI + ABCI + ABCI

1位全加器Verilog HDL源程序(assign建模) module adder 1(A.B.CI,SO,CO);

input A,B,CI;

output SO,CO;

assign SO = (!A&&!B&&CI)||(!A&&B&&!CI)|| (A&&!B&&!CI)||(A&&B&&CI);

assign CO =(!A&&B&&CI)||(A&&!B&&CI)|| (A&&B&&!CI)||(A&&B&&CI);

endmodule

05 班京航空航天大学



 $SO = A \oplus B \oplus CI$ 

此京航空航天大学

 $=(A \oplus B) \cdot \overline{CI} + \overline{A \oplus B} \cdot CI$ 

=(AB+AB)CI+(AB+AB)CI

=ABCI+ABCI+ABCI+ABCI

1位全加器——能对两个1位二进制数进行相加并考虑低位来的 进位、求得和并向高位进位的逻辑电路称为全加器。 特点: 考虑来自低位的进位的加法运算电路



真值表

CO

0

A B CI

000



1位全加器Verilog HDL源程序(系统级抽象)

❖方法二:采用行为描述方式的系统级抽象根据逻辑功能定义直接描述,程序更简洁!

 $\label{eq:module_adder_2(A,B,CI,SO,CO);} \begin{aligned} & \text{module adder}\_2(A,B,CI,SO,CO); \\ & \text{input} & A,B,CI; \\ & \text{output} & SO,CO; \\ & \text{assign} & \{CO,SO\} = A+B+CI; \\ & \text{endmodule} \end{aligned}$ 

▶ 这里用位拼接运算符 "{}"将进位与算术 和拼接在一起成为一个2位数

(2) 北京航空航天大学





# 并行进位加法器 (超前进位加法器) (2) 并行进位加法器 ▶串行进位加法器运算速度不高,且延迟级数与位数成正比。 ▶ 考虑设置专用的进位形成电路同时产生各位的进位Cn,进位输入由 专门的"进位门"综合所有低位的加数、被加数及最低位进位来提供, 这样构成的加法器称为并行进位加法器,又称超前进位或快速进位加 法器。 ▶各位进位由所有低位的加数、被加数及最低位进位C。来决定,而与前 一级加法器的进位输出无关,多位加法器的加法运算可以同时进行, 因此完成加法的时间较快——提高了运算速度。 与串行进位加法 器的本质区别 ${\scriptstyle C_0X_1Y_1X_2Y_2\ C_0X_1Y_1X_2Y_2\ X_3Y_3\ C_0X_1X_2X_3Y_1\ Y_2Y_3X_4Y_4\ C_0\ Y_1\ Y_2Y_3Y_4X_1X_2X_3X_4}$ C<sub>1</sub>进位门 C<sub>2</sub>进位门 C3 全加器 C。 全加器 C1 全加器 C2 全加器 此京航空航天大学







❖原则(以定点整数为例说明)

$$[A+B]_{\nmid \mid \cdot} = [A]_{\nmid \mid \cdot} + [B]_{\nmid \mid \cdot}$$

$$[A-B]_{\nmid \mid } = [A]_{\nmid \mid } + [-B]_{\nmid \mid }$$

❖ [X] ¾与 [一X] ¾

若
$$[x]_{\dagger} = x_0 x_1 x_2 ... x_{n-1}$$

则
$$[-x]_{*} = \overline{x_0} x_1 x_2 ... x_{n-1} + 1$$

所以有

$$[A-B]_{\downarrow\downarrow} = [A]_{\downarrow\downarrow} + \overline{[B]_{\downarrow\downarrow}} + 1$$

加减法可共用一套加法器电路

65 北京航空航天大学

多位加法器的设计

- ❖用Verilog HDL行为描述方式很容易编写出任意位数的加法
- ❖8位加法器的Verilog HDL源程序adder 8.v:

module adder 8(a,b,cin,sum,cout); parameter width=8; input [width-1:0] a,b; input cin; output [width-1:0] sum; output cout;  $\{cout, sum\} = a+b+cin;$ assign endmodule

▶ 这里用parameter常量width表示加法器的 位数,通过修改width,可以方便地实现不 同位宽的加法器。

# 阵列乘法器

- ❖基本思路
  - > 利用若干全加器,完全由硬件直接计算乘法结果
  - > 以 4 位无符号数为例

其中  $C_{ii} = A_i B_i$ 

北京航空航天大学





# **阵列乘法器**◇总结: >对于n位的阵列乘法,需全加器n(n-1)个 >最长路径2(n-1)个全加器延时 >最后的串性进位可采用先行进位加法器



























# AM2901(4位运算器器件)

| 编码       | 数据来源 |   |  |
|----------|------|---|--|
| I2 I1 I0 | R    | S |  |
| LLL      | A    | Q |  |
| LLH      | A    | В |  |
| LHL      | 0    | Q |  |
| LHH      | 0    | В |  |
| HLL      | 0    | A |  |
| HLH      | D    | A |  |
| ннн      | D    | Q |  |
| ннн      | D    | 0 |  |
|          |      |   |  |

|    | 编码 | 运算 |       |
|----|----|----|-------|
| 15 | 14 | 13 | 功能    |
| L  | L  | L  | R + S |
| L  | L  | Н  | S - R |
| L  | Н  | L  | R - S |
| L  | н  | н  | R∨S   |
| н  | L  | L  | R ∧S  |
| н  | L  | н  | R ∧S  |

H H L R VS

H H H R VS

| 编 码 |    | 픠  | 结 果 处 理                             |                       |     |  |
|-----|----|----|-------------------------------------|-----------------------|-----|--|
| 18  | 17 | 16 | 通用寄存器组                              | Q寄存器                  | Y輸出 |  |
| L   | L  | L  |                                     | F→Q                   | F   |  |
| L   | L  | н  |                                     |                       | F   |  |
| L   | н  | L  | $\mathbf{F} \rightarrow \mathbf{B}$ |                       | A   |  |
| L   | Н  | н  | $\mathbf{F} \rightarrow \mathbf{B}$ |                       | F   |  |
| н   | L  | L  | F/2→B                               | Q/2→Q                 | F   |  |
| н   | L  | н  | F/2→B                               |                       | F   |  |
| н   | Н  | L  | 2 <b>F</b> → <b>B</b>               | 2 <b>Q</b> → <b>Q</b> | F   |  |
| н   | н  | н  | 2 <b>F</b> → <b>B</b>               |                       | F   |  |

109

ca 此京航空航天大学

#### 编码器

- ❖为了区分一系列不同的事物,将其中的每个事物用一组二值 (0或1)代码表示;或者说,用二进制代码来表示特定信息 ——编码的含义。
- ❖将加在电路若干输入端中的某一个输入端的信号变换成相应的一组二进制代码输出的过程叫做编码。
- ❖实现编码功能的数字电路称为编码器(Encoder)。
- ❖编码器的作用是将某一时刻仅一个输入有效的多个输入的变量情况用较少的输出状态组合来表达,或者说将输入的每一个高、低电平信号编成一组对应的二进制代码,以便于后续的识别和处理。
- ❖通常有二进制编码器、BCD码编码器及优先编码器。



# 二进制编码器

- ❖用n位二进制代码对M=2"个信号进行编码的电路叫二进制编码
  異.
  - 冷点:任意一时刻只能对一个信号进行编码,即任何时刻只允许一个输入信号有效(低电平或高电平)。而其会信号为无效电平。否则输出将发生混乱。
  - ▶n位二进制符号可以表示2<sup>n</sup>种信息,称为2<sup>n</sup>线-n线编码器。
  - >常用的有8线-3线编码器
- ❖如果在输入等于1时对输入信号进行编码,则称这类编码器为高电平输入有效,此时输出等于对应有效输入的编号的二进制编码;如果在输入等于0时对输入信号进行编码,则称这类编码器为低电平输入有效。

**6. 此京教宣教美大学** 

**(2) 北京航空航天大学** 





# 8线-3线编码器的真值表

# 真值表 (高电平输入有效)

| $Y_7$ | $Y_6$ | $Y_5$ | Y <sub>4</sub> | $Y_3$ | <i>Y</i> <sub>2</sub> | $Y_1$ | $Y_0$ | CBA   |
|-------|-------|-------|----------------|-------|-----------------------|-------|-------|-------|
| 0     | 0     | 0     | 0              | 0     | 0                     | 0     | 1     | 0 0 0 |
| 0     | 0     | 0     | 0              | 0     | 0                     | 1     | 0     | 0 0 1 |
| 0     | 0     | 0     | 0              | 0     | 1                     | 0     | 0     | 0 1 0 |
| 0     | 0     | 0     | 0              | 1     | 0                     | 0     | 0     | 0 1 1 |
| 0     | 0     | 0     | 1              | 0     | 0                     | 0     | 0     | 1 0 0 |
| 0     | 0     | 1     | 0              | 0     | 0                     | 0     | 0     | 1 0 1 |
| 0     | 1     | 0     | 0              | 0     | 0                     | 0     | 0     | 1 1 0 |
| 1     | 0     | 0     | 0              | 0     | 0                     | 0     | 0     | 1 1 1 |
| 0     | 0     | 0     | 0              | 0     | 0                     | 1     | 1     | xxx   |
| 0     | 0     | 0     | 0              | 0     | 1                     | 1     | 1     | xxx   |
|       | 约列    | 切     | į              | •••   |                       |       | - 1   |       |
| 1     | 1     | 1     | 1              | 1     | 1                     | 1     | 1     | xxx   |
| _     |       |       |                |       |                       |       |       |       |

▶利用最小项推导法写出各输出的逻辑函数表达式

 $C = \overline{Y}_{7}\overline{Y}_{6}\overline{Y}_{5}Y_{4}\overline{Y}_{3}\overline{Y}_{2}\overline{Y}_{1}\overline{Y}_{0} + \overline{Y}_{7}\overline{Y}_{6}Y_{5}\overline{Y}_{4}\overline{Y}_{3}\overline{Y}_{2}\overline{Y}_{1}\overline{Y}_{0}$  $+ \overline{Y}_{7}Y_{6}\overline{Y}_{5}\overline{Y}_{4}\overline{Y}_{3}\overline{Y}_{2}\overline{Y}_{1}\overline{Y}_{0} + Y_{7}\overline{Y}_{6}\overline{Y}_{5}\overline{Y}_{4}\overline{Y}_{3}\overline{Y}_{2}\overline{Y}_{1}\overline{Y}_{0}$ 

如果任何时刻Y<sub>7</sub>~Y<sub>0</sub>中仅有一个输入取值为1,即输入变量取值的组合仅有表中的前8种状态,则输入变量为其他取值下输出等于1的那些最小项均为约束项。利用这些约束项化简上式,得到:

$$C = Y_4 + Y_5 + Y_6 + Y_7$$

114

#### BCD码编码器

此京航空航天大学

- > BCD码编码器就是用二进制码表示十进制数的编码器,也称为二-十进制编码器,或称为10线-4线编码器。
- > 用4位二进制代码对十进制数的10个数码进行编码。
- ▶ BCD有多种编码方式:8421BCD、2421BCD或余3BCD。
- ➤ 通常用8421BCD来表示十进制数,构成8421BCD编码器。



佐 北京航空航天大学



#### 优先编码器

- 二进制编码器要求任何时刻只允许有一个输入信号有效,否则输出将 发生混乱——当同时有多个输入信号有效时不能使用二进制编码器!
- 优先编码器可以避免这种情况发生。优先编码器事先对所有输入信号进行优先级别排序,允许两位以上的输入信号同时有效;但任何时刻只对优先级最高的输入信号编码,对优先级别低的输入信号则不响应,从而保证编码器可靠工作。
- ❖ 如有两个或两个以上的输入有效时,只对优先级最高的输入信号进行 编码的编码器称为优先编码器。
  - ▶优点: 当有两个或两个以上的输入有效时,输出不会发生混乱。
  - ▶广泛应用于计算机的优先中断系统、键盘编码系统中。
- ❖ 74LS148—8线、3线优先编码器,8个输入信号,低电平有效;3个输出端,反码输出
- ❖ 74LS147——10线-4线优先编码器,10个输入信号,低电平有效;4个输出端,反码输出

8421BCD编码器的Verilog HDL源程序 module bcd8421 3(Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7,Y8,Y9,D,C,B,A); ▶根据逻辑功 Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7,Y8,Y9; 能定义,直接 output D,C,B,A: 采用case 语句 D.C.B.A: reg 描述——设计 always begin 过程最简单! case ({Y9,Y8,Y7,Y6,Y5,Y4,Y3,Y2,Y1,Y0}) 10'b00 0000 0001; {D,C,B,A} = 0; ▶假设高电平输 10'b00 0000 0010; {D,C,B,A} = 1; 入有效 10'b00 0000 0100: {D,C,B,A} = 2;  $10'b00 0000 1000 : \{D.C.B.A\} = 3$ : ➤Y0=1时。 10'b00 0001 0000: {D,C,B,A} = 4;  $10'b00 0010 0000 : \{D,C,B,A\} = 5;$ DCBA=0000:  $10'b00 0100 0000 : \{D,C,B,A\} = 6;$ Y1=1时. 10'b00 1000 0000 : {D,C,B,A} = 7; DCBA=0001:  $10'b01 0000 0000 : \{D,C,B,A\} = 8;$  $10'b10 0000 0000 : \{D,C,B,A\} = 9;$ ..... default :  $\{D,C,B,A\} = 4'bxxxx$ ; 将输入最高位写在 Y9=9时. 最左边: 标明位宽 end DCBA=1001. endmodule ;用下划线分隔多 位数字 此京航空航天大学

# 优先编码器 (74147) 的设计

10线-4线优先编码 器CT74147的输 入信号为  $ar{I}_0 \sim ar{I}_9$ , $ar{I}_9$ 的优先权最高,  $ar{I}_0$ 最低。

4线输出信号为 \(\overline{Y}\_3 ~ \overline{Y}\_0\), 当\(\overline{I}\_0=0\) (有效) 时,\(\overline{Y}\_3 ~ \overline{Y}\_0=0110\)
("9"的BCD码的 反码),依此类推。



On 共京航空航天大学

119

# 优先编码器 (74147) 的Verilog HDL源程序

❖利用if else语句的分支具有先后顺序的特点,用if else 语句可方便地实现优先编码器。

```
module
CT74147(IN0,IN1,IN2,IN3,IN4,IN5,
IN6,IN7,IN8,IN9,YN0,YN1,YN2,YN3);
  input IN0,IN1,IN2,IN3, IN4,
         IN5,IN6,IN7,IN8,IN9;
  output YN0,YN1,YN2,YN3;
        YN0,YN1,YN2,YN3;
  reg[3:0] Y; //中间变量
  always @(IN0 or IN1 or IN2 or
       IN3 or IN4 or IN5 or IN6
       or IN7 or IN8 or IN9)
```

电平有效型输 入在参数表中 可以忽略, 也 可写为always

```
if (IN9 == 1'b0) Y = 4'b0110;
   else if (IN8 == 1'b0) Y = 4'b0111:
   else if (IN7 == 1'b0) Y = 4'b1000;
   else if (IN6 == 1'b0) Y = 4'b1001:
   else if (IN5 == 1'b0) Y = 4'b1010:
   else if (IN4 == 1'b0) Y = 4'b1011:
   else if (IN3 == 1'b0) Y = 4'b1100:
   else if (IN2 == 1'b0) Y = 4'b1101:
   else if (IN1 == 1'b0) Y = 4'b1110:
   else if (IN0 == 1'b0) Y = 4'b1111:
   YN0 = Y[0];
  YN1 = Y[1];
  YN2 = Y[2];
  YN3 = Y[3];
 end
endmodule
```

121

123

#### 二讲制译码器

此京航空航天大学

- ❖二进制译码器将每个输入二进制代码译成对应的一根输出线上的高 电平(或低电平)信号。因此称为n线-2n线译码器。
- ❖二进制编码器将输入的每一个高(或低)电平信号编成一个对应的 二进制代码。为避免输出混乱,任何时刻只允许一个输入信号有效
- ❖二进制译码器功能与二进制编码器正好相反,它是将具有特定含义 的不同二进制代码辨别出来,并转换成相应的电平信号。
  - ① 任何时刻最多只允许1个输出有效
    - ——与编码器对应,任何时刻只允许有一个输入为有 效电平
    - ② 高电平输出有效时,每个输出都是对应的输入变量最 小项: 低电平输出有效时,每个输出都是对应的输入 变量最小项的反
    - ——二进制译码器也称为最小项译码器。

# 译码器

- ❖ 将二进制代码所表示的信息翻译成对应输出的高低电平信号的过程 称为译码,译码是编码的反操作。实现译码功能的电路称为译码器 (Decoder)
- ❖常用的译码器有变量译码器、码制变换译码器和显示译码器。
  - ▶ 变量译码器 (二进制译码器) 是用来表示输入变量状态全部组合的 译码器。n个输入代码有2n个状态,因此n位二进制译码器有n个输入 端和2"个输出端,一般称为n线-2"线译码器。常用的有双2线-4线译 码器74××139,3线-8线译码器74××138,4线-16线译码器74××154等
  - > 码制变换译码器是将输入的某个讲制代码转换成对应的其他码制输 出的译码器。如二-十进制码(8421码)至十进制码译码器(简称 BCD译码器)、余3码至十进制码译码器、余3循环码至十进制码译 码器等。
  - ▶ 显示译码器是将输入代码转换成驱动7段数码显示器各段的电平信号 的译码器。常用的有74××47(低电平输出有效)、74××49(高电平 输出有效)、74××48(高电平输出有效)等。

122 北京航空航天大学

# 2线-4线译码器 (74139)

- ◆低电平输出有效
- ❖ FN 为使能控制端 (选通信号) , 为0时, 译码器处于工作状 杰: 为1时, 处于禁止工作状态。



BIN/OCT



>当低电平输出有效时,每个输出 都是对应的输入变量最小项的反

# 功能表

| EN A <sub>1</sub> A <sub>0</sub> | Y <sub>3</sub> Y <sub>2</sub> Y <sub>1</sub> Y <sub>0</sub> |
|----------------------------------|-------------------------------------------------------------|
| 1 X X                            | 1 1 1 1                                                     |
| 0 0 0                            | 1 1 1 0                                                     |
| 0 0 1                            | 1 1 0 1                                                     |
| 0 1 0                            | 1 0 1 1                                                     |
| 0 1 1                            | 0 1 1 1                                                     |

· 北京航空航天大学

**沙 北京航空航天大学** 













# 码制变换译码器

- ❖码制变换译码器是将输入的二进制代码转换成对应的其他码制输出的译码器。
  - >二-十进制译码器(BCD译码器, 4-10线译码器): 将输入的4位8421码翻译成0~9十个十进制数的电路。用于驱动十进制数字显示管、指示灯、继电器
    - 完全译码的BCD译码器: 当输入ABCD出现伪码0101~1111时,译码器输出Y<sub>0</sub>~Y<sub>0</sub>均为"1",如74xx42 (输出为低电平有效)
    - 不完全译码的BCD译码器: 当ABCD=0101~1111时, Y<sub>0</sub>~Y<sub>0</sub>均为任意值
  - > 余3码至十进制码译码器
  - > 余3循环码至十进制码译码器

此京航空航天大学

74xx42的Verilog HDL源程序 (1/2)

```
Y_0 = A + B + C + D
 设计: 根据真值表推导出逻辑
                                 = ABCD
 表达式(最大项推导法),画
 出逻辑图
                                Y₁=ABCD
 也可以直接用HDL来描述功能
  (case语句或assign语句)
                               Y_0 = \overline{ABCD}
module CT7442(D,C,B,A, YN0, YN1,YN2, YN3,YN4,
      YN5, YN6, YN7, YN8, YN9);
  input
         D.C.B.A:
  output YN0,YN1,YN2,YN3,YN4,YN5, YN6,YN7,YN8,YN9;
          YN0,YN1,YN2,YN3,YN4,YN5, YN6,YN7,YN8,YN9;
  reg[9:0] Y SIGNAL;
                  中间变量,便
```

于对多个信号 一次赋值

佐 北京航空航天大学

132

```
74xx42的Verilog HDL源程序 (2/2)
 alwavs
   begin
                                                 YN0 = Y SIGNALIO1:
     case ({D,C,B,A})
'b0000 : Y_SIGNAL = 'b1111111110;
                                                 YN1 = Y SIGNAL[1];
                                                 YN2 = Y SIGNAL[2];
        'b0001 : Y SIGNAL = 'b1111111101;
                                                 YN3 = Y SIGNAL[3]:
        'b0010 : Y SIGNAL = 'b1111111011:
                                                 YN4 = Y_SIGNAL[4];
        'b0011 : Y_SIGNAL = 'b1111110111;
                                                 YN5 = Y SIGNAL[5];
        'b0100 : Y SIGNAL = 'b1111101111:
                                                 YN6 = Y_SIGNAL[6];
        'b0101 : Y SIGNAL = 'b1111011111;
                                                 YN7 = Y SIGNAL[7]:
        'b0110 : Y_SIGNAL = 'b1110111111;
                                                 YN8 = Y SIGNAL[8];
        'b0111 : Y_SIGNAL = 'b1101111111;
                                                 YN9 = Y_SIGNAL[9];
        'b1000 : Y SIGNAL = 'b1011111111;
                                                end
        'b1001 : Y SIGNAL = 'b0111111111;
                                              endmodule
        default :Y SIGNAL = 'b1111111111:
      endcase
                                                                        133
公 北京航空航天大学
```



# 显示译码器

- ❖ 显示译码器用于驱动数码显示器,是一种将二进制代码表示的数字、文字、符号用人们习惯的形式直观显示出来的电路。
  - (1) 电路结构(8421BCD译码显示电路)



#### ① 显示器件

- ▶解光数码管、7段荧光数码管、液晶显示器
- > 目前广泛使用的显示教字的器件是7段教码显示器(由7段可发光的线段拼合 而成),包括半导体教码显示器和液晶显示器两种。
- > 数码显示器人们通常又称为数码管。半导体7段数码管实际上是由7个发光二极管(LED)构成的,因此又称为LED数码管。

25. 此京航空航天大学 134







# 数据选择器

- ❖ 从一组输入数据选出其中需要的一个数据作为输出的过程叫做数据选择,具有数据选择功能的电路称为数据选择器(Data Selector)。
- ❖ 数据选择器又称多略选择器(Multiplexer,多路器),它是以"与或非"门或以"与或"门为主体的组合逻辑电路。它在选择控制信号的作用下,能从多路平行输入数据中任选一路数据作为输出。
- \* 常用的集成数据选择器有四2选1 (74××157) 、双4选1 (74××153) 、 8选1 (74××151) 及16选1 (74××150) 数据选择器等。



# 8选1数据选择器的功能(2)

# 功能表 (EN=0) A<sub>2</sub> A<sub>1</sub> A<sub>0</sub> Y

|       | l              |
|-------|----------------|
| 0 0 0 | Do             |
| 0 0 1 | D <sub>1</sub> |
| 0 1 0 | D <sub>2</sub> |
| 0 1 1 | $D_3$          |
| 1 0 0 | $D_4$          |
| 1 0 1 | $D_5$          |
| 1 1 0 | $D_6$          |
| 1 1 1 | D <sub>7</sub> |
|       |                |

# 功能 ②: D<sub>7</sub> ~ D<sub>n</sub>为控制端——多功能运算电路

- > 通过D<sub>7</sub>~D<sub>0</sub>取不同的值,从输入变量A<sub>2</sub>、A<sub>1</sub>、A<sub>0</sub>的 各个最小项中选取某几个最小项输出,实现不同的运 算电路
- > 有2<sup>8</sup>=256种功能——包含3变量的各种最小项表达式 ——可实现任意组合逻辑电路的设计。

$$Y = D_0 m_0 + D_1 m_1 + D_2 m_2 + D_3 m_3 + D_4 m_4 + D_5 m_5 + D_6 m_6 + D_7 m_7$$

当D<sub>7</sub> ~ D<sub>0</sub>为0000\_0000时, Y=0; 当D<sub>7</sub> ~ D<sub>0</sub>为1111\_1111时, Y=1; 当D<sub>7</sub> ~ D<sub>0</sub>为0000\_0001时, Y=m<sub>0</sub>; 当D<sub>7</sub> ~ D<sub>0</sub>为1010\_0101时, Y=m<sub>7</sub>+m<sub>8</sub>+m<sub>2</sub>+m<sub>0</sub>。

(2) 北京航空航天大学





❖函数发生器──用数据选择器实现任意组合逻辑函数

數据选择器可以看成是用N个控制端 $D_{N-1}$ ~ $D_0$ 选择 $2^N$ 个最小项的某几个组成"与-或"表达式。选择某些控制信号 $D_i$ 为"1",就是选中这些最小项组成逻辑函数。

- ❖如果给定一个组合逻辑函数,如何用数据选择器实现?
  - >利用互补律,将组合逻辑函数变换为最小项之和的标准形式;
  - 根据该逻辑函数有几个输入变量,确定数据选择器的地址输入为几位,将逻辑函数的输入变量作为数据选择器的地址输入;
  - >写出数据选择器的输出表达式:
  - ▶比较逻辑函数的标准形式与数据选择器的输出表达式,推导出数据 选择器的D.哪些为1,哪些为0;
  - >画出电路图。

❖数据选择器除选择功能外,还有其他的用途 ▶代替三态门,实现总线发送控制(并串转换) S<sub>2</sub>S<sub>1</sub>S<sub>0</sub> Υ 000 Α A→BUS B→BUS C→BUS H→BUS 001 В С 010 011 D Е 100 8选1数据 101 F 选择器 将并行输入的数据转 110 G D<sub>0</sub>D<sub>1</sub>D<sub>2</sub>D<sub>2</sub>D<sub>4</sub>D<sub>5</sub>D<sub>5</sub>D<sub>7</sub> 换成串行的数据通过 111 Н 总线传送 142 此京航空航天大学

数据选择器的应用(1/2)



佐 北京航空航天大学



```
74151的Verilog HDL源程序
 ❖HDL设计
                                        if (STN == 0)
                                          begin
    采用if-else语句和case语句描述
                                             case ({A2,A1,A0})
                                              3'b000 : Y = D0;
                                              3'b001: Y = D1;
module CT74151(A2,A1,A0,STN,D7,
                                              3'b010 : Y = D2;
    D6,D5,D4,D3,D2,D1,D0,Y,WN);
                                              3'b011 : Y = D3;
   input A2,A1,A0,STN;
                                              3'b100 : Y = D4;
           D7,D6,D5,D4,D3,
   input
                                              3'b101 : Y = D5;
           D2,D1,D0;
                                              3'b110 : Y = D6;
   output Y,WN;
                                              3'b111 : Y = D7;
   reg
           Y,WN;
                                            endcase
   always
                                           end
    begin
                                         else Y = 1'b0;
                                         WN = \sim Y;
                                        end
                                    endmodule
                                                              146
此京航空航天大学
```