

# MOSFET 和 IGBT 栅极驱动器电路的基本原理

#### Laszlo Balogh

# 摘要

本应用报告旨在展示一种为高速开关应用设计的高性能栅极驱动电路 应用非常重要。这是一个内容详实的主题集,可为您提供解决最常见设计难题的"一站式服务"。因此,它可为具有不同经验的电子产品工程师提供强大帮助。

本报告对目前较为流行的电路解决方案及其性能进行了分析,包括寄生器件的影响、瞬态和极端工作条件。本文从 MOSFET 技术和开关运行概述入手,按照由易而难的顺序,对各类问题进行了阐述。详细介绍了接地参考和高侧栅极驱动电路的设计流程,以及交流耦合和变压器隔离解决方案。本报告还包含了一个特殊部分,专门介绍了在同步整流器应用中 MOSFET 的栅极驱动 应用非常重要。有关更多信息,请参阅MOSFET 和 IGBT 栅极驱动器概述产品页。

应用报告中还列举了几个逐步设计示例。

|        | 内容                        |    |  |  |
|--------|---------------------------|----|--|--|
| 1      | 简介                        |    |  |  |
| 2      | MOSFET 技术                 |    |  |  |
| 3      | 接地参考栅极驱动                  |    |  |  |
| 4      | 同步整流器驱动                   |    |  |  |
| 5<br>6 | 意製非層為伽板驱动<br>交流耦合栅极驱动电路   |    |  |  |
| 7      | 变压器耦合栅极驱动                 |    |  |  |
| 8      | 总结                        |    |  |  |
| 9      | 参考文献                      |    |  |  |
| 附图目录   |                           |    |  |  |
| 1      | 功率 MOSFET 器件类型            | _  |  |  |
| 2      | 功率 MOSFET 模型              |    |  |  |
| 3      | 简化的钳位电感式开关模型              | ,  |  |  |
| 4      | MOSFET 开通阶段               | 10 |  |  |
| 5      | MOSFET 关断时间间隔             | 1  |  |  |
| 6      | 典型栅极电荷与栅源极电压的对比           | 12 |  |  |
| 7      | 栅极驱动谐振电路分量                | 14 |  |  |
| 8      | 直接栅极驱动电路                  | 1  |  |  |
| 9      | 带有集成双极晶体管的栅极驱动            | 1  |  |  |
| 10     | 双极Totem-Pole MOSFET 驱动器   | 17 |  |  |
| 11     | 基于 MOSFET 的 Totem-Pole驱动器 | 18 |  |  |
| 12     | 简单的关断速度增强电路               | 19 |  |  |
| 13     | 局部 PNP 关断电路               | 19 |  |  |
| 14     | 局部 NPN 自偏置关断电路            |    |  |  |
| 15     | 经改进的 N 沟道 MOSFET 关断电路     |    |  |  |
| 16     | 简化的同步整流模型                 | 2  |  |  |

简介 www.ti.com.cn

| 17 | 同步开关模型                | 23 |
|----|-----------------------|----|
| 18 | P 沟道 MOSFET 直接驱动      | 25 |
| 19 | PMOS 器件的开路集电极驱动       | 25 |
| 20 | 电平位移的 P 沟道 MOSFET 驱动器 | 26 |
| 21 | N 沟道 MOSFET 的直接驱动     | 27 |
| 22 | 高侧 N 沟道 MOSFET 的关断    | 28 |
| 23 | 集成的自举驱动器              | 29 |
| 24 | 集成的自举驱动器              | 30 |
| 25 | 高电压驱动器 IC 中的典型电平位移器   | 30 |
| 26 | 用于自举栅极驱动的高电压驱动器 IC    | 31 |
| 27 | 保护 SRC 引脚             | 31 |
| 28 | 自举旁路示例                | 32 |
| 29 | 自举启动电路                |    |
| 30 | 高侧应用中的容性 电流           | 34 |
| 31 | 容性耦合 MOSFET 栅极驱动      | 35 |
| 32 | 作为占空比函数的标准化耦合电容器电压    |    |
| 33 | 单端变压器耦合栅极驱动           | 38 |
| 34 | 通过变压器耦合栅极驱动来驱动输出电流    |    |
| 35 | 变压器耦合栅极驱动中的直流恢复电路     | 40 |
| 36 | 栅极驱动变压器伏秒数与占空比        | 41 |
| 37 | 用一个变压器实现电力和控制传输       | 42 |
| 38 | 用一个变压器实现电力和控制传输       |    |
| 39 | 推挽式半桥栅极驱动             | 43 |
| 40 | 推挽式半桥栅极驱动             | 44 |
|    |                       |    |

商标

All trademarks are the property of their respective owners.

# 1 简介

MOSFET – 是金属氧化物半导体场效应晶体管的首字母缩写词,它是电子行业高频高效开关领域的 关键 组件。让人称奇的是,FET 技术发明于 1930 年,比双极晶体管要早大约 20 年。第一个信号级 FET 晶体管诞生于 20 世纪 50 年代末期,而功率 MOSFET 则诞生于 70 年代中期。如今,从微处理器到"分立式"功率晶体管在内的各种现代电子组件均集成了数以百万计的 MOSFET 晶体管。

本报告重点介绍了各种开关模式功率转换应用中功率 MOSFET 的栅极驱动 应用非常重要。

# 2 MOSFET 技术

双极晶体管和 MOSFET 晶体管的工作原理相同。从根本上说,这两种晶体管都是电荷控制器件,这就意味着它们的输出电流与控制电极在半导体中形成的电荷成比例。将这些器件用作开关时,都必须由能够提供足够灌入和拉出电流的低阻抗源来驱动,以实现控制电荷的快速嵌入和脱出。从这一点来看,在开关期间,MOSFET 必须以类似于双极晶体管的形式进行"硬"驱动,以实现可媲美的开关速度。从理论上来说,双极晶体管和 MOSFET 器件的开关速度几乎相同,这取决于电荷载流子在半导体区域中传输所需的时间。功率器件的典型值大约为 20 至 200 皮秒,具体取决于器件大小。



www.ti.com.cn MOSFET 技术

MOSFET 技术在数字和功率应用领域的普及 得益于 它与双极结晶体管相比所具有的两个主要优势。其中一个优势是,MOSFET 器件在高频开关应用中使用 应用非常重要。MOSFET 晶体管更加容易驱动,因为其控制电极与导电器件隔离,所以不需要连续的导通电流。一旦 MOSFET 晶体管开通,它的驱动电流几乎为零。而且,控制电荷大量减少,MOSFET 晶体管的存储时间也相应大幅减少。这基本上消除了导通压降和关断时间之间的设计权衡问题,而开通状态压降与控制电荷成反比。因此,与双极器件相比,MOSFET 技术预示着使用更简单且更高效的驱动电路带来显著的经济效益。

此外,需要特别强调突出的是,在电源 应用中,MOSFET 具有电阻的性质。MOSFET 漏源端上的压降是流入半导体的电流的线性函数。此线性关系用 MOSFET 的  $R_{DS(on)}$  来表征,也称为导通电阻。导通电阻对指定栅源极电压和器件温度来说是恒定的。与 p-n 结 -2.2mV/°C 的温度系数不同,MOSFET 的温度系数为正值,约为 0.7%°C 至 1%°C。正因为 MOSFET 具有此正温度系数,所以当使用单个器件不现实或不可能时,它便是高功率 应用中 并行运行的理想之选。由于通道电阻具有正 TC,因此多个并联 MOSFET 会均匀地分配电流。在多个 MOSFET 上会自动实现电流共享,因为正 TC 的作用相当于一种缓慢的负反馈系统。载流更大的器件会产生更多热量 - 请别忘了漏源电压是相等的 – 并且温度升高会增加其  $R_{DS(on)}$  值。增加电阻会导致电流减小,从而降低温度。最终,当并联器件所承载的电流大小相近时,便达到平衡状态。 $R_{DS(on)}$  值和不同结至环境热阻的初始容差可导致电流分布出现高达 30% 的重大误差。



MOSFET 技术 www.ti.com.cn

# 2.1 器件类型

几乎所有制造商对于制造出色的功率 MOSFET 都有自己独特的方法,不过市场上的所有器件可分为三种基本类型。如 图 1 中所示。



图 1. 功率 MOSFET 器件类型

双扩散 MOS 晶体管于 20 世纪 70 年代开始应用于电源 应用领域, 并在过去这些年间不断演进。使用多晶硅栅极结构和自校准流程,可提高集成密度并迅速减小电容。

第二次重大改进来自于 V 型坡口或沟道技术,从而进一步提高了功率 MOSFET 器件的单元密度。提高性能和集成密度并不容易,然而,沟道 MOS 器件的制造流程更困难。

横向功率 MOSFET 显著减小了电容,所以开关速度大幅提高,所需的栅极驱动功率要低得多。



www.ti.com.cn MOSFET 技术

# 2.2 MOSFET 模型

文中提供了多种模型来说明 MOSFET 的工作原理,不过,找到合适的说明可能并不容易。大多数 MOSFET 制造商为其器件提供 Spice 和/或 Saber 模型,但这些模型对于设计人员在实践中遇到的应用陷阱却鲜有提及。甚至对于如何解决最常见的设计难题,它们所提供的线索也很少。

实用的 MOSFET 模型需要从应用角度描述器件的所有重要属性,因此非常复杂。另一方面,如果我们将模型的适用性局限于特定问题领域,可由 MOSFET 晶体管得出一些简单且有意义的模型。

图 2 中的第一款模型基于 MOSFET 器件的实际结构,主要可用于直流分析。图 2a 中的 MOSFET 符号表示通道电阻,而 JFET 对应于外延层的电阻。因此,EPI 层的电阻是器件额定电压的函数,同时高电压 MOSFET 需要的外延层更厚。

图 2b 可非常有效地模拟 MOSFET 由 dv/dt 导致的击穿特性。作为栅极端阻抗函数,它展示了两种主要击穿机制,也就是 dv/dt 引起所有功率 MOSFET 中的寄生双极晶体管的开通,以及 dv/dt 引起沟道的开通。由于制造工艺的改进,现代功率 MOSFET 实际上几乎不受寄生 NPN 晶体管的 dv/dt 触发事件的影响,从而减小了基极和发射极区域的电阻。

还必须提到的是,寄生双极晶体管还具有另一个重要角色。它的基极-集电极结是有名的 MOSFET 体二极管。



MOSFET 技术 www.ti.com.cn



图 2. 功率 MOSFET 模型

图 2c 是 MOSFET 的开关模型。此模型显示了影响开关性能的最重要的寄生器件。它们各自的作用将在 2.3 节 中进行讨论,专门介绍器件的开关过程。

# 2.3 MOSFET 关键参数

当考虑 MOSFET 开关模式工作时,我们的目标是尽可能在最短的时间内在器件的最低和最高电阻状态间切换。由于 MOSFET 的实际开关时间(大约为 10ns 至 60ns)至少要比理论开关时间(大约为 50ps 至 200ps)长两到三个数量级,因此了解这种差异非常重要。返回 图 2 中的 MOSFET 模型,可以看到所有模型都包含三个电容器,分别连接在三个器件端子间。最后,MOSFET 晶体管的开关性能取决于如何使得电压在这些电容器上快速地改变。

因此,在高速开关 应用中,最重要的参数是器件的寄生电容。其中, $C_{GS}$  和  $C_{GD}$  这两个电容器对应于器件的实际几何结构,而  $C_{DS}$  电容器就是寄生双极晶体管的基极集电极二极管(体二极管)的电容。

 $\mathbf{C}_{\mathrm{es}}$  电容器由栅极电极所产生的源和通道区域的重叠形成。它的值由这两个区域的实际几何结构确定,并在不同工作条件下保持恒定(线性)。



www.ti.com.cn MOSFET 技术

 $\mathbf{C}_{\mathrm{cD}}$  电容器是两种效应产生的结果。除了耗尽区域的电容之外,一部分是 JFET 区域和栅极电极的重叠,是非线性的。等效  $\mathbf{C}_{\mathrm{cD}}$  电容是器件的漏源电压的函数,通过 公式 1 计算近似值。

$$C_{GD} \approx \frac{C_{GD,0}}{1 + K_1 \times \sqrt{V_{DS}}} \tag{1}$$

 $C_{DS}$  电容器也是非线性的,因为它是体二极管的结电容。它与电压的关系如公式 2 所示。

$$C_{DS} \approx \frac{C_{DS,0}}{K_2 \times \sqrt{V_{DS}}}$$
 (2)

遗憾的是,上述电容值均未在晶体管数据表中直接定义。它们的值由  $C_{ISS}$ 、 $C_{RSS}$  和  $C_{OSS}$  电容值间接提供,而且必须按照 公式 3 中所示的公式计算:

$$C_{GD} = C_{RSS}$$

$$C_{GS} = C_{ISS} - C_{RSS}$$

$$C_{DS} = C_{OSS} - C_{RSS}$$
 (3)

更复杂的问题由电容器  $C_{GD}$  在开关应用中 引起, 因为它位于器件输入和输出端之间的反馈路径中。因此,它在开关应用中的 有效值 可能大得多,具体取决于 MOSFET 的漏源电压。这种现象称为"米勒"效应,如 公式 4 中所示。

$$C_{GD,eqv} = (1 + g_{fs} \times R_L) \times C_{GD}$$
(4)

因为  $C_{GD}$  和  $C_{DS}$  电容器与电压相关,所以数据表编号只有在给定的测试条件下有效。必须根据所需电荷计算特定应用的相关平均电容,以确定各电容器上的实际电压变化。对于大多数功率 MOSFET,近似值如 公式 5 所示。

$$C_{GD,ave} = 2 \times C_{RSS,spec} \times \sqrt{\frac{V_{DS,spec}}{V_{DS,off}}}$$

$$C_{OSS,ave} = 2 \times C_{OSS,spec} \times \sqrt{\frac{V_{DS,spec}}{V_{DS,off}}}$$
(5)

下一个要提到的重要参数是栅极网状电阻  $R_{G,l}$ 。此寄生电阻描述了与器件内栅极信号分配相关的电阻。它在高速开关应用中非常 重要, 因为它位于器件的驱动器和输入电容器之间,直接影响 MOSFET 的开关时间和 dv/dt 抗扰性。业内已经认识到了这种影响,然而,射频 MOSFET 晶体管等真正的高速器件使用金属栅极电极来实现栅极信号分配,而不是电阻更高的多晶栅极网。数据表中未指定  $R_{G,l}$  电阻,但在某些 应用中, 它是器件的一个非常重要的特性。附录 A4 显示了电阻桥的典型测量设置,用于确定内部栅极电阻值。

显然,栅极阀值电压也是一个重要的特性。务必应注意,数据表中的  $V_{TH}$  值是在温度为  $25^{\circ}$ C 且电流很低(典型值为  $250\mu$ A)的条件下定义的。因此,这并不等于众所周知的栅极开关波形的米勒平坦区域电压。对于  $V_{TH}$ ,另一个很少提及的事实是,其温度系数近似为  $7~mV/^{\circ}$ C。它在专为逻辑电平 MOSFET 设计的栅极驱动电路中尤为重要,在这种电路中, $V_{TH}$  在通常测试条件下已经很低。由于 MOSFET 通常在较高的温度下工作,合理的栅极驱动设计必须将关断时  $V_{TH}$  处于较低电压的情况考虑在内,而 dv/dt 抗扰性按照数据表中 Seminar 1400 主题 2~m 对录 A/F 预测 MOSFET 参数中的公式计算。

MOSFET 的跨导是其工作线性区域中的小信号增益。需要着重指出的是,每次开关 MOSFET 时,它必须通过线性操作模式,而这时的电流取决于栅源极电压。跨导  $g_{fs}$  相对于漏极电流和栅源电压是个小信号,如 公式 6 中所示。

$$g_{fs} = \frac{dI_D}{dV_{GS}} \tag{6}$$



MOSFET 技术 www.ti.com.cn

相应地,MOSFET 在线性区域的最大电流由公式7给出。

$$I_{D} = (V_{GS} - V_{th}) \times g_{fS} \tag{7}$$

对这个  $V_{cs}$  公式进行变换,可以得出米勒平坦区域的近似值是漏极电流的函数,如 公式 8 中所示。

$$V_{GS,Miller} = V_{th} + \frac{I_D}{g_{fs}}$$
(8)

源极电感  $(L_s)$  和漏极电感  $(L_D)$  等其他重要参数对开关性能的限制很大。数据表中列出了典型 LS 和 LD 值,这两个值主要取决于晶体管的封装类型。它们对性能产生的影响可结合通常与布局有关的外部寄生组件和露电感、电流感应电阻等随附外部电路元件进行分析研究。

但出于完整性考虑,还需要指出的是外部串联栅极电阻和 MOSFET 驱动器输出阻抗在高性能栅极驱动设计中起决定因素,因为它们会对开关速度产生深远影响,并最终影响开关损耗。



www.ti.com.cn MOSFET 技术

# 2.4 开关 应用

现在,确定了所有因素后,让我们来研究一下 MOSFET 晶体管的实际开关行为。为了更好地理解基本过程,电路的寄生电感将被忽略。稍后将单独分析它对基本操作的相应影响。此外,以下描述涉及到钳位电感式开关,因为开关模式电源中所用的大多数 MOSFET 晶体管和高速栅极驱动电路都工作在该工作模式下。



图 3. 简化的钳位电感式开关模型

图 3 中显示了最简单的钳位电感式开关模型,其中直流电流源代表电感器。在短暂的开关切换期间,它的电流可以认为是常数。二极管在 MOSFET 关断时提供一条电流路径,并将器件的漏极钳位到由电池表示的输出电压。



MOSFET 技术 www.ti.com.cn

# 2.5 开通过程

MOSFET 晶体管的开通动作可分为如 图 4 中所示的 4 个阶段。



图 4. MOSFET 开通阶段

第一步,器件的输入电容从 0V 充电至  $V_{TH}$ 。在此期间,大部分栅极电流用于对  $C_{GS}$  电容器充电。少量电流 也会流经  $C_{GD}$  电容器。随着栅极端子电压升高, $C_{GD}$  电容器的电压将略有下降。这个期间称为开通延时,因 为器件的漏极电流和漏极电压保持不变。

栅极充电至阀值电平后,MOSFET 就能载流了。在第二个阶段中,栅极电平从  $V_{TH}$  升高到米勒平坦电平  $V_{GS,Miller}$ 。当电流与栅极电压成正比时,这是器件的线性工作区。在栅极侧,就像在第一阶段中那样,电流流入  $C_{GS}$  和  $C_{GD}$  电容器中,并且  $V_{GS}$  电压升高。在器件的输出端,漏极电流升高,同时漏源电压保持之前的电平  $(V_{DS,off})$ 。可以通过查看 图 3 中的原理图来了解。在所有电流传输到 MOSFET 中并且二极管完全关断能够阻止其 PN 结上的反向电压之前,漏极电压必须保持输出电压电平。

进入开通过程第三阶段后,栅极已充电至足够电压 (V<sub>GS,Miller</sub>),可以承载完整的负载电流且整流器二极管关断。此时,允许漏极电压下降。当器件上的漏极电压下降时,栅源极电压保持稳定。这就是栅极电压波形中的米勒平坦区域。驱动器提供的所有栅极电流都被转移,从而对 C<sub>GD</sub> 电容器充电,以便在漏源极端子上实现快速的电压变化。现在,器件的漏极电流受到外部电路(这是直流电流源)的限制,因此保持恒定。

开通过程的最后一步是通过施加更高的栅极驱动电压,充分增强 MOSFET 的导通通道。 $V_{GS}$  的最终幅值决定了开通期间器件的最终导通电阻。所以,在第四阶段中, $V_{GS}$  从  $V_{GS,Miller}$  上升至最终值  $V_{DRV}$ 。这通过对  $C_{GS}$  和  $C_{GD}$  电容器充电来实现,因此现在栅极电流在两个组件之间分流。当这些电容器充电时,漏极电流仍然保持恒定,而由于器件的导通电阻下降,漏源电压略有下降。



www.ti.com.cn MOSFET 技术

# 2.6 关断过程

MOSFET 晶体管的 关断过程说明基本上与上文所述的开通过程相反。开始时  $V_{GS}$  等于  $V_{DRV}$ ,器件中的电流 是由 图 3 中的 IDC 表示的满负载电流。漏源电压由 IDC 和 MOSFET 的  $R_{DS(on)}$  定义。出于完整性考虑,图 5 中显示了四个关断步骤。



图 5. MOSFET 关断时间间隔

第一个阶段是关断延迟,需要将  $C_{ISS}$  电容从初始值放电至米勒平坦电平。在这段时间内,栅极电流由  $C_{ISS}$  电容器自己提供,并流经 MOSFET 的  $C_{GS}$  和  $C_{GD}$  电容器。随着过驱电压降低,器件的漏极电压略有上升。漏极的电流保持不变。

在第二阶段,MOSFET 的漏源电压从 ID· $R_{DS(on)}$  上升至最终的  $V_{DS,off}$  电平,由整流器二极管根据 图 3 简化原理图钳位至输出电压。在此时间段内,与栅极电压波形中的米勒平坦区域对应,栅极电流完全是  $C_{GD}$  电容器的充电电流,因为栅源极电压是恒定的。此电流由功率级旁路电容器提供,并从漏极电流中减去。总漏极电流仍然等于负载电流,也就是 图 3 中由直流电流源表示的电感器电流。

第三阶段的开始用二极管开通表示,因此为负载电流提供了一个替代路径。栅极电压继续从  $V_{GS,Miller}$  下降至  $V_{TH}$ 。绝大部分栅极电流来自  $C_{GS}$  电容器,因为  $C_{GD}$  电容器实际上在前一个阶段中就已经充满电了。在此间隔结束时,MOSFET 处于线性工作状态,栅源极电压下降导致漏极电流减小并接近于零。同时,由于正向偏置整流器二极管的作用,漏极电压在  $V_{DS,off}$  时保持稳定。

关断过程的最后一步是对器件的输入电容完全放电。 $V_{cs}$  进一步下降,直至达到 0V。与第三关断阶段类似,栅极电流的更大一部分由  $C_{cs}$  电容器提供。器件的漏极电流和漏极电压保持不变。

概括而言,得出的结论是,在四个阶段中,MOSFET 晶体管可在最高和最低阻抗状态(开通或关断)间切换。四个阶段的长度是寄生电容值、电容上所需的电压变化和可用的栅极驱动电流的函数。这就突显出正确的组件选择以及出色的栅极驱动设计对于高速高频开关应用非常重要。

遗憾的是,这些数字与特定测试条件和电阻负载相对应,因此难以比较不同制造商的产品。而且,在具有限定电感负载的实际 应用 中,开关性能与数据表中给出的数字有显著差异。



(9)

MOSFET 技术 www.ti.com.cn

# 2.7 功率损耗

功率应用中 MOSFET 晶体管的开关 操作 会导致某些不可避免的损耗,具体分为两类。

在这两种损耗机制中,比较简单的一种是器件的栅极驱动损耗。如前面所述,开通或关断 MOSFET 需要对  $C_{ISS}$  电容器充电或放电。当电容器上的电压发生变化时,就会转移一定数量的电荷。栅极电压在 0V 和实际栅极驱动电压  $V_{DRV}$  之间变化所需的电荷数量由典型栅极电荷与栅源极电压曲线的对比来表征,如 图 6 中所示。



Qg, Total Gate Charge (nC)

图 6. 典型栅极电荷与栅源极电压的对比

此图表提供了最坏情况下相对准确的栅极电荷估算,它是栅极驱动电压的函数。用于产生各个曲线的参数是器件的漏源极关断状态电压。 $V_{DS,off}$  会影响米勒电荷(即曲线平坦部分下面的区域),从而影响开关周期内所需的总栅极电荷。从 图 6 中获得总栅极电荷后,可根据 公式 9 计算栅极电荷损耗。

 $PGATE = V_{DRV} \times QG \times f_{DRV}$ 

其中

- V<sub>DRV</sub> 是栅极驱动波形的幅度
- f<sub>DRV</sub> 是栅极驱动频率,通常等于开关频率

应注意的是,前面公式中的  $Q_G \cdot f_{DRV}$  项给出了驱动栅极所需的平均偏置电流。

在栅极驱动电路中驱动 MOSFET 晶体管栅极会产生功率损耗。返回 图 4 和 图 5,可以确定栅极驱动路径中串联欧姆阻抗的组合是耗能分量。在每个开关周期中,所需的栅极电荷应通过驱动器输出阻抗、外部栅极电阻器和内部栅极网状电阻。实际上,功率损耗与通过电阻器传输电荷的快慢无关。



www.ti.com.cn MOSFET 技术

使用图4和图5中的电阻器符号,驱动器功率损耗如公式10中所示。

$$P_{DRV,ON} = \frac{1}{2} \times \frac{R_{HI} \times V_{DRV} \times Q_G \times f_{DRV}}{R_{HI} + R_{GATE} + R_{GJ}}$$

$$P_{DRV,OFF} = \frac{1}{2} \times \frac{R_{LO} \times V_{DRV} \times Q_G \times f_{DRV}}{R_{LO} + R_{GATE} + R_{G,I}}$$

$$P_{DRV} = P_{DRV,ON} + P_{DRV,OFF}$$
 (10)

在上述公式中,栅极驱动电路由电阻输出阻抗表示,此假设对于基于 MOS 的栅极驱动器是有效的。当栅极驱动电路中使用双极晶体管时,输出阻抗变为非线性,此时运用这些公式不能得出正确答案。可以假定,使用低阻值栅极电阻器 ( $<5\Omega$ ) 时,大多数栅极驱动损耗发生在驱动器中。如果  $R_{GATE}$  足够大,可将 IG 限制在双极驱动器的输出电流能力以下,那么绝大部分栅极驱动功率损耗则发生在  $R_{GATE}$  中。

除了栅极驱动功率损耗,由于器件会在短时间内同时出现高电流和高电压,因此在传统感应中晶体管会累积开关损耗。为了尽可能降低开关损耗,必须尽量减少此阶段的持续时间。看看 MOSFET 的开关流程,此条件限于开关操作中开关切换的间隔 2 和间隔 3。这些时间间隔对应于栅极电压介于  $V_{TH}$  和  $V_{GS,Miller}$  之间时器件的线性运行(这会导致器件的电流发生变化)以及漏极电压经历开关切换时的米勒平坦区域。

认识到这一点对于正确设计高速栅极驱动电路来说非常重要。它强调了这一事实: 栅极驱动器的最重要特性是米勒平坦区域电压电平周围的拉-灌电流能力。峰值电流能力是通过在完整  $V_{DRV}$  下对器件的输出阻抗进行测量的,与 MOSFET 的实际开关性能关系不大。真正决定器件开关时间的因素是当栅源极电压(即驱动器输出)约为 5V(对于逻辑电平 MOSFET 约为 2.5V)时的栅极驱动电流能力。

可通过使用开关切换第 2 阶段和第 3 阶段中栅极驱动电流、漏极电流和漏极电压波形的简化线性近似,对 MOSFET 开关损耗进行粗略估算。首先,必须分别确定第二和第三阶段的栅极驱动电流:

$$I_{G2} = \frac{V_{DRV} - 0.5 \times (V_{GS,Miller} + V_{TH})}{R_{HI} + R_{GATE} + R_{G,I}}$$

$$I_{G3} = \frac{V_{DRV} - V_{GS,Miller}}{R_{HI} + R_{GATE} + R_{G,I}}$$

$$\tag{11}$$

假定 IG2 将器件的输入电容器从  $V_{TH}$  充电至  $V_{GS,Miller}$  并且 IG3 是  $C_{RSS}$  电容器的放电电流,同时漏极电压从  $V_{DS,off}$  变为 0V,则近似开关时间如下:漏极电压从  $V_{DS,off}$  变为 0V,近似开关时间如 公式 12 中所示。

$$t2 = C_{ISS} \times \frac{V_{GS,Miller} - V_{TH}}{I_{G2}}$$

$$t3 = C_{RSS} \times \frac{V_{DS,off}}{I_{G3}}$$
 (12)



MOSFET 技术 www.ti.com.cn

在 t2 期间,漏极电压为  $V_{DS,off}$ ,电流从 OA 上升为负载电流 IL,而在 t3 阶段内,漏极电压从  $V_{DS,off}$  降至接近 OV。同样,可以使用波形的线性近似,按照 公式 13 所示估算各个阶段中的功率损耗分量。

$$P2 = \frac{t2}{T} \times V_{DS,off} \times \frac{I_L}{2}$$

$$P3 = \frac{t3}{T} \times \frac{V_{DS,off}}{2} \times I_{L}$$

其中

总开关损耗是两个损耗分量之和,下面的公式14列出了简单的表达式:

$$P_{SW} = \frac{V_{DS(off)} \times I_L}{2} \times \frac{t2 + t3}{T}$$
(14)

虽然开关切换很好理解,但几乎仍然无法计算准确的开关损耗。原因是在开关过程中,寄生电感分量的影响会极大地改变电流和电压波形以及开关时间。考虑到实际电路中不同源极电感和漏极电感的影响,我们用二阶微分方程来描述电路的实际波形。由于栅极阀值电压、MOSFET 电容值、驱动器输出阻抗等变量具有很大的容差,上述线性近似似乎是非常合理的折衷,可用于估算 MOSFET 中的开关损耗。

#### 2.8 寄生器件的影响

源极电感对开关性能的影响最大。典型电路中寄生源极电感有两个来源:巧妙集成在 MOSFET 封装中的源极接合线以及源极引线和共用接地之间的印刷电路板线路电感。这通常是指功率级高频滤波器电容器和栅极驱动器的旁路电容器的负电极。与源极串联的电流感应电阻器可以向之前的两个分量添加更多电感。

在需要源电感器的开关流程中有两种机制。在开关切换开始时,栅极电流快速增加,如 图 4 和 图 5 中所示。此电流必须流经源电感,并根据电感值减小。因此,对 MOSFET 的输入电容充电/放电所需的时间延长,从而主要对开关延时(第 1 步)产生影响。而且,源电感器和  $C_{lss}$  电容器会形成一个谐振电路,如 图 7 中所示。



图 7. 栅极驱动谐振电路分量

此谐振电路在栅极驱动电压波形的陡峭边缘退出,这是在大多数栅极驱动电路中观察到振荡峰值的根本原因。遗憾的是, $C_{ISS}$  和  $L_S$  之间非常高的 Q 共振会通过(或可通过)环路的串联电阻分量衰减,这些分量包括驱动器输出阻抗、外部栅极电阻器和内部栅极网状电阻器。



www.ti.com.cn 接地参考栅极驱动

可按公式 15 计算可实现最佳性能的唯一的用户可调节值 RGATE。

$$R_{GATE,OPT} = 2 \times \sqrt{\frac{L_S}{C_{ISS}}} - (R_{DRV} + R_{G,I})$$
(15)

减小电阻值可导致栅极驱动电压波形过冲,还可提高开通速度。电阻值升高会导致振荡欠阻尼并延长开关时间,对于栅极驱动设计没有任何好处。

源极电感的第二个影响是,只要器件的漏极电流快速改变,就会产生负反馈。这种影响出现在开通过程的第二阶段以及关断过程的第三阶段中。在这些阶段,栅极电压处于  $V_{TH}$  和  $V_{GS,Miller}$  之间,栅极电流由驱动阻抗上的电压  $V_{DRV}-V_{GS}$  定义。为了快速增加漏极电流,必须在源极电感上施加明显的电压。此电压会降低驱动阻抗上的可用电压,从而减小栅极驱动电压的变化率和漏极电流的 di/dt 。di/dt 减小要求源电感上的电压降低。栅极电流和漏极 di/dt 之间的微妙平衡通过源极电感器的负反馈建立。

开关网络的另一个寄生电感是漏极电感,它同样由几个分量构成。它们是晶体管封装中的封装电感、与互连关联的所有电感,以及隔离电源中变压器的泄漏电感。它们串联在一起,因此影响相互叠加。它们充当 MOSFET 的开通阻尼器。在开通期间,它们限制漏极电流的 di/dt,并将器件上的漏源电压降低 LD·di/dt 倍。实际上, $L_D$  可以显著降低开通开关损耗。虽然 LD 值升高似乎在开通时有利,但当漏极电流必须快速下降时,在关断时会导致较大问题。为了支持因 MOSFET 的关断而快速减小漏极电流, $L_D$  上必须形成与开通所对应的相反方向的电压。此电压高于  $V_{DS,off}$  电平的理论值,在漏源电压上形成过冲,并增加关断开关损耗。

文献中提供了针对整个开关转换的准确数学分析(包括寄生电感的影响),但有几点超出了本文档的范围。

### 3 接地参考栅极驱动

### 3.1 PWM 直接驱动

在电源 应用中,驱动主开关晶体管栅极的最简单方法是利用 PWM 控制器的栅极驱动输出,如 图 8 所示。



图 8. 直接栅极驱动电路

直接栅极驱动最艰巨的任务是优化电路布局。如图 8 中所示,PWM 控制器和 MOSFET 之间可能有较大距离。由于栅极驱动和接地环路迹线形成的环路,这个距离形成了寄生电感,从而降低了开关速度,并导致栅极驱动波形中形成振铃。甚至由于接地平面,无法完全消除电感,因为接地平面只为接地环路电流提供较低电感路径。为了降低与栅极驱动连接相关的电感,需要更宽的 PCB 迹线。直接栅极驱动的另一个问题是PWM 控制器的驱动电流能力有限。极少有集成电路能提供高于 1A 的峰值栅极驱动能力。这会限制控制器在合理速度下可驱动的最大裸片尺寸。



接地参考栅极驱动 www.ti.com.cn

包含直接栅极驱动的 MOSFET 裸片尺寸的另一个限制因素是控制器内驱动器的功率损耗。如前面所述,外部栅极电阻器可以缓解此问题。当为了节约空间或成本而必须使用直接栅极驱动时,需要考虑特殊注意事项,以便为控制器提供合适的旁路。驱动 MOSFET 栅极的高电流峰值会破坏 PWM 控制器内敏感的模拟电路。随着 MOSFET 裸片尺寸增加,所需的栅极电荷也会增加。与选择普通 0.1μF 或 1μF 旁路电容器相比,选择合适的旁路电容器需要采用更加科学的方法。

# 3.1.1 确定旁路电容器的大小

本节将介绍 MOSFET 栅极驱动器的旁路电容器的计算。此电容器与直接栅极驱动应用中的 PWM 控制器的 旁路电容器相同,因为此电容器在开通时提供栅极驱动电流。如果是独立的驱动器电路,无论采用栅极驱动 IC 还是分立式解决方案,此电容器都必须置于附近,最好直接置于驱动器的偏置和接地连接上。

需要考虑两种电流分量。一种是静态电流,这种电流可根据某些集成驱动器的输入状态变化 10 倍。这可导致占空比,具体取决于旁路电容器上的纹波电压,计算方法如 公式 16 中所示。

$$\Delta V_Q = \frac{I_{Q,HI} \times D_{MAX}}{C_{DRV} \times f_{DRV}}$$

其中

另一个纹波分量是栅极电流。虽然大多数情况下并不知道实际电流振幅,但可根据栅极电荷值确定旁路电容器上的纹波电压。在开通时,此电荷离开旁路电容器,并传递到 MOSFET 输入电容器中。相应的纹波电压如 公式 17 中所示。

$$\Delta V_{QG} = \frac{Q_G}{C_{DRV}} \tag{17}$$

使用叠加和解 CDRV 方程的原理,可采用 公式 18 找到耐受的纹波电压 ( $\Delta$ V) 的旁路电容值。

$$C_{DRV} = \frac{I_{Q,HI} \times \frac{D_{MAX}}{f_{DRV}} + Q_{G}}{\Delta V}$$

其中

- IOHI 是当输入驱动为高电平时驱动器的静态电流
- D<sub>MAX</sub> 是当输入保持高电平状态时驱动器的最大占空比
- f<sub>DRV</sub> 是驱动器的工作频率
- Q<sub>c</sub> 是基于栅极驱动的振幅和漏源极关断状态电压的总栅极电荷。 (18)

#### 3.1.2 驱动器保护

对于直接驱动和使用双极输出极的栅极驱动 IC,必须做的另一件事就是为输出双极晶体管提供合适的保护,防止反向电流的形成。如 图 9 中所示,集成双极驱动器的输出极由 NPN 晶体管构成,因为其空间利用率更高效,性能更优异。



www.ti.com.cn 接地参考栅极驱动



图 9. 带有集成双极晶体管的栅极驱动

NPN 晶体管只能在一个方向上处理电流。高侧 NPN 可以拉电流,但不能灌电流,而低侧 NPN 则恰好相反。在开关期间,MOSFET 的源极电感器和输入电容器之间不可避免地会形成振荡,因此电流必须能够在驱动器输出端双向流动。为了提供反向电流的路径,通常需要使用低正向压降肖特基二极管来保护输出。该二极管必须放在非常靠近输出引脚和驱动器旁路电容器的位置。还要指出的是,该二极管只能保护驱动器,而不能钳位栅源极电压,防止过度的振铃,特别是对于控制 IC 可能离 MOSFET 的栅-源端子较远时的直接驱动更是如此。

### 3.2 双极 Totem-Pole 驱动器

双极同相Totem-Pole驱动器是用于驱动 MOSFET 的其中一个最常用且具有成本效益的驱动电路,如 图 10 所示。



图 10. 双极Totem-Pole MOSFET 驱动器

和所有外部驱动器一样,此电路可处理应对电流尖峰和功率损耗,从而使得运行条件更有利于 PWM 控制器。当然,它们可以并且应当置于所驱动的功率 MOSFET 的旁边。这样,驱动栅极的高电流瞬态被限制在非常小的环路区域,从而减小了寄生电感的值。虽然驱动器由分立式组件构成,但它需要将自己的旁路电容器置于上 NPN 和下 PNP 晶体管的集电极上。理想情况下,在驱动器的旁路电容器和 PWM 控制器的旁路电容器之间应设置一个平滑电阻器或电感器,以提高抗噪性。图 10 中的 R<sub>GATE</sub> 电阻器是可选的,可调整 RB的大小以根据驱动器晶体管的大信号 Beta 提供所需的栅极阻抗。



接地参考栅极驱动 www.ti.com.cn

双极Totem-Pole 驱动器有一个有趣的特性,即两个基极-发射极结可防止互相反向击穿。而且,假定环路区域非常小且 R<sub>GATE</sub> 可以忽略,则可使用晶体管的基极-发射极二极管将栅极电压钳制在 VBIAS+VBE 和 GND-VBE 之间。基于相同的钳位机制,此解决方案还有另一个好处,那就是 NPN-PNP Totem-Pole 驱动器不需要使用任何肖特基二极管来实现反向电流保护。

#### 3.3 MOSFET Totem-Pole 驱动器

图 11 展示了等效于双极 Totem-Pole 驱动器的 MOSFET Totem-Pole 驱动器。上文所述的有关双极Totem-Pole驱动器的所有优点同样适用于此实现。



图 11. 基于 MOSFET 的 Totem-Pole驱动器

遗憾的是,与双极驱动器相比,此电路有几个缺点,因此很少以分立器件的形式实现。图 11 中的电路是反相驱动器,因此 PWM 输出信号必须为反相。此外,适用的 MOSFET 晶体管比双极晶体管昂贵,并且当共栅极电压转换时,会产生较大的击穿电流。这个问题可通过增加逻辑或时序组件来规避,此方法广泛应用于IC 实施中。

#### **3.4** 速度增强电路

提到速度增强电路时,设计人员需要对加快 MOSFET 关断过程的电路给予专门考虑。原因在于开通速度通常受到电源中整流器组件的关断过程或反向恢复速度的限制。正如前面所讨论的 图 3 中所示的电感钳位模型,MOSFET 的开通与整流器二极管的关断同时发生。因此,最快的开关操作由二极管的反向恢复特性决定,而不是栅极驱动电路的强度。在优化的设计中,开通时的栅极驱动速度与二极管开关特性一致。同时考虑到与最终栅极驱动电压 VDRV 相比米勒区域更接近于 GND,因此可在驱动器输出阻抗和栅极电阻器上施加更高的电压。通常获得的开通速度足以驱动 MOSFET。

而在关断时情况截然不同。从理论上说,MOSFET 的关断速度只取决于栅极驱动电路。电流更高的关断电路可以更快对输入电容器放电,从而缩短开关时间,进而降低开关损耗。如果使用普通的 N 沟道器件,通过更低输出阻抗的 MOSFET 驱动器和/或负关断电压,可以增大放电电流。而提高开关速度有可能会降低开关损耗,由于 MOSFET 的关断 di/dt 和 dv/dt 更高,因此关断加速电路会在波形中增加振铃。在为电源器件选择合适的电压额定值和 EMI 屏蔽装置时,应考虑这一因素。

### 3.4.1 关断二极管

以下关断电路示例通过简单的接地基准栅极驱动电路进行展示,不过这些示例同样适用于本文档之后讨论的 其他实现。最简单的技术是反向并联二极管,如 图 12 所示。



www.ti.com.cn 接地参考栅极驱动



图 12. 简单的关断速度增强电路

在此电路中, $R_{GATE}$  允许调整 MOSFET 开通速度。在关断过程中,反向并联二极管会对电阻器进行分流。 $D_{OFE}$  只有在栅极电流高于 公式 19 所示的结果时起作用。

$$I_{G} > \frac{V_{D,FWD}}{R_{GATE}}$$
(19)

使用 1N4148 通常大约为 150mA,使用 BAS40 肖特基反向并联二极管大约为 300mA。因此,随着栅源极电压接近 0V,二极管的作用越来越小。所以,此电路能显著减少关断延迟时间,但只会增量化改进开关时间和 dv/dt 抗扰性。另一个缺点是,栅极关断电流仍然必须流经驱动器的输出阻抗。

# 3.4.2 PNP 关断电路

毫无疑问,快速关断电路最常用的布局是图 13 中所示的局部PNP 关断电路。在QOFF 的帮助下,在关断期间栅极和源极在MOSFET 端子处形成局部短路。R<sub>GATE</sub> 限制开通速度,DON 为开通电流提供路径。而且,DON 可以保护 QOFF 的基极-发射极结,防止在开通过程开始时出现反向击穿。

此解决方案最大优势是,MOSFET 输入电容的高峰值放电电流限制在两个晶体管的栅极、源极和集电极以及发射极连接之间最小的环路内。



图 13. 局部 PNP 关断电路



接地参考栅极驱动 www.ti.com.cn

关断电流不会返回驱动器,不会导致误开通问题,并且驱动器的功率损耗也减少了两倍。关断晶体管对栅极驱动环路电感、电势电流感应电阻器和驱动器的输出阻抗进行分流。而且,QOFF 永远不会达到饱和,这一点对于保障快速开关能力非常重要。通过详细了解电路我们可以发现,此解决方案是一个简化的双极Totem-Pole 驱动器,其中二极管替代了 NPN 上拉晶体管。与Totem-Pole 驱动器相似,MOSFET 栅极被关断电路钳制在大约 GND-0.7V 到 V<sub>DRV</sub>+0.7V 之间,从而消除了栅极电压应力过高的风险。该电路唯一一个已知的缺点是,由于 QOFF 的基极-发射极结上的压降,它始终不能将栅极拉至 0V。

#### 3.4.3 NPN 关断电路

要评估的下一个电路是局部 NPN 关断电路,如图 14 所示。与 PNP 解决方案相似,栅极放电电流有效地控制在局部。与 PNP 晶体管相比,NPN 晶体管能够使栅极更接近于 GND。而且,此实现可提供自偏置机制,使 MOSFET 在上电期间保持关断状态。

遗憾的是,此电路有几个明显缺点。NPN 关断晶体管 Q<sub>OFF</sub> 为反相级,需要 Q<sub>INV</sub> 提供的反相 PWM 信号。



图 14. 局部 NPN 自偏置关断电路

反相器在 MOSFET 导通时会消耗驱动器中的电流,因此降低了电路效率。而且, $Q_{INV}$  在导通时达到饱和状态,这会延长栅极驱动中的关断延时。

# 3.4.4 NMOS 关断电路

图 15 依据此原理改进了实施,减少了器件数,使用双驱动器为小型 N 沟道放电晶体管提供反相 PWM 信号。



图 15. 经改进的 N 沟道 MOSFET 关断电路



www.ti.com.cn 接地参考栅极驱动

此电路可提供非常快的开关速度,可将 MOSFET 栅极完全放电至 0V。R<sub>GATE</sub> 不但能像以前一样设置开通速度,还可用于在驱动信号时序有缺陷时防止在驱动器两个输出之间形成击穿电流。要考虑的另一个重要因素是,QOFF 的 C<sub>OSS</sub> 电容与主功率 MOSFET 的 C<sub>ISS</sub> 电容并联。这会增加驱动器需要提供的有效"总栅极电荷"。还要考虑,在驱动器 IC 的输出在上电过程中实现智能化之前,主 MOSFET 的栅极处于悬空状态。

## 3.5 dv/dt 保护

在两种情况下,MOSFET 需要防止 dv/dt 触发开通。一种情况是在上电过程中,通常通过在器件的栅极和源极端子间加入一个电阻器来提供保护。根据公式 20 可知,下拉电阻器的值取决于最差的情况下上电过程中电源轨的 dv/dt。

$$R_{GS} < \frac{V_{TH}}{C_{GD}} \times \left(\frac{dt}{dv}\right)_{TURN-ON}$$
(20)

在此计算中,最大的难题是找到上电过程中可能产生的最大 dv/dt 并针对该特定 dv/dt 提供充足保护。

第二种情况是正常运行中,当电源关断时在电源开关的漏源极端子上施加关断 dv/dt 时。这种情况比原先预想的更常见。所有同步整流器开关均运行在此模式下,此内容将在后文进行讨论。多数谐振和软开关转换器可以在关断实例后立即在主开关上施加 dv/dt,由功率级谐振元件驱动。由于工作结温升高,与上电过程中相比这些 dv/dt 明显升高并且  $V_{TH}$  通常下降,因此必须由栅极驱动电路的低输出阻抗提供保护。

首要任务是确定在最坏情况下可产生的最大 dv/dt。在评估特定器件对于应用的适用性时,下一步是计算自然 dv/dt 极限,该极限由 MOSFET 的内部栅极电阻和  $C_{GD}$  电容决定。假定在理想的  $(0\ \Omega)$  外部驱动阻抗下,自然 dv/dt 极限如 公式 21 所示。

$$\frac{dv}{dt}_{LIMIT} = \frac{V_{TH} - 0.007 \times (T_J - 25)}{R_{GJ} \times C_{GD}}$$

其中

- V<sub>TH</sub> 是 25°C 时的栅极阈值
- -0.007 是 V<sub>TH</sub> 的温度系数

如果 MOSFET 的自然 dv/dt 极限低于谐振电路的最大 dv/dt,则必须考虑使用一个不同 MOSFET 或负栅极偏置电压。如果结果对器件有利,可根据 公式 22 重新排列和求解以前的方程来计算最大栅极驱动阻抗。

$$R_{MAX} = \frac{V_{TH} - 0.007 \times (T_J - 25)}{C_{GD}} \times \left(\frac{dt}{dv}\right)_{MAX}$$

其中

• 
$$R_{MAX} = R_{I,O} + R_{GATE} + R_{GI^{\circ}}$$
 (22)

当给定最大下拉电阻值时,可以实施栅极驱动设计。应该考虑到,驱动器的下拉阻抗也与温度有关。结温升高时,基于 MOSFET 的栅极驱动 IC 的输出电阻会高于 25°C 时通常所呈现的典型值。

关断速度增强电路还可用于满足 MOSFET 的 dv/dt 抗扰性,因为它们可以在关断时和器件的关断状态下分流 R<sub>GATE</sub>。例如,图 13 所示的简单 PNP 关断电路可以提高 MOSFET 的最大 dv/dt。根据 PNP 晶体管的 Beta 影响修改的公式会产生更大的 dv/dt 额定值,如 公式 23 所示。

$$\frac{dv}{dt} = \frac{V_{TH} - 0.007 \times (T_J - 25)}{\left(R_{G,J} + \frac{R_{GATE} + R_{LO}}{\beta}\right) \times C_{GD}}$$
(23)

在 dv/dt 计算中,回程系数是 MOSFET 的内部栅极电阻,所有数据表中均未定义该值。之前提到过,此电阻取决于半导体内分配栅极信号所用的材料属性、单元密度和单元设计。



同步整流器驱动 www.ti.com.cn

# 4 同步整流器驱动

MOSFET 同步整流器是接地基准开关的一个特例。这些器件与传统应用所使用的 N 沟道 MOSFET 相同,只是它们被应用到了电源的低电压输出而非整流器二极管中。它们通常可在非常有限的漏源极电压摆幅下工作,因此,C<sub>DS</sub> 和 C<sub>GD</sub> 电容器具有相对较大的电容值。而且,其应用非常独特,因为这些器件工作在 V-I 平面的第四象限。电流从源极流至漏极端子。因此与栅极驱动信号无关。在同步开关周围需要其他元件的情况下,电流将通过电阻通道或 MOSFET 的寄生体二极管在器件内流动。评估 MOSFET 同步整流器的开关行为的最简单模式是简化的降压功率级,其中整流器二极管由 QSR 晶体管代替,如 图 16 所示。



图 16. 简化的同步整流模型

在此电路中,首先要认识到的是同步整流器 MOSFET 的运行取决于电路中另一个受控开关(即正向开关)  $Q_{FW}$  的运行。两个栅极驱动波形不是独立的,必须符合特定的时序要求。栅极驱动信号叠加是致命的,因为 环路中没有显著的限流组件,两个 MOSFET 会造成电压源短路。理想情况下,两个开关应同时开关,以防止  $Q_{SR}$  MOSFET 的体二极管开通。遗憾的是,避免体二极管导电的时机很短。非常准确的自适应时序和快速开关速度是必不可少是,而传统设计技术通常难以实现这些目标。

因此,在大多数情况下,在同步 MOSFET 开关开通之前和关断之后,体二极管会发生瞬间(从 20ns 到 80ns)导电。

# 4.1 栅极电荷

在体二极管导电期间,器件内会形成满负载电流,并且漏源极电压等于体二极管正向压降。在这些情况下,开通或关断器件所需的栅极电荷与传统第一象限运行中所需的栅极电荷不同。当栅极开通时,漏源极电压实际上为零,并对  $C_{GD}$  和  $C_{DS}$  电容器放电。而且,米勒效应不存在,漏极和栅极端子间没有反馈。因此,所需的栅极电荷等于将栅源极和栅漏极电容器上的电压从 0V 提高到最终  $V_{DRV}$  电平所需的电荷。为了进行准确估算,应根据 公式 24 确定  $C_{GD}$  电容器在 0V 到  $V_{DRV}$  之间的低电压平均值。

$$C_{GD,SR} = 2 \times C_{RSS,SPEC} \times \sqrt{\frac{V_{DS,SPEC}}{0.5 \times V_{DRV}}}$$
(24)

然后可使用 公式 25 估算同步 MOSFET 整流器的总栅极电荷。

$$Q_{Q,SR} = (C_{GS} + C_{GD,SR}) \times V_{DRV}$$
(25)

此值明显低于 MOSFET 数据表中所列的总栅极电荷。与在第一象限运行中驱动相比,同步整流所用的具有相同驱动器电路的相同 MOSFET 可以更快地开通或关断。遗憾的是,这个优点无法实现,因为适用于同步整流的低 R<sub>DS(on)</sub> 器件由于裸片尺寸大,通常具有相当大的输入和输出电容。从驱动器功率损耗的角度来看,另一个必须要注意的问题是应考虑数据表中的总栅极电荷值。虽然驱动器在开通过程中提供的栅极电荷少于数据表中所列的典型值,但这包括一部分流经驱动器输出阻抗的总电荷。在开通前,器件上的漏源极电压发生变化时,功率级提供的米勒电荷必须流经导致更多功率损耗的同步 MOSFET 的驱动器。可以在 图 17 中看到这种现象,接下来讨论 dv/dt 注意事项时将涉及此内容。

同步 MOSFET 的关断过程遵循与开通过程相同的规则,因此,以前所有关于栅极电荷的注意事项均适用。



www.ti.com.cn 同步整流器驱动

# 4.2 dv/dt 注意事项

图 17 显示了  $Q_{SR}$  的开通和关断过程中最重要的电路和电流元件。实际上,更准确地说, $Q_{FW}$  中发生的开关操作强制  $Q_{SR}$  开通或关断,而与自己的栅极驱动信号无关。



图 17. 同步开关模型

 $\mathbf{Q}_{\mathsf{SR}}$  开通时, $\mathbf{Q}_{\mathsf{FW}}$  关断。当  $\mathbf{Q}_{\mathsf{FW}}$  的栅极驱动信号从高电平转换为低电平时,开关节点从输入电压电平转为  $\mathsf{GND}$ 。电流仍然在正向开关中,直至  $\mathbf{C}_{\mathsf{RSS}}$  电容器放电并且  $\mathbf{Q}^{\mathsf{SR}}$  的体二极管正向偏置。在此瞬间,同步  $\mathsf{MOSFET}$  接收电流,并且  $\mathbf{Q}_{\mathsf{FW}}$  完全关断。在由控制器能力决定的短暂延时后,施加  $\mathbf{Q}_{\mathsf{SR}}$  的栅极驱动信号并开通  $\mathsf{MOSFET}$ 。此时,电流从体二极管传输至器件通道。

在  $Q_{SR}$  导电过程结束时,必须关断 MOSFET。通过移除同步开关栅极上的驱动信号来引发此过程。此事件本身不会导致器件关断。相反,它强制电流流入体二极管而不是通道。电路运行与此电荷无关。当正向开关的栅极从低电平转换为高电平时,电流开始从  $Q_{SR}$  进入  $Q_{FW}$ 。 $Q_{FW}$  接收满载电流并且体二极管完全恢复后,开关节点将从 GND 转换为输入电压电平。在此转换过程中,对  $Q_{SR}$  的  $C_{RSS}$  电容器充电,同步 MOSFET 易受 dV/dt 感应开通的影响。

总结同步 MOSFET 及其栅极驱动的这种独特运行方式,我们可以得出以下最重要结论:正向开关的栅极驱动特性(开关速度)会在器件上施加同步 MOSFET 的开通和关断 dv/dt。因此,应同时设计两个栅极驱动电路,以确保各自的速度和 dv/dt 极限在所有运行条件下都匹配。可以按照 公式 26 中所示的步骤来确保这一目标。

$$\frac{dv}{dt} \frac{dv}{turn-on(fw)} = \frac{V_{DRV} - V_{GS,PLATEAU(fW)}}{(R_{HI(FW)} + R_{GATE(FW)} + R_{G,J(FW)}) \times C_{RSS(FW)}}$$

$$\frac{dv}{dt} \frac{}{MAX(SR)} = \frac{V_{TH(SR)}}{(R_{LO(SR)} + R_{GATE(SR)} + R_{G,J(SR)}) \times C_{RSS(SR)}}$$

$$\frac{dv}{dt} \frac{}{turn-on(fw)} < \frac{dv}{dt} \frac{}{MAX(SR)}$$
(26)

假定  $Q_{SR}$  和  $Q_{FW}$  所用的器件相同,没有外部栅极电阻器,并且与驱动器输出阻抗相比内部栅极电阻可以忽略,则驱动器输出阻抗的近似比值如 公式 27 所示。



高侧非隔离栅极驱动 www.ti.com.cn

$$\frac{R_{LO(SR)}}{R_{HI(FW)}} \le \frac{V_{TH(SR)}}{V_{DRV} - V_{GS,PLATEAU(FW)}}$$
(27)

采用由 10V 驱动信号驱动的逻辑电平 MOSFET 的一个典型示例可产生 0.417 的比值,这就意味着  $Q_{SR}$  的下拉驱动阻抗必须小于  $Q_{FW}$  的上拉驱动阻抗的 42%。在进行这些计算时,请记住除  $V_{DRV}$  之外的每个参数都与温度有关,其值可能需要调整以适应设计的最差运行条件。

#### 5 高侧非隔离栅极驱动

高侧非隔离栅极驱动可按照所驱动的器件类型或涉及的驱动电路类型来分类。相应地,无论是使用 P 沟道还 是 N 沟道器件,是实施直接驱动、电平位移驱动还是自举技术,它们都有差异。无论采用哪种方式,高侧驱动器设计需要更多关注,以下核对表涵盖了设计的各个方面,可能有所帮助:

- 效率
- 偏置和电源要求
- 速度限制
- 最大占空比限值
- dv/dt 影响
- 启动条件
- 瞬态运行
- 旁路电容器大小
- 布局和接地注意事项

# 5.1 适用于 P 沟道器件的高侧驱动器

在此组电路中,P沟道 MOSFET 开关的源极端子连接到正输入电压轨。驱动器在栅极上施加一个与器件源极对应的负振幅开通信号。这就意味着 PWM 控制器的输出应反转并以正输入电压轨为基准。因为输入电压可视为直流电压源,所以高侧 P沟道驱动器无需以开关频率为基础在大电势差之间摆动,但它们必须工作在整个输入电压范围内。而且,由于输入电压源具有较低的交流阻抗,因此驱动器以交流接地电势作为基准。



www.ti.com.cn 高侧非隔离栅极驱动

#### **5.1.1** P 沟道直接驱动

P 沟道高侧驱动器最简单的例子就是直接驱动,如果最高输入电压低于器件的栅源极击穿电压,可以实施这种驱动。典型应用领域为使用 P 沟道 MOSFET 的 12V 输入直流/直流转换器,与 图 18 所示的原理图相似。请注意,P 沟道器件的某些专用控制器中提供反相 PWM 输出信号。



图 18. P 沟道 MOSFET 直接驱动

电路运行类似于 N 沟道器件的接地参考直接驱动器。显著差异是栅极驱动电流的路径,此电流永远不会流入接地连接。相反,正轨互连会传导栅极的高充电和放电电流。因此,为了最大程度地减小栅极驱动中的环路电感,需要宽迹线或平面来提供正输入。

#### 5.1.2 P 沟道电平位移驱动

对于超过 MOSFET 的栅源极电压极限的输入电压,必须使用电平位移栅极驱动电路。最简单的电平位移技术是使用开路集电极驱动器,如 图 19 所示。遗憾的是,开路集电极电平位移器不适合在高速应用中直接驱动 MOSFET。



图 19. PMOS 器件的开路集电极驱动

由于开路集电极晶体管的额定电压,从有限输入电压范围开始实施存在诸多问题。但最大的障碍是高驱动阻抗。R<sub>OFF</sub> 和 R<sub>GATE</sub> 电阻器都必须是高阻值电阻器,才能在开关导电期间限制驱动器中的持续电流。而且,栅极驱动振幅取决于电阻器分频器比值和输入电压电平。由于开关速度和 dv/dt 抗扰性严重受限,因而此电路被排除在开关 应用非常重要。然而,这个非常简单的电平位移接口可用于在浪涌电流限流器或速度不是重要考量因素的类似 应用 中驱动开关。



高侧非隔离栅极驱动 www.ti.com.cn

图 20 显示了电平位移的栅极驱动电路,该电路适合高速 应用 并可与常规 PWM 控制器无缝配合使用。在双极Totem-Pole 驱动器级输入端,很容易识别开路集电极电平位移原理。在此实施中,电平位移器具有两个作用:它可以反转 PWM 输出并将输入电压轨作为 PWM 信号的基准。

开通速度快,由  $R_{GATE}$  和  $R_2$  决定。在开关导通时,一个较小的直流电流流入电平位移器内,使驱动器保持正确的偏置状态。栅极驱动功率和电平位移电流都由功率级正输入提供,该输入端通常会被有效地旁路绕过。



图 20. 电平位移的 P 沟道 MOSFET 驱动器

驱动器的功耗一部分取决于频率(基于主开关的栅极电荷),一部分取决于占空比和输入电压(由于电平位移器中流动的电流)。

$$P_{DRIVE} = Q_G \times V_{DRV} \times f_{DRV} + \frac{V_{IN} \times D_{MAX}}{R1 + R2}$$
(28)

此电路的一个缺陷是由于存在 R1 和 R2 分频器, $V_{DRV}$  仍然是输入电压的函数。在大多数情况下,保护电路可能需要防止栅源极端子上产生过高的电压。另一个潜在的难题是 NPN 电平位移晶体管的饱和,这会延长由 R1 和  $R_{GATE}$  决定的关断时间。幸运的是,这些缺点均可通过移动  $Q_{INV}$  的发射极和 GND 之间的 R2 来消除。最终电路可在开通和关断过程中提供恒定的栅极驱动振幅和快速对称的开关速度。驱动器方案的 dV/dt 抗扰性主要由 R1 电阻器决定。低阻值电阻器可提高抗 dV/dt 电感开通的能力,不过会增加电平位移器的功率损耗。还应注意,此解决方案有一个内置上电过程自偏置机制。当 PWM 控制器仍然处于非活动状态时, $Q_{INV}$  关断,并且 R1 和Totem-Pole驱动器的上 NPN 晶体管使主 MOSFET 的栅极保持在阈值以下。不过,应特别注意快速输入电压瞬变,因为它会在 P 沟道 MOSFET 晶体管的关断状态下导致 dV/dt 电感开通。

一般来说,直流电平位移驱动器的效率相对较低,其功率损耗限制在特定输入电压电平以上。这些基本的折衷是为了平衡开关速度和电平位移器的功率损耗,从而在整个输入电压范围内满足所有要求。

### 5.2 适用于 N 沟道器件的高侧直接驱动器

绝大多数电源 应用 将 N 沟道 MOSFET 用作主电源,因为其价格低廉,速度更快,且导通电阻更低。将 N 沟道器件用作高侧开关需要使用以 MOSFET 的源极为基准的栅极驱动电路。驱动器必须能够承受开关转换过程中出现的剧烈电压摆幅,并将 MOSFET 的栅极驱动在电源的正电源轨以上。在大多数情况下,栅极驱动电压必须高于电路中提供的最高直流电势。所有这些困难使得高侧驱动器设计成为一项富有挑战的任务。

# 5.2.1 适用于 N 沟道 MOSFET 的高侧直接驱动

在最简单的高侧 应用 中,可通过 PWM 控制器或接地参考驱动器直接驱动 MOSFET。此应用必须满足两个条件:



www.ti.com.cn 高侧非隔离栅极驱动

 $V_{DRV} < V_{GS.MAX}$ 

$$V_{IN} < V_{DRV} - V_{GS,Miller}$$
 (29)

典型应用原理图如图 21 所示,其中包含可选的 PNP 关断电路。



图 21. N 沟道 MOSFET 的直接驱动

看看电路的基本运行(现在忽略 PNP 关断晶体管),此配置与接地参考驱动方案相比有两个主要差异。由于漏极连接到正直流输入电压轨,因此开关操作发生在器件的源极端子上。它仍然是相同的钳位电感应开关,开通和关断间隔相同。但是从栅极驱动设计的角度来看,这是一个完全不同的电路。请注意,栅极驱动电流在源极端子上无法返回接地点。相反,该电流必须流经连接到器件源极的负载。在非连续电感器电流模式下,栅极充电电流必须流经输出电感器和负载。然而在连续电感器电流模式下,可以通过整流器二极管的导电 pn 结使环路闭合。在关断时,栅极放电电流流经连接在接地点和 MOSFET 源极之间的整流器二极管。在所有运行模式下, $\mathbf{C}_{GD}$  电容器的充电和放电电流都会流经功率级高频旁路电容器。

这些差异导致的最终结果是,由于栅极驱动电路中所需的元件增加、环路面积增大,寄生源极电感相应增大。之前提到,源极电感对栅极驱动具有负反馈影响,并会减慢电路中的开关操作。

高侧直接驱动的另一个显著差异是源极(即电路的开关节点)的行为。通过密切注意关断过程中 MOSFET 的源极波形,可以观察到一个较大的负电压。图 22 阐明了这项非常复杂的开关操作。

当通过将栅极端子拉至接地来启动关断过程时,MOSFET 的输入电容会快速放电至米勒平坦区域电压。器件仍然完全导通,完整的负载电流会经过漏极流至源极,并且压降较小。接下来,在米勒区域,MOSFET充当源极跟随器。

源极与栅极电压一起下降,同时漏源极上的电压上升,栅源极电压在  $V_{GS,Miller}$  电平上保持恒定。dv/dt 受到器件的栅极驱动阻抗和  $C_{GD}$  电容器限制。一旦源极电压降至 0.7V 或低于地电平,整流器二极管应将开关节点钳制为地电平。



高侧非隔离栅极驱动 www.ti.com.cn



图 22. 高侧 N 沟道 MOSFET 的关断

实际上,源极可以在短时间内降至地电平以下,直至整流器二极管完成正向恢复过程,并且电流克服了寄生电感的影响。当负载电流从 MOSFET 完全传输到二极管后,开关节点可以返回到最终电压,即低于地电平的二极管压降。

此源极电压的负偏移说明栅极驱动电路存在一个重大问题。慢速二极管和高寄生电感值可导致 MOSFET 源极上的负电压过高,并可将驱动器的输出引脚拉至地电平以下。为了保护驱动器,可在输出引脚和接地之间连接低正向压降肖特基二极管,如 图 21 所示。要考虑的另一方面是,当栅极端子达到 0V 时,栅极放电电流将变为零。对栅极端子和 MOSFET 的进一步负拉取会开始重新开通。最后,系统实现了精妙的平衡,栅极放电电流和寄生电感上的压降使得器件电流拥有相同的 di/dt。

甚至 图 21 中所示的可选关断加速电路在开关结处于负电压尖峰时没有帮助。当栅极电压降至地电平上的 VBE 时,PNP 晶体管将关断,并且在负电压瞬变过程中 MOSFET 会被孤立。还应注意主开关处于关断状态时,抗噪性能有所下降。源极电压比地电平低几百毫伏,栅极保持为高于地电平约 0.7V。栅极相对源极的此正电压接近阈值电压,尤其对于逻辑电平器件和高温条件下,这一点非常危险。

# 5.2.2 自举栅极驱动技巧

当输入电压电平禁止为高侧 N 沟道 MOSFET 使用直接栅极驱动电路时,可以考虑使用自举栅极驱动技术的原理。此方法利用栅极驱动和附带的偏置电路,两者都将主 MOSFET 晶体管的源极作为基准。驱动器和偏置电路都在两个输入电压轨和器件源极之间摆动。然而,可通过低电压电路元件实施驱动器和浮动偏置,因为这些元件上永远不会施加输入电压。驱动器和接地参考控制信号由电平位移电路连接,该电路必须承受浮动高侧和接地参考低侧电路之间的高电压差和较大的电容开关电流。



www.ti.com.cn 高侧非隔离栅极驱动

# 5.2.2.1 分立式高性能浮动驱动器

代表自举原理的典型实施如 图 23 所示。接地参考 PWM 控制器或 MOSFET 驱动器由其局部旁路电容器和输出引脚代表。自举栅极驱动电路的构件块易于识别。电平位移电路由自举二极管  $Q_{BST}$ 、R1、R2 和电平位移晶体管  $Q_{LS}$  构成。自举电容器  $C_{BST}$ 、图腾柱双极驱动器和常规栅极电阻器都是自举解决方案的浮动型源极基准部件。

此特殊实施采用无板载浮动驱动器的低成本简单 PWM 控制器,可非常高效地应用于 12V 至大约 24V 的系统。IC 额定电压不限制输入电压电平,这一点非常有用。而且,电平位移电路是源极开关小型 NMOS 晶体管,在主 MOSFET 导通时不会从自举电容器上消耗任何电流。这在保持电平位移器高效以及延长主开关最大导通时间方面是一个重要特性。运行方式可总结如下:当 PWM 输出升高以开通主 MOSFET 时,电平位移晶体管关断。R1 支持基极电流流至Totem-Pole驱动器的上 NPN 晶体管,然后主 MOSFET 开通。从自举电容器 C<sub>BST</sub> 中获取栅极电荷。当开关开通时,其源极摆动至正输入电压轨。自举二极管和晶体管阻止输入电压,驱动器的电源由自举电容器提供。在关断时,PWM 输出降低,并开通电平位移晶体管。



图 23. 集成的自举驱动器

电流开始流入 R1 和 R2,流向接地点,然后图腾柱驱动器的低 PNP 晶体管开通。当主 MOSFET 的栅极放电时,漏源极电压升高,源极转换为低电平,从而开通整流器。在主开关关断时,自举电容器通过自举二极管重新充电至  $V_{DRV}$  电平。此电流由接地参考电路的  $C_{DRV}$  旁路电容器提供,并流经  $D_{BST}$ 、 $C_{BST}$  和导电整流器元件。这就是自举技术的基本运行原理。

# 5.2.2.2 集成的自举驱动器

在中等输入电压 应用(主要是 24 V 或 48 V 电信系统)中,大多数自举元件都可集成到 PWM 控制器中,如 图 24 所示。



高侧非隔离栅极驱动 www.ti.com.cn



图 24. 集成的自举驱动器

对于更高的电压,可使用专用驱动器 IC 来简化在高达 600V 额定电压下自举栅极驱动的设计。这些高电压 IC 采用独特的电平位移设计,在这一点上有所不同。为了维持高效可管理的功率损耗,电平位移器在主电源导通时不应消耗任何电流。即使电平位移晶体管中出现 1mA 的微小电流,在最坏情况下都可能导致驱动器 IC 中形成接近 0.5W 的功率损耗。

广泛应用于这些领域的 技术 称为脉波拴锁电平转换器,如图 25 所示。



图 25. 高电压驱动器 IC 中的典型电平位移器

如图所示,PWM 输入信号被转换为 ON/OFF 命令。上升沿和下降沿产生的短脉冲会驱动与高侧电路交互的电平位移晶体管对。相应地,对驱动器的浮动部分也进行了修改,电平位移命令信号必须与噪声区分开并被栓锁,以保证正常操作。由于电平位移器中会出现短时电流,此操作可降低功率损耗,但同时也会降低抗噪性,因为在驱动器输入端不能持续出现命令信号。600 V 额定脉波拴锁电平转换器上的典型脉宽大约为 120 纳秒。驱动器的自然延时中增加了此时间间隔,并出现在运行中的开通和关断延时中,驱动器的数据表中列出了此间隔。由于超出最佳延时,因此高电压栅极驱动器 IC 的运行频率范围限制在几百 kHz 以下。有些低电压高侧驱动器 IC (不超过 100V) 使用连续电流直流电平位移电路来消除脉冲鉴别器的延时,因此它们支持更高的工作频率。



www.ti.com.cn 高侧非隔离栅极驱动

#### 5.2.2.3 自举开关操作

自举栅极驱动电路可与高侧 N 沟道 MOSFET 晶体管一起使用,如图 26 所示。高侧开关的开关转换之前在讲到高侧 N 沟道直接驱动方案的时候已经介绍过,这些转换同样适用于自举驱动器。



图 26. 用于自举栅极驱动的高电压驱动器 IC

此电路最大的问题就是在关断过程中器件的源极上会出现负电压。如前文所述,负电压的振幅与将主 MOSFET 的源极接地的寄生电感(包括与整流器关联的寄生电感)和器件的关断速度 (di/dt) 成比例,这主 要由栅极驱动电阻器  $R_{GATE}$  和输入电容器  $C_{ISS}$  确定。对于驱动器的输出级来说,此负电压会带来很大的麻烦,因为它会直接影响驱动器或 PWM IC 的源极引脚(通常称为 SRC 或 VS 引脚),并可能将某些内部电路的电压拉至远远低于地电平。

负电压瞬变带来的其他问题还有可能在自举电容器上形成过压。 $D_{BST}$  会将电容器 CBST 从  $C_{DRV}$  充至峰值。因为  $C_{DRV}$  以接地为基准,自举电容器上可形成的最大电压是  $V_{DRV}$  与源极端子上负电压振幅之和。用一个小电阻器与自举二极管串联便可缓解这个问题。遗憾的是,串联电阻器不能针对过压问题提供安全的解决方案,它还会延长自举电容器重新充电的过程。

图 27 中显示的电路可为 SRC 引脚提供非常有效的保护。它需要将栅极电阻器从栅极移到驱动器和主 MOSFET 之间的源极引线上,并在接地点和驱动器的 SRC 引脚之间增加一个低正压降小型肖特基二极管。





高侧非隔离栅极驱动 www.ti.com.cn

在此电路中, $R_{GATE}$  具有两个作用:它可以设置 MOSFET 中的开通和关断速度,它可以在主开关的源极端子出现负电压瞬变的过程中为肖特基二极管提供限流。现在,开关节点的电压可以低于地电平几伏摆动,而不会干扰驱动器的运行。而且,可通过连接到  $C_{RST}$  两端的两个二极管为自举电容器提供过压保护。

此电路唯一的潜在危险是,自举电容器的充电电流必须流经 R<sub>GATE</sub>。CBST 和 R<sub>GATE</sub> 的时间常数会减慢重新充电过程,当 PWM 占空比接近单位带宽增益积时,这可能成为一个限制因素。

#### 5.2.2.4 自举偏置、瞬变问题和启动

图 28 显示了自举栅极驱动技术的典型应用图。原理图上标出了四个重要的旁路电容器。



图 28. 自举旁路示例

从设计角度来看,自举电容器  $C_{BST}$  是最重要的元件,因为它可以过滤对主 MOSFET 的栅极充电的高峰值电流,同时为源极基准浮动电路提供偏置。在正常运行的每个开关周期内,自举电容器可提供用于开启 MOSFET 的总栅极电荷  $(Q_G)$ 、反向恢复电荷  $(Q_{RR})$  和自举二极管  $(I_{LK,D})$  的泄漏电流、电平位移器  $(I_{Q,LS})$  和栅极驱动器  $(I_{Q,DRV})$  的静态电流以及栅源极端子  $(I_{GS})$  间的泄漏电流,包括由潜在栅源极下拉电阻器消耗的电流。这些电流中有一部分只在主开关开通期间流动,一部分可能为零,具体取决于驱动器和电平位移器的实际实施。

假定处于稳态运行中,可使用 公式 30 来计算实现目标纹波电压  $\Delta V_{BST}$  的自举电容值:

$$C_{BST} = \frac{Q_G + Q_{RR} + I_{BST} \times \frac{D_{MAX}}{f_{DRV}}}{\Delta V_{BST}}$$

其中

• 
$$I_{BST} = I_{LKD} + I_{QLS} + I_{QDRV} + I_{GS}$$
 (30)

要最终确定自举电容值,还必须检查两种极端运行条件。在负载瞬变过程中,可能必须在几个开关周期内将主开关保持在开启或关断状态。为了确保在这些情况下不间断运行, $C_{BST}$  电容器必须储存足够的能源以使浮动偏置电压长时间保持在高侧驱动器 IC 的欠压锁定阈值之上。

从轻负载到重负载,某些控制器可以使主开关持续保持开启状态,直至输出电感器电流达到负载电流值。最大开通时间 (t<sub>ON,MAX</sub>) 通常由该值和输出电感器上的压差来决定。在这些情况下,可按 公式 31 所示的方法确定最小自举电容值。

$$C_{BST,MIN} = \frac{Q_G + Q_{RR} + I_{BST} \times t_{ON,MAX}}{V_{BST} - V_{IJVI \ O}}$$



www.ti.com.cn 高侧非隔离栅极驱动

其中

• V<sub>BST</sub> 是 C<sub>BST</sub> 上自举偏置电压的初始值

采用分立式浮动驱动器实施, VUVLO 可用最小安全栅极驱动电压取代。

当 MOSFET 在几个开关周期内保持关断时,其他方向的任何负载瞬变均需要脉冲跳跃。当输出电感器电流 达到零时,主开关的源极稳定在输出电压电平上。自举电容器必须提供所有常规放电电流分量并存储足够的 能源以便在空闲周期结束时开启开关。与以前的瞬态模式相似,可按 公式 32 所示的方法计算最小电容值。

$$C_{\text{BST,MIN}} = \frac{Q_{\text{G}} + (I_{\text{LK,D}} + I_{\text{Q,LS}} + I_{\text{Q,DRV}}) \times t_{\text{OFF,MAX}}}{V_{\text{BST}} - V_{\text{UVLO}}}$$
(32)

在某些 应用领域(如电池充电器),在向转换器施加输入功率之前可能存在输出电压。在这些情况下,主 MOSFET 的源极和  $C_{BST}$  的负节点处于输出电压,自举二极管可能在启动时反向偏置。有可能无法向自举电 容器提供初始电荷,具体取决于偏置和输出电压电平之间的电势差。假定输入和输出电压之间有足够的压 差,包含  $R_{START}$  电阻器、 $D_{START}$  二极管和  $D_{Z}$  齐纳二极管的简单电路可以解决启动问题,如 图 29 所示。



图 29. 自举启动电路

在此启动电路中, $D_{START}$  充当第二个自举二极管,用于在上电时对自举电容器充电。 $C_{BST}$  将充电至  $D_Z$  的齐纳电压,正常运行过程中它应高于驱动器的偏置电压。自举电容器的充电电流和齐纳电流受到启动电阻器的限制。为了实现最佳效率,可选择  $R_{START}$  的值将电流限制到一个较低值,因为通过启动二极管的第二个自举路径在电路中永久存在。

# 5.2.2.5 接地注意事项

要通过高侧 N 沟道 MOSFET 实现自举栅极驱动器的最佳布局设计,需要解决三个重要的接地问题。图 28 可用于识别典型应用中最重要的高电流环路。

首先要关注的是尽可能将栅极的高峰值电流限制在较小的物理区域内。考虑到栅极电流必须流经的路径,这可能是一项富有挑战性的任务。在开启时,路径中需要自举电容器、驱动器的开启晶体管、栅极电阻、栅极端子,最后,环路在主 MOSFET 的源极闭合,这也是  $C_{BST}$  的基准。关断过程更复杂,因为栅极电流有两个独立分量。 $C_{GS}$  电容器的放电电流有效地控制在局部,它流经栅极电阻器、驱动器的关断晶体管,并从功率 MOSFET 的源极流至栅极。另一方面, $C_{GD}$  电容器的电流必须流经  $R_{GATE}$ 、驱动器的关断晶体管、输出滤波器,最终流至功率级输入电容器 (CIN)。必须在印刷电路板上尽量缩小承载栅极驱动电流的所有三个环路。



高侧非隔离栅极驱动 www.ti.com.cn

第二个高电流路径包含驱动器的自举电容器、自举二极管、局部接地参考旁路电容器和整流器二极管或功率级晶体管。通过自举二极管从接地参考驱动器电容器  $C_{DRV}$  (从  $D_{BST}$  的阳极接地)周期性对  $C_{BST}$  重新充电。重新充电发生在短时间隔内,需要高峰值电流。所以,高侧驱动器必须同时在输入侧局部旁路绕过。根据经验法则, $C_{DRV}$  应比  $C_{BST}$  大一个数量级。尽可能减小印刷电路板上的环路面积对于确保可靠运行同样重要。

此电路的第三个问题是将电源接地和浮动电路之间流动的寄生容性电流限制在一个低阻抗环路内。目标是使这些电流偏离敏感模拟控制部件的接地点。图 30 展示了在两种包含高侧驱动器 IC 的代表性应用中的寄生容性 电流路径。



图 30. 高侧应用中的容性 电流

单个高侧驱动器 IC 通常只有一个 GND 连接。由于容性电流必须返回功率级接地电势,因此 IC 的低侧部分应以电源接地为基准。这与直觉不符,因为驱动器的控制信号以信号接地为基准。然而,消除模拟和电源接地间的高容性电流分量还可确保尽可能减小两个接地点之间的电势差。

通过通用半桥驱动器 IC 可显著改善这种情况,该 IC 在同一封装中包含一个低侧和一个高侧驱动器。这些电路有两个接地连接,通常标示为 GND 和 COM,使布局更加灵活。为了使容性电流尽可能在最短的路径内返回电源接地,COM 引脚与电源接地连接。可利用 GND 引脚提供与控制器的信号接地的连接,从而最大程度地提高抗噪性。

但出于完整性考虑,还需要提到 PWM 控制器的旁路电容器,该电容器置于靠近 IC 的  $V_{CC}$  和 GND 引脚处。再来看看 图 28, $C_{BIAS}$  相对于  $C_{BST}$  和  $C_{DRV}$  而言是一个较小的电容器,因为它只提供高频旁路,而不参与栅极驱动过程。



www.ti.com.cn 交流耦合栅极驱动电路

# 6 交流耦合栅极驱动电路

栅极驱动路径中的交流耦合可为栅极驱动信号提供简单的电平位移。交流耦合的主要作用是修改主 MOSFET 的开通和关断栅极电压,而高侧栅极驱动则不同,它最需要关注的是缩小较大的电势差。在如 图 31 所示的接地参考示例中,栅极驱动在  $-V_{CL}$  和  $V_{DRV-VCL}$  电平之间,而不是驱动器的初始输出电压电平 0V 和  $V_{DRV}$  之间。电压  $V_{CL}$  由二极管钳断网络决定,在耦合电容器上形成。此技术的优点是能够以简单的方法在开关关断时和关断状态下为栅极提供负偏置,从而提高 MOSFET 的关断速度并改善 dv/dt 抗扰性。这种折衷方法略微降低了开启速度,同时由于正驱动电压降低可能增加  $R_{DS(on)}$  电阻。



图 31. 容性耦合 MOSFET 栅极驱动

交流耦合的基本元件是耦合电容器  $C_c$  和栅源极负载电阻器  $R_{GS}$ 。

该电阻器在上电过程中发挥着关键作用,可拉低栅极电压。这是唯一一种在启动时使 MOSFET 保持关断的 机制,它的原理是在驱动器的输出端和器件栅极之间阻断耦合电容器的影响。此外, $R_{cs}$  为耦合电容器上的 电流提供了一个路径。如果没有这个电流分量,则不允许在  $C_c$  上形成电压。从理论上来说,会在每个开关 周期中提供数量相同的总栅极电荷,然后通过电容器移除,并且经过  $C_c$  的净电荷为零。

相同的原理可应用于稳态运行,以通过电路中的  $R_{GS}$  确定耦合电容器上的直流电压。假定没有钳位电路,电容器上的恒定  $V_{C}$  电压、恒定占空比 D 和  $R_{GS}$  的电流可表示为经过  $C_{C}$  的附上电荷分量。



交流耦合栅极驱动电路 www.ti.com.cn

相应地,在 MOSFET 的开启和连续开通过程中通过耦合电容器提供的总电荷如公式 33 所示。

$$Q_{C,ON} = Q_G + \frac{V_{DRV} - V_C}{R_{GS}} \times \frac{D}{f_{DRV}}$$
(33)

对于开关的关断和连续关断时间也应遵循相同的注意事项,总电荷可按公式34 所示进行计算。

$$Q_{C,OFF} = Q_G + \frac{V_C}{R_{GS}} \times \frac{1 - D}{f_{DRV}}$$
(34)

对于稳态运行,两种电荷必须相等。

通过求解 $V_c$ 的方程式,可确定耦合电容器上的电压。

$$V_{C} = V_{DRV} \times D \tag{35}$$

这个为人所熟知的关系强调了占空比对耦合电容器电压的依赖性。随着占空比变化, $V_c$  随之改变,且 MOSFET 的开通和关断电压相应调节。按照 图 32 的示例,在低占空比周期中,关断过程中的负偏置减小,而在高占空比时,开启电压不足。



图 32. 作为占空比函数的标准化耦合电容器电压

可使用与 R<sub>GS</sub> 并联的钳位电路来解决大占空比下开启电压不足的问题,如 图 31 所示。图 32 中还显示了对 耦合电容器电压的影响。由于耦合电容器电压受到钳位限制,因此可确定栅极的最大负偏置电压。由于栅极 驱动振幅不受交流耦合电路的影响,因此可确保整个占空比范围内的最低开启电压。

# 6.1 计算耦合电容

每个开关周期中经过  $C_c$  的电荷量会以开关频率为基础在耦合电容器上形成交流纹波电压。显然,这种电压变化与驱动电压的振幅相比应保持较小的值。

可根据之前确定的电荷计算纹波电压,如公式36所示。

$$\Delta V_{C} = \frac{Q_{G}}{C_{C}} + \frac{(V_{DRV} - V_{C}) \times D}{C_{C} \times R_{GS} \times f_{DRV}}$$
(36)



www.ti.com.cn 交流耦合栅极驱动电路

考虑到  $V_C = D \cdot V_{DRV}$ , 还可重新排列 公式 37 以获得所需的电容值。

$$C_{C} = \frac{Q_{G}}{\Delta V_{C}} + \frac{V_{DRV} \times (1-D) \times D}{\Delta V_{C} \times R_{GS} \times f_{DRV}}$$
(37)

此表达式表明在 D=0.5 时为最大值。一条良好的经验法则是,将最差情况下的交流纹波电压振幅 ( $\Delta V_c$ ) 限制为大约  $V_{DRV}$  的 10%。

# 6.2 耦合电容器的启动瞬变

必须再定义一个参数,才能计算所需的最小耦合电容值。必须选择 R<sub>cs</sub> 的值。为了做出明智的决策,必须检查交流耦合电路的启动瞬变。

上电时, $C_c$  上的初始电压为零。当驱动器的输出开始切换时,耦合电容器上的直流电压会逐渐上升,直至达到稳态值  $V_c$ 。在  $C_c$  上形成  $V_c$  的持续时间取决于由  $C_c$  和  $R_{GS}$  决定的时间常数。因此,要同时实现耦合电容器的目标启动瞬变时间和特定纹波电压,必须同时计算两个参数。幸运的是,以下两个公式可计算这两个未知数:

$$C_C = \frac{Q_G}{\Delta V_C} + \frac{V_{DRV} \times (1 - D) \times D}{\Delta V_C \times R_{GS} \times f_{DRV}}$$

$$\tau = R_{GS} \times C_C \to R_{GS} = \frac{\tau}{C_C}$$
(38)

从而得到一个解决方案。代入第二个公式中  $R_{cs}$  的表达式,最差情况下 D=0.5,确定  $\Delta V_{c}=0.1\times V_{DRV}$ ,可求解并简化第一个公式,计算最小电容值,如 公式 39 所示。

$$C_{C,MIN} = \frac{20 \times Q_G \times \tau \times f_{DRV}}{V_{DRV} \times (2 \times \tau \times f_{DRV} - 5)}$$
(39)

计算出  $C_{C,MIN}$  后,其值和所需启动时间常数  $(\tau)$  决定了所需的下拉电阻。交流耦合驱动的常见设计折衷方法是平衡效率和瞬变时间常数。为了在不同占空比下更快地调节耦合电容器电压,必须允许栅源极电阻器上存在更大的电流。

# 7 变压器耦合栅极驱动

在高电压栅极驱动 IC 出现以前,使用栅极驱动变压器是唯一一种在离线或类似高电压电路中驱动高侧开关的可行解决方案。现在,两种解决方案同时存在并且各有利弊,可用于不同的 应用非常重要。集成高侧驱动器非常方便,使用的电路板更小,但开通和关断延时比较长。设计合理的变压器耦合解决方案具有可忽略的延时,可跨更高的电势差运行。通常,它使用更多元件,需要设计变压器,或者至少了解其运行和规格。

在集中精力设计栅极驱动电路前,应检查一些与所有变压器设计有关的常见问题及其与栅极驱动变压器的关 联。

• 变压器至少有两个绕组。使用独立的一次和二次绕组便于实现隔离。一次绕组和二次绕组之间的匝数比可实现电压调节。在栅极驱动变压器中,通常不需要电压调节,但隔离是一个重要功能。



变压器耦合栅极驱动 www.ti.com.cn

- 理想情况下,无一例外,变压器不存储能源。所谓的反激式"变压器"实际上是耦合电感器。然而,实际变压器中绕组之间的非磁性区域以及两个半芯结合处的小气隙中会存储少量能源。这种能源存储由泄漏和磁化电感表示。在电源变压器中,减小泄漏电感对于最大程度地减少能源存储进而确保高效率来说非常重要。栅极驱动变压器所需的平均功耗非常小,但它在开通和关断时会产生高峰值电流。为了避免栅极驱动路径中的延时,低泄漏电感仍然必不可少。
- 法拉第定律要求变压器绕组上的平均电压在一段时间内必须为零。即使较小的直流分量也可导致通量"漂移",最终导致磁芯饱和。此法则会对由单端 PWM 电路控制的变压器耦合栅极驱动的设计产生重大影响。
- 磁芯饱和限制了绕组上施加的伏秒数。变压器设计必须预测所有运行条件下的最大伏秒数,这必须同时包含最差情况下的瞬变和最大占空比以及最大输入电压。栅极驱动变压器设计中唯一一个放宽情况是稳压电源。
- 必须保留开关周期中很大一部分,以便重置单端应用(只工作在 B-H 平面的第一象限,例如正向转换器)中主电源变压器的磁芯。复位时间间隔可限制变压器的工作占空比。即使在单端栅极驱动变压器设计中,这基本上也不是问题,因为必须采用交流耦合,所以会使用双向磁化。

# 7.1 单端变压器耦合栅极驱动电路

这些栅极驱动电路与单输出 PWM 控制器结合使用,以驱动高侧开关。图 33 显示了基本电路。



图 33. 单端变压器耦合栅极驱动

耦合电容器必须与栅极驱动变压器的一次绕组串联,以便为磁化电感提供复位电压。如果没有电容器,绕组上就会形成一个取决于占空比的直流电压,并且变压器会饱和。

 $C_c$  的直流电压 ( $V_c$ ) 的形成与交流耦合直接驱动中所示的方法相同。公式 40 中还显示了耦合电容器电压的 稳态值。

$$V_{C} = D \times V_{DRV} \tag{40}$$

与交流耦合直接驱动相似,实际的栅极驱动电压  $V_c$  会随占空比变化。此外,占空比的突然变化会激发由栅极驱动变压器和耦合电容器的磁化电感形成的 L-C 谐振环路。在大多数情况下,可通过插入一个与  $C_c$  串联的低阻值电阻器  $(R_c)$  来减小此 L-C 谐振。 $R_c$  的值由谐振电路的特性阻抗决定,并按 公式 41 中指定。

$$R_{C} \ge 2 \times \sqrt{\frac{L_{M}}{C_{C}}} \tag{41}$$

请记住,公式 41 中定义的 R<sub>c</sub> 值是包含 PWM 驱动器的输出阻抗的等效串联电阻。而且,还应考虑耦合电容器电压的临界阻尼响应可能需要不合理的高电阻值。这会限制栅极电流,最终限制主开关的开关速度。另一方面,欠阻尼响应可能导致谐振过程中在栅源极端子上出现不可接受的电压应力。



www.ti.com.cn 变压器耦合栅极驱动

形成  $V_c$  的电流有两个分量:变压器的磁化电流以及主 MOSFET 栅极和源极之间连接的下拉电阻器中流动的电流。相应地,控制耦合电容器电压的调节速度的启动和瞬变时间常数体现了栅极驱动变压器的磁化电感的影响,可通过以下公式估算:

$$\tau = \frac{2 \times \pi \times f_{DRV} \times L_{M} \times R_{GS} \times C_{C}}{2 \times \pi \times f_{DRV} \times L_{M} + R_{GS}}$$
(42)

磁化电感对驱动器的净电流及其方向还有另一种明显的影响。图 34 强调了电路中流动的不同电流分量以及驱动器应提供的电流分量之和 I<sub>OLIT</sub>。



图 34. 通过变压器耦合栅极驱动来驱动输出电流

请注意输出电流波形中的灰色阴影区域。输出驱动器处于低状态,这意味着它需要灌入电流。但由于磁化电流分量,驱动器实际上在拉电流。因此,输出必须通过变压器耦合栅极驱动来处理双向电流。如果驱动器不能承载双向电流,可能需要增加二极管。双极 MOSFET 驱动器是一个典型示例,在该示例中,需要在接地点和输出引脚之间连接肖特基二极管。类似情况还发生在不同占空比或电流分量值时驱动器处于高状态的过程中。解决此问题并避免在驱动器输出端增加二极管的一个简单方法是增加阻性电流分量以抵消磁化电流的影响。

当占空比较大时(如降压转换器),图 33 的电路不能提供足够的栅极驱动电压。耦合电容器电压与占空比成比例上升。相应地,关断期间的负偏置也会增加,而开启电压降低。在栅极驱动变压器的次极增加两个小分量可以防止这种情况。



变压器耦合栅极驱动 www.ti.com.cn

图 35 显示了恢复栅极驱动脉冲的初始电压电平的常用技术。



图 35. 变压器耦合栅极驱动中的直流恢复电路

在此,使用二级耦合电容器(Cc)和简单的钳位二极管(Dc)来恢复变压器次级侧上的初始栅极驱动振幅。 如果在主开关关断期间需要更大的负偏置,可以增加一个齐纳二极管,以类似于图 31 中所示的方式与该二 极管串联,相对于交流耦合直接驱动解决方案。

#### 计算耦合电容 7.1.1

计算耦合电容值的方法基于允许的最大纹波电压,稳态运行时经过该电容器的电荷量在之前的交流耦合电路 中已经介绍过。 $C_{C2}$ 的公式与直接耦合栅极驱动电路的公式相似。纹波电压有两个分量:一个与主 MOSFET的总栅极电荷有关,另一个分量是由栅极下拉电阻器中的电流产生的:

$$C_{C2} = \frac{Q_G}{\Delta V_{C2}} + \frac{\left(V_{DRC} - V_{DC2,FW}\right) \times D_{MAX}}{\Delta V_{C2} \times R_{GS} \times f_{DRV}}$$
(43)

此表达式在开关最大开通时间(也就是最大占空比)时具有最大值。在初级侧耦合电容器中,栅极驱动变压 器的磁化电流会产生更多纹波电压分量。其影响体现在公式 44中,可使用该公式计算初级侧耦合电容值。

$$C_{C1} = \frac{Q_{G}}{\Delta V_{C1}} + \frac{(V_{DRV} - V_{DC2,FW}) \times D}{\Delta V_{C1} \times R_{GS} \times f_{DRV}} + \frac{V_{DRV} \times (D^{2} - D^{3})}{\Delta V_{C1} \times 4 \times L_{M} \times f_{DRV}^{2}}$$
(44)

可通过确定上述表达式的最大值找到可确保在所有运行条件下保持在目标纹波电压以下的最小电容。遗憾的 是,在不同占空比下都可能出现最大值,具体取决于实际设计参数和分量值。在大多数实际解决方案中,它 介于 D = 0.6 至 D = 0.8 的范围内。

还应注意,纹波电压之和  $\Delta V_{C1}$  +  $\Delta V_{C2}$  出现在主 MOSFET 晶体管的栅极端子上。当在栅极端子上追求特定 纹波电压或压降时, 必须在两个耦合电容器之间进行分摊。

#### 7.1.2 栅极驱动变压器设计

栅极驱动变压器的功能是跨大电势差传输接地参考栅极驱动脉冲,以适应浮动驱动实施。和所有变压器一 样,它可用于整合电压调节,但是它很少用到。它用于驱动功率 MOSFET 的栅极所需的功耗较小,但会产 生高峰值电流。栅极驱动变压器由作为 PWM 占空比的函数的可变脉宽驱动,是恒定振幅还是可变振幅取决 于电路配置。在单端电路中,栅极驱动变压器采用交流耦合,磁化电感会遇到可变振幅脉冲。半桥应用等双 端 排列可通过恒定振幅信号驱动栅极驱动变压器。在所有情况下,栅极驱动变压器运行在 B-H 平面的第一 和第三象限。

栅极驱动变压器的设计与电源变压器的设计非常相似。匝数比通常为 1,由于功率损耗所导致的温升通常可 忽略。相应地,设计可从磁芯选择开始。栅极驱动变压器的典型磁芯形状包括环形、RM、P 或类似磁芯。 磁芯材料采用具有高磁导率的铁氧体,可最大程度地提高磁化电感值,从而降低磁化电流。经验丰富的设计 人员可以根据经验选择磁芯大小,也可以按照确定电源变压器设计中所需磁芯的方法通过面积乘积估算来确 定。选定磁芯之后,一次绕组的匝数可通过公式45计算。



www.ti.com.cn 变压器耦合栅极驱动

$$N_{P} = \frac{V_{TR} \times t}{\Delta B \times A_{e}}$$

其中

- V<sub>TR</sub> 是一次绕组上的电压
- t 是脉冲持续时间
- ΔB 是 t 期间的峰间通量变化
- A<sub>e</sub> 是所选磁芯的等效交叉部分

(45)

第一个任务是找到分子中的最大伏秒数。图 36 显示了作为转换器占空比的函数的单端和双端栅极驱动变压器的标准化伏秒数。



图 36. 栅极驱动变压器伏秒数与占空比

对于交流耦合电路,最差情况下 D = 0.5,在最大工作占空比下直接耦合达到峰值伏秒数。有趣的是,交流耦合可将最大稳态伏秒数减小四倍,因为在大占空比下,由于耦合电容器上形成电压,变压器电压成比例下降。

在 Np 公式中,计算  $\Delta B$  则要难得多。原因是在瞬态运行过程中存在磁通走漏。当输入电压或负载快速变化时,PWM 控制器相应地调节占空比。推导磁通走漏的准确定量结果非常困难。它取决于控制环路谐振和耦合网络(在它出现时)的时间常数。一般来说,较慢的环路响应和较快的时间常数倾向于减小磁通走漏。对于大多数设计来说,在最差稳态运行中需要在饱和通量密度和通量峰值之间达到三比一的裕度,以适应瞬态运行。

下一步是在磁芯的可用窗口区排列绕组。如前面所述,应最大程度減小泄漏电感,以避免变压器上的延时,并且必须控制交流导线电阻。在环形磁芯上,绕组应双线或三线绕制,具体取决于栅极驱动变压器中绕组的数量。对于罐形磁芯,每个绕组都应保持在单层内。一次绕组应位于距离中心柱最近的位置,然后是低侧绕组(如果使用的话),高侧绕组应位于距离中心柱最远的位置。罐形磁芯的这种排列可提供可接受的泄漏电感和最低的交流绕组电阻。而且,通常直接连接到电源接地的低侧绕阻可针对浮动分量和电源接地间的容性电流提供控制(一次)绕组的自然屏蔽。

#### 7.1.3 双用变压器耦合电路

在有些高侧开关 应用 中,高速栅极驱动 IC 的低输出阻抗和短传播延迟至关重要。图 37 和 图 38 显示了两种完全不同的解决方案,用于在浮动应用中只使用一个变压器向常规低电压栅极驱动 IC 提供电力和控制。



变压器耦合栅极驱动 www.ti.com.cn



图 37. 用一个变压器实现电力和控制传输

图 37 中的电路使用开关频率来传输驱动器的控制信号和电力。工作非常简单。在主开关开通时,对变压器次级侧上的正电压进行峰值整流,从而为栅极驱动 IC 产生电源电压。由于通过栅极驱动脉冲产生电力,因此前几个驱动脉冲必须对偏置电容器充电。所以,为此应用选择的驱动器 IC 最好有一个欠压锁定功能,以避免在栅极电压不足的情况下运行。如电路图中所示,必须使用直流恢复电路( $C_{c2}$  和  $D_{c2}$ )产生驱动器的偏置电压,该电压与工作占空比无关。 $D_{c2}$  还可保护驱动器输入免受变压器二次绕组的负复位电压的影响。此电路的变压器设计与其他栅极驱动的变压器设计基本相同。驱动器 IC 的功耗略微提高了功率级别,与MOSFET 的总栅极电荷相关的功率损耗相比相对较小。该变压器可传输高峰值电流,但此电流对旁路电容器充电,而不是 MOSFET 的输入电容。所有栅极电流都限制在主晶体管、驱动器 IC 和旁路电容器之间的局部区域内。



图 38. 用一个变压器实现电力和控制传输

另一个类似解决方案是用同一个变压器传输电力和控制信号,如图 38 所示。图 37 和图 38 中两个电路之间的差异是变压器的工作频率。此实施利用专用芯片对。高频载波信号 (f<sub>CARRIER</sub>>>f<sub>DRV</sub>) 用于电力传输,同时调幅可传输控制命令。可将图 38 中的栅极驱动原理图的基本框图集成到两个集成电路中,从而高效利用电路板空间。由于采用高频率运行,相对于传统栅极驱动变压器而言可减小变压器的大小。此解决方案的另一个优点是可独立确定浮动驱动器的偏置电压,而与栅极驱动命令无关,因此驱动器作出反应时不会出现之前解决方案中提到的启动延时。

#### 7.2 双端变压器耦合栅极驱动

在高功率半桥和全桥转换器中,需要驱动两个或更多通常由推挽(也称为双端 PWM 控制器)控制的 MOSFET。此类栅极驱动电路的简单原理图如 图 39 所示。

在这些应用可直接获得双极性对称栅极驱动电压。在第一时钟周期内,OUTA开启,在栅极驱动变压器的一次绕组上施加一个正电压。在接下来的时钟周期内,OUTB开启相同时间(稳态运行),在磁化电感上提供极性相反的电压。在任何两个连续开关周期内对一次绕组上的电压求平均值会得到零伏。



www.ti.com.cn 变压器耦合栅极驱动



图 39. 推挽式半桥栅极驱动

因此,推挽式栅极驱动电路中不需要交流耦合。

哪怕是由控制器中元件容差和偏移造成的少量不对称,都会让设计人员担心。可通过驱动器的输出阻抗或与变压器一次绕组串联的小电阻器来轻松补偿这些小偏差。占空比不均衡可导致变压器上形成较小的直流电流,从而在驱动电路的等效电阻上产生一个均衡电压。假定 PWM 输出有两个不同占空比  $D_A$  和  $D_B$ ,磁化电感的直流电流电平由 公式 46 决定。

$$I_{DC} = \frac{V_{DRV}}{2 \times R_{EQV}} \times (D_A - D_B)$$
(46)

为了说明此问题的琐碎,假定  $D_A = 0.33$ 、 $D_B = 0.31$ (6% 的相对占空比差)、 $V^{DRV} = 12 \text{ V}$  且  $R_{EQV} = 5\Omega$ (它是一个低侧和一个高侧驱动器输出阻抗之和)。得到的  $D_C$  电流为 24mA,过度功率损耗仅为 3mW。

栅极驱动变压器的设计遵循本节中介绍的相同规则和流程。最大伏秒数由  $V_{DRV}$  和开关周期决定,因为推挽电路通常不受占空比限制。

必须提供最差情况下峰值通量密度和饱和通量密度之间的合适裕度(大约为 3:1)。



总结 www.ti.com.cn

推挽式栅极驱动电路的独特应用如图 40 所示,可用于在相移调制全桥转换器中控制四个功率晶体管。



图 40. 推挽式半桥栅极驱动

由于采用相移调制技术,此功率级使用四个约为 50% 占空比的栅极驱动信号。每个桥臂中的两个 MOSFET 需要一个互补驱动波形,该波形可由相同栅极驱动变压器的两个输出绕组产生。虽然稳态占空比始终为 0.5,但改变两个互补脉冲序列之间的相位关系必须在占空比中存在一种不对称。因此,在瞬态运行过程中,PWM 输出不会为栅极驱动变压器产生常规的 50% 占空比信号。相应地,必须在变压器中构建安全裕度以应对瞬变过程中占空比不均衡的情况。

另一个要指出的有趣事实是,可以轻松整合局部关断电路,并且变压器次级侧经常需要使用该电路。栅极驱动变压器,更确切地说是变压器的泄漏电感对于快速变化的信号会表现出相对较高的阻抗。如果没有针对高速开关应用优化驱动器的下拉能力,电源电路的关断速度和 dv/dt 抗扰性会受到严重 应用非常重要。

# 8 总结

前面所述的关于开关速度、dv/dt 抗扰性、旁路规则等方面的每条注意事项均适用于所有电路,包括变压器 耦合栅极驱动。由于这些主题互为基础,因此只重点介绍了特定电路的独特新属性。

本应用报告展示了一种为高速开关应用设计高性能栅极驱动电路的系统性 应用非常重要。可通过以下分步核对表总结此过程:

- 在完成功率级设计并选择电源组件后,开始栅极驱动设计过程。
- 采集所有相关的工作参数。具体来说,包括基于应用要求的功率 MOSFET 的电压和电流应力、工作结温度以及与功率 MOSFET 周围外部电路相关的 dv/dt 和 di/dt 极限,这些参数通常由功率级的不同阻尼器或谐振电路决定。
- 估算用于描述实际应用电路中功率半导体的寄生分量值的所有器件参数。数据表中列出的值通常是在不现实的室温测试条件下产生中,必须相应地进行修正。这些参数包括器件电容、总栅极电荷、R<sub>DS(on)</sub>、阈值电压、米勒平坦区域电压、内部栅极网状电阻等。
- 应优先考虑以下要求:性能、印刷电路板大小、目标成本等。然后选择符合功率级拓扑的合适栅极驱动电流。
- 确定将用于为栅极驱动电路供电的偏置电压电平,并检查电压是否足以将 MOSFET 的 R<sub>DS(on)</sub> 降至最低。
- 根据目标上电 dv/dt 和所需的开通和关断开关速度,选择驱动器 IC、栅源极电阻值和串联栅极电阻 R<sub>GATE</sub>。
- 根据需要设计(或选择)栅极驱动变压器。
- 如果是交流耦合, 计算耦合电容值。



www.ti.com.cn 总结

- 检查启动和瞬态运行条件,尤其是在交流耦合栅极驱动电路中。
- 估算驱动器的 dv/dt 和 di/dt 能力,并将其与功率级确定的值进行比较。
- 根据需要增加一种关断电路,并计算可满足 dv/dt 和 di/dt 要求的分量值。
- 检查驱动器电路中所有元件的功率损耗。
- 计算旁路电容值。
- 优化印刷电路板布局,最大程度地减小寄生电感。
- 随时检查最终印刷电路板的栅极驱动波形,查看在栅源极端子和驱动器 IC 输出端有无过度振铃。
- 增加保护或根据需要更换栅极驱动电阻器以调整谐振电路。

在可靠的设计中,应针对最差情况对这些步骤进行评估,因为温升、瞬态电压和电流应力可以给驱动器的运行带来重大变化,最终影响功率 MOSFET 的开关性能。

当然,本文档中未介绍的栅极驱动实现还有很多。希望本文中介绍的原理和方法可以帮助读者了解和分析其他解决方案。如果读者希望在复杂的高速栅极驱动设计领域快速获取答案,请参阅附录 A 到 E,其中提供了不同计算的典型数字示例(研讨会 1400 主题 2 附录 A/F 估算数据表中的 MOSFET 参数)。研讨会 1400 主题 2 附录 A/F 估算数据表中的 MOSFET 参数中的附录 F 提供了针对有源钳位正向转换器的完整分步栅极驱动设计示例,该示例中采用电源接地和浮动栅极驱动电路。



参考文献 www.ti.com.cn

### 9 参考文献

- 1. V. Barkhordarian, "Power MOSFET Basics", International Rectifier, Technical Paper
- 2. S. Clemente, et al., "Understanding HEXFET® Switching Performance", International Rectifier, Application Note 947
- 3. B. R. Pelly, "A New Gate Charge Factor Leads to Easy Drive Design for Power MOSFET Circuits", International Rectifier, Application Note 944A
- 4. "Understanding MOSFET Data", Supertex, DMOS Application Note AN-D15
- 5. K. Dierberger, "Gate Drive Design For Large Die MOSFETs", PCIM '93, reprinted as Advanced Power Technology, Application Note APT9302
- 6. D. Gillooly, "TC4426/27/28 System Design Practice", TelCom Semiconductor, Application Note 25
- 7. "Gate Drive Characteristics and Requirements for HEXFET®s", International Rectifier, Application Note AN-937
- 8. "TK75050 Smart MOSFET Driver Data Sheet", TOKO Power Conversion ICs Databook, Application Information Section
- 9. Adams, "Bootstrap Component Selection For Control IC's", International Rectifier, Design Tip DT 98-2
- 10. "HV Floating MOS-Gate Driver ICs", International Rectifier, Application Note INT978
- 11. C. Chey, J. Parry, "Managing Transients in Control IC Driven Power Stages" International Rectifier, Design Tip DT 97-3
- 12. "HIP408X Level Shifter Types", Harris Semiconductor
- 13. "IR2110 High and Low Side Driver" International Rectifier, Data Sheet No. PD- 6.011E
- 14. "Transformer-Isolated Gate Driver Provides Very Large Duty Cycle Ratios", International Rectifier, Application Note AN-950B
- 15. W. Andreycak, "Practical Considerations in Troubleshooting and Optimizing Power Supply Control Circuits and PCB Layout", Unitrode Corporation, Power Supply Design Seminar, SEM-1200, Topic 4
- 16. L. Spaziani, "A Study of MOSFET Performance in Processor Targeted Buck and Synchronous Buck Converters", HFPC Power Conversion Conference, 1996, pp 123-137
- 17. W. Andreycak, "Practical Considerations In High Performance MOSFET, IGBT and MCT Gate Drive Circuits", Unitrode Corporation, Application Note U-137
- 18. J. O'Connor, "Unique Chip Pair Simplifies Isolated High Side Switch Drive" Unitrode Corporation, Application Note U-127
- D. Dalal, "Design Considerations for Active Clamp and Reset Technique", Unitrode Corporation, Power Supply Design Seminar SEM1100, Topic 3
- 20. E. Wittenbreder, "Zero voltage switching pulse width modulated power converters", U.S. Patent No. 5402329.
- 21. R. Erickson, "Lecture 20, The Transistor as a Switching Device", Power Electronics ECE579 Course Notes, Fall 1987, pg. 20-4 through 20-16.
- 22. R. Severns, J. Armijos, "MOSFET Electrical Characteristics," MOSPOWER Applications Handbook, Siliconix, Inc., 1984, pg. 3-1 through 3-8.
- 23. J. Bliss, "The MOSFET Turn-Off Device A New Circuit Building Block," Motorola Semiconductor, Engineering Bulletin EB142, 1990.
- 24. Seminar 1400 Topic 2 Appendix A/F Est MOSFET Parameters from the Data Sheet

#### 有关 TI 设计信息和资源的重要通知

德州仪器 (TI) 公司提供的技术、应用或其他设计建议、服务或信息,包括但不限于与评估模块有关的参考设计和材料(总称"TI 资源"),旨在帮助设计人员开发整合了 TI 产品的 应用; 如果您(个人,或如果是代表贵公司,则为贵公司)以任何方式下载、访问或使用了任何特定的 TI 资源,即表示贵方同意仅为该等目标,按照本通知的条款进行使用。

TI 所提供的 TI 资源,并未扩大或以其他方式修改 TI 对 TI 产品的公开适用的质保及质保免责声明;也未导致 TI 承担任何额外的义务或责任。 TI 有权对其 TI 资源进行纠正、增强、改进和其他修改。

您理解并同意,在设计应用时应自行实施独立的分析、评价和 判断, 且应全权负责并确保 应用的安全性, 以及您的 应用 (包括应用中使用的所有 TI 产品))应符合所有适用的法律法规及其他相关要求。你就您的 应用声明,您具备制订和实施下列保障措施所需的一切必要专业知识,能够 (1) 预见故障的危险后果,(2) 监视故障及其后果,以及 (3) 降低可能导致危险的故障几率并采取适当措施。您同意,在使用或分发包含 TI 产品的任何 应用前, 您将彻底测试该等 应用 和该等应用所用 TI 产品的 功能而设计。除特定 TI 资源的公开文档中明确列出的测试外,TI 未进行任何其他测试。

您只有在为开发包含该等 TI 资源所列 TI 产品的 应用时, 才被授权使用、复制和修改任何相关单项 TI 资源。但并未依据禁止反言原则或其他法理授予您任何TI知识产权的任何其他明示或默示的许可,也未授予您 TI 或第三方的任何技术或知识产权的许可,该等产权包括但不限于任何专利权、版权、屏蔽作品权或与使用TI产品或服务的任何整合、机器制作、流程相关的其他知识产权。涉及或参考了第三方产品或服务的信息不构成使用此类产品或服务的许可或与其相关的保证或认可。使用 TI 资源可能需要您向第三方获得对该等第三方专利或其他知识产权的许可。

TI 资源系"按原样"提供。TI 兹免除对 TI 资源及其使用作出所有其他明确或默认的保证或陈述,包括但不限于对准确性或完整性、产权保证、无屡发故障保证,以及适销性、适合特定用途和不侵犯任何第三方知识产权的任何默认保证。

TI 不负责任何申索,包括但不限于因组合产品所致或与之有关的申索,也不为您辩护或赔偿,即使该等产品组合已列于 TI 资源或其他地方。 对因 TI 资源或其使用引起或与之有关的任何实际的、直接的、特殊的、附带的、间接的、惩罚性的、偶发的、从属或惩戒性损害赔偿,不管 TI 是否获悉可能会产生上述损害赔偿,TI 概不负责。

您同意向 TI 及其代表全额赔偿因您不遵守本通知条款和条件而引起的任何损害、费用、损失和/或责任。

本通知适用于 TI 资源。另有其他条款适用于某些类型的材料、TI 产品和服务的使用和采购。这些条款包括但不限于适用于 TI 的半导体产品 (http://www.ti.com/sc/docs/stdterms.htm)、评估模块和样品 (http://www.ti.com/sc/docs/sampterms.htm) 的标准条款。

邮寄地址: 上海市浦东新区世纪大道 1568 号中建大厦 32 楼,邮政编码: 200122 Copyright © 2018 德州仪器半导体技术(上海)有限公司